JPS58101491A - 厚膜印刷回路板の製造方法 - Google Patents

厚膜印刷回路板の製造方法

Info

Publication number
JPS58101491A
JPS58101491A JP20000481A JP20000481A JPS58101491A JP S58101491 A JPS58101491 A JP S58101491A JP 20000481 A JP20000481 A JP 20000481A JP 20000481 A JP20000481 A JP 20000481A JP S58101491 A JPS58101491 A JP S58101491A
Authority
JP
Japan
Prior art keywords
thick film
printed circuit
glass plate
crystallized glass
circuit board
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP20000481A
Other languages
English (en)
Inventor
荒尾 義範
須摩 修治
泰男 井口
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Oki Electric Industry Co Ltd
Original Assignee
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Oki Electric Industry Co Ltd filed Critical Oki Electric Industry Co Ltd
Priority to JP20000481A priority Critical patent/JPS58101491A/ja
Publication of JPS58101491A publication Critical patent/JPS58101491A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 この発明は厚膜印刷回路板の製造方法の改良に関するも
のである。
従来の厚膜印刷回路板の製造方法を蕗1図(1)〜(c
) Kついて説明する。第、1図(a) 〜(e) K
、おいて、1はアル建ナセラtツク基板、2はスクリー
ン原版、3はスキージ、4は厚膜用ペースト、bは印刷
回路、6はグレーズド層である。
まず、第1図(−に示すように、アル建ナセラミック基
板10表面部にグレーズド層6を形成し、第1図(b)
K示すように、スクリーン原版2とスキージ3を使用し
て厚膜用ペースト4を印刷した後、焼成して第1図(e
)に示す印NI4回路Sを作成し、厚膜印刷回路板を製
造してい今。なお、アルミナ、セ2建ツク基板10表面
を研摩し九場合にはグレーズド層は不要である。
アルミナセラミック基板上にファインラインを形成しよ
うとする場合に、アル、々ナセツイツク基板の表面には
微細な凹凸かあ)、ところどζろに大きな央起もある。
そζで厚膜印刷で微細な回路パターンを作成する場合に
、凹凸中央起をなくす九めに、アル建ナセツミツク基板
の表面に研摩を行なつ九)、グレーズド層を形成した)
し九後に、微細な回路パターンを印刷している。しかし
、アル宅ナセラミック基板が硬い九めに、凹凸中央起を
なくすための研摩は容易にで1ず、作業に手間がかかシ
、;スト高になる欠点があり九。1*。
グレーズド層を形成す為場合は、工程が増加する上に1
グレ一ズド層の耐熱温度が限定されている九めに、使用
可能な厚膜用ペーストが限定される欠点があった。
この発明は、上述し九従来の方法の欠点を除去しようと
するものであって、表面が平滑な結晶前の結晶化ガラス
板を用い、このガラス板に厚膜用ペーストを印刷した後
に加熱し、前記結晶化ガラス板を結晶化すると同時K、
厚膜用ペーストを焼成して印刷回路を作成することによ
如、高密度で微細な回路パターンが簡易に得られる厚膜
印刷回路板の製造方法を提供することを目的としている
以下、この発明の実施例につき図面を参照して説明する
第2図(&)〜(d)はこの発明による第1の実施例を
工程1[K示す。第2図−)〜(d) において、21
は結晶前の結晶化ガラス、22はスクリーン原版、23
はスキージ、24は厚膜層ペースト、25は印刷され九
−路パターン、2・は結晶化された結晶化ガラス板、2
7は焼成され九印刷回路である。
第2図(a)K示すデビトロン(石塚硝子■製商品名)
のような結晶化前の結晶化ガラス板21K。
第2図伽)に示すようにスクリーン原版2意とスキージ
23を使用して、厚膜層ペースト24を印刷し、第2図
(c) K示すように結晶化ガラス板21上にファイン
ライン回路パターン2sを形成する。
その後、これをデビトロンの場合K Nm1lF!I気
中で900〜1000℃の温度にするなど結晶化ガラス
板21の結晶化に必要な温度に加熱し、結晶化ガラス板
21を結晶化させると同時に、回路パターン25を焼成
し、第2図(d)に示すように結晶化された結晶化ガラ
ス板26上に印刷回路27を作成する。なお、厚膜用ペ
ースト24が銅ペーストの場合、前記のN1雰囲気中で
900−1000’CO加熱で、厚膜用ペーストを十分
に焼成することができる。
前記し喪ように、この発明の第1の実施例では、結晶化
前の結晶化ガラス板は、一般のガラス板と同様に透明で
表面が平滑であるため、ファインライン印刷回路を形成
する前に表面を研摩した夛、グレーズド層を形成したシ
する必要がない。また、結晶化ガラス板は結晶化させる
と、アル建ナセラミック基板とはとんど同じ特性を有す
る。さらに、結晶化ガラス板は製造上からアルミナセラ
ンツク板よシも大きな寸法の厚膜印刷回路板を製造する
ことができ、しかも結晶化ガラス板は結晶化する時に収
縮を起すので、その収縮率を考慮に入れて厚膜用ペース
トで回路パターンを印刷しておくことによ)、ピッチの
細かい厚膜印刷MIS板を製造で1為利点がある。
313図−)〜(・)はこの発明による第20実施例を
工程順に示す。第2の実施例では、第3図(荀に示す結
晶前の結晶化ガラス板31K、第3図伽)K示すように
スルーホールssを超音波加工などで作成すゐ。この結
晶化ガラス板31に第3図(・)K示すようにスクリー
ン原版38とスキージ33を使用して厚膜ペースト34
を印刷し、第3図(旬に示すように、結晶化ガラス板3
1上にファインライン回路パターン3sを形成する。こ
れを結晶化ガラス板31の結晶化に必l!な雰囲気で焼
成し、第3図(・)に示すように結晶化し死語晶化ガラ
ス板36を得ると同時に、前記回路パターン3iを焼成
し、印刷回路87を結晶化ガラス板36上に作成する。
このようにすると、スルーホール厚膜印刷回路板を害鳥
で製造することができる。とくに、結晶化前の結晶化ガ
ラス板はアルミナセラミック基板に比べて非常に柔かな
ために、超音波加工によシ容易にスルーホールを形成す
ることができる。
以上説明したように、この発明による厚膜印刷回路板の
製造方法は、厚膜層ペーストの黴細な回路パターンを筒
易に作成でき、1九、結晶化ガラス板を結晶化させると
アルミナセラミック基板とほとんど同じ特性をもつため
、高密度のファインライン厚膜印刷回路板を安価に提供
できるという効果がある。
【図面の簡単な説明】 第1図(a)〜(e)は従来の厚膜印刷回路板の製造方
法を工程順に示す断面図、第2図(&)〜(d)はこの
発明の第1の実施例による厚膜印刷回路板の製造方法を
工程J[K示す断面図、第3図(&)〜(・)はこの発
明の第2の実施例による厚膜印刷回路板の製造方法を工
程順に示す断面図である。 1・・・アルミナセラミック基板、2,22.32・・
・スクリーン原版、3,23.33・・・スキージ、4
.24.34・・・厚膜用ペースト、5,25 、35
・・・回路ハターン、6・・・グレーズ)’層、21.
!If・・・結晶化前の結晶化ガラス板、26,3@・
・・結晶化された結晶化ガラス板、27.37・・・焼
成され九印刷回路、38・・・スルーホール。 特許出願人  沖電気工業株式金社 t1図 矛2− ?311

Claims (1)

    【特許請求の範囲】
  1. 結晶前の結晶化ガラス板に厚膜用ペースFを印刷し先後
    に加熱し、前記結晶化ガラス板を結晶化すると同時に、
    厚膜用ペーストを焼成して印刷回路を作成することを特
    徴とする厚膜印刷回路板の製造方法。
JP20000481A 1981-12-14 1981-12-14 厚膜印刷回路板の製造方法 Pending JPS58101491A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP20000481A JPS58101491A (ja) 1981-12-14 1981-12-14 厚膜印刷回路板の製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP20000481A JPS58101491A (ja) 1981-12-14 1981-12-14 厚膜印刷回路板の製造方法

Publications (1)

Publication Number Publication Date
JPS58101491A true JPS58101491A (ja) 1983-06-16

Family

ID=16417189

Family Applications (1)

Application Number Title Priority Date Filing Date
JP20000481A Pending JPS58101491A (ja) 1981-12-14 1981-12-14 厚膜印刷回路板の製造方法

Country Status (1)

Country Link
JP (1) JPS58101491A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11805573B2 (en) 2017-06-13 2023-10-31 I.R.C.A. S.P.A. Industria Resistenze Corazatte E Affini Flexible resistor

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11805573B2 (en) 2017-06-13 2023-10-31 I.R.C.A. S.P.A. Industria Resistenze Corazatte E Affini Flexible resistor

Similar Documents

Publication Publication Date Title
US3729819A (en) Method and device for fabricating printed wiring or the like
JPS6129195A (ja) 多層回路基板の製造方法
JPS58101491A (ja) 厚膜印刷回路板の製造方法
US5624708A (en) High-density circuit and method of its manufacture
US4897676A (en) High-density circuit and method of its manufacture
JPS6187393A (ja) 光厚膜ハイブリツド法
JPS6042069A (ja) サ−マルプリントヘツド
JPS60170290A (ja) 金属ベ−ス回路基板の製造方法
JP3136682B2 (ja) 多層配線基板の製造方法
JPS58164288A (ja) 膜集積回路用基板の製造方法
JPS6117474A (ja) セラミツク基板の製造方法
JPS59106184A (ja) 電子回路基板のパタ−ン層形成方法
JP2001105563A (ja) スクリーン版およびそれを使用した配線基板の製造方法
JPS592395A (ja) 厚膜回路形成方法
JPS6068692A (ja) 印刷配線板熱処理装置
JPS6096467A (ja) サ−マルヘツドの製造方法
JPS6379776A (ja) 突起を有するグレ−ズド基板およびその製造法
JPS582066Y2 (ja) 多層配線板
JPS62169301A (ja) 厚膜抵抗体の温度係数調整方法
JPS6122694A (ja) 多層配線基板の製造方法
JPS6341003A (ja) チツプ形電子部品の製造方法
JPS6336595A (ja) 厚膜パタ−ンの形成方法
JPS6049588B2 (ja) セラミック多層プリント板の製造方法
JPS61208292A (ja) プリント基板への半田付け方法
JPS61168585A (ja) サ−マヘツドの部分グレ−ズの形成方法