JPH1173330A5 - - Google Patents

Info

Publication number
JPH1173330A5
JPH1173330A5 JP1997234285A JP23428597A JPH1173330A5 JP H1173330 A5 JPH1173330 A5 JP H1173330A5 JP 1997234285 A JP1997234285 A JP 1997234285A JP 23428597 A JP23428597 A JP 23428597A JP H1173330 A5 JPH1173330 A5 JP H1173330A5
Authority
JP
Japan
Prior art keywords
cpu
mode
interrupt
system management
map information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP1997234285A
Other languages
English (en)
Japanese (ja)
Other versions
JP3930116B2 (ja
JPH1173330A (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP23428597A priority Critical patent/JP3930116B2/ja
Priority claimed from JP23428597A external-priority patent/JP3930116B2/ja
Priority to US09/073,265 priority patent/US6038632A/en
Publication of JPH1173330A publication Critical patent/JPH1173330A/ja
Publication of JPH1173330A5 publication Critical patent/JPH1173330A5/ja
Application granted granted Critical
Publication of JP3930116B2 publication Critical patent/JP3930116B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

JP23428597A 1997-05-07 1997-08-29 コンピュータシステム Expired - Lifetime JP3930116B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP23428597A JP3930116B2 (ja) 1997-08-29 1997-08-29 コンピュータシステム
US09/073,265 US6038632A (en) 1997-05-07 1998-05-06 Interrupt control on SMM

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP23428597A JP3930116B2 (ja) 1997-08-29 1997-08-29 コンピュータシステム

Publications (3)

Publication Number Publication Date
JPH1173330A JPH1173330A (ja) 1999-03-16
JPH1173330A5 true JPH1173330A5 (enrdf_load_html_response) 2005-06-16
JP3930116B2 JP3930116B2 (ja) 2007-06-13

Family

ID=16968592

Family Applications (1)

Application Number Title Priority Date Filing Date
JP23428597A Expired - Lifetime JP3930116B2 (ja) 1997-05-07 1997-08-29 コンピュータシステム

Country Status (1)

Country Link
JP (1) JP3930116B2 (enrdf_load_html_response)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4580528B2 (ja) 2000-09-25 2010-11-17 株式会社東芝 コンピュータシステムおよびそのレジューム処理方法
JP3784007B2 (ja) * 2002-01-10 2006-06-07 インターナショナル・ビジネス・マシーンズ・コーポレーション コンピュータ、制御方法、及びプログラム
JP4585249B2 (ja) * 2004-07-28 2010-11-24 株式会社東芝 情報処理装置
TWI361382B (en) * 2008-07-30 2012-04-01 Pegatron Corp Electronic apparatus and update bios method thereof
US8151027B2 (en) * 2009-04-08 2012-04-03 Intel Corporation System management mode inter-processor interrupt redirection
CN110192183B (zh) 2017-01-25 2023-07-07 三菱电机株式会社 计算机装置、任务启动方法以及计算机可读的存储介质

Similar Documents

Publication Publication Date Title
JP2974950B2 (ja) 情報処理システム
US6832311B2 (en) Information processing system and resume processing method used in the system
JPH086681A (ja) 省電力制御システム
JPH0520263A (ja) データ転送制御装置
TW201011525A (en) Method and controller for power management
JPS62184544A (ja) 仮想計算機システム
JPH1173330A5 (enrdf_load_html_response)
JP5131269B2 (ja) マルチプロセッシングシステム
JPH0916409A (ja) マイクロコンピュータ
US8719836B2 (en) Method and device for operating a secondary operating system auxiliary to a primary operating system
JP2000172386A (ja) コンピュータシステムおよびメモリ電源管理方法
JP2667411B2 (ja) パーソナルコンピュータ
JPH11102238A (ja) コンピュータシステムおよびそのシステムにおけるサスペンド制御方法
JPH086616A (ja) プログラマブルコントローラ
JPH04307652A (ja) マルチプロセッサ間通信方式
JPH0587856B2 (enrdf_load_html_response)
JP3302149B2 (ja) コンピュータシステム
JPS6273335A (ja) スタツク管理方式
JPS6223895B2 (enrdf_load_html_response)
JPH0656611B2 (ja) ベクトル処理装置
JPH02228731A (ja) システム切替え制御方式
JPH03211687A (ja) データ転送回路
JPH0519174B2 (enrdf_load_html_response)
JP2002342158A (ja) コンピュータシステム及びコンピュータシステムに用いられる記憶領域確保方法
JPS62276634A (ja) 仮想計算機システム