JPH1166757A - データ検出器及びその方法 - Google Patents

データ検出器及びその方法

Info

Publication number
JPH1166757A
JPH1166757A JP10144287A JP14428798A JPH1166757A JP H1166757 A JPH1166757 A JP H1166757A JP 10144287 A JP10144287 A JP 10144287A JP 14428798 A JP14428798 A JP 14428798A JP H1166757 A JPH1166757 A JP H1166757A
Authority
JP
Japan
Prior art keywords
signal
clock signal
data
reference level
phase
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP10144287A
Other languages
English (en)
Other versions
JP3021418B2 (ja
Inventor
Jin-Kyu Jeon
鎭 圭 全
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of JPH1166757A publication Critical patent/JPH1166757A/ja
Application granted granted Critical
Publication of JP3021418B2 publication Critical patent/JP3021418B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Dc Digital Transmission (AREA)

Abstract

(57)【要約】 【課題】 最尤復号性能を向上させ、再生データの検出
性能を向上させたデータ検出器及びその方法を提供す
る。 【解決手段】 受信信号をサンプリングクロック信号に
応じてデジタルデータに変換する変換器と、デジタルデ
ータを最尤復号化する最尤復号器と、受信信号の所定数
の最適検出点のうち所望の検出点からサンプリングされ
たデジタルデータと所定数の最適検出点による各基準レ
ベルとの位相差を検出し、検出された位相差に応じてサ
ンプリングクロック信号の位相を変化させる制御信号を
発生する発生器とを含んでデータ検出点となる標本点の
位相と最適検出点の位相とを一致させることにより、位
相差によるエラーを最小化させる。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明はデータ検出分野に係
り、特に最尤復号性能を向上させるためのデータ検出器
及びその方法に関する。
【0002】
【従来の技術】従来の記録再生装置の特性を大幅に変化
させず、信号処理により記録密度を高める方式であり、
ビタービ復号処理を含むPRML(Partial Response Maximu
m Likelihood)関連技術が進展され、多くの具体化手段
が提案されている。このようなPR4(+1、0、-1)型チャ
ンネルを有するデジタルビデオカセットレコーダ(VCR)
の記録及び再生系のブロック図を図1に示す。図1にお
いて、記録しようとする入力データはプリコーダ102 に
より変調される。即ち、プリコーダ102 の加算器104 の
出力を2つの単位遅延器106 、108 により記録データの
2ビットに該当する時間だけ遅延させ、再び加算器104
にフィードバック入力する。加算器104 は入力データと
フィードバックデータとを排他的論理和し、このプリコ
ーダ102 は入力データをインターリーブNRZI(Interleav
e Non-Return to ZeroInversion)データに変換する。
ここで、Dは記録データの1ビットに該当する単位遅延
を示す。
【0003】記録増幅器110 は電流駆動型で構成され、
チャンネル112 に構成された記録ヘッドHD1 に充分の電
流を流して記録しようとするデータを記録媒体T上に最
適の状態で記録している。チャンネル112 は微分形特性
を有するため、チャンネル112 に構成された再生ヘッド
HD2 により再生した信号を再生増幅器114 を通して所望
の大きさに増幅し、チャンネル112 から発生される波形
歪曲及び振幅歪曲を等化器116 で補償すると、DC成分は
伝送できず、記録データの遷移が起こる高周波成分のみ
が微分パルス形に再生される。この際、再生増幅器114
から出力される増幅された再生信号はPR(+1、-1)型信
号である。
【0004】チャンネル特性の微分形とは、(1-D)を意
味し、(1+D)の積分形特性を有するチャンネル復調器11
8 は等化器116 から出力されるPR(+1、-1)型信号をPR
4(+1、0、-1)型信号に変換することにより記録系のプ
リコーダ102 により変調された信号を復調して元の記録
データに復元する。即ち、チャンネル復調器118 の遅延
器120 は等化器116 の出力を単位ビット(1ビット)だけ
遅延し、加算器122 は等化器116 の出力と遅延器120 に
より遅延された信号を加算する。クロック発生器124 は
内蔵されたPLL(フェーズロットドループ)回路を用いて
等化器116 から等化された再生信号のタイミングを検出
して等化器116 及びデータ検出器126 に必要なクロック
信号を発生する。
【0005】一方、データ検出器126 はアナログ/デジ
タル(A/D)変換器128 とデジタルビタービ復号器130 を
含み、A/D 変換器128 はチャンネル復調器118 の出力を
クロック発生器124 から発生するサンプリングクロック
信号に応じてデジタルデータに変換し、デジタルビター
ビ復号器130 は再生データをクロック発生器124 から発
生する駆動クロック信号に応じて最尤復号アルゴリズム
のビタービ復号アルゴリズムを用いて復号化し、復号さ
れたデータを出力する。ここで、A/D 変換器128 の標本
点(サンプリング点)が再生データの検出点となるの
で、デジタルビタービ復号器130 の性能を左右する重要
な要因となる。
【0006】しかし、図1に示した従来のデータ検出器
126 は多様な変化を有する再生信号に上手に対応でき
ず、標本点と実際の最適検出点との位相エラーが発生す
ることによりビタービ復号性能が低下する問題点があ
る。
【0007】
【発明が解決しようとする課題】従って、本発明の目的
は再生データの最尤復号時、データ検出点となる入力信
号の標本点と実際の再生信号の最適検出点との位相を適
応的に一致させるデータ検出器を提供することにある。
本発明の他の目的は再生データの最尤復号時、データ検
出点となる入力信号の標本点と実際再生信号の最適検出
点との位相を適応的に一致させるデータ検出方法を提供
することにある。
【0008】
【課題を解決するための手段】前記目的を達成するため
の本発明によるデータ検出器の変換器は、受信信号をサ
ンプリングクロック信号に応じてデジタルデータに変換
し、最尤復号器はデジタルデータを最尤復号化し、発生
器は受信信号の所定数の最適検出点のうち所望の検出点
からサンプリングされた前記デジタルデータと所定数の
最適検出点による各基準レベルとの位相差を検出し、検
出された位相差に応じて前記サンプリングクロック信号
の位相を変化させることを特徴とする。また、本発明の
データ検出器は、制御信号に応じて前記サンプリングク
ロック信号の位相をシフトさせる位相シフタを含むこと
を特徴とする。
【0009】前記他の目的を達成するための本発明によ
るデータ検出方法は、受信信号をサンプリングクロック
信号に応じてデジタルデータに変換する段階、デジタル
データを最尤復号化する段階及び受信信号の所定数の最
適検出点のうち所望の検出点からサンプリングされた前
記デジタルデータと前記所定数の最適検出点による各基
準レベルとの位相差を検出し、検出された位相差により
前記サンプリングクロック信号の位相を変化させる制御
信号を発生する段階を含むことを特徴とする。また、本
発明のデータ検出方法は、制御信号に応じて前記サンプ
リングクロック信号の位相をシフトさせる段階を含むこ
とを特徴とする。
【0010】
【発明の実施の形態】以下、添付された図面に基づき本
発明を詳しく説明する。図2は本発明の一実施例による
データ検出器200 を含む再生系のブロック図であり、再
生増幅器114、等化器116 、チャンネル復調器118 、ク
ロック発生器124 は図1の構成と同一のため同一符号を
与え、その詳細な説明は省略する。
【0011】本発明によるデータ検出器200 はA/D 変換
器202 、デジタルビタービ復号器204 、位相検出及びエ
ラー電圧発生器206 を含んでいる。本発明のデータ検出
器200 は既存のデータ検出器126 と比較すると、クロッ
ク発生器124 から発生する駆動クロック信号(ここで
は、再生クロック信号、反転再生クロック信号)に応じ
てA/D 変換器202 から出力される再生データの位相エラ
ーを検出し、検出された位相エラーに対応した電圧信号
を発生してクロック発生器124 に印加し、A/D 変換器20
2 の標本点の位相を制御する位相検出及びエラー電圧発
生器206 をさらに含む点が相異なる。
【0012】図3は本発明の他の実施例によるデータ検
出器300 を含む再生系のブロック図であり、データ検出
器300 を図2に示されたデータ検出器200 と比較する
と、位相検出及びエラー電圧発生器306 から発生する位
相エラーに対応した電圧信号に応じてクロック発生器12
4 から発生するサンプリングクロック信号の位相をシフ
トさせてA/D 変換器302 に印加する位相シフタ308 をさ
らに含む点が相異なる。
【0013】即ち、図2では位相検出及びエラー電圧発
生器206 から発生する位相エラーに対応する電圧信号に
応じてサンプリングクロック信号をシフトする構成がク
ロック発生器124 に含まれている反面、図3では位相シ
フタ308 が別にデータ検出器300 に備えられる。本発明
では説明の便宜上図3に示したデータ検出器300 を中心
に説明する。まず、本発明は再生データの検出点となる
A/D 変換器302 の標本点を図4に示したように理想的な
場合の最適検出点に近接させデジタルビタービ復号器30
4 のデータの復号性能を高める。このデジタルビタービ
復号器304 は既知の多様なビタービ復号アルゴリズムを
具現した如何なる構成でも適用されうる。
【0014】一方、A/D 変換器302 に入力される再生信
号のレベルも重大な要因となるが、再生増幅器114 には
AGC(Automatic Gain Control) 増幅器を内蔵しているの
で常にA/D 変換器302 から要求するレベルを一定に供給
すると見なして入力再生信号のレベル変動による影響は
ないと仮定する。従って、A/D 変換器302 に入力される
アナログ再生信号に対するデジタル出力レベルは、"-1"
は"000000"に、"0”は"011111"に、"+1"は"111111"に変
換される6ビットの直線量子化特性を有していることを
例として説明する。
【0015】A/D 変換器302 はサンプル及びホールド回
路で構成されているために標本点での入力再生信号のア
ナログ値のみがデジタル値に出力される。図4に示され
たようにA/D 変換器302 に入力される再生信号の最適検
出点は"+1"、"0”、"-1"の3箇所が存在する。即ち、理
想的な場合は標本点の位相が入力再生信号の最適検出点
に一致する。このように標本点の位相が入力再生信号の
最適検出点に一致すればA/D 変換器302 による影響は全
くないため、デジタルビタービ復号器304 が有している
性能を100%保てる。
【0016】しかし、実際には大部分の標本点の位相が
入力再生信号の最適検出点と一致しない場合であり、そ
の一例を図5に示す。図5において、最適検出点から"
0.4”ずづ外れた所でサンプリングされたため、デジタ
ル出力信号のレベルも外れた程度と同一な比率だけ外れ
ている。デジタルビタービ復号器304 では、このデジタ
ル出力信号のレベルを用いてソフトデシジョンを行なう
ので、外れた程度に応じてビタービ復号性能が低下され
る。即ち、標本点と入力再生信号の最適検出点との位相
差を減らすほどデジタルビタービ復号器304 の性能は向
上される。
【0017】従って、本発明は位相差を最小化してデジ
タルビタービ復号器304 の性能を理想的な場合に近接さ
せるために位相検出及びエラー電圧発生器306 を提案す
る。位相検出及びエラー電圧発生器306 はA/D 変換器30
2 のデジタル出力レベルを用いて標本点と最適検出点と
の位相差を検出し、検出された位相差をエラー電圧に変
換してA/D 変換器302 のサンプリングクロック信号の位
相をシフトさせて位相差を最小化している。
【0018】実際のデジタル映像信号の記録再生におい
ては他の機器との互換性を保障しているために再生信号
の振幅と位相変化は非常に多様である。振幅変化はAGC
増幅器の採用により既に解決しているが、デジタルビタ
ービ復号器では振幅変化のみならず、位相変化による性
能の低下も無視できなくなる。従って、本発明は位相検
出及びエラー電圧発生器306 を採用してこの位相変化を
補償するためにデータ検出点となるA/D 変換器302 の標
本点の位相を検出して標本点の位相と最適検出点の位相
とを一致させることにより、位相差によるエラーを最小
化させてデジタルビタービ復号器304 の性能、即ち再生
データの検出性能を向上させる。
【0019】図6は図2及び図3に示した位相検出及び
エラー電圧発生器の詳細構成図であり、図3、図7乃至
図10を結び付けて説明する。図6において、A/D 変換
器302(図3)の出力レベル(AD[5..0])はサンプル及びホー
ルド器402 に入力され、この出力レベル(AD[5..0])は図
7(B)に示される。サンプル及びホールド器402 に入
力されるクロック信号は図7(C)に示したような分周
器404 から分周されたクロック信号 CLK_3DIVであり、
分周器404 はクロック発生器124 から発生する再生クロ
ック信号PB CLK(図7(A))に同期し、この再生クロ
ック信号PB CLKを1/3 の周波数で分周したクロック信号
CLK_3DIVを発生する。分周器404 の分周比は1/3nの条
件を満し、nは整数である。
【0020】サンプル及びホールド器402 は1つのサン
プリング区間に図4に示された"+1"に対するデジタル検
出値、"0”に対するデジタル検出値と"-1"に対するデジ
タル検出値のうち一つだけをサンプリングし、残り二つ
のサンプリング区間の間はサンプリングしたデータを保
ち、図7(D)に示したように3つの検出点のうち一つ
だけ選択し第1比較器406 に印加する。一例として、"+
1"に対する最適検出点に該当する標本点から検出された
デジタルレベルをサンプリングしているが、所望の他の
標本点でA/D 変換器302 の出力レベル(AD[5..0])をサ
ンプリングしうる。
【0021】第1比較器406 は再生入力信号の図7
(D)に示したようなサンプル及びホールド器402 の出
力信号(CI[5..0])と図7(E)に示したような選択器41
2 から選択された各基準レベルREF1、REF2、REF3を比較
し、その差の絶対値を出力する。ここで、基準レベル発
生器408 は"+1"に対する最適検出点の基準レベルREF1:
111111、"0”に対する最適検出点の基準レベルREF2:01
1111及び"-1"に対する最適検出点の基準レベルREF3:00
0000を各々発生させてマルチプレクサ(MUX)で構成でき
る選択器412 に出力する。
【0022】一方、選択制御器410 は分周されたクロッ
ク信号 CLK_3DIV(図8(A))と再生クロック信号PB
CLK(図8(B)を入力して図8(C)及び図8(D)
に示されるような2ビットの選択制御信号CTL0、CTL1を
発生して選択器412 に印加する。図8(E)は選択制御
器410 から発生する2ビットの選択制御信号の真理表で
あり、この選択制御信号CTL0、CTL1は基準レベル発生器
408 から発生する3つの基準レベルを選択するための信
号であり、例えば"00"なら第1基準レベルREF1が選択さ
れ、"10"なら第2基準レベルREF2が選択され、"11"なら
第3基準レベルREF3が選択される。図8(E)に示した
順序とは異なる順序で反復しようとする時は、分周され
たクロック信号 CLK_3DIVを用いて選択制御器410 で初
期化を再設定すればよい。
【0023】一方、分周されたクロック信号 CLK_3DIV
の1周期間ホールドしているデータを1ワードと定義す
れば、図7(D)に示したような1ワードのサンプル及
びホールド器402 の出力信号CI[5..0]区間に図7(E)
に示したように選択器412 により選択された3つの各基
準レベルREF1、REF2、REF3が第1比較器406 に入力され
る。
【0024】この第1比較器406 は図7(F)に示した
ような反転再生クロック信号
【0025】
【数1】
【0026】に応じて動作し、1ワードのサンプル及び
ホールド器402 の出力信号CI[5..0]と各基準レベルREF
1、REF2、REF3とを比較して各差を出力し、その出力C1
[5..0]は図7(G)に示す。即ち、1ワードのサンプル
及びホールド器402 の出力信号CI[5..0]が入力されると
第1比較器406 は反転再生クロック信号
【0027】
【数2】
【0028】の最初のクロックでは"+1"に対する最適検
出点との差を検出し、二番目のクロックでは"0”に対す
る最適検出点との差を検出し、三番目のクロックでは"-
1"に対する最適検出点との差を検出する。3つの検出比
較順序は何等の制限もない。第1乃至第3ラッチ414 、
416 、418 はDフリップフロップで構成でき、第1ラッ
チ414 は第2ラッチ416 及び第3ラッチ418 の出力信号
との同期を合せるためのバッファの役割をし、その出力
は図7(H)に示す。第2ラッチ416 は第1比較器406
の出力信号C1[5..0]を再生クロック信号PB CLKにより再
生信号の1周期だけ遅延させ、遅延された信号D2[5..0]
を図7(I)に示すように出力し、第3ラッチ418 は第
2ラッチ416 の出力信号D2[5..0]を再生クロック信号PB
CLKにより再生信号の1周期だけ遅延させ、遅延した信
号D3[5..0]を図7(J)に示すように出力する。
【0029】第1乃至第3ラッチ414 、416 、418 を用
いて1ワードのサンプル及びホールド器402 の出力信号
CI[5..0]を3つの最適検出点と各々比較して算出した各
差信号を同時に第2比較器420 に出力する。A/D 変換器
302 を通して出力される入力再生信号AD[5..0]が図4に
示す第1標本点の"+1"に対する最適検出点レベル(11111
1)をサンプリングした場合なら、第3ラッチ418 の出力
信号D3[5..0]は"000000"となり、第2ラッチ416 の出力
信号D2[5..0]は"100000"となり、第1ラッチ414 の出力
信号D1[5..0]は"111111"となる。
【0030】同様に、入力再生信号AD[5..0]が第2標本
点(図4)なら第2ラッチ416 の出力信号D2[5..0]が"0
00000"となり、第3標本点(図4)なら第1ラッチ414 の
出力信号D1[5..0]が"000000"となる。即ち、現在のサン
プリングされた標本点の最適検出点及び現在の標本点と
最適検出点でのレベルとの差を第2比較器420 で判断す
る。第2比較器420 は第1乃至第3ラッチ414 、416 、
418 の出力信号D1[5..0]、D2[5..0]、D3[5..0]を比較し
て小さい方の入力を出力する動作を行い、第1比較器40
6 で1ワードのサンプル及びホールド器402 の出力信号
CI[5..0]に対して各基準レベルと比較して出力した3つ
の比較信号C1[5..0]を同時に比較するために遅延器422
から出力される遅延されたクロック信号 CLK_D を駆動
クロック信号として使用する。この遅延器422 は分周器
404 の出力信号 CLK_3DIVを反転された再生クロック信
【0031】
【数3】
【0032】に応じて遅延し、遅延されたクロック信号
CLK_D(図7(K))を出力する。第2比較器420 の出
力信号C2[5..0]は図7(L)と同様である。例えば、第
1標本点(図4)の場合、第2比較器420 の出力C2[5..
0]は"000000"となり、第1標本点(図5)の場合は第2比
較器420 の出力C2[5..0]が"001010"となる。
【0033】パルス幅変調(PWM) 発生器424 は入力信号
の変化に対して出力信号のパルス幅(デューティ)の変
化する動作を行う。即ち、PWM 発生器424 の入力信号と
なる第2比較器420 の出力C2[5..0]レベルは位相差の最
小の場合、即ち位相差のゼロの"000000"から最大の場
合、即ち位相差の180 °の"011111"まで存在しうる。図
9(A)は位相差によるPWM 発生器424 に入力されるデ
ジタルレベルであり、図9(B)及び図9(C)は各々
位相差によるPWM 発生器424 と低域フィルター(LPF)426
の出力信号の動作波形図である。即ち、PWM 発生器424
に入力される"000000"から"011111"までのデジタルレベ
ル(図9(A))に対してPWM 発生器424 の出力信号
(図9(B))は”ロー(L)”レベルから”ハイ
(H)”レベルまでであり、デジタルレベルが大きいほ
どパルス幅の大きなPWM 信号を出力する。LPF426はPWM
発生器424 の出力信号PWM のパルス幅に比例する電圧
(図9(C))を発生して検出された位相差に該当する
第2比較器420 の出力C2[5..0]をエラー電圧(Er)に変
換する。
【0034】LPF426から発生するエラー電圧(Er)は位
相シフタ308(図3)に印加され、図10に示された原理
によりA/D 変換器302 に印加されるサンプリングクロッ
ク信号の位相をシフトさせる。即ち、図10に示された
ようにLPF426から発生するエラー電圧(Er)が大きいほ
どサンプリングクロック信号の位相を多くシフトさせ
る。前記一連の動作はA/D 変換器302 の標本点と再生入
力信号の最適検出点との位相が一致するまで行い続け、
最適の状態となると位相エラーの発生されるまでその状
態を保つ。
【0035】図11は図2及び図3に示された位相検出
及びエラー電圧発生器の他の実施例による詳細構成図で
あり、図6に示された位相検出及びエラー電圧発生器と
比較すると、サンプル及びホールド器502 、分周器504
、第1及び第2比較器506 、518 、第1乃至第3ラッ
チ512 、514 、516 、遅延器520 、PWM 発生器522 及び
LPF524は同一のためその詳細な動作説明は省略し、相異
なるブロックであるメモリ制御信号発生器508 と基準レ
ベル発生器510 とを中心に説明する。
【0036】図11において、各基準レベルREF1、REF
2、REF3を発生する基準レベル発生器510 がメモリで構
成される場合、メモリ制御信号発生器508 は再生クロッ
ク信号PB CLKにより既定の順序通り3つの基準レベルRE
F1、REF2、REF3が基準レベル発生器510 のメモリから繰
返して読出されるようにメモリ制御信号を基準レベル発
生器510 に出力する。このメモリ制御信号発生器508 は
ハードウェアの変更なしにソフトウェアの変更のみで3
つの基準レベルの読出順序を変えられる。
【0037】図12は図2及び図3に示された位相検出
及びエラー電圧発生器のさらに他の実施例による詳細構
成図で、図6に示された位相検出及びエラー電圧発生器
と比較すると、サンプル及びホールド器602 、第1及び
第2比較器606 、620 、基準レベル発生器608 、選択制
御器610 、選択器612 、第1乃至第3ラッチ614 、616
、618 、遅延器624 、PWM 発生器626 及びLPF628は同
一のためその詳細な動作説明は省略し、相異なるブロッ
クである分周器及びシフタ604 と第3比較器622を中心
に説明する。
【0038】図12において、第3比較器622 は第1乃
至第3ラッチ614 、616 、618 の出力信号D1[5..0]、D2
[5..0]、D3[5..0]を遅延器624 から発生する遅延された
クロック CLK_D により入力して現在のサンプリングさ
れた標本点が"+1"に対する最適検出点なのか、"0”に対
する最適検出点なのか、または"-1"に対する最適検出点
なのかを判断して最適検出点の2ビットの位置情報を分
周器及びシフタ604 に出力する。2ビットの位置情報
は、例えば第1ラッチ614 の出力D1[5..0]が最小なら"1
1"を出力し、第2ラッチ616 の出力D2[5..0]が最小な
ら"01"を出力し、第3ラッチ618 の出力D3[5..0]が最小
なら"00"を出力する。
【0039】分周器及びシフタ604 は第3比較器622 か
ら出力される位置情報を用いて3箇所の標本点(図4)
のうち位相差の最小の標本点でサンプリングしうるよう
に位相のシフト及び分周されたクロック信号 CLK_3DIV
をサンプル及びホールド器602 に出力する。以降、第3
比較器622 の出力C3[1..0]に該当する標本点で入力再生
信号の最適検出点との位相が一致されるまで行い続け
る。
【0040】また、第3比較器622 の出力C3[1..0]が"1
1"なら"-1"に対する最適検出点のための標本点であ
り、"01"なら"0”に対する最適検出点のための標本点で
あり、"00"なら"+1"に対する最適検出点のための標本点
なので分周器及びシフタ604 では3つの標本点のうち所
望の標本点からサンプリングしうるように所望の標本点
の位置情報を設定しうる。以降、所望の標本点で入力再
生信号の最適検出点との位相が一致するまで行い続け
る。
【0041】図13は図2及び図3に示された位相検出
及びエラー電圧発生器のさらに他の実施例による詳細構
成図であって、図11に示された位相検出及びエラー電
圧発生器と比較すると、サンプル及びホールド器702 、
第1及び第2比較器706 、720 、メモリ制御信号発生器
708 、基準レベル発生器710 、第1乃至第3ラッチ712
、714 、716 、遅延器724 、PWM 発生器726 及びLPF72
8は同一のためその詳細な動作説明は省略し、相異なる
ブロックの分周器及びシフタ704 と第3比較器722 とは
図12に示された構成と同一のためその詳細な説明も省
略する。
【0042】
【発明の効果】前述したように、本発明によるデータ検
出器とその方法は、入力される多様な再生信号に対応
し、再生データの検出性能を向上させうる。
【図面の簡単な説明】
【図1】従来のデータ検出器を含むデジタルVCR の記録
及び再生系の構成ブロック図である。
【図2】本発明の一実施例によるデータ検出器を含む再
生系のブロック図である。
【図3】本発明の他の実施例によるデータ検出器を含む
再生系のブロック図である。
【図4】本発明の理解のために最適検出点と標本点との
位相の一致する理想的な場合を説明する図である。
【図5】本発明の理解のために最適検出点と標本点との
位相の一致しない場合を説明する図である。
【図6】図2及び図3に示された位相検出及びエラー電
圧発生器の一実施例による詳細構成図である。
【図7】(A)〜(L)は図6に示された位相検出及び
エラー電圧発生器の動作波形図である。
【図8】(A)〜(D)は図6に示された選択制御器の
タイミング図、(E)は選択制御信号の真理表である。
【図9】(A)は位相差による図6に示されたPWM 発生
器の入力信号の動作波形図、(B)は位相差による図6
に示されたPWM 発生器の出力信号の動作波形図、(C)
は位相差による図6に示された低域フィルターの出力信
号の動作波形図である。
【図10】図3に示された位相シフタの動作原理を示し
た図である。
【図11】図2及び図3に示された位相検出及びエラー
電圧発生器の他の実施例による詳細構成図である。
【図12】図2及び図3に示された位相検出及びエラー
電圧発生器のさらに他の実施例による詳細構成図であ
る。
【図13】図2及び図3に示された位相検出及びエラー
電圧発生器のさらに他の実施例による詳細構成図であ
る。
【符号の説明】
114 再生増幅器 116 等化器 118 チャンネル復調器 124 クロック発生器 200 データ検出器 202 A/D 変換器 204 デジタルビタービ復号器 206 位相検出及びエラー電圧発生器

Claims (22)

    【特許請求の範囲】
  1. 【請求項1】 受信信号をサンプリングクロック信号に
    応じてデジタルデータに変換する変換器と、 前記デジタルデータを最尤復号化する最尤復号器と、 前記受信信号の所定数の最適検出点のうち所望の検出点
    からサンプリングされた前記デジタルデータと前記所定
    数の最適検出点による各基準レベルとの位相差を検出
    し、検出された位相差に応じて前記サンプリングクロッ
    ク信号の位相を変化させる制御信号を発生する発生器と
    を含むことを特徴とするデータ検出器。
  2. 【請求項2】 前記制御信号に応じて前記サンプリング
    クロック信号の位相をシフトさせる位相シフタをさらに
    含むことを特徴とする請求項1に記載のデータ検出器。
  3. 【請求項3】 前記発生器は、 前記所定数の最適検出点のうち所望の検出点から前記デ
    ジタルデータのサンプリングされたデータを検出する検
    出器と、 前記検出器の出力レベルを前記所定数の最適検出点に対
    した各基準レベルとの差を絶対値に算出して位相エラー
    を出力する計算器と、 前記位相エラーに対応する電圧信号の形の制御信号を発
    生する制御信号発生器とを含むを特徴とする請求項1に
    記載のデータ検出器。
  4. 【請求項4】 前記検出器は、 システムクロック信号を1/3n(ここで、nは整数)に分
    周し、分周されたクロック信号を出力する分周器と、 前記分周されたクロック信号に応じて所定数の最適検出
    点のうち所望の検出点からサンプリングされた前記デジ
    タルデータをホールドするサンプル及びホールド器とを
    含むことを特徴とする請求項3に記載のデータ検出器。
  5. 【請求項5】 前記計算器は、 "+1"に対する最適検出点の第1基準レベル、"0”に対す
    る最適検出点の第2基準レベルと"-1"に対する最適検出
    点の第3基準レベルを発生する基準レベル発生器と、 前記第1乃至第3基準レベルのうち1つを選択する選択
    器と、 前記システムクロック信号と前記分周されたクロック信
    号によって決められた所定の順序通り前記第1乃至第3
    基準レベルが選択されるように選択制御信号を発生して
    前記選択器に印加する選択制御器と、 前記検出器の出力レベルと前記選択器により選択された
    各基準レベルとを比較して各差を出力する第1比較器
    と、 前記第1比較器から出力される各差を比較して各差のう
    ち最小値を位相エラーとして出力する第2比較器とを含
    むことを特徴とする請求項3に記載のデータ検出器。
  6. 【請求項6】 前記第1比較器から出力される各差のう
    ち最小値に対応する最適検出点の位置情報を出力する第
    3比較器をさらに含むことを特徴とする請求項5に記載
    のデータ検出器。
  7. 【請求項7】 前記検出器は、 システムクロック信号を1/3n(ここで、nは整数)に分
    周し、分周されたクロック信号を前記位置情報に応じて
    位相をシフトし、位相シフト分周されたクロック信号を
    出力する分周器と、 前記位相シフト分周されたクロック信号により決められ
    た所定数の最適検出点のうち一つの検出点からサンプリ
    ングされた前記デジタルデータをホールドするサンプル
    及びホールド器とを含むことを特徴とする請求項6に記
    載のデータ検出器。
  8. 【請求項8】 前記計算器は、 前記第1比較器の出力をシステムクロック信号に応じて
    遅延して第1遅延信号を前記第2比較器に出力する第1
    ラッチと、 前記第1遅延信号を前記システムクロック信号に応じて
    遅延して第2遅延信号を前記第2比較器に出力する第2
    ラッチと、 前記第2遅延信号を前記システムクロック信号に応じて
    遅延して第3遅延信号を前記第2比較器に出力する第3
    ラッチとをさらに含むことを特徴とする請求項5に記載
    のデータ検出器。
  9. 【請求項9】 前記第1比較器は反転されたシステムク
    ロック信号に駆動され、前記第2比較器と第3比較器と
    は所定時間遅延された前記分周されたクロック信号によ
    り駆動されることを特徴とする請求項6に記載のデータ
    検出器。
  10. 【請求項10】 前記計算器は、 "+1"に対する最適検出点の第1基準レベル、"0”に対す
    る最適検出点の第2基準レベルと"-1"に対する最適検出
    点の第3基準レベルを貯蔵しているメモリと、 所定の順序通り前記第1乃至第3基準レベルが反復して
    読出されるようにメモリ制御信号を発生するメモリ制御
    信号発生器と、 前記検出器の出力レベルと前記メモリから読出される各
    基準レベルを比較して各差を出力する第1比較器と、 前記第1比較器から出力される各差を比較して各差のう
    ち最小値を位相エラーとして出力する第2比較器とを含
    むことを特徴とする請求項3に記載のデータ検出器。
  11. 【請求項11】 前記第1比較器から出力される各差の
    うち最小値に対応する最適検出点の位置情報を出力する
    第3比較器をさらに含むことを特徴とする請求項10に
    記載のデータ検出器。
  12. 【請求項12】 前記検出器は、 入力されるシステムクロック信号を1/3n(ここで、nは
    整数)に分周し、分周されたクロック信号を前記位置情
    報に応じて位相をシフトし、変化されたクロック信号を
    出力する分周器と、 前記変化されたクロック信号に応じて決められた所定数
    の最適検出点のうち一つの検出点からサンプリングされ
    た前記デジタルデータをホールドするサンプル及びホー
    ルド器とを含むことを特徴とする請求項11に記載のデ
    ータ検出器。
  13. 【請求項13】 前記制御信号発生器は、 前記位相エラーに応じてPWM 信号を発生するPWM 発生器
    と、 前記PWM 信号を電圧信号形に変換して制御信号として出
    力する低域フィルターとを含むことを特徴とする請求項
    3に記載のデータ検出器。
  14. 【請求項14】 最尤復号器を含むデジタル記録及び再
    生装置において、 入力される再生信号をサンプリングクロック信号に応じ
    てデジタルデータに変換して前記最尤復号器に印加する
    アナログ−デジタル変換器と、 前記再生信号の所定数の最適検出点のうち一つの検出点
    からサンプリングされた前記デジタルデータと前記所定
    数の最適検出点による各基準レベルとの位相差を検出
    し、検出された位相差により前記サンプリングクロック
    信号の位相を変化させる制御信号を発生する発生器とを
    含むことを特徴とするデータ検出器。
  15. 【請求項15】 前記制御信号に応じて前記サンプリン
    グクロック信号の位相をシフトさせる位相シフタをさら
    に含むことを特徴とする請求項14に記載のデータ検出
    器。
  16. 【請求項16】(a) 受信信号をサンプリングクロック信
    号に応じてデジタルデータに変換する段階と、 (b) 前記デジタルデータを最尤復号化する段階と、 (c) 前記受信信号の所定数の最適検出点のうち所望の検
    出点からサンプリングされた前記デジタルデータと前記
    所定数の最適検出点による各基準レベルとの位相差を検
    出し、検出された位相差により前記サンプリングクロッ
    ク信号の位相を変化させる制御信号を発生する段階とを
    含むことを特徴とするデータ検出方法。
  17. 【請求項17】 前記制御信号に応じて前記サンプリン
    グクロック信号の位相をシフトさせ、シフトされたサン
    プリングクロック信号を前記(a) 段階にフィードバック
    する段階(d) をさらに含むことを特徴とする請求項16
    に記載のデータ検出方法。
  18. 【請求項18】 前記(c) 段階は、 (c1)前記所定数の最適検出点のうち一つの検出点から前
    記デジタルデータのサンプリングされたデータを検出す
    る段階と、 (c2)前記サンプリングされたデータのレベルを前記所定
    数の最適検出点に対した各基準レベルとの差を絶対値に
    算出して位相エラーを出力する段階と、 (c3)前記位相エラーに対応する電圧信号の形の制御信号
    を発生する段階とを含むことを特徴とする請求項16に
    記載のデータ検出方法。
  19. 【請求項19】前記(c) 段階は、 (c11) 入力されるシステムクロック信号を1/3n(ここ
    で、nは整数)に分周し、分周されたクロック信号を出
    力する段階と、 (c12) 前記分周されたクロック信号に応じて所定数の最
    適検出点のうち一つの検出点から前記デジタルデータの
    サンプリングされたデータを出力する段階と、 (c13) "+1"に対する最適検出点の第1基準レベル、"0”
    に対する最適検出点の第2基準レベルと"-1"に対する最
    適検出点の第3基準レベルを発生する段階と、 (c14) 所定の順序通り前記第1乃至第3基準レベルのう
    ち1つが選択されるように制御する段階と、 (c15) 前記サンプリングされたデータと前記(c13)段階
    から選択された各基準レベルとを比較して各差を出力す
    る段階と、 (c16) 前記各差のうち最小値を位相エラーとして出力す
    る段階と、 (c17) 前記位相エラーに応じてPWM 信号を発生する段階
    と、 (c18) 前記PWM 信号を電圧信号の形に変換して制御信号
    として提供する段階とを含むことを特徴とする請求項1
    6に記載のデータ検出方法。
  20. 【請求項20】 前記(c) 段階は、 (c21) "+1"に対する最適検出点の第1基準レベル、"0”
    に対する最適検出点の第2基準レベルと"-1"に対する最
    適検出点の第3基準レベルを発生する段階と、 (c22) 所定の順序通り前記第1乃至第3基準レベルのう
    ち1つが選択されるように制御する段階と、 (c23) 変化されたクロック信号に応じて決められた所定
    数の最適検出点のうち一つの検出点から前記デジタルデ
    ータのサンプリングされたデータを出力する段階と、 (c24) 前記サンプリングされたデータと前記(c21)段階
    から選択された各基準レベルを比較して各差を出力する
    段階と、 (c25) 前記各差のうち最小値を位相エラーとして出力す
    る段階と、 (c26) 前記各差のうち最小値に対応する最適検出点の位
    置情報を出力する段階と、 (c27) システムクロック信号を1/3n(ここで、nは整
    数)に分周し、分周されたクロック信号を前記位置情報
    に応じて位相をシフトして前記変化されたクロック信号
    を発生する段階と、 (c28) 前記位相エラーに応じてPWM 信号を発生する段階
    と、 (c29) 前記PWM 信号を電圧信号の形に変換して制御信号
    として提供する段階とを含むことを特徴とする請求項1
    6に記載のデータ検出方法。
  21. 【請求項21】 前記(c) 段階は、 (c31) 入力されるシステムクロック信号を1/3n(ここ
    で、nは整数)に分周し、分周されたクロック信号を出
    力する段階と、 (c32) 前記分周されたクロック信号に応じて所定数の最
    適検出点のうち一つの検出点から前記デジタルデータの
    サンプリングされたデータを出力する段階と、 (c33) "+1"に対する最適検出点の第1基準レベル、"0”
    に対する最適検出点の第2基準レベルと"-1"に対する最
    適検出点の第3基準レベルを貯蔵しているメモリから所
    定の順序通り前記第1乃至第3基準レベルを反復して読
    出す段階と、 (c34) 前記サンプリングされたデータと前記(c33)段階
    から読出される各基準レベルとを比較して各差を出力す
    る段階と、 (c35) 前記各差のうち最小値を位相エラーとして出力す
    る段階と、 (c36) 前記位相エラーに応じてPWM 信号を発生する段階
    と、 (c37) 前記PWM 信号を電圧信号の形に変換して制御信号
    として提供する段階とを含むことを特徴とする請求項1
    6に記載のデータ検出方法。
  22. 【請求項22】 前記(c) 段階は、 (c41) 変化されたクロック信号に応じて所定数の最適検
    出点のうち一つの検出点から前記デジタルデータのサン
    プリングされたデータを出力する段階と、 (c42) "+1"に対する最適検出点の第1基準レベル、"0”
    に対する最適検出点の第2基準レベルと"-1"に対する最
    適検出点の第3基準レベルを貯蔵しているメモリから所
    定の順序通り前記第1乃至第3基準レベルを反復して読
    出す段階と、 (c43) 前記サンプリングされたデータと前記(c42)段階
    から読出される各基準レベルとを比較して各差を出力す
    る段階と、 (c44) 前記各差のうち最小値を位相エラーとして出力す
    る段階と、 (c45) 前記各差のうち最小値に対応する最適検出点の位
    置情報を出力する段階と、 (c46) 前記システムクロック信号を1/3n(ここで、nは
    整数)に分周し、分周されたクロック信号を前記位置情
    報に応じて位相をシフトして前記変化されたクロック信
    号を発生する段階と、 (c47) 前記位相エラーをPWM 信号に変換する段階と、 (c48) 前記PWM 信号を電圧信号の形に変換して制御信号
    として提供する段階とを含むことを特徴とする請求項1
    6に記載のデジタル検出方法。
JP10144287A 1997-08-21 1998-05-26 データ検出器及びその方法 Expired - Fee Related JP3021418B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR39945/1997 1997-08-21
KR1019970039945A KR100289821B1 (ko) 1997-08-21 1997-08-21 데이터검출기및그방법

Publications (2)

Publication Number Publication Date
JPH1166757A true JPH1166757A (ja) 1999-03-09
JP3021418B2 JP3021418B2 (ja) 2000-03-15

Family

ID=19518079

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10144287A Expired - Fee Related JP3021418B2 (ja) 1997-08-21 1998-05-26 データ検出器及びその方法

Country Status (5)

Country Link
US (1) US6266378B1 (ja)
EP (1) EP0898277A3 (ja)
JP (1) JP3021418B2 (ja)
KR (1) KR100289821B1 (ja)
CN (1) CN1144419C (ja)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6625509B1 (en) 1999-03-05 2003-09-23 R & F Industries, Llc Automated multisection rail material list generation system and method
JP3486186B1 (ja) * 2002-10-23 2004-01-13 沖電気工業株式会社 受信データ再生装置
CN101873133B (zh) * 2010-06-21 2012-06-06 王珲 应用于通信时钟恢复的频率锁定方法及其电学器件结构
CN108256370B (zh) * 2016-12-29 2021-04-02 航天信息股份有限公司 一种rfid读写器的解码方法及解码系统
CN111095839B (zh) * 2017-09-12 2022-06-10 联发科技股份有限公司 无线通信中多trp与多面板传输的方法及装置
CN114826267B (zh) * 2022-05-05 2024-04-05 合肥工业大学 一种高能效相位量化的adc系统

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0489664A (ja) 1990-07-26 1992-03-23 Sony Corp データの変換及び検出方法
US5319680A (en) 1991-09-03 1994-06-07 The Whitaker Corporation Phase locked loop synchronization system for use in data communications
JPH05135510A (ja) 1991-11-14 1993-06-01 Hitachi Ltd 情報処理システム
JPH06105892A (ja) 1992-09-25 1994-04-19 Matsushita Electric Works Ltd 空気浄化フィルター
JP3380282B2 (ja) * 1992-11-06 2003-02-24 パイオニア株式会社 ディジタル信号再生装置及び再生方法
US5442492A (en) 1993-06-29 1995-08-15 International Business Machines Corporation Data recovery procedure using DC offset and gain control for timing loop compensation for partial-response data detection
JPH0773598A (ja) * 1993-06-29 1995-03-17 Hitachi Ltd タイミング抽出回路とこれを用いた記録再生装置
JPH07111042A (ja) * 1993-10-08 1995-04-25 Hitachi Ltd データ弁別回路
JP3663218B2 (ja) 1994-08-18 2005-06-22 株式会社日立グローバルストレージテクノロジーズ 磁気記録再生装置および位相同期回路
JPH08107352A (ja) 1994-10-04 1996-04-23 Hitachi Ltd 位相同期システム
JPH08167841A (ja) * 1994-12-13 1996-06-25 Pioneer Electron Corp ディジタルpll回路
JP3417704B2 (ja) 1995-01-20 2003-06-16 パイオニア株式会社 ディジタル信号再生装置
DE19517405A1 (de) * 1995-05-16 1996-11-21 Thomson Brandt Gmbh Signalverarbeitungssystem für digitale Signale
JPH097304A (ja) 1995-06-15 1997-01-10 Pioneer Electron Corp ディジタル信号再生装置
JP3596827B2 (ja) * 1995-07-06 2004-12-02 パイオニア株式会社 ディジタルpll回路
JP3453006B2 (ja) 1995-07-07 2003-10-06 パイオニア株式会社 位相同期回路及びディジタル信号再生装置
US5870591A (en) * 1995-08-11 1999-02-09 Fujitsu Limited A/D with digital PLL
JP3350349B2 (ja) 1995-09-26 2002-11-25 株式会社日立製作所 ディジタル情報信号再生回路及びディジタル情報装置
JP2830803B2 (ja) * 1995-11-17 1998-12-02 日本電気株式会社 位相検出器及びこれを用いた磁気ディスク装置
JPH1031869A (ja) 1996-07-16 1998-02-03 Pioneer Electron Corp 再生装置
JP3698836B2 (ja) 1996-10-11 2005-09-21 パイオニア株式会社 ディジタル信号再生装置

Also Published As

Publication number Publication date
KR19990017150A (ko) 1999-03-15
CN1209698A (zh) 1999-03-03
KR100289821B1 (ko) 2001-05-15
JP3021418B2 (ja) 2000-03-15
US6266378B1 (en) 2001-07-24
EP0898277A2 (en) 1999-02-24
CN1144419C (zh) 2004-03-31
EP0898277A3 (en) 2004-01-07

Similar Documents

Publication Publication Date Title
JP3009818B2 (ja) ディジタル信号処理装置
EP1039463B1 (en) Signal processing apparatus
KR20050072453A (ko) 주파수 및 위상 제어 장치와 최대 우도 디코더
KR20030010520A (ko) 디지털 데이터 재생 장치
US6980385B2 (en) Apparatus for information recording and reproducing
JPH1186449A (ja) デジタルデータ検出システム
JP3648308B2 (ja) 等化器および磁気記録信号再生装置
JP2853671B2 (ja) 情報検出装置
US6977879B1 (en) Apparatus for adjusting phase of clock signal based on phase error calculated from sampled values of readout signal
JP3021418B2 (ja) データ検出器及びその方法
US6922384B2 (en) Information reproducing apparatus
JPH097304A (ja) ディジタル信号再生装置
JP2977031B2 (ja) データ検出器及びその方法
US7120102B2 (en) Jitter detection apparatus and jitter detection method
US6879629B2 (en) Method and apparatus for enhanced timing loop for a PRML data channel
JP2002025201A (ja) 記録再生装置
JPH0884047A (ja) ディジタル信号復号装置およびディジタル信号復号方法
JP3591295B2 (ja) 再生クロック抽出装置
JP4541816B2 (ja) 再生装置
JP2005012557A (ja) 信号復号装置及び方法並びに基準電圧生成装置
JP3225588B2 (ja) ディジタル信号再生回路
JP2000011550A (ja) 再生装置、クロック発生装置及びその方法、コンピュータ読み取り可能な記憶媒体
JP2001332033A (ja) 位相比較器およびこれを用いる同期信号生成回路
JPH05314676A (ja) データ再生装置
JP2002298515A (ja) ディジタル信号再生装置

Legal Events

Date Code Title Description
R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees