JPH09200267A - 取外し可能な条件付きアクセスモジュールの縦続方法と、その方法を実行する所定のシーケンスの挿入回路及び検出回路 - Google Patents

取外し可能な条件付きアクセスモジュールの縦続方法と、その方法を実行する所定のシーケンスの挿入回路及び検出回路

Info

Publication number
JPH09200267A
JPH09200267A JP8287061A JP28706196A JPH09200267A JP H09200267 A JPH09200267 A JP H09200267A JP 8287061 A JP8287061 A JP 8287061A JP 28706196 A JP28706196 A JP 28706196A JP H09200267 A JPH09200267 A JP H09200267A
Authority
JP
Japan
Prior art keywords
predetermined sequence
sequence
packet
circuit
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP8287061A
Other languages
English (en)
Other versions
JP4338790B2 (ja
Inventor
Vito Mario De
デ ヴィート マリオ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Technicolor SA
Original Assignee
Thomson Multimedia SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Thomson Multimedia SA filed Critical Thomson Multimedia SA
Publication of JPH09200267A publication Critical patent/JPH09200267A/ja
Application granted granted Critical
Publication of JP4338790B2 publication Critical patent/JP4338790B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/418External card to be used in combination with the client device, e.g. for conditional access
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/16Analogue secrecy systems; Analogue subscription systems
    • H04N7/167Systems rendering the television signal unintelligible and subsequently intelligible
    • H04N7/1675Providing digital key or authorisation information for generation or regeneration of the scrambling sequence
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/20Servers specifically adapted for the distribution of content, e.g. VOD servers; Operations thereof
    • H04N21/23Processing of content or additional data; Elementary server operations; Server middleware
    • H04N21/238Interfacing the downstream path of the transmission network, e.g. adapting the transmission rate of a video stream to network bandwidth; Processing of multiplex streams
    • H04N21/2389Multiplex stream processing, e.g. multiplex stream encrypting
    • H04N21/23895Multiplex stream processing, e.g. multiplex stream encrypting involving multiplex stream encryption
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/418External card to be used in combination with the client device, e.g. for conditional access
    • H04N21/4181External card to be used in combination with the client device, e.g. for conditional access for conditional access
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/438Interfacing the downstream path of the transmission network originating from a server, e.g. retrieving encoded video stream packets from an IP network
    • H04N21/4385Multiplex stream processing, e.g. multiplex stream decrypting
    • H04N21/43853Multiplex stream processing, e.g. multiplex stream decrypting involving multiplex stream decryption
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/16Analogue secrecy systems; Analogue subscription systems
    • H04N7/162Authorising the user terminal, e.g. by paying; Registering the use of a subscription channel, e.g. billing
    • H04N7/163Authorising the user terminal, e.g. by paying; Registering the use of a subscription channel, e.g. billing by receiver means only

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Computer Security & Cryptography (AREA)
  • Theoretical Computer Science (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Television Systems (AREA)

Abstract

(57)【要約】 【課題】 本発明は、モジュール/復号器インタフェー
スに専用ピンを用いることなく各モジュール/復号器で
パケットクロックが得られる取外し可能なアクセスモジ
ュールの縦続方法の提供を目的とする。 【解決手段】 本発明の固定長の間隔により分離された
固定長のパケットにより形成されたデータストリームが
通るパスを各々に有する取外し可能な条件付きアクセス
モジュールの縦続方法は、パケット間の間隔(G1, G2, G
3)をパケットの有効な内容(P2, P3, P4)を妨げない一定
の所定シーケンスで充填し、シーケンスがデータストリ
ームだけを使用してパケットクロック(PC)を再構成する
ため使用される。本発明は有料テレビジョンに適用され
る。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は取外し可能な条件付
きアクセスモジュールを縦続させる方法に係る。本発明
は、更に、上記方法において記述される所定のシーケン
スを挿入する回路及び上記シーケンスを検出する回路に
関する。
【0002】
【従来の技術】ディジタル有料テレビジョンの分野にお
いて、一般に販売されている復号器は、図1に概略的に
示されているように、入力回路1、又は、特に復調器に
より構成される“フロントエンド”と、デスクランブラ
(スクランブル解除器)3が付随したデマルチプレクサ
2と、特に制御語CWを供給するためデスクランブラ3
に接続されたマイクロプロセッサ4と、デマルチプレク
サの出力に接続されたビデオ回路5及びオーディオ回路
6とからなる。特に番組へのデータ承認アクセスに係る
チップカード7が周知の方法で復号器のマイクロプロセ
ッサ4に接続されている。復号器は、暗号化されていな
い番組とスクランブルがかけられた番組からなる非常に
多数の番組を含み得る“多重”信号を入力に受ける。ビ
デオ信号は、データストリームTS、又は、固定長のパ
ケット間の隙間によって分離され、各々がパケットクロ
ックPCによって検出される固定長のパケットにより構
成された“輸送ストリーム”を出力に再現し得る入力回
路1を介して送られる。デマルチプレクサ、デスクラン
ブラ、マイクロプロセッサ及びチップカードの役目は、
特に、ユーザがその番組に対しアクセス権を有する選択
された番組に属するスクランブルがかけられたパケット
のスクランブルを解くことである。一般に、スクランブ
ルがかけられた番組を伝送しようとするサービス提供者
は、固有の復号器の仕様、特に、アクセス制御システム
の仕様を定める。条件付きアクセスサブシステムの上記
の特有の素子又は秘密性によって、アクセス制御システ
ムの標準化が妨げられる。
【0003】上記の欠点を解決し、次世代の標準ディジ
タルテレビジョン受信システムの製造を可能にするた
め、チップカードフォーマット又はPCMCIA(パー
ソナルコンピュータメモリカード国際協会)フォーマッ
トの取外し可能なモジュール内で条件付きアクセスサブ
システムを分離することが提案されている。この場合、
数個の取外し可能なモジュールを1台の復号器に接続す
ることが可能である。全体のデータフローが、復号器の
入力回路の出力で得られ、縦続された各モジュールの中
を順に通過する。各モジュールは、関連したスクランブ
ルがかけられたパケットのスクランブルを解くことが可
能である。かくして、選択された番組に使用される条件
付きアクセス情報がモジュールにより認識され、かつ、
ユーザがその番組へのアクセス権を有するときに限り、
データフローの中の対応するパケットは、相対的な位置
を維持したままスクランブルが解除される。
【0004】上記のタイプの復号器は図2に概略的に示
される。復号器は、高周波信号Sを受け、データストリ
ームTS0又は“輸送ストリーム”及びパケットクロッ
クPCLを得るため復調し、第1の取外し可能なモジュ
ールAの入力に送る入力回路1’を含む。各取外し可能
なモジュールは、デスクランブラ3’及びマイクロプロ
セッサ4’が付随したデマルチプレクサ4’を含む。上
記モジュールは、マイクロコンピューティングの世界に
存在するようなチップカードフォーマット又はPCMC
IAモジュールのフォーマットでもよい。上記の回路に
よって部分的にスクランブルを解かれている可能性のあ
るデータストリームTS1は、インタフェース5’に表
わされているように専用の出力を介してストリームに対
し時間的に偏移させられて上記モジュールから出る。デ
ータストリームTS1は、次に、第2の取外し可能なモ
ジュールBの専用の出力に送られ、復号器に接続された
取外し可能なモジュールの台数に応じて同一の処理等を
うける。後のモジュールから出力されたデータストリー
ムTS2は、従来の方法でオーディオ回路8’及びビデ
オ回路7’に接続された復号器のデマルチプレクサ6’
に送られる。更に、復号器は、各取外し可能なモジュー
ルにある各マイクロプロセッサ4’及びデマルチプレク
サ6’に接続されたマイクロプロセッサ9’を含む。上
記の如く、モジュールの出力のデータストリームは、入
力のデータストリームに対し時間的に偏移させられるの
で、従来使用されている復号器の場合と同様に、データ
の検出を可能にさせるクロックを有する必要がある。そ
の上、データストリームは、固定長の間隔によって互い
に分離された固定長のビットパケットに分割される。こ
の場合、パケットクロックPC0が、パケットの開始と
終了を示すため、データストリームに関連付けられる。
このパケットクロックは、一般的に取外し可能なモジュ
ールで使用される。
【0005】
【発明が解決しようとする課題】従って、欧州におい
て、提案された共通インタフェースは、標準化の途中の
DVB案に対応した図2に示されているように、到来す
るパケットクロックPC0−PC1を規定する。米国に
おいて提案された取外し可能なモジュールは、モジュー
ルの入力のパケットクロックを規定し、出力のパケット
クロックを規定しない。この提案により、インタフェー
スのピンを節約することが可能になるが、復号器又は取
外し可能なモジュールが、基準パケットクロックの正確
なオフセットを介して再入力するデータストリームのパ
ケットクロックを再構成し得るように、取外し可能なモ
ジュールが、その取外し可能なモジュールの中を通るデ
ータストリームのパケットに与えられた遅延に関する情
報を、復号器、又は、場合によっては他のモジュールに
提供する必要がある。
【0006】本発明は、モジュール/復号器インタフェ
ースに専用ピンを用いることなく、各モジュール/復号
器でパケットクロックを得ることができる方法を提供す
ることにより、上記の欠点を解決することを目的とす
る。本発明の他の目的は、復号器の入力回路の出力側に
ある所定のシーケンスを挿入する回路を提供することで
ある。
【0007】本発明の更なる目的は、モジュール及び復
号器にある上記所定のシーケンスを検出する回路を提供
することである。
【0008】
【課題を解決するための手段】本発明による固定長の間
隔により分離された固定長のパケットにより形成された
データストリームが通るパスを各々に有する取外し可能
な条件付きアクセスモジュールをパケットクロック信号
に依存することなく縦続させる方法は、上記パケット間
の間隔が上記パケットの有効な内容を妨げない一定の所
定シーケンスにより充填され、上記シーケンスがパケッ
トクロックを再構成するため使用されることを特徴とす
る。
【0009】好ましい一実施例によれば、所定のシーケ
ンスは、増加又は減少する2進データの列により構成さ
れる。好ましくは、上記所定のシーケンスの後に、全て
のパケットの先頭にある定義された同一の値のデータ項
目が続けられる。上記本発明の他の目的を達成する所定
のシーケンスを挿入する回路は、元のデータストリーム
を第1の入力に受け、所定のシーケンスを発生する手段
から発生した上記所定のシーケンスのデータを第2の入
力に受けるマルチプレクサと、上記第1の入力又は上記
第2の入力の何れかを選択させるパケットの開始及びパ
ケットの終了の検出器とからなる。
【0010】上記本発明の更なる目的を達成する所定の
シーケンスを検出する回路は、各パケットの間に所定の
シーケンスを組み込むデータストリームを第1の入力で
受け、上記所定のシーケンスのデータを第2の入力で受
ける比較器と、上記比較器が不一致を検出したとき上記
所定のシーケンスの最初のデータ項目を送出し、上記比
較器が一致を検出したとき上記所定のシーケンスの次の
データ項目を送出するよう上記比較器の出力によりアド
レス指定され、上記所定のシーケンスのデータを発生す
る手段と、上記所定のシーケンス内の最後のデータの検
出により作動され、上記パケットの長さに対応したパル
スを発生する手段とからなる。
【0011】本発明の他の特徴及び利点は、添付図面を
参照して以下の好ましい実施例の説明を読むことにより
明らかになる。
【0012】
【発明の実施の形態】説明の簡単化のため、図において
同一の参照名は同一の構成要素を示す。本発明によれ
ば、復号器と取外し可能なモジュールの間のインターフ
ェースにおいてパケットクロックPC0に専用の少なく
とも1個のピンを使用することを避けるため、米国及び
欧州において従来制定されたシステムの場合、データス
トリームTSは、固定長のパケット間の間隔により分離
された固定長のパケットに分割される。従って、本発明
によれば、この固定長のパケット間の間隔が所定のシー
ケンスで充填される。かかるシーケンスは、一定であ
り、パケットの有効な内容を妨げない。所定のシーケン
スは、好ましくは、増加又は減少する2進データの列か
らなる。所定のシーケンスには、全てのパケットにおい
てパケットの先頭にある定められた同一の値のデータ項
目が続く。
【0013】例えば、MPEG2方式の規格に従う議論
中の欧州DVB規格の場合に、データストリームは、1
28ビット(16オクテット)の間隔により互いに分離
された1504ビット(188オクテット)のパケット
に分割される。16個のオクテットが0乃至15の間で
変化する連続的なシーケンスで充填されたならば、パケ
ットの先頭は、0乃至15の範囲で増加する値を連続的
にとる16オクテットの列により特定される。誤りのあ
る同期を検出する確率は、5×10+37 に一致する。こ
の確率は、上記シーケンスを同一の長さのデータストリ
ームの列と部分的に併合できないという仮定に基づいて
計算される。更に、MPEG2方式の規格により定義さ
れたデータストリームは、同期に使用されるパケットの
先頭に一定のオクテットを有する。本発明の他の特徴に
よれば、上記の誤りの検出の確率を更に低下させるた
め、このオクテットが所定のシーケンスの最後に含まれ
る。増加するオクテットの列からなる所定のシーケンス
の使用が説明されている。厳密に単調増加又は減少する
シーケンスを使用しても良いことが当業者には明らかで
ある。
【0014】
【実施例】以下、上記の方法を実行するため図2に示さ
れた復号器に加えられた変更の説明を行う。この場合、
復号器の入力の高周波信号Sが、図2に示された回路と
同一の入力回路1’を介して送られる。入力回路1’の
出力で、データストリームTS0及びパケットクロック
PC0が周知の方法により得られる。本発明によれば、
データストリームTS0及びパケットクロックPC0
が、以下で詳細に説明する所定のシーケンスを挿入する
回路10’を介して送られる。所定のシーケンスを含む
データストリームTS0’が各パケットの間に出力で得
られる。データストリームTS0’は、インタフェース
5’の専用ピンを介して第1の取外し可能なモジュール
Aに送られる。第1のモジュールAにおいて、図2に示
された例と同様の機能を有するデマルチプレクサ2’、
デスクランブラ3’及びマイクロプロセッサ4’により
行われる動作を実行するため必要とされるパケットクロ
ックを得るため、データストリームTS0’が所定のシ
ーケンスの検出回路11’により処理される。上記機能
は本発明の一部を構成しないので、これ以上詳細な説明
を行わない。データストリームTS0’が処理された
後、新しいデータストリームTS1が、インタフェース
の専用の出力を介して、第1の取外し可能なモジュール
Aと構造に関して同一の第2の取外し可能なモジュール
Bの入力に送られる。従って、第2の取外し可能なモジ
ュールBは、インタフェース5’と、所定のシーケンス
の検出回路11’と、デマルチプレクサ2’と、デスク
ランブラ3’と、マイクロプロセッサ4’とからなる。
データストリームTS1は、モジュールBにおいて、モ
ジュールAで行なわれた処理と同様の処理をうける。新
しいデータストリームTS2は、2個の取外し可能なモ
ジュールと共に示された実施例の復号器の中に送られ
る。次いで、データストリームTS2は、デマルチプレ
クサ6’の入力と、デマルチプレクサ6’を介して送ら
れるパケットクロックPC2を得るため取外し可能なモ
ジュールの検出回路と同一の所定のシーケンスの検出回
路11’の入力とに送られる。他の回路、即ち、ビデオ
回路7’と、オーディオ回路8’と、マイクロプロセッ
サ9’は、図2に示された復号器の回路と同一であり、
同様の機能を行なう。
【0015】以下、図4及び図5を参照して、所定のシ
ーケンスを挿入する回路10’の実施例を説明する。図
4に示されているように、挿入回路10’は、元のデー
タストリームTS0のオクテットを入力Aに受けるマル
チプレクサ100を含む。マルチプレクサ100は、入
力Bで所定のシーケンスのオクテットを受ける。入力A
から入力Bへの変化、又は、入力Bから入力Aへの変化
は、パケットクロックPC0を入力で受けるパケット境
界検出回路101から得られた選択パルスのセレクトA
/Bにより決められる。所定のシーケンスのオクテット
を別の方法で得ることが可能である。かくして、図4に
示された実施例において、挿入回路10’は、クロック
CB又はオクテットクロックのレートで1から16まで
カウントするカウンタ102を含む。カウンタは、パケ
ットの開始及び終了の検出回路101から到来するパケ
ットパルスPFの終了により作動される1にリセットす
る入力リセットを含む。各クロックパルスと共に、カウ
ンタ102は、シーケンス中のオクテットの個数に対応
したデータ項目をパケットの種々の値を格納するテーブ
ル103に送り、パルスセレクトA/Bは論理0の状態
であり、マルチプレクサ100の入力Aは、元のデータ
ストリームTS0のオクテットを通過させ得るように選
択される。かくして、所定のシーケンスの挿入されたデ
ータストリームTS0’が、マルチプレクサの出力で得
られる。
【0016】以下、図6及び図7を参照して、所定のシ
ーケンスを検出する回路11’の実施例を説明する。回
路11’は、TS0、TS1及びTS2のような所定の
シーケンスが与えられたデータストリームのオクテット
を入力Aに受け、所定のシーケンスを定義する回路から
発生した所定のシーケンスのオクテットを入力Bに受け
る比較器110を含む。図6の実施例において、回路1
1’は、オクテットクロック周波数でカウントするカウ
ンタ111を有する。その理由は、オクテットクロック
CBがカウンタ111の“クロック”入力に供給される
からである。更に、カウンタ111は、A=Bのとき、
入力Iに比較器110の出力を受け、A≠Bのとき、リ
セット入力に比較器の出力を受ける。上記の実施例にお
いて、カウンタ111は、1乃至16をカウントする。
カウンタ111の出力は、所定のシーケンスのオクテッ
トの値を格納するテーブル112へのアドレスとして送
られる。カウンタ111から発生したオクテットの個数
に対応する所定のシーケンスのオクテットは、比較器1
10の入力Bに送られる。カウンタ111は、値16を
超えたとき、パルス発生器113の“スタート”入力に
パルスN>16を送る。パルス発生器113は、実際
上、188オクテットの長さを有する単安定マルチバイ
ブレータにより構成され、このパルス発生器113の出
力にパケットクロックPCが得られる。
【0017】回路11’の動作は、図7に示されたタイ
ミングチャートを参照することによってより良く理解さ
れる。同図において、BSは、所定のシーケンスが与え
られたデータストリームTS0’、TS1’、TS2’
に対応する。システムが起動されたとき、カウンタ11
1は1にセットされる。データストリームから得られた
現在のオクテットが、カウンタ111により順序が与え
られた所定のシーケンスのオクテットと比較される。A
≠Bの場合に、カウンタは1にリセットされ、A=Bの
場合に、カウンタはインクリメントされる。カウンタが
値17に達したとき、カウンタは、図7においてN>1
6により表わされたパルスを送り、このパルスが、図7
においてPCにより表わされているように単安定マルチ
バイブレータ113をトリガーする。しかし、単安定マ
ルチバイブレータをゼロにリセットするは不可能であ
り、そのパルスは、1個のパケットに対応した間隔、即
ち、上記の実施例の場合に188オクテットクロックサ
イクルCBを有し、他の所定のシーケンスの検出によっ
て発生器113を再トリガーすることは不可能である。
従って、図7に示されているように、誤りのシーケンス
FSはパルスN>16をトリガーするが、このパルスは
パケットクロックPCに影響を与えない。
【0018】上記シーケンスを挿入する回路に関し説明
したように所定のシーケンスを発生する回路を変更して
もよいことが当業者には明らかである。カウンタから出
力された値は、所定のシーケンスのオクテットの値、或
いは、任意のタイプのメモリにより作ることができるテ
ーブルのアドレスを指定する別の手段として用いてもよ
い。
【0019】更に、本発明の方法は、固定長の間隔によ
り分離された固定長のパケットによって形成された多重
性を処理する機能を有するあらゆるモジュールに適用す
ることが可能である。
【図面の簡単な説明】
【図1】先行技術による復号器のブロック構成図であ
る。
【図2】先行技術による取外し可能なモジュールが設け
られた復号器のブロック構成図である。
【図3】本発明による取外し可能なモジュールが設けら
れた復号器のブロック構成図である。
【図4】本発明の挿入回路のブロック図である。
【図5】本発明の挿入回路の動作を説明するタイミング
チャートである。
【図6】本発明の検出回路のブロック図である。
【図7】本発明の検出回路の動作を説明するタイミング
チャートである。
【符号の説明】
1 1,1’ 入力回路 2,2’,6’ デマルチプレクサ 3,3’ デスクランブラ 4,4’,9’ マイクロプロセッサ 5,7’ ビデオ回路 5’ インタフェース 6,8’ オーディオ回路 7 チップカード 10’ 挿入回路 11’ 検出回路 100 マルチプレクサ 101 パケット境界検出回路 102,111 カウンタ 103,112 テーブル 110 比較器 113 パルス発生器 A,B 取外し可能なモジュール BS 所定のシーケンスが与えられたデータストリー
ム CB クロック CW 制御語 FS 誤りのシーケンス G1,G2,G3,G4 パケット間の間隔 N>16 パルス P2,P3,P4 パケットの有効な内容 PC,PC0,PC1,PC2 パケットクロック PF パケットパルス S 高周波信号 TS,TS0,TS1,TS2,TS0’ データス
トリーム

Claims (13)

    【特許請求の範囲】
  1. 【請求項1】 固定長の間隔により分離された固定長の
    パケットにより形成されたデータストリームが通るパス
    を有する取外し可能な条件付きアクセスモジュールを縦
    続させる方法であって、 上記パケット間の間隔は上記パケットの有効な内容を妨
    げない一定の所定シーケンスにより充填され、上記シー
    ケンスは上記データストリームだけを用いてパケットク
    ロックを再構成するため使用されることを特徴とする方
    法。
  2. 【請求項2】 上記所定のシーケンスは、増加又は減少
    する2進データの列により構成されることを特徴とする
    請求項1記載の方法。
  3. 【請求項3】 上記所定のシーケンスは、全てのパケッ
    トの先頭にある定義された同一の値のデータ項目が続け
    られることを特徴とする請求項2記載の方法。
  4. 【請求項4】 元のデータストリームを第1の入力に受
    け、所定のシーケンスを発生する手段から得られた上記
    所定のシーケンスのデータを第2の入力に受けるマルチ
    プレクサと、 上記第1の入力又は上記第2の入力の何れかを選択させ
    るパケットの開始及びパケットの終了の検出器とからな
    ることを特徴とする請求項1乃至3のうちいずれか1項
    記載の方法を実行する所定のシーケンスを挿入する回
    路。
  5. 【請求項5】 上記所定のシーケンスを発生する手段
    は、各オクテットクロックサイクルで増加され、各パケ
    ットの終了で開始アドレスにリセットされる連続的なア
    ドレスに、上記所定のシーケンスの異なるデータを含む
    メモリにより構成されることを特徴とする請求項4記載
    のシーケンスを挿入する回路。
  6. 【請求項6】 上記メモリのアドレス指定は、各パケッ
    トクロックサイクルで1ずつ増加させられ、各パケット
    の終了で1にリセットされるカウンタにより行われるこ
    とを特徴とする請求項5記載のシーケンスを挿入する回
    路。
  7. 【請求項7】 上記所定のシーケンスを発生する手段
    は、各パケットの終了で上記所定のシーケンスの初期値
    にリセットされ、各オクテットサイクルで1ずつ増加さ
    せられるカウンタにより構成されることを特徴とする請
    求項4記載のシーケンスを挿入する回路。
  8. 【請求項8】 各パケットの間に所定のシーケンスを組
    み込むデータストリームを第1の入力で受け、上記所定
    のシーケンスのデータを第2の入力で受ける比較器と、 上記比較器が不一致を検出したとき上記所定のシーケン
    スの最初のデータ項目を送出し、上記比較器が一致を検
    出したとき上記所定のシーケンスの次のデータ項目を送
    出するよう上記比較器の出力によりアドレス指定され、
    上記所定のシーケンスのデータを発生する手段と、 上記所定のシーケンス内の最後のデータの検出により作
    動され、上記パケットの長さに対応したパルスを発生す
    る手段とからなることを特徴とする請求項1乃至3のう
    ちいずれか1項記載の方法を実行する所定のシーケンス
    を検出する回路。
  9. 【請求項9】 上記所定のシーケンスのデータを発生す
    る手段は、上記比較器が不一致を検出したとき第1のア
    ドレスにセットされ、上記比較器が一致を検出したとき
    増加又は減少させられる連続的なアドレスに、上記所定
    のシーケンスの種々のデータを含むテーブルからなり、 上記テーブルは、上記テーブルの全アドレスが走査され
    たときにパルスを送出する手段と関係していることを特
    徴とする請求項8記載のシーケンスを検出する回路。
  10. 【請求項10】 アドレス指定は、上記比較器が不一致
    を検出したとき1にリセットされ、上記比較器が一致を
    検出したとき増加又は減少させられるカウンタにより行
    われ、 上記比較器の出力が上記テーブルのアドレスを指定し、 上記カウンタは、制限された値の範囲内で増加又は減少
    させられ、上記範囲の端でパルスを送出することを特徴
    とする請求項9記載のシーケンスを検出する回路。
  11. 【請求項11】 上記所定のシーケンスのデータを発生
    する手段は、上記所定のシーケンスのオクテットの値が
    出力により直接的に与えられるカウンタよりなる請求項
    10記載のシーケンスを検出する回路。
  12. 【請求項12】 上記パケットの長さに対応したパルス
    を発生する手段は、ゼロにリセットできない単安定マル
    チバイブレータにより構成されることを特徴とする請求
    項8乃至11のうちいずれか1項記載のシーケンスを検
    出する回路。
  13. 【請求項13】 固定長の間隔により分離された固定長
    のパケットによって形成された多重性を処理する機能を
    含むモジュールを縦続させる方法であって、 上記パケット間の間隔は上記パケットの有効な内容を妨
    げない一定の所定シーケンスにより充填され、上記シー
    ケンスはパケットクロックを再構成するため使用される
    ことを特徴とする方法。
JP28706196A 1995-10-31 1996-10-29 シーケンス検出回路 Expired - Fee Related JP4338790B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR9512850 1995-10-31
FR9512850A FR2740636B1 (fr) 1995-10-31 1995-10-31 Procede permettant la mise en cascade de modules d'acces conditionnel detachables, circuit d'insertion d'une sequence predefinie et circuit de detection de ladite sequence pour la mise en oeuvre du procede

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2006351795A Division JP4611967B2 (ja) 1995-10-31 2006-12-27 取外し可能な条件付きアクセスモジュールの縦続方法と、その方法を実行する所定のシーケンスの挿入回路及び検出回路

Publications (2)

Publication Number Publication Date
JPH09200267A true JPH09200267A (ja) 1997-07-31
JP4338790B2 JP4338790B2 (ja) 2009-10-07

Family

ID=9484096

Family Applications (2)

Application Number Title Priority Date Filing Date
JP28706196A Expired - Fee Related JP4338790B2 (ja) 1995-10-31 1996-10-29 シーケンス検出回路
JP2006351795A Expired - Fee Related JP4611967B2 (ja) 1995-10-31 2006-12-27 取外し可能な条件付きアクセスモジュールの縦続方法と、その方法を実行する所定のシーケンスの挿入回路及び検出回路

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP2006351795A Expired - Fee Related JP4611967B2 (ja) 1995-10-31 2006-12-27 取外し可能な条件付きアクセスモジュールの縦続方法と、その方法を実行する所定のシーケンスの挿入回路及び検出回路

Country Status (9)

Country Link
US (1) US6396850B1 (ja)
EP (1) EP0772361B1 (ja)
JP (2) JP4338790B2 (ja)
KR (1) KR100433112B1 (ja)
CN (1) CN1085462C (ja)
DE (1) DE69620708T2 (ja)
FR (1) FR2740636B1 (ja)
MY (1) MY116684A (ja)
ZA (1) ZA968477B (ja)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7113523B1 (en) * 1997-06-11 2006-09-26 Sony Corporation Data multiplexing device, program distribution system, program transmission system, pay broadcast system, program transmission method, conditional access system, and data reception device
US8584255B2 (en) * 1999-05-05 2013-11-12 Sony United Kingdom Limited Networked conditional access module
US6694396B1 (en) * 1999-06-18 2004-02-17 Sony Corporation Interfacing an NRSS-A smart card within an NRSS-B PCMCIA
US7123307B1 (en) * 2001-02-23 2006-10-17 Silicon Image, Inc. Clock jitter limiting scheme in video transmission through multiple stages
AU2003260672A1 (en) * 2002-06-17 2003-12-31 Scm Microsystems Gmbh Method and interface for communication between a server and at least one receiver terminal
CN103152607B (zh) * 2013-01-10 2016-10-12 上海思华科技股份有限公司 视频超快速粗编方法
CN105594219B (zh) * 2014-07-31 2019-08-20 Lg 电子株式会社 用于广播信号的发射/接收处理的设备和方法
JP7263228B2 (ja) 2019-12-20 2023-04-24 川崎重工業株式会社 雌型、金型、曲げ加工装置、および曲げ加工方法
EP4256793A1 (en) * 2020-12-01 2023-10-11 Arris Enterprises, Llc Partial video async support using r-macphy device
AU2022212301A1 (en) * 2021-02-01 2023-07-20 Arris Enterprises Llc Adaptive video slew rate for video delivery
WO2022235490A1 (en) * 2021-05-03 2022-11-10 Arris Enterprises Llc System for channel map delivery for hi split cable networks
US11700402B1 (en) * 2022-03-25 2023-07-11 Nvidia Corporation Dynamically reducing stutter and latency in video streaming applications

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58182342A (ja) * 1982-04-19 1983-10-25 Nec Corp ル−プ回線制御処理装置
JPS63115438A (ja) * 1986-10-31 1988-05-20 Mitsubishi Cable Ind Ltd 中継器
JPH0282828A (ja) * 1988-09-20 1990-03-23 Nec Corp フレーム同期検出回路
JPH0310532A (ja) * 1989-06-08 1991-01-18 Toshiba Corp 回線品質診断装置
JPH04292010A (ja) * 1991-03-20 1992-10-16 Sony Corp 自動等化器
JPH0537511A (ja) * 1991-07-30 1993-02-12 Nec Corp ユニークワード検出回路
EP0550959A1 (en) * 1991-11-09 1993-07-14 David Arends Improvements in or relating to the decoding of signals
EP0562295B1 (en) * 1992-03-04 1997-05-02 THOMSON multimedia Method and apparatus for controlling several smart cards
US5418784A (en) * 1993-06-30 1995-05-23 Digital Equipment Corporation Method and apparatus for use in a network of the ethernet type, to improve fairness by controlling the interpacket gap in the event of channel capture
FI95756C (fi) * 1994-03-21 1996-03-11 Nokia Technology Gmbh Menetelmä digitaalista informaatiota sisältävän bittivirran salaamiseksi ja salauksen purkamiseksi
US5619501A (en) * 1994-04-22 1997-04-08 Thomson Consumer Electronics, Inc. Conditional access filter as for a packet video signal inverse transport system
US5473385A (en) * 1994-06-07 1995-12-05 Tv/Com Technologies, Inc. Clock correction in a video data decoder using video synchronization signals
US5652627A (en) * 1994-09-27 1997-07-29 Lucent Technologies Inc. System and method for reducing jitter in a packet-based transmission network
US5619337A (en) * 1995-01-27 1997-04-08 Matsushita Electric Corporation Of America MPEG transport encoding/decoding system for recording transport streams
US5533021A (en) * 1995-02-03 1996-07-02 International Business Machines Corporation Apparatus and method for segmentation and time synchronization of the transmission of multimedia data
US5588025A (en) * 1995-03-15 1996-12-24 David Sarnoff Research Center, Inc. Single oscillator compressed digital information receiver
US5561791A (en) * 1995-04-10 1996-10-01 Digital Equipment Corporation Method and apparatus for conditioning timed program independent of transport timing
US5745696A (en) * 1995-04-10 1998-04-28 Digital Equipment Corporation Transport controller for timed program data
US5724446A (en) * 1995-04-18 1998-03-03 Advanced Micro Devices, Inc. Video decoder apparatus using non-reference frame as an additional prediction source and method therefor
US5790543A (en) * 1995-09-25 1998-08-04 Bell Atlantic Network Services, Inc. Apparatus and method for correcting jitter in data packets
US5812554A (en) * 1996-05-28 1998-09-22 Advanced Micro Devices, Inc. Efficiency of a network having a minimum data transmission time
US5870398A (en) * 1996-08-20 1999-02-09 International Business Machines Corporation Introducing inter-packet gaps in network transmissions

Also Published As

Publication number Publication date
KR100433112B1 (ko) 2004-08-25
FR2740636A1 (fr) 1997-04-30
CN1085462C (zh) 2002-05-22
ZA968477B (en) 1997-05-20
DE69620708D1 (de) 2002-05-23
JP4611967B2 (ja) 2011-01-12
JP2007135230A (ja) 2007-05-31
US6396850B1 (en) 2002-05-28
MY116684A (en) 2004-03-31
FR2740636B1 (fr) 1997-11-28
KR970025120A (ko) 1997-05-30
EP0772361A1 (fr) 1997-05-07
CN1154035A (zh) 1997-07-09
EP0772361B1 (fr) 2002-04-17
MX9604442A (es) 1998-05-31
DE69620708T2 (de) 2002-10-31
JP4338790B2 (ja) 2009-10-07

Similar Documents

Publication Publication Date Title
JP4611967B2 (ja) 取外し可能な条件付きアクセスモジュールの縦続方法と、その方法を実行する所定のシーケンスの挿入回路及び検出回路
JP4623524B2 (ja) オーディオ/ビデオ/データをシステム・バスを介して転送する装置
RU2184392C2 (ru) Интеллектуальная карта на основе системы управления доступом с усовершенствованной защитой
EP0626770B1 (en) Data demultiplexer
KR100427846B1 (ko) 위성전송시스템수신기의동기성분검출장치
JP2001069106A (ja) ストリーム多重分離装置
KR100370442B1 (ko) 매체오류코드를압축비디오신호의패킷에삽입하기위한방법및장치
US7248602B2 (en) Flexible filtering
US6233238B1 (en) Method for updating clock references in a digital data stream and a remultiplexer
US7334132B1 (en) Flexible and scalable architecture for transport processing
JP3734578B2 (ja) バッファメモリを有するデータ処理装置
US20090238069A1 (en) Device and method for controlling program stream flow
JPH11168759A (ja) 放送データ確認装置および方法
KR20030095992A (ko) 데이터 패킷 전송 방법 및 디바이스
MXPA96004442A (en) Method for connecting series separable conditional access modules, circuit for inserting a default sequence and circuit to detect such sequence for the implementation of met
WO2004019614A1 (en) Smart card with nrss delay line for data alignment
JPH0652946B2 (ja) デスクランブル装置
JP2001156757A (ja) 復号装置
JPH0478231B2 (ja)

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20051130

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20060110

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20060410

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20060905

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20061227

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20070110

A912 Re-examination (zenchi) completed and case transferred to appeal board

Free format text: JAPANESE INTERMEDIATE CODE: A912

Effective date: 20070209

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090508

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20090701

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120710

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120710

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130710

Year of fee payment: 4

LAPS Cancellation because of no payment of annual fees