CN1154035A - 级联可拆分有条件接入模块的方法及其电路 - Google Patents
级联可拆分有条件接入模块的方法及其电路 Download PDFInfo
- Publication number
- CN1154035A CN1154035A CN96112439A CN96112439A CN1154035A CN 1154035 A CN1154035 A CN 1154035A CN 96112439 A CN96112439 A CN 96112439A CN 96112439 A CN96112439 A CN 96112439A CN 1154035 A CN1154035 A CN 1154035A
- Authority
- CN
- China
- Prior art keywords
- predetermined sequence
- packet
- circuit
- data
- sequence
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims abstract description 19
- 238000003780 insertion Methods 0.000 claims description 6
- 230000037431 insertion Effects 0.000 claims description 6
- 238000001514 detection method Methods 0.000 claims description 5
- 230000006870 function Effects 0.000 claims description 5
- 230000003247 decreasing effect Effects 0.000 claims description 4
- 230000033228 biological regulation Effects 0.000 claims 1
- 230000001172 regenerating effect Effects 0.000 claims 1
- 238000012360 testing method Methods 0.000 description 5
- 230000015572 biosynthetic process Effects 0.000 description 3
- 230000002950 deficient Effects 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 238000012545 processing Methods 0.000 description 3
- 230000001960 triggered effect Effects 0.000 description 3
- 230000008569 process Effects 0.000 description 2
- 238000011084 recovery Methods 0.000 description 2
- 241000406668 Loxodonta cyclotis Species 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 230000005012 migration Effects 0.000 description 1
- 238000013508 migration Methods 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N21/00—Selective content distribution, e.g. interactive television or video on demand [VOD]
- H04N21/40—Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
- H04N21/41—Structure of client; Structure of client peripherals
- H04N21/418—External card to be used in combination with the client device, e.g. for conditional access
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/16—Analogue secrecy systems; Analogue subscription systems
- H04N7/167—Systems rendering the television signal unintelligible and subsequently intelligible
- H04N7/1675—Providing digital key or authorisation information for generation or regeneration of the scrambling sequence
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N21/00—Selective content distribution, e.g. interactive television or video on demand [VOD]
- H04N21/20—Servers specifically adapted for the distribution of content, e.g. VOD servers; Operations thereof
- H04N21/23—Processing of content or additional data; Elementary server operations; Server middleware
- H04N21/238—Interfacing the downstream path of the transmission network, e.g. adapting the transmission rate of a video stream to network bandwidth; Processing of multiplex streams
- H04N21/2389—Multiplex stream processing, e.g. multiplex stream encrypting
- H04N21/23895—Multiplex stream processing, e.g. multiplex stream encrypting involving multiplex stream encryption
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N21/00—Selective content distribution, e.g. interactive television or video on demand [VOD]
- H04N21/40—Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
- H04N21/41—Structure of client; Structure of client peripherals
- H04N21/418—External card to be used in combination with the client device, e.g. for conditional access
- H04N21/4181—External card to be used in combination with the client device, e.g. for conditional access for conditional access
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N21/00—Selective content distribution, e.g. interactive television or video on demand [VOD]
- H04N21/40—Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
- H04N21/43—Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
- H04N21/438—Interfacing the downstream path of the transmission network originating from a server, e.g. retrieving encoded video stream packets from an IP network
- H04N21/4385—Multiplex stream processing, e.g. multiplex stream decrypting
- H04N21/43853—Multiplex stream processing, e.g. multiplex stream decrypting involving multiplex stream decryption
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/16—Analogue secrecy systems; Analogue subscription systems
- H04N7/162—Authorising the user terminal, e.g. by paying; Registering the use of a subscription channel, e.g. billing
- H04N7/163—Authorising the user terminal, e.g. by paying; Registering the use of a subscription channel, e.g. billing by receiver means only
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Computer Security & Cryptography (AREA)
- Theoretical Computer Science (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
- Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
- Compression Or Coding Systems Of Tv Signals (AREA)
- Television Systems (AREA)
Abstract
一种级联可拆分有条件接入模块的方法和一种插入一预定序列的电路以及一种用来检测所述序列的电路,其中每个模块具有通过它的由一固定长度的间隔所分隔的固定长度数据包所构成的数据流,该方法在于用一不妨碍数据包(P2,P3,P4)有用内容的一恒定预定序列来填充该数据包之间的间隔(G1,G2,G3),这种序列用于仅使用该数据流来再生一数据包时钟(PC)。它们应用于收费电视。
Description
本发明涉及一种用来级联可拆分有条件接入模块(detachable conditionalaccess modules)的方法。本发明还涉及一种用来插入如在该方法所描述的一预定序列的电路及一种用来检测这种序列的电路。
在数字收费电视领域中,如在图1中所示,目前在市场上出售的译码器包括一其内包含有一解调器的输入电路1或“前端”、一与解扰器3联系在一起的信号分离器2、一与该解扰器3相连以便特别提供控制字CW的微处理器4、以及与该信号分离器的输出相连的视频5和音频6电路。一特别包括对节目进行存取数据授权接入的芯片卡7以已知方式与该译码器的微处理器4相连。该译码器在它的输入端接收一“多路复用”信号,该信号可包含有极大量的节目,其中的某些是明文的,而另一些则是加扰的。该视频信号通过输入电路1送来,这就可能使得该视频信号在输入电路1的输出端复原为一数据流TS或“传送流”,它包含有由一固定长度的数据包之间的间隔所分隔的固定长度的数据包,每个数据包由一数据包时钟PC所检测。该信号分离器、解扰器、微处理器和芯片卡的任务是特别对属于用户有权接入和选择的节目的加扰数据包进行解扰。通常希望发送加扰节目的服务提供者规定他们自己译码器的专一性、特别是它们的接入控制系统的专一性。该有条件接入子系统的这些专一的元件或秘密妨碍了它的标准化。
为了补救这些缺陷并且考虑到将来的标准数字电视接收系统的生产,提出了将该有条件接入子系统隔绝在芯片卡或PCMCIA大小和形状的一可拆分模块中。在这种情况中,几个可拆分模块可与一单个的译码器相连。在该译码器的输入电路的输出端上得到完整的数据流并且该数据流相继通过以级联方式连接的每个模块。每个模块可对与它有关的加扰数据包进行解扰。因此,当用于该被选择的节目的有条件接入信息由该模块识别时并且当该用户具有对这个节目有接入的权利时,这时并且仅仅在这样情况下该数据流的相应数据包才被解扰同时被保持它们的相对位置不变。在图2中示出了上述类型的一种译码器。该译码器包括有一输入电路1′,该输入电路接收高频信号S,将该信号S解调以便得到数据流TS0或“传送流”和数据包时钟PCL,并且随后将该信号送到第一可拆分模块A的输入端。每个可拆分模块还包括有与一解扰器3′和一微处理器4′相连的一信号分离器2′。它可以具有如同微计算器世界现有的芯片卡或PCMCIA的形状和大小。通过上述电路,可能部分地被解扰的数据流TS1以相对于该数据流的时间偏移通过接口电路5′所示的专用输出端而离开该模块。然后该数据流TS1被送到第二可拆分模块B的一专用输入端,在第二可拆分模块B中根据可连接到该译码器的可拆分模块的编号而进行同样的处理。从最后的模块输出的数据流TS2被送到在该译码器中以已知方式与音频8′和视频7′电路相连的信号分离器6′的输入端。另外,该译码器包括一连接到位于每个可拆分模块中的每个微处理器4′及连接到信号分离器6′的微处理器9′。如上所述,在一模块的输出端上的数据流相对于在该输入端上的数据流有时间偏移,因此如象在通常所使用的译码器的情况一样必须具有一使数据能被找到的时钟。此外,该数据流被分成由一固定长度的间隔相互分隔的固定长度的数据位包。在这种情况中,为了指出一数据包的开始和终止而将一数据包时钟PC0与该数据流相联系。这种数据包时钟通常使用在该可拆分模块中。因此,在欧洲,提出了用来提供一进入的数据包时钟PC0-PC1和一离开的数据包时钟PC1-PC2的公共接口,如图2所示,该公共接口需要二条符合正在标准化过程中的DVB建议的专用接口引线。在美国,所建议使用的可拆分模块在其输入端提供有一数据包时钟而在其输出端却没有数据包时钟。虽然这一建议可能节省一条接口引线,但它存在这样的缺陷,即,该可拆分模块必须在译码器处以及可能在其它的模块处提供关于延时的信息,而该延时是数据流的数据包通过该可拆分模块时由可拆分模块给予的,以便译码器和其他可拆分模块能够通过该基准数据包时钟的正确偏移而重建再次进入的数据流的数据包时钟。
本发明的目标是通过提供一种在该模块/译码器接口中能不使用专用引线的方法来补救上述的缺陷,这些专用引线是为了在每个模块和译码器中得到数据包时钟而设立的。
本发明的目的是提供一种用来级联可拆分有条件接入模块而无需依赖于一数据包时钟信号的方法,其中每个模块具有通过它的由一固定长度间隔所分隔的固定长度数据包所构成的数据流,该方法的特征是数据包之间的间隔是用一不妨碍该数据包有用内容的一预定序列来填充的,这个序列被用于再生一数据包时钟。
根据一优选的实施例,该预定序列由二进制数据的递增或递减系列组成。最好由一位于所有数据包的起始处的具有同一确定值的数据项来接续该预定序列。
本发明的另一目的是提供一种位于该译码器的输入电路的输出端的用来插入预定序列的电路。该电路包括一多路转换器,该多路转换器在第一输入端接收原始数据流,而在第二输入端接收来自预定序列产生装置的预定序列中的数据,该电路还包括一数据包开始和数据包结束检测器,使得能够选择第一输入端和第二输入端中的一个输入端。
本发明还有另外的目的是提供用来检测位于各模块和译码器处的预定序列的电路。该电路包括有:
在第一输入端接收每个数据包之间附加有预定序列的数据流和在第二输入端接收该预定序列的数据的比较器;
用来产生该预定序列数据的装置,该装置由比较器的输出访问,以便当该比较器检测到不相等时送出该预定序列的第一数据项而当该比较器检测到相等时送出预定序列后续的数据项;和
产生一相应于数据包长度的脉冲的装置,该装置通过对该预定序列最后数据项的检测而被触发。
本发明的其它特征和优点将通过结合附图对一优选实施例的说明而显露出来。
图1是已经予以描述的现有技术中的一译码器的构成方框图;
图2是已经予以描述的现有技术中的配有可拆分模块的一译码器的构成方框图;
图3是根据本发明的配有可拆分模块的译码器的构成方框图;
图4是根据本发明的一插入电路的图;
图5是说明该插入电路的操作的时序图;
图6是根据本发明的一检测电路的图;和
图7是说明该检测电路的操作的时序图。
为了使该说明简化起见,在附图中,相同标号表示相同部件。
根据本发明,为了避免至少使用一个专用于在译码器和可拆分模块之间的接口处的数据包时钟PC0的引线,利用了这样的事实,即,在美国和欧洲目前确定的系统中所使用的数据流TS被划分成固定长度的数据包,这些数据包是由也是固定长度的数据包之间的间隔所分隔的。因此,本发明在于用一预定序列来填充这个固定长度的数据包之间的间隔。这个序列是恒定的并且不妨碍该数据包的有用内容。它用来再生数据包时钟。该预定序列最好是由二进制数据的递增或递减系列组成。它可由一位于所有数据包开始处的具有确定相同值的数据项来接续。
例如,正在讨论过程中的欧洲DVB标准的情况中,基于MPEG2系统标准,该数据流被划分成由一128比特(16个8位位组)的间隔分隔的1504比特(188个8位位组)的数据包。如果这16个8位位组(octets)用从0到15范围内的连续序列来填充,则随后由相继取0到15范围中的一增长值的16个8位位组的相继来识别数据包的开始。检测一伪同步的概率则等于5×10+37。这个概率是在该序列不能与该数据流的相同长度的一序列部分地合并的假定下计算出来的。另外,由MPEG2系统标准所规定的数据流在该数据包的开始处具有一用来同步的恒定的8位位组。根据本发明的另一特征,为了进一步减小伪检测的概率,这个8位位组可包括在该预定序列的尾部。已经描述了由8位位组的增长序列组成的一预定序列的使用。很明显,对于本技术领域的普通技术人员来说可以使用任何严格单调递增或递减的序列。
为了实施上述的方法,现在对在图2中所示的译码器所作的改进作一说明。在这种情况中,在该译码器的输入端的高频信号S被送到一与图2相同的输入电路1′。在该输入电路1′的输出端,用一已知的方式得到数据流TS0和数据包时钟PC0。根据本发明,该数据流TS0和数据包时钟PC0被送到下面将要更为详细说明的用来插入一预定序列的电路10′中。在该输出端获得包含有在每个数据包之间的预定序列的一数据流TS0′。这个数据流TS0′通过接口5′的一专用引线被送到第一可拆分模块A。在该第一模块A中,由检测电路11′对该预定序列进行处理,以便获得由具有与图2的实施例相同功能的信号分离器2′、解扰器3′和微处理器4′执行操作所需的数据包时钟。由于这些功能并不构成本发明的部分,因此不再作任何更为详细的描述。一旦经过处理,新的数据流TS1通过在其结构与第一可拆分模块A相同的第二可拆分模块B的输入端上的接口的专用输出端被送出。因此,它包括有一接口5′、一用于预定序列的检测电路11′、一信号分离器2′、一解扰器3′和一微处理器4′。数据流TS1在模块B中所进行的处理类似于在模块A所进行的处理。随后新的数据流TS2被送到已描述的有两个可拆分模块的实施例中的译码器中。该数据流TS2随后送到信号分离器6′的输入端并送到检测电路11′以检测与这些可拆分模块的预定序列相同的预定序列以便恢复将被传送到信号分离器6′的数据包时钟PC2。其它的电路,即视频电路7′、音频电路8′和微处理器9′与在图2中的译码器的电路是相同的并有相同的功能。
现在将参照图4和5对用来插入预定序列的电路10′的一实施例作一说明。如图4所示,该电路包括一在输入端A接收原始数据流TS0的各8位位组的多路转换器100。在它的另一输入端B,它接收预定序列的各个8位位组。从输入端A到输入端B以及反之由输入端B到输入端A的转换是由一选择脉冲“选择A/B”来确定的,该选择脉冲是从一接收数据包时钟PC0作为它的输入的数据包边界检测电路101获得的。该预定序列的8位位组可以用不同方式得到。如此,在图4的实施例中,该电路包括一以时钟CB即8位位组时钟的速率从1到16计数的计数器102。该计数器包括一由来自数据包开始和结束检测电路101的一数据包结束脉冲PF所触发的复位到1的输入端RESET。随着每个时钟脉冲,该计数器102将一对应于序列中8位位组数的数据项送到包括有不同数据包值的表103,脉冲“选择A/B”处于逻辑0,所以选择了多路转换器的输入端A以便允许原始数据流TS0的各个8位位组通过。在这种方式中,随着一预定序列的插入,在该多路转换器的输出端得到一数据流TS0′。现在参照附图6和7对用来检测该预定序列的电路11′的实施例作一说明。该电路包括有一比较器110,该比较器在它的A的输入端上接收配有预定序列的诸如TS0、TS1、TS2之类的数据流的8位位组,在它的输入端B上接收来自规定预定序列的一电路的预定序列的8位位组。在图6的实施例中,该电路包括一以8位位组时钟频率计数的计数器111。这是因为该8位位组时钟CB被提供给计数器111的“时钟”输入端。另外,当A=B时该计数器在它的输入端1接收该比较器的输出而当A≠B时在它的复位输入端接收该比较器的输出。在所描述的实施例中,计数器在1和16之间计数。该计数器的输出作为一地址被送到包括有预定序列的8位位组值的表112。相应于来自该计数器的8位位组数的预定序列的那个8位位组被送到该比较器110的输出端B。当计数器值超过16时,它将一脉冲N>16送到脉冲发生器113的“起始”输入端,脉冲发生器113实际上包含有一具有一188个8位位组长度的单稳态多谐振荡器,这个发生器在它的输出端给出数据包时钟PC。
借助于图7的时序图能够更好地了解该电路的操作。在图7中,BS相应于配备有预定序列的数据流TS0′、TS1、TS2。当该系统开始工作时,计数器被置为1。来自该数据流的当前8位位组与预定序列中由该计数器给出列位值的那个8位位组进行比较。如果A≠B,该计数器被复位为1,如果A=B则该计数器被递增。当该计数器达到值17时,它送出一如在图7中由N>16表示的脉冲,这个脉冲触发该单稳态多谐振荡器113,如图7中PC所示。但是,由于该单稳态多谐振荡器不可能被复位到零并且它的脉冲具有相应于一数据包的持续时间,也就是在本实施例中所示的所述188个8位位组时钟周期CB,所以其它检测到的预定序列都不可以重新触发该发生器113。因此,如图7所示,伪序列FS触发一脉冲N>16,但是这个脉冲不会影响该数据包时钟PC。
很明显,本技术领域的普通技术人员,如同对于用来插入所述序列的电路所提及的那样,可以修改产生预定序列的电路。自计数器输出的值可用作该预定序列的8位位组的值或作为对由任何类型存贮器所产生的表进行寻址的另外一种手段。
另外,本发明的方法还可应用于具有处理一由固定长度间隔分隔的固定长度数据包所构成的多路复用的功能的任何模块。
Claims (13)
1、用来级联可拆分有条件接入模块的方法,每个模块具有一通过它的由一固定长度间隔分隔的固定长度数据包所构成的数据流,其特征在于该数据包之间的间隔用一不妨碍该数据包有用内容的一恒定预定序列所填充,该序列用于仅使用该数据流再生一数据包时钟。
2、如权利要求1所述的方法,其特征是该预定序列由二进制数据的一递增或递减序列组成。
3、如权利要求2所述的方法,其特征是该预定序列由位于所有数据包的起始处具有规定和相同值的一数据项接续。
4、用于实施如权利要求1至3的方法的用来插入该预定序列的电路,其特征在于它包括有在第一输入端接收原始数据流(TS0)和在第二输入端接收来自产生该预定序列的装置(102,103)的该预定序列的数据的一多路转换器(100),以及使第一输入端或第二输入端中的一个输入端能被选择的一数据包起始和数据包结束检测器(101)。
5、如权利要求4所述的插入电路,其特征在于产生该预定序列的装置包括在连续地址上存有该预定序列的不同数据的一存贮器(103),其中,该地址在每个8位位组时钟周期被递增和在每个数据包的终端被返送到起始地址。
6、如权利要求5所述的插入电路,其特征在于由一计数器(102)执行的该存贮器的寻址在每个数据包时钟周期递增1而在每个数据包的终端复位到1。
7、如权利要求4所述的插入电路,其特征在于产生该预定序列的装置包括一在每个数据包的终端复位于该预定序列的初始值而在每个8位位组时钟周期递增1的计数器。
8、用于实施权利要求1至3的方法的检测该预定序列的电路,其特征在于它包括有:
在第一输入端接收在每个数据包之间附有预定序列的数据流和在第二输入端接收该预定序列的数据的一比较器(110);
用来产生该预定序列的数据的一装置(111,112),该装置由该比较器的输出来寻址,以便当该比较器检测出不等时送出该预定序列的第一数据项而当该比较器检测出相等时送出该预定序列的后续数据项;和
产生相应于数据包长度的脉冲的一装置(113),该装置通过对该预定序列中的最后数据项的检测而被启动。
9、如权利要求8所述的电路,其特征在于用来产生该预定序列的数据的装置包括有一在连续地址上装有该预定序列的不同数据的表(112),每当该比较器(110)检测出不等时该表的寻址被置为第一地址而当该比较器检测相等时寻址递增或递减,当该表的所有地址均被扫描时与一装置(111)相关联的该表送出一脉冲(N>16)。
10、如权利要求9所述的电路,其特征在于每当该比较器检测出不等时由一计数器(111)所执行的寻址被复位到初始地址的1,每当该比较器检测出相等时寻址被递增或递减,寻址该表(112)的该比较器的输出和该计数器在一有限值的范围内被递增或递减并且在该范围的终端送出一脉冲(N>16)。
11、如权利要求10所述的电路,其特征在于用来产生该预定序列的数据的装置包括一其输出直接给出该预定序列的8位位组值的计数器。
12、如权利要求8到11的任何一个权利要求所述的电路,其特征在于用来产生一相应于一数据包的长度的脉冲的装置(113)包括一不能被复位到零的单稳态多谐振荡器。
13、用来级联具有处理一由固定长度的间隔所分隔的固定长度的数据包所构成的多路复用信号的功能的任何模块的方法,其特征在于该数据包之间的间隔用一不妨碍该数据包有用内容的恒定预定序列所填充,该序列被用于再生一数据包时钟。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR9512850A FR2740636B1 (fr) | 1995-10-31 | 1995-10-31 | Procede permettant la mise en cascade de modules d'acces conditionnel detachables, circuit d'insertion d'une sequence predefinie et circuit de detection de ladite sequence pour la mise en oeuvre du procede |
FR9512850 | 1995-10-31 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1154035A true CN1154035A (zh) | 1997-07-09 |
CN1085462C CN1085462C (zh) | 2002-05-22 |
Family
ID=9484096
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN96112439A Expired - Lifetime CN1085462C (zh) | 1995-10-31 | 1996-10-18 | 级联可拆分有条件接入模块的方法及其电路 |
Country Status (9)
Country | Link |
---|---|
US (1) | US6396850B1 (zh) |
EP (1) | EP0772361B1 (zh) |
JP (2) | JP4338790B2 (zh) |
KR (1) | KR100433112B1 (zh) |
CN (1) | CN1085462C (zh) |
DE (1) | DE69620708T2 (zh) |
FR (1) | FR2740636B1 (zh) |
MY (1) | MY116684A (zh) |
ZA (1) | ZA968477B (zh) |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7113523B1 (en) * | 1997-06-11 | 2006-09-26 | Sony Corporation | Data multiplexing device, program distribution system, program transmission system, pay broadcast system, program transmission method, conditional access system, and data reception device |
US8584255B2 (en) * | 1999-05-05 | 2013-11-12 | Sony United Kingdom Limited | Networked conditional access module |
US6694396B1 (en) * | 1999-06-18 | 2004-02-17 | Sony Corporation | Interfacing an NRSS-A smart card within an NRSS-B PCMCIA |
US7123307B1 (en) * | 2001-02-23 | 2006-10-17 | Silicon Image, Inc. | Clock jitter limiting scheme in video transmission through multiple stages |
AU2003260672A1 (en) * | 2002-06-17 | 2003-12-31 | Scm Microsystems Gmbh | Method and interface for communication between a server and at least one receiver terminal |
CN103152607B (zh) * | 2013-01-10 | 2016-10-12 | 上海思华科技股份有限公司 | 视频超快速粗编方法 |
EP3175624A4 (en) * | 2014-07-31 | 2018-02-28 | LG Electronics Inc. | Apparatus and method for transmitting/receiving processes of a broadcast signal |
JP7263228B2 (ja) | 2019-12-20 | 2023-04-24 | 川崎重工業株式会社 | 雌型、金型、曲げ加工装置、および曲げ加工方法 |
WO2022112579A2 (en) * | 2020-11-29 | 2022-06-02 | Appario Global Solutions (AGS) AG | Method and system for capturing images |
WO2022119852A1 (en) * | 2020-12-01 | 2022-06-09 | Arris Enterprises Llc | Partial video async support using r-macphy device |
MX2023008862A (es) * | 2021-02-01 | 2023-08-15 | Arris Entpr Llc | Velocidad de rotacion de video adaptativa para el suministro de video. |
US11962400B2 (en) * | 2021-05-03 | 2024-04-16 | Arris Enterprises Llc | System for channel map delivery for hi split cable networks |
US11700402B1 (en) * | 2022-03-25 | 2023-07-11 | Nvidia Corporation | Dynamically reducing stutter and latency in video streaming applications |
Family Cites Families (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS58182342A (ja) * | 1982-04-19 | 1983-10-25 | Nec Corp | ル−プ回線制御処理装置 |
JPS63115438A (ja) * | 1986-10-31 | 1988-05-20 | Mitsubishi Cable Ind Ltd | 中継器 |
JPH0282828A (ja) * | 1988-09-20 | 1990-03-23 | Nec Corp | フレーム同期検出回路 |
JPH0310532A (ja) * | 1989-06-08 | 1991-01-18 | Toshiba Corp | 回線品質診断装置 |
JPH04292010A (ja) * | 1991-03-20 | 1992-10-16 | Sony Corp | 自動等化器 |
JPH0537511A (ja) * | 1991-07-30 | 1993-02-12 | Nec Corp | ユニークワード検出回路 |
EP0550959A1 (en) * | 1991-11-09 | 1993-07-14 | David Arends | Improvements in or relating to the decoding of signals |
DE69310255T2 (de) * | 1992-03-04 | 1997-08-14 | Thomson Multimedia Sa | Methode und Vorrichtung zur Kontrolle mehrerer Chipkarten |
US5418784A (en) * | 1993-06-30 | 1995-05-23 | Digital Equipment Corporation | Method and apparatus for use in a network of the ethernet type, to improve fairness by controlling the interpacket gap in the event of channel capture |
FI95756C (fi) * | 1994-03-21 | 1996-03-11 | Nokia Technology Gmbh | Menetelmä digitaalista informaatiota sisältävän bittivirran salaamiseksi ja salauksen purkamiseksi |
US5619501A (en) * | 1994-04-22 | 1997-04-08 | Thomson Consumer Electronics, Inc. | Conditional access filter as for a packet video signal inverse transport system |
US5473385A (en) * | 1994-06-07 | 1995-12-05 | Tv/Com Technologies, Inc. | Clock correction in a video data decoder using video synchronization signals |
US5652627A (en) * | 1994-09-27 | 1997-07-29 | Lucent Technologies Inc. | System and method for reducing jitter in a packet-based transmission network |
US5619337A (en) * | 1995-01-27 | 1997-04-08 | Matsushita Electric Corporation Of America | MPEG transport encoding/decoding system for recording transport streams |
US5533021A (en) * | 1995-02-03 | 1996-07-02 | International Business Machines Corporation | Apparatus and method for segmentation and time synchronization of the transmission of multimedia data |
US5588025A (en) * | 1995-03-15 | 1996-12-24 | David Sarnoff Research Center, Inc. | Single oscillator compressed digital information receiver |
US5745696A (en) * | 1995-04-10 | 1998-04-28 | Digital Equipment Corporation | Transport controller for timed program data |
US5561791A (en) * | 1995-04-10 | 1996-10-01 | Digital Equipment Corporation | Method and apparatus for conditioning timed program independent of transport timing |
US5724446A (en) * | 1995-04-18 | 1998-03-03 | Advanced Micro Devices, Inc. | Video decoder apparatus using non-reference frame as an additional prediction source and method therefor |
US5790543A (en) * | 1995-09-25 | 1998-08-04 | Bell Atlantic Network Services, Inc. | Apparatus and method for correcting jitter in data packets |
US5812554A (en) * | 1996-05-28 | 1998-09-22 | Advanced Micro Devices, Inc. | Efficiency of a network having a minimum data transmission time |
US5870398A (en) * | 1996-08-20 | 1999-02-09 | International Business Machines Corporation | Introducing inter-packet gaps in network transmissions |
-
1995
- 1995-10-31 FR FR9512850A patent/FR2740636B1/fr not_active Expired - Fee Related
-
1996
- 1996-09-24 US US08/718,823 patent/US6396850B1/en not_active Expired - Lifetime
- 1996-10-08 ZA ZA968477A patent/ZA968477B/xx unknown
- 1996-10-11 DE DE69620708T patent/DE69620708T2/de not_active Expired - Lifetime
- 1996-10-11 EP EP96402158A patent/EP0772361B1/fr not_active Expired - Lifetime
- 1996-10-18 CN CN96112439A patent/CN1085462C/zh not_active Expired - Lifetime
- 1996-10-29 KR KR1019960049369A patent/KR100433112B1/ko not_active IP Right Cessation
- 1996-10-29 JP JP28706196A patent/JP4338790B2/ja not_active Expired - Fee Related
- 1996-10-30 MY MYPI96004521A patent/MY116684A/en unknown
-
2006
- 2006-12-27 JP JP2006351795A patent/JP4611967B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
FR2740636A1 (fr) | 1997-04-30 |
ZA968477B (en) | 1997-05-20 |
JP4611967B2 (ja) | 2011-01-12 |
DE69620708D1 (de) | 2002-05-23 |
JP4338790B2 (ja) | 2009-10-07 |
DE69620708T2 (de) | 2002-10-31 |
EP0772361A1 (fr) | 1997-05-07 |
KR100433112B1 (ko) | 2004-08-25 |
EP0772361B1 (fr) | 2002-04-17 |
JPH09200267A (ja) | 1997-07-31 |
US6396850B1 (en) | 2002-05-28 |
CN1085462C (zh) | 2002-05-22 |
MY116684A (en) | 2004-03-31 |
MX9604442A (es) | 1998-05-31 |
FR2740636B1 (fr) | 1997-11-28 |
JP2007135230A (ja) | 2007-05-31 |
KR970025120A (ko) | 1997-05-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1085462C (zh) | 级联可拆分有条件接入模块的方法及其电路 | |
US5666548A (en) | Process of extracting and processing information in a vertical interval of a video signal transmitted over a personal computer bus | |
CN1060004C (zh) | 用以接收在信息包中所出现信号的设备和方法 | |
EP0177997A2 (en) | Method of an apparatus for processing video signals | |
EP0372458B1 (en) | Synchronous multiplex transmission apparatus | |
US4963968A (en) | Method and apparatus for validating teletext data | |
EP0403003B1 (en) | Teletext decoders | |
DE69732150T2 (de) | Anordnung und verfahren für paketauflösung und zum ausrichten von eingangsdatenpaketen | |
CN1110160C (zh) | 含环形缓冲存储器的数据处理装置 | |
EP1058892B1 (en) | Method and device for processing data packets which have been received or are to be transmitted on a data channel | |
EP0967802A1 (en) | Method and apparatus for multistandard video data acquisition | |
CN100452752C (zh) | 用于传送数据分组的方法和装置 | |
EP0439854B1 (en) | Teletext decoders | |
US7203557B1 (en) | Audio signal delay apparatus and method | |
US5943383A (en) | Method of determining a receiver time at a reception instant of a transmission time marker contained in received data elements | |
EP0194720A2 (en) | Handling data packets | |
JPH0614649B2 (ja) | 多重hdlc通信チヤネル受信装置を有する端末アダプタ | |
US5801651A (en) | Manchester decoder with received signal blanking | |
JP3485575B2 (ja) | 受信されたデータ要素のなかに含まれている送信タイムマークの受信時点で受信器クロックタイムを求めるための方法 | |
JPH11509698A (ja) | 受信されたデータ要素のなかに含まれている送信タイムマークの受信時点で受信器クロックタイムを求めるための方法 | |
JPH06311145A (ja) | ポインタ受信異常判定方法 | |
JPH06125341A (ja) | ディジタル信号の同期方法 | |
KR19980022541A (ko) | Vod용 stb에서 atm 접속 장치 | |
JPH0614306A (ja) | マイクロコンピュータ装置 | |
KR19990069644A (ko) | 신호 수신장치 및 그 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CX01 | Expiry of patent term |
Granted publication date: 20020522 |
|
EXPY | Termination of patent right or utility model |