JPH0851258A - プリント配線基板のダミーパターン - Google Patents

プリント配線基板のダミーパターン

Info

Publication number
JPH0851258A
JPH0851258A JP6184345A JP18434594A JPH0851258A JP H0851258 A JPH0851258 A JP H0851258A JP 6184345 A JP6184345 A JP 6184345A JP 18434594 A JP18434594 A JP 18434594A JP H0851258 A JPH0851258 A JP H0851258A
Authority
JP
Japan
Prior art keywords
printed wiring
wiring board
area
dummy pattern
pattern
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP6184345A
Other languages
English (en)
Other versions
JP3066251B2 (ja
Inventor
Takafumi Ohata
孝文 大畠
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP6184345A priority Critical patent/JP3066251B2/ja
Publication of JPH0851258A publication Critical patent/JPH0851258A/ja
Application granted granted Critical
Publication of JP3066251B2 publication Critical patent/JP3066251B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0201Thermal arrangements, e.g. for cooling, heating or preventing overheating
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits

Abstract

(57)【要約】 【目的】十分な剛性が得られるとともに、反りやねじれ
の発生を防止する。 【構成】製品部分である配線パターンが形成された回路
本体部分と、製品外である捨て板部分とで構成されるプ
リント配線基板であって、捨て板部分にダミーパターン
31・・・が形成されるとともに、この捨て板部分にお
けるダミーパターン31・・・の存在する面積と存在し
ない面積(隙間32・・・全体の面積)との比が、回路
本体部分における配線パターンの存在する面積と存在し
ない面積との比にほぼ等しくなるように形成する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、製品部分である配線パ
ターンが1層以上形成された回路本体部分と、製品外で
ある捨て板部分とで構成されるプリント配線基板に係
り、より詳細には、捨て板部分に形成されるダミーパタ
ーンの形状等に関するものであって、反りやねじれが発
生し易く、また基板としての剛性が十分でない多層フレ
キシブルプリント配線基板に好適に利用される。
【0002】
【従来の技術】近年の半導体技術分野における急速な発
展により、プリント配線基板の高密度実装化が進んでい
るが、この高密度実装化に伴い、プリント配線基板の実
装工程における反り、ねじれ等の発生が、歩留りに大き
な影響を与える不具合として指摘されている。
【0003】そのため、このような不具合を解消すべ
く、従来より図5に示すように、配線パターンが形成さ
れた回路本体部分51と、捨て板部分52とで構成され
るプリント配線基板53の捨て板部分52の片面全体
に、銅箔パターンを形成(いわゆる、ベタパターン状に
形成)することにより、剛性を保持したプリント配線基
板53が提供されている。
【0004】また、プリント配線基板53の反りやねじ
れを軽減するために、図6に示すように、捨て板部分5
2の片面全体に形成した銅箔パターンに縦、横にスリッ
ト部54を形成して、寸法伸縮の緩衝溝としたプリント
配線基板53も提供されている。このスリット部54
は、捨て板部分52の片面全体に形成した銅箔パターン
を、例えばエッチング除去して形成する。
【0005】
【発明が解決しようとする課題】しかしながら、図5に
示した従来のプリント配線基板53では、捨て板部分5
2の片面全体に銅箔パターンが形成されていることか
ら、基板自体が温度や湿度の変化によって伸縮しようと
しても、銅箔パターンによって伸縮が妨げられ、結果と
してプリント配線基板53が反ったり、ねじれたりする
といった不具合が発生する。
【0006】また、図6に示した従来のプリント配線基
板53では、基板自体の伸縮はスリット部54によって
ある程度吸収されるものの、スリット部54を入れた箇
所に沿ってプリント配線基板53が折れ曲がるといった
不具合が発生する。つまり、直線的に形成されたスリッ
ト部54の剛性は十分でないことから、銅箔パターンが
形成された部分にかかった負荷がスリット部54に集中
して、逆に折れやすくなるといった不具合が発生する。
特に、プリント配線板自体の剛性が十分でない多層フレ
キシブルプリント配線基板の場合には、この問題は深刻
である。
【0007】本発明はこのような問題点を解決すべく創
案されたもので、その目的は、十分な剛性が得られると
ともに、反りやねじれの発生も防止し得るプリント配線
基板を提供することにある。
【0008】
【課題を解決するための手段】上記課題を解決するた
め、本発明の請求項1に係わるプリント配線基板のダミ
ーパターンは、製品部分である配線パターンが形成され
た回路本体部分と、製品外である捨て板部分とで構成さ
れるプリント配線基板に適用し、前記捨て板部分にダミ
ーパターンが形成されるとともに、この捨て板部分にお
けるダミーパターンの存在する面積と存在しない面積と
の比が、前記回路本体部分における配線パターンの存在
する面積と存在しない面積との比にほぼ等しくなるよう
に形成されたものである。
【0009】また、本発明の請求項2に係わるプリント
配線基板のダミーパターンは、請求項1に記載のプリン
ト配線基板のダミーパターンにおいて、前記ダミーパタ
ーンの存在しない部分が直線的に連続しないように形成
されたものである。
【0010】また、本発明の請求項3に係わるプリント
配線基板のダミーパターンは、製品部分である配線パタ
ーンが2層以上に積層されて形成された回路本体部分
と、製品外である捨て板部分とで構成されるプリント配
線基板に適用し、前記捨て板部分に、前記配線パターン
に対応して2層以上に積層されたダミーパターンが形成
されるとともに、この捨て板部分における各層のダミー
パターンの存在する面積と存在しない面積との比が、前
記回路本体部分における対応する各層の配線パターンの
存在する面積と存在しない面積との比にほぼ等しくなる
ように形成され、かつ隣接する層同士のダミーパターン
が縦及び横方向に所定距離ずらせて配置されたものであ
る。
【0011】
【作用】請求項1記載のプリント配線基板のダミーパタ
ーンの作用について述べる。
【0012】プリント配線基板のうち捨て板部分にダミ
ーパターンを形成するとともに、この捨て板部分におけ
るダミーパターンの存在する面積と存在しない面積との
比を、プリント配線基板の回路本体部分における配線パ
ターンの存在する面積と存在しない面積との比にほぼ等
しくなるように形成する。
【0013】つまり、回路本体部分と捨て板部分との残
銅率をほぼ等しく(同一も含む)することにより、温
度、湿度の変化によるプリント配線基板の伸縮の挙動
が、回路本体部分及び捨て板部分でほぼ同一となるた
め、プリント配線基板の反り、ねじれが大幅に軽減され
る。
【0014】請求項2記載のプリント配線基板のダミー
パターンの作用について述べる。
【0015】捨て板部分に形成されるダミーパターンの
存在しない部分が直線的に連続しないように形成する。
例えば、六角形をハニカム形状に配列したパターンとし
て、銅箔のないスペース部分が直線的に連続しない構造
とする。
【0016】これにより、プリント配線基板の折り曲げ
方向の力に対して一定の剛性を保つことが可能となる。
また、ダミーパターンを六角形とした場合には、各ダミ
ーパターン間の隙間を一定間隔として高密度に配列する
ことができるため、プリント配線基板の剛性を一定レベ
ルに保持することが可能となる。
【0017】請求項3記載のプリント配線基板のダミー
パターンの作用について述べる。
【0018】プリント配線基板の捨て板部分に、回路本
体部分の配線パターンに対応して2層以上に積層したダ
ミーパターンを形成するとともに、この捨て板部分にお
ける各層のダミーパターンの存在する面積と存在しない
面積との比を、回路本体部分における対応する各層の配
線パターンの存在する面積と存在しない面積との比にほ
ぼ等しくなるように形成し、かつ隣接する層同士のダミ
ーパターンを縦及び横方向に所定距離ずらせて配置す
る。
【0019】つまり、回路本体部分と捨て板部分との各
層における残銅率をほぼ等しく(同一も含む)すること
により、温度、湿度の変化によるプリント配線基板の伸
縮の挙動が、回路本体部分及び捨て板部分でほぼ同一と
なるため、プリント配線基板の反り、ねじれが大幅に軽
減される。また、各層のダミーパターンが完全に一致し
て重ならないようにピッチをずらせているので、ダミー
パターンの存在しないスペース部分が隣接する層間で同
一の場所に存在しない。そのため、例えばプリント配線
基板の残銅率が低下しても、剛性の低下を最小限に抑え
ることが可能となる。
【0020】
【実施例】以下、本発明の実施例を図面を参照して説明
する。
【0021】図1及び図2は、本発明に係わるプリント
配線基板の構造の一例を示し、図1は外観図、図2は捨
て板部分の部分拡大図であって、請求項1及び2に対応
している。
【0022】すなわち、本実施例のプリント配線基板1
は、配線パターンが形成された回路本体部分2と、捨て
板部分3とで構成されている。そして、捨て板部分3に
は、図2に示すように、六角形パターンをハニカム状に
配列した銅箔のダミーパターン31・・・が一定間隔の
隙間32を存して形成されている。
【0023】そして、この捨て板部分3におけるダミー
パターン31・・・の存在する面積と存在しない面積
(隙間32全体の面積)との比を、回路本体部分2にお
ける配線パターン(図示省略)の存在する面積と存在し
ない面積との比にほぼ等しく(同一も含む)なるように
形成している。つまり、回路本体部分2と捨て板部分3
との残銅率をほぼ等しくしている。
【0024】このように、回路本体部分2と捨て板部分
3との残銅率をほぼ等しくすることにより、温度、湿度
の変化によるプリント配線基板1の伸縮の挙動が、回路
本体部分2及び捨て板部分3でほぼ同一となるため、プ
リント配線基板1の反り、ねじれが大幅に軽減されるも
のである。
【0025】また、残銅率をほぼ等しくするためには、
六角形のダミーパターン31の形状及び間隔を選定する
必要があるが、六角形の大きさは最大でも10mm(対角
間の距離)程度までとし、また六角形と六角形との間の
隙間32は、0.1〜0.5mm程度に設定するのが望ま
しい。
【0026】このように、ダミーパターン31を六角形
としてハニカム形状に配列し、銅箔のない隙間32部分
が直線的に連続しない構造とすることにより、プリント
配線基板1の折り曲げ方向の力に対して一定の剛性を保
つことができる。
【0027】また、ダミーパターン31を六角形とした
場合には、隣接するダミーパターン31,31間の隙間
32を一定間隔に保って高密度に配列することができる
ため、プリント配線基板1の剛性を一定レベルに保持す
ることができる。つまり、場所によって隙間32に大小
ができないため、剛性を全体的に均一に保つことができ
るものである。
【0028】図3は、本発明に係わるプリント配線基板
の捨て板部分の他の構造を示した部分拡大図であって、
請求項3に対応している。
【0029】すなわち、本実施例のプリント配線基板
は、図示は省略しているが、製品部分である配線パター
ンが2層以上に積層されて形成された回路本体部分と、
製品外である捨て板部分とで構成されている。つまり、
配線パターンが2層以上である点、及び捨て板部分に形
成されるダミーパターン(後述する)もこれに対応した
2層以上である点を除いて、図1のものと外観構成は同
様である。
【0030】つまり、捨て板部分には、図3に示すよう
に、回路本体部分に積層された配線パターン(図示省
略)に対応して、2層以上に積層されたダミーパターン
34a,34b・・・が形成されている。ただし、図面
には2層に積層したダミーパターン34a,34b・・
・が示されており、実線で示した六角形のパターンが例
えば上層のダミーパターン34a・・・、破線で示した
六角形のパターンが例えば下層のダミーパターン34b
・・・をそれぞれ示している。
【0031】そして、この捨て板部分における各層のダ
ミーパターン34a,34b・・・の存在する面積と存
在しない面積との比を、回路本体部分における対応する
各層の配線パターンの存在する面積と存在しない面積と
の比にほぼ等しく(同一も含む)なるように形成してい
る。つまり、回路本体部分と捨て板部分との残銅率を各
層ごとにほぼ等しく(従って、全体としてもほぼ等し
く)している。
【0032】このように、回路本体部分と捨て板部分と
の残銅率をほぼ等しくすることにより、温度、湿度の変
化によるプリント配線基板の伸縮の挙動が、回路本体部
分及び捨て板部分でほぼ同一となるため、プリント配線
基板の反り、ねじれが大幅に軽減されるものである。
【0033】また、各層のダミーパターン34a,34
b・・・は、六角形のパターンをハニカム状に配列した
構成となっており、かつ隣接する層同士のダミーパター
ン34a,34b・・・は、本実施例ではハーフピッチ
ずつ縦及び横方向にずらせて配置されている。つまり、
各層のダミーパターン34a,34b・・・が完全に一
致して重ならないようにピッチをずらせているので、ダ
ミーパターン34a,34b・・・の存在しないスペー
ス部分(隙間35a,35b・・・)が、隣接する層間
で同一の場所に存在しないことになる。そのため、例え
ばプリント配線基板の残銅率が低下しても、剛性の低下
を最小限に抑えることができるものである。
【0034】なお、六角形のダミーパターン34a,3
4b・・・の形状及び間隔は、上記実施例のものと同様
の条件に設定すればよい。
【0035】また、上記各実施例では、各ダミーパター
ン31,34a,34bを六角形として説明している
が、六角形に限定されるものではなく、例えば三角形、
五角形、八角形、台形等とすることが可能である。この
場合、隙間32,35a,35bは必ずしも一定の間隔
に保てない場合があるが、このような場合でも基板全体
としてバランスがとれていればよい。
【0036】次に、上記各実施例のダミーパターンをC
ADシステムを利用して作成する場合について、図4を
参照して説明する。まず、予めハニカム状に配列したダ
ミーパターンを捨て板形状の全面に形成したデータシー
ト41〔同図(a)参照〕を準備する。そして、次にプ
リント配線基板の回路本体部分42のデータを重ねて回
路部分の面積を予め算定しておき、この回路本体部分4
2〔同図(b)参照〕をデータシート41から切り抜い
て合成する〔同図(c)参照〕。
【0037】このような手法を用いることにより、各導
体層毎にハニカム状のダミーパターンを入力し、作成す
るといった操作を行うことなく、比較的少ないデータ量
で、簡単にダミーパターンの入ったプリント配線基板を
作成することができるものである。
【0038】
【発明の効果】本発明の請求項1に係わるプリント配線
基板のダミーパターンは、製品部分である配線パターン
が形成された回路本体部分と、製品外である捨て板部分
とで構成されたプリント配線基板において、捨て板部分
にダミーパターンを形成するとともに、この捨て板部分
におけるダミーパターンの存在する面積と存在しない面
積との比を、回路本体部分における配線パターンの存在
する面積と存在しない面積との比にほぼ等しくなるよう
に形成したので、回路本体部分と捨て板部分との残銅率
がほぼ等しくなることから、温度、湿度の変化によるプ
リント配線基板の伸縮の挙動が回路本体部分及び捨て板
部分でほぼ同一となるため、プリント配線基板の反り、
ねじれが大幅に軽減されるものである。
【0039】また、本発明の請求項2に係わるプリント
配線基板のダミーパターンは、捨て板部分に形成される
ダミーパターンの存在しない部分が直線的に連続しない
ように形成したので、プリント配線基板の折り曲げ方向
の力に対して一定の剛性を保つことができるものであ
る。
【0040】また、本発明の請求項3に係わるプリント
配線基板のダミーパターンは、プリント配線基板の捨て
板部分に、回路本体部分の配線パターンに対応して2層
以上に積層したダミーパターンを形成するとともに、こ
の捨て板部分における各層のダミーパターンの存在する
面積と存在しない面積との比を、回路本体部分における
対応する各層の配線パターンの存在する面積と存在しな
い面積との比にほぼ等しくなるように形成し、かつ隣接
する層同士のダミーパターンを縦及び横方向に所定距離
ずらせて配置した構造としたので、回路本体部分と捨て
板部分との各層における残銅率がほぼ等しくなることか
ら、温度、湿度の変化によるプリント配線基板の伸縮の
挙動が回路本体部分及び捨て板部分でほぼ同一となるた
め、プリント配線基板の反り、ねじれが大幅に軽減され
る。また、各層のダミーパターンが完全に一致して重な
らないようにピッチをずらせているので、ダミーパター
ンの存在しないスペース部分が隣接する層間で同一の場
所に存在しないため、例えばプリント配線基板の残銅率
が低下しても、剛性の低下を最小限に抑えることができ
るものである。
【図面の簡単な説明】
【図1】本発明に係わるプリント配線基板の構造の一例
を示す外観図である。
【図2】本発明に係わるプリント配線基板の構造の一例
を示す捨て板部分の部分拡大図である。
【図3】本発明に係わるプリント配線基板の他の構造を
示す捨て板部分の部分拡大図である。
【図4】CADシステムを利用してダミーパターンを作
成する場合の説明図である。
【図5】従来のプリント配線基板の構造の一例を示す外
観図である。
【図6】従来のプリント配線基板の構造の他の例を示す
外観図である。
【符号の説明】
1 プリント配線基板 2 回路本体部分 3 捨て板部分 31,34a,34b ダミーパターン 32,35a,35b 隙間

Claims (3)

    【特許請求の範囲】
  1. 【請求項1】 製品部分である配線パターンが形成され
    た回路本体部分と、製品外である捨て板部分とで構成さ
    れるプリント配線基板において、 前記捨て板部分にダミーパターンが形成されるととも
    に、この捨て板部分におけるダミーパターンの存在する
    面積と存在しない面積との比が、前記回路本体部分にお
    ける配線パターンの存在する面積と存在しない面積との
    比にほぼ等しくなるように形成されたことを特徴とする
    プリント配線基板のダミーパターン。
  2. 【請求項2】 前記捨て板部分は、前記ダミーパターン
    の存在しない部分が直線的に連続しないように形成され
    たことを特徴とする請求項1記載のプリント配線基板の
    ダミーパターン。
  3. 【請求項3】 製品部分である配線パターンが2層以上
    に積層されて形成された回路本体部分と、製品外である
    捨て板部分とで構成されるプリント配線基板において、 前記捨て板部分に、前記配線パターンに対応して2層以
    上に積層されたダミーパターンが形成されるとともに、
    この捨て板部分における各層のダミーパターンの存在す
    る面積と存在しない面積との比が、前記回路本体部分に
    おける対応する各層の配線パターンの存在する面積と存
    在しない面積との比にほぼ等しくなるように形成され、
    かつ隣接する層同士のダミーパターンが縦及び横方向に
    所定距離ずらせて配置されたことを特徴とするプリント
    配線基板のダミーパターン。
JP6184345A 1994-08-05 1994-08-05 プリント配線基板 Expired - Fee Related JP3066251B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6184345A JP3066251B2 (ja) 1994-08-05 1994-08-05 プリント配線基板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6184345A JP3066251B2 (ja) 1994-08-05 1994-08-05 プリント配線基板

Publications (2)

Publication Number Publication Date
JPH0851258A true JPH0851258A (ja) 1996-02-20
JP3066251B2 JP3066251B2 (ja) 2000-07-17

Family

ID=16151655

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6184345A Expired - Fee Related JP3066251B2 (ja) 1994-08-05 1994-08-05 プリント配線基板

Country Status (1)

Country Link
JP (1) JP3066251B2 (ja)

Cited By (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11177191A (ja) * 1997-12-12 1999-07-02 Mitsubishi Electric Corp プリント配線板および多層プリント配線板
JP2001053394A (ja) * 1999-08-16 2001-02-23 Ibiden Co Ltd 配線板およびその製造方法
US6356451B1 (en) 1998-01-19 2002-03-12 Kabushiki Kaisha Toshiba Multi-layered substrate, method for manufacturing the multi-layered substrate and electric apparatus
JP2002190488A (ja) * 2000-12-20 2002-07-05 Hitachi Ltd 半導体装置の製造方法および半導体装置
US6864434B2 (en) * 2002-11-05 2005-03-08 Siliconware Precision Industries Co., Ltd. Warpage-preventive circuit board and method for fabricating the same
WO2007136651A2 (en) * 2006-05-17 2007-11-29 Sandisk Corporation Semiconductor device with a distributed plating pattern
JP2009290080A (ja) * 2008-05-30 2009-12-10 Ngk Spark Plug Co Ltd 多層配線基板の中間製品、多層配線基板の製造方法
JP2009290081A (ja) * 2008-05-30 2009-12-10 Ngk Spark Plug Co Ltd 多層配線基板の中間製品、多層配線基板の製造方法
US7649749B2 (en) 2006-07-14 2010-01-19 Nec Electronics Corporation Wiring substrate, semiconductor device, and method of manufacturing the same
KR20100062922A (ko) * 2008-12-02 2010-06-10 신꼬오덴기 고교 가부시키가이샤 배선 기판 및 전자 부품 장치
US7745736B2 (en) 2005-02-07 2010-06-29 Nec Electronics Corporation Interconnecting substrate and semiconductor device
JP2011061062A (ja) * 2009-09-11 2011-03-24 Nec Infrontia Corp プリント基板
JP2011176062A (ja) * 2010-02-23 2011-09-08 Nec Corp 回路基板装置、基板、回路基板装置の製造方法、電子機器
KR101066642B1 (ko) * 2009-08-31 2011-09-22 삼성전기주식회사 인쇄회로기판 제조방법
JP2012049256A (ja) * 2010-08-25 2012-03-08 Japan Electronic Materials Corp 配線基板
JP2012054398A (ja) * 2010-09-01 2012-03-15 Elpida Memory Inc 配線基板及び半導体装置の製造方法
WO2012053580A1 (ja) * 2010-10-20 2012-04-26 矢崎総業株式会社 メタルコア基板及び該メタルコア基板を用いた電気接続箱
JP2013214681A (ja) * 2012-04-04 2013-10-17 Cmk Corp プリント配線板
JP2016143725A (ja) * 2015-01-30 2016-08-08 イビデン株式会社 プリント配線板およびその製造方法
JP2017183532A (ja) * 2016-03-30 2017-10-05 富士通株式会社 配線基板の製造方法
JP2017204543A (ja) * 2016-05-10 2017-11-16 日立化成株式会社 プリント配線板
US10177010B2 (en) 2013-10-29 2019-01-08 STATS ChipPAC Pte. Ltd. Semiconductor device and method of balancing surfaces of an embedded PCB unit with a dummy copper pattern

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5630797A (en) * 1979-08-23 1981-03-27 Fujitsu Ltd Method of manufacturing multilayer printed board
JPS60169857U (ja) * 1984-04-19 1985-11-11 パイオニア株式会社 プリント基板
JPH04303999A (ja) * 1991-03-29 1992-10-27 Nissha Printing Co Ltd 電磁波シールド材
JPH05145235A (ja) * 1991-11-20 1993-06-11 Nippon Avionics Co Ltd 多層プリント配線板の製造方法および積層基板

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5630797A (en) * 1979-08-23 1981-03-27 Fujitsu Ltd Method of manufacturing multilayer printed board
JPS60169857U (ja) * 1984-04-19 1985-11-11 パイオニア株式会社 プリント基板
JPH04303999A (ja) * 1991-03-29 1992-10-27 Nissha Printing Co Ltd 電磁波シールド材
JPH05145235A (ja) * 1991-11-20 1993-06-11 Nippon Avionics Co Ltd 多層プリント配線板の製造方法および積層基板

Cited By (36)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11177191A (ja) * 1997-12-12 1999-07-02 Mitsubishi Electric Corp プリント配線板および多層プリント配線板
US6356451B1 (en) 1998-01-19 2002-03-12 Kabushiki Kaisha Toshiba Multi-layered substrate, method for manufacturing the multi-layered substrate and electric apparatus
JP2001053394A (ja) * 1999-08-16 2001-02-23 Ibiden Co Ltd 配線板およびその製造方法
US7015069B2 (en) 2000-12-20 2006-03-21 Renesas Technology Corp. Method of manufacturing a semiconductor device and a semiconductor device
US6872597B2 (en) 2000-12-20 2005-03-29 Renesas Technology Corp. Method of manufacturing a semiconductor device and a semiconductor device
JP2002190488A (ja) * 2000-12-20 2002-07-05 Hitachi Ltd 半導体装置の製造方法および半導体装置
US6864434B2 (en) * 2002-11-05 2005-03-08 Siliconware Precision Industries Co., Ltd. Warpage-preventive circuit board and method for fabricating the same
US7266888B2 (en) 2002-11-05 2007-09-11 Siliconware Precision Industries, Co. Ltd. Method for fabricating a warpage-preventive circuit board
US7745736B2 (en) 2005-02-07 2010-06-29 Nec Electronics Corporation Interconnecting substrate and semiconductor device
WO2007136651A2 (en) * 2006-05-17 2007-11-29 Sandisk Corporation Semiconductor device with a distributed plating pattern
WO2007136651A3 (en) * 2006-05-17 2008-03-13 Sandisk Corp Semiconductor device with a distributed plating pattern
US7701726B2 (en) 2006-07-14 2010-04-20 Nec Electronics Corporation Method of manufacturing a wiring substrate and semiconductor device
US7649749B2 (en) 2006-07-14 2010-01-19 Nec Electronics Corporation Wiring substrate, semiconductor device, and method of manufacturing the same
JP2009290080A (ja) * 2008-05-30 2009-12-10 Ngk Spark Plug Co Ltd 多層配線基板の中間製品、多層配線基板の製造方法
JP2009290081A (ja) * 2008-05-30 2009-12-10 Ngk Spark Plug Co Ltd 多層配線基板の中間製品、多層配線基板の製造方法
KR20100062922A (ko) * 2008-12-02 2010-06-10 신꼬오덴기 고교 가부시키가이샤 배선 기판 및 전자 부품 장치
JP2010135418A (ja) * 2008-12-02 2010-06-17 Shinko Electric Ind Co Ltd 配線基板及び電子部品装置
US9257373B2 (en) 2008-12-02 2016-02-09 Shinko Electric Industries Co., Ltd. Electronic component device
US8686298B2 (en) 2008-12-02 2014-04-01 Shinko Electric Industries Co., Ltd. Wiring board and electronic component device
US8253032B2 (en) 2009-08-31 2012-08-28 Samsung Electro-Mechanics Co., Ltd. Printed circuit board strip and panel
KR101066642B1 (ko) * 2009-08-31 2011-09-22 삼성전기주식회사 인쇄회로기판 제조방법
JP2011061062A (ja) * 2009-09-11 2011-03-24 Nec Infrontia Corp プリント基板
JP2011176062A (ja) * 2010-02-23 2011-09-08 Nec Corp 回路基板装置、基板、回路基板装置の製造方法、電子機器
JP2012049256A (ja) * 2010-08-25 2012-03-08 Japan Electronic Materials Corp 配線基板
JP2012054398A (ja) * 2010-09-01 2012-03-15 Elpida Memory Inc 配線基板及び半導体装置の製造方法
WO2012053580A1 (ja) * 2010-10-20 2012-04-26 矢崎総業株式会社 メタルコア基板及び該メタルコア基板を用いた電気接続箱
JP5566468B2 (ja) * 2010-10-20 2014-08-06 矢崎総業株式会社 メタルコア基板及び該メタルコア基板を用いた電気接続箱
CN103181045B (zh) * 2010-10-20 2016-01-20 矢崎总业株式会社 金属芯基板和使用该金属芯基板的电接线盒
CN103181045A (zh) * 2010-10-20 2013-06-26 矢崎总业株式会社 金属芯基板和使用该金属芯基板的电接线盒
JP2013214681A (ja) * 2012-04-04 2013-10-17 Cmk Corp プリント配線板
US10177010B2 (en) 2013-10-29 2019-01-08 STATS ChipPAC Pte. Ltd. Semiconductor device and method of balancing surfaces of an embedded PCB unit with a dummy copper pattern
US10790158B2 (en) 2013-10-29 2020-09-29 STATS ChipPAC Pte. Ltd. Semiconductor device and method of balancing surfaces of an embedded PCB unit with a dummy copper pattern
JP2016143725A (ja) * 2015-01-30 2016-08-08 イビデン株式会社 プリント配線板およびその製造方法
JP2017183532A (ja) * 2016-03-30 2017-10-05 富士通株式会社 配線基板の製造方法
US10492291B2 (en) 2016-03-30 2019-11-26 Fujitsu Limited Wiring board manufacturing method
JP2017204543A (ja) * 2016-05-10 2017-11-16 日立化成株式会社 プリント配線板

Also Published As

Publication number Publication date
JP3066251B2 (ja) 2000-07-17

Similar Documents

Publication Publication Date Title
JPH0851258A (ja) プリント配線基板のダミーパターン
KR100783461B1 (ko) 다층 구조의 프린트 배선 기판 및 프린트 배선 기판의 제조방법
JP3230953B2 (ja) 多層薄膜配線基板
JP2008193073A (ja) 印刷回路基板及び該印刷回路基板の設計方法
US20090052835A1 (en) Multilayer wiring board
JP2004266144A (ja) フレキシブル配線回路基板
US6729024B2 (en) Method of forming a non-continuous conductive layer for laminated substrates
US9867283B2 (en) Package board and prepreg
JP2001326429A (ja) プリント配線基板
JP4236837B2 (ja) ケーブル部を有するフレキシブルプリント基板
WO2007099641A1 (ja) 製品基板用の基板構造、製品基板用の製造方法および電子機器
KR20120096345A (ko) 인쇄회로기판의 휨 제어방법
JP2009267162A (ja) プリント配線板
JP2000223835A (ja) 多層配線板
US8624128B2 (en) Printed circuit board and manufacturing method thereof
JP2004296864A (ja) 半導体装置及びパターン発生方法
JP2006108289A (ja) プリント配線板
JP3198484B2 (ja) プリント基板の製造方法
JP2008135469A (ja) プリント配線板および電子機器
JPH0345398A (ja) Icカード用回路基板
JP4674901B2 (ja) フレキシブルプリント配線板の製造方法
JP3796815B2 (ja) 内層基板及びその設計装置
JP2912160B2 (ja) 薄板多層プリント配線板
JPH06216493A (ja) プリント配線板及びその製造方法
JP3899801B2 (ja) 実装基板の設計・製造方法

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080512

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090512

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100512

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110512

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110512

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120512

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120512

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130512

Year of fee payment: 13

LAPS Cancellation because of no payment of annual fees