JPH0765595A - ロールコール回路 - Google Patents
ロールコール回路Info
- Publication number
- JPH0765595A JPH0765595A JP21131993A JP21131993A JPH0765595A JP H0765595 A JPH0765595 A JP H0765595A JP 21131993 A JP21131993 A JP 21131993A JP 21131993 A JP21131993 A JP 21131993A JP H0765595 A JPH0765595 A JP H0765595A
- Authority
- JP
- Japan
- Prior art keywords
- roll call
- output
- redundancy
- input
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/70—Masking faults in memories by using spares or by reconfiguring
- G11C29/78—Masking faults in memories by using spares or by reconfiguring using programmable devices
- G11C29/835—Masking faults in memories by using spares or by reconfiguring using programmable devices with roll call arrangements for redundant substitutions
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/70—Masking faults in memories by using spares or by reconfiguring
- G11C29/78—Masking faults in memories by using spares or by reconfiguring using programmable devices
- G11C29/80—Masking faults in memories by using spares or by reconfiguring using programmable devices with improved layout
- G11C29/808—Masking faults in memories by using spares or by reconfiguring using programmable devices with improved layout using a flexible replacement scheme
Landscapes
- For Increasing The Reliability Of Semiconductor Memories (AREA)
- Static Random-Access Memory (AREA)
- Dram (AREA)
- Read Only Memory (AREA)
Abstract
コールテストを、不良品デバイスにおいても可能とし、
また、テスト回路、テスト信号線を減らし、面積低減を
図る。 【構成】ロールコールテスト時は、BSLBをしOWと
し、センスアンプデータ読み出し回路8をRWBST,
Nから寸断し、メモリセル情報によらず、ロールコール
結果読み出し回路7の出力によってI/Oパットにテス
ト結果を出力する。また、ロールコールデコーダ5に
は、複数のリダンダシ選択信号XRDS1〜4を入力
し、どの選択信号の状態をテストするかを、リダンダン
シ選択、非選択に無関係なアドレス信号によってデコー
ドするべく、XRDD0,YADD0を入力する。
Description
特に、複数のリダンダンシワード線または、複数のリダ
ンダンシカラム選択線を持つ半導体メモリのロールコー
ル読み出し回路に関する。
ード線及びカラム選択線の数も増大している。これに伴
い、良品率向上のために、リダンダンシワード線、リダ
ンダンシカラム線選択を備えている。そのため、不良解
析時、製品評価時のために、リダンダンシ使用、未使用
を判定するロールコール回路を備えている場合が多い。
従来のロールコール回路は、例えば図4に示すように、
I/Oパットにデータを出力する、データアウトバッフ
ァ12と、RWBST/N対のデータを増幅して、デー
タアウトバッファに出力データを送るデータアンプ17
と、図示しないセンスアンプからのメモリセルデータを
RWBST/N内に送るセンスアンプデータ読み出し回
路16と、ロールコールテスト時に、ロールコール判定
結果をRWBST/N対に送る、ロールコール結果読み
出し回路15があり、また、図示しないA1ピンにXア
ドレスとして1が与えられればHigh、0が与えられ
ればLowとなる信号XADD1と、同様にしてA2ピ
ン,A3ピン,・・・,A9ピンに与えられるXアドレ
スに応じてHighまたはLowとなるXADD2,X
ADD3・・・・・XADD9が入力するRedデコー
ダー1と、同様にAOピンに与えられるXアドレスに応
じてHighまたはLowとなるXADD0およびXA
DD1〜9、そしてRedデコーダ1の出力XRDSを
入力するXデコーダー6と、同じくXRDSと、ATD
発生回路9からの出力YRDと信号RCLBとを入力す
るロールコールデコーダー14とがあり、前記センスア
ンプデータ読み出し回路16は、センスアンプからのデ
ータ対READT/NとRWBST/N対間に設けられ
たトランスファゲートとしてのN型トランジスタTr4
5,Tr46と、そのゲート信号を出力するNORゲー
トNO3とからなり、NO3の入力は、入力BSLB
と、前記ロールコール結果読み出し回路15の出力RC
Eで、また、ロールコール結果読み出し回路15は、前
記ロールコールデコーダの出力RCSBと、入力RCL
Bを入力するNORゲートNO2と、その出力をゲート
とし、接地線とRWBSNとの間のトランスファゲート
N型トランジスタTr43と、電源線とRWBSTとの
間のトランスファゲートN型トランジスタTr44とか
ら構成されている。また、RWBST/N対は、ゲート
を接地した、十分に能力の小さいP型トアンジスタTr
9,Tr10によりなるクランプ回路13で、電源にク
ランプされている。
ついて説明する。
みLowとなるテストモード活性化信号であるので、R
CLBはHighよってRCEはLow。したがって入
力BSLBがLowの期間は、N型トランジスタTr4
5,Tr46がONとなり、センスアンプデータREA
DT/N対がRWBST/N対に送られ、データアンプ
17、データアウトバッファ12を経てI/Oパットに
出力される。この時、RCEはLowなので、N型トラ
ンジスタTr43,Tr44はOFFであり、ロールコ
ール結果読み出し回路15から、RWBST/N対にデ
ータが送られることはない。
て説明する。
wとなるので、RCSBのレベルによって、RWBST
/N対のデータが決まる。もし、RCSBがLowなら
ばRCEはHighとなり、N型トランジストTr4
3,Tr44がONとなり、N型トランジスタTr4
5,Tr46はOFFとなる。よってRWBSTはHi
ghレベル、RWBSNはLowレベルとなり、このデ
ータがデータアンプ17,データアウトバッファ12を
経てI/Oパットに出力される。逆にRCSBがHig
hであれば、N型トランジスタTr43,Tr44はO
FF、N型トランジスタTr45,Tr46,は入力B
SLBがLowの期間にONとなり、センスアンプデー
タが、RWBST/N対に送られ、データアンプ17デ
ータアウトバファ12を経てI/Oパットに出力され
る。
XADD1〜9により、どのワード線を選択するかを決
めるデコーダで、Redデコーダ1は、リダンダンシワ
ード線を選択するか、しないかを決めるデコーダでAT
D発生回路9は、ロールコールーデコーダ14内のダイ
ナミック回路の1ショットプリチャージ信号YRDを発
生させる回路で、ロールコールデコーダー14は、ロー
ルコールテスト時に、ロールコールテスト結果に応じて
の出力RCSBを発生させる回路である。よって事前
に、センスアンプデータREADTがLowREADN
がHighとなるように、メモリセルにデータを書き込
んでおけばRCSBがHighかLowかで、I/Oパ
ットに出力されるデータが変わる。
の組み合わせを変えながら、ロールコールテストを行う
と、I/Oパットに、その時のXADD1〜9の状態に
応じてリダンダンシワード線の使用未使用が判定でき
る。
ールコールデコーダ14は、図5に示すように、1ショ
ットプリチャージ信号YRDを受けるインバータI14
と、I14の出力をゲートとするP型トランジスタTr
48及び、入力RCLBをゲートとするP型トランジス
タTr47が電源線と、プリチャージ接点間に直列とな
り、同じく入力RCLBをゲートとするN型トランジス
タTr49が接地線とプリチャージ接点間に設けられた
回路と、更に接地線とプリチャージ接点間に設けられ
た、ゲートを入力XRDSとするN型トランジスタTr
50と、プリチャージ接点のレベルをバッファリングし
て出力RCSBを得るインバータI15,I16とで構
成されている。
について説明する。
Lowであるので、入力YRDが1ショットでHigh
の期間に、プリチャージ接点は、電源レベルにプリチャ
ージされるが、もし、入力XRDSがHighならば、
プリチャージ接点のレベルは、Tr47.Tr48,T
r50の抵抗分割によって決まる。このレベルの時に、
出力をHighとするレシオとなっているインバータI
15と、更にインバータI16とで出力RCSBを得
る。
RCLBはHighであるので、プリチャージ接点は、
接地レベルに固定される。
DSは“High”、使用していなければ、XRDSは
“Low”となるので、本回路にてロールコールが実現
できる。
ル回路では、ロールコールデコーダの出力RCSBがH
ighの時は、センスアンプのデータを読み出すため、
センスアンプ、メモリセル、write系回路等に故障
があった場合には、I/Oパットに出力されるデータが
反転してしまう可能性があるという問題点があった。
て1つのロールコールデコーダ及びロールコール結果読
み出し回路を必要とするので複数のリダンダンシワード
線を備える場合には、回路面積の増大及び信号線の増加
が生じ、また、出力するRWBST/N対、データアン
プ、データアウトバッハァ、I/Oパットが不足する可
能性もあるという問題点があった。
路は、リダンダンシメモリセルを有する半導体記憶装置
において、ロールコールテスト時は、メモリセルの情報
を出力パットに出力する経路を寸断する回路と、前記メ
モリセルの情報を出力パットに出力する経路の一部にロ
ールコールテスト結果を伝達し、出力パットに出力する
回路とを少なくとも備え、ロールコールテスト時は、ロ
ールコールテスト結果によらず、前記メモリセルの情報
を出力パットに出力する経路は、常時寸断されていなが
ら、ロールコールテスト結果に応じて、出力パットの出
力が変化するようになっている。
パットに出力する経路を寸断する手段は、ロールコール
テスト活性化信号により、前記経路内のトランスファゲ
ートをOFFさせることであってもよく、またさらに前
記メモリセルの情報を出力パットに出力する経路の一部
にロールコールテスト結果を伝達する手段は、一つのI
/Oパットに対して、二本用意され、あらかじめあるレ
ベルにプリチャージされたリードライトバスのうち、テ
スト結果に応じていずれか一方のレベルを変化させるこ
とによるようであってもよく、またさらに、複数のリダ
ンダンシメモリセルを有する半導体記憶装置のロールコ
ールデコーダにおいてロールコールテスト時に第1の電
位にプリチャージされた接点と第2の電位の接点との間
に、第1の複数のトランジスタ群が直列に接続され、該
トランジスタ群の少なくとも一つは、リダンダンシワー
ド線又はリダンダンシカラム選択線の選択時と非選択時
とでレベルが異なる第1のリダンダンシ選択信号をゲー
トに入力し、該トランジスタ群の少なくとも一つは、外
部アドレスから入力するアドレス信号のレベルによって
変化する第1の内部アドレス信号をゲートに入力し、更
に、前記第1の複数のトランジスタ群とは別に、少なく
とももう一組、前記第1の電位にプリチャージされた接
点と前記第2の電位との間に、第2の複数のトランジス
タ群が直列に接続され、該第2の複数のトランジスタ群
の少なくとも一つは、第2のリダンダンシ選択信号をゲ
ートに入力し、該トランジスタ群の少なくとも一つは、
外部から入力するアドレス信号のレベルによって変化す
る第2の内部アドレス信号をゲートに入力し、前記第1
の電位に応じて異なるレベルの入力信号を出力する回路
を備えてもよく、またさらに前記外部から入力するアド
レス信号によって変化する第1の内部アドレス信号及び
第2の内部アドレス信号は、複数のリダンダンシワード
線又はリダンダンシカラム選択線の中から、いづれかを
選択する際に、どれを選択するかに影響しないアドレス
信号によって変化する信号であってもよい。
る。図1は本発明の一実施例を示す回路図である。
BST/N対のデータを増幅して、データアウトバッフ
ァに出力データを送るデータアンプ11と、図示しな
い、センスアンプからのメモリセルデータをRWBST
/N対に送る、センスアンプデータ読み出し回路8と、
ロールコール判定結果をRWBST/N対に送るロール
コール結果読み出し回路7があり、XADD1〜9が入
力するRedデコーダ1,2,3,4のそれぞれの出力
XRDS1,2,3,4を入力するXデコーダー6と、
同じくXRDS1,2,3,4とA0ピンにYアドレス
として1が与えられれば“High”、0が与えられれ
ば“Low”となる信号YADD0とXADD0と、A
TD発生回路9からの出力YRDと、信号RCLBとを
入力するロールコールデコーダー5とがあり、前記セン
スアンプデータ読み出し回路8は、センスアンプからの
データ対READT/Nを増幅する1stデータアンプ
10と、増幅された出力対をゲートに受けるN型トラン
ジスタTr6、Tr8と、Tr6とRWBSN間のトラ
ンスファーゲートとしてのN型トランジスタTr5、同
じくTr8、RWBST間のN型トランジスタTr7
と、Tr5,Tr7のゲート信号を作るべく、信号YR
Dと信号RCLBを入力するNANDゲートNA2と、
その出力DEDBと、信号BSLBを入力するNORゲ
ートNO1とからなり、NO1の出力が、Tr5,Tr
7のゲートとなっている。
は、ロールコールデコーダーの出力RCSBをゲートに
受けるN型トランジスタTr4と、RCSBの逆相を作
るインバータI3と、その出力をゲートに受けるN型ト
ランジスタTr2と、Tr4,RWBSTN間のN型ト
ランジスタTr3と、同じくTr2、RWBSN間のN
型トランジスタTr1と、Tr3,Tr1のゲート信号
DEDRを作るべくRCLB逆相を作るインバータI1
と、その出力と、信号YRDを入力するNANDゲート
NA1と、その出力を入力し、DEDRを出力するイン
バータI2とからなっている。
十分に能力の小さいP型トランジスタTr9,Tr10
によりなるクランプ回路13で、電源にクランプされて
いる。
ついて説明する。
信号YRDが1ショット“High”の間、信号DED
Bは“Low”となる。したがって入力BLLBが“L
ow”の間はN型トランジスタTr5,Tr7がON
し、1stデータアンプ10の増幅結果に応じて、RW
BST/N対に差電位が生じる。この時、信号DEDR
は“Low”であるので、ロールコール結果読み出し回
路7からRWBST/N対にデータが送られることはな
い。
て説明する。
“Low”となるので、信号YRDが1ショット“Hi
gh”の間、信号DEDRが“High”となり、N型
トランジスタTr1,Tr3がONする。この時、ロー
ルコールデコーダーの出力RCSBの状態に応じて、R
WBST/Nに差電位が生じる。本実施例によれば、た
とえ、メモリセルや、センスアンプに故障がある不良品
でも、ロールコールテストが可能となる。
ーダーの一実施例を示す回路図である。
るインバータI4と、I4の出力をゲートとするP型ト
ランジスタTr24及び入力RCLBをゲートとするP
型トランジスタTr23が電源線とプリチャージ接点間
に直列となり、同じく入力RCLBをゲートとするN型
トランジスタTr25が接地線とプリチャージ接点間に
設けられた回路と、更に、接地線とプリチャージ接点間
に、3つのN型トランジスタTr11,Tr12,Tr
13を直列とし、同じく、Tr14,Tr15,Tr1
6と、Tr17,Tr18,Tr19と、Tr20,T
r21,Tr22とを直列とし、Tr11,Tr14,
Tr17,Tr20のゲートがそれぞれXRDS1,X
RDS2,XRDS3,XRDS4で、Tr12,Tr
18のゲートがXADD0で、XADD0が入力するイ
ンバータI5の出力が、Tr15,Tr21のゲートで
あり、Tr13,Tr16のゲートがYADD0で、Y
ADD0が入力するインバータI6の出力がTr19,
Tr22のゲートであり、また、プリチャージ節点のレ
ベルをバッファリングして出力RCSBを得るインバー
タI7,I8とで構成されている。
ルテスト時は入力RCLBはLowであるので、入力Y
RDが1ショットでHighの期間にプリチャージ接点
は電源レベルにされるが、3つ直列に接続された、N型
トランジスタTr11,Tr12,Tr13の全てがO
Nするか、あるいはTr14,Tr15,Tr16ある
いはTr17,Tr18Tr19あるいはTr20,T
r21,Tr22のいずれかで3つ直列に接続されたN
型トランジスタが全てONすれば、プリチャージ接点の
レベルは、Tr23,Tr24と、3つの直列に接続さ
れたN型トランジストとの抵抗分割によって決まる。こ
の時に出力をHighとするレシオになっているインバ
ータI7と、更にインバータI8とで、出力RCSBを
得る。
号は、XRDS1〜4の4本入力しているが、これら
は、それぞれ独立したリダンダンシワード線を選択し、
リダンダンシを使用していれば“High”使用してい
なげれば“LoW”となる。
ow”を知るには、XADD0=1YADD=1となる
ようにすれば良く、XRDS2〜4のレベルを知るにも
同様に、XADD0,YADD0をコントロールすれば
良い。
るように、XADD1〜9の組み合わせにより“Hig
h”or“Low”が決まっている。つまり、XADD
0には無関係に、リダンダンダンシの使用、未使用が決
まっていて、また、Yアドレスにも無関係である。よっ
てXRDS1〜4のうちの、どれが“High”でどれ
が“Low”かを知る際に、出力信号、出力I/Oパッ
ドをわけなくても、XADD0,YADD0のレベルを
変えるだけでよいわけである。
である。
ショットプリチャージ信号YRDを受けるインバータI
9と、I9の出力をゲートとするP型トランジスタTr
36及び入力RSLBをゲートとするP型トランジスタ
Tr35が電源線と、第1のプリチャージ接点間に直列
となり、同じく入力RCLBをゲートとするN型トラン
ジスタTr37が接地線とプリチャージ接点間に設けら
れ、再び、インバータI9の出力をゲートとする、P型
トランジスタTr38が電源線と、第2のプリチャージ
接点間に直列となり、同じくRCLBをゲートとするN
型トランジスタTr40が接地線とプリチャージ接点か
に設けられた回路と、接地線と、第1のプリチャージ接
点間に、2つのN型トランジスタTr27,Tr28と
を直列とし、同じく、Tr29,Tr30を直列とし、
接地線と、第2のプリチャージ接点間に2つのN型トラ
ンジスタTr31,Tr32とを直列とし、同じくTr
33,Tr34を直列とし、Tr27,Tr29,Tr
31,Tr33のゲートがそれぞれXRDS1,XRD
S2,XRDS4で、Tr28,Tr32のゲートがX
ADD0で、XADD0が入力するインバータI10の
出力がTr30,Tr34のゲートであり、出力RCS
Bを得るバッファリング回路インバータI12,I13
のうち、I12のゲートと、第1のプリチャージ接点間
に、YADD0をゲートとする、トランスファーゲート
N型トランじすたTr41があり、I12のゲートと、
第2のプリチャージ接点間に、YADD0が入力するイ
ンバータI11の出力をゲートとするトランスファーゲ
ートN型トランジスタTr42がある構成となってい
る。
ジ接点を同時にプリチャージした後、XRDS1〜4と
XADD0のレベルで第1及び第2のプリチャージ接点
のレベルを決め、第1のプリチャージ接点か、第2のプ
リチャーシ接点かどちらか一方を、インバータI12に
導くべく、YADD0で制御された、トランスフアーゲ
ートを備えている。
点は、4つのトランジスタの抵抗分割によってレベルが
決まり、直列トランジスタが少い分、トランジスタのO
N抵抗が小さくなる。
YADD0とを用いているが、Redデコーダ1〜4に
入力しないアドレスであれば、換わって使用できうるこ
とは、言うまでもない。
について例をあげて説明したが、同様に、リダンダンシ
カラム選択線のロールコールも実現できる。
ールテスト時に、メモリセルの情報を読み出すことな
く、ロールコールテスト結果を出力するようにしたの
で、メモリセルに欠陥がある等の不良品であっても、ロ
ールコールテストを実施できるという効果を有する。
シ選択信号を1つのロールコールデコーダに入力し、か
つ、リダンダンシの選択、非選択に影響しないアドレス
でデコードするようにしたので、1つのロールコールデ
コーダで、複数のリダンダンシワード線またはリダンダ
ンシカラム選択線の使用・未使用をテストでき、回路面
積及び、出力信号が削減できるという効果をも有する。
Claims (5)
- 【請求項1】 リダンダンシメモリセルを有する半導体
記憶装置のロールコール回路において、ロールコールテ
スト時は、メモリセルの情報を出力パッドに出力する経
路を寸断する回路と、前記、メモリセルの情報を出力パ
ットに出力する経路の一部にロールコールテスト結果を
伝達し、出力パットに出力する回路とを少なくとも備
え、ロールコールテスト時は、ロールコールテスト結果
によらず、前記メモリセルの情報を出力パッドに出力す
る経路は常時寸断されていながら、ロールコールテスト
結果に応じて出力パットの出力が変化することを特徴と
するロールコール回路。 - 【請求項2】 前記メモリセルの情報を出力パットに出
力する経路を寸断する手段は、ロールコールテスト活性
化信号により、前記経路内のトランスファゲートをOF
Fさせることであることを特徴とする請求項1記載のロ
ールコール回路。 - 【請求項3】 前記メモリセルの情報を出力パットに出
力する経路の一部にロールコールテスト結果を伝達する
手段は一つのI/Oパットに対して二本用意され、あら
かじめあるレベルにプリチャージされたリードライスバ
スのうち、テスト結果に応じていずれか一方のレベルを
変化させることによることを特徴とする請求項1記載の
ロールコール回路。 - 【請求項4】 複数のリダンダンシメモリセルを有す
る、半導体記憶装置のロールコールデコーダにおいて、
ロールコールテスト時に第1の電位にプリチャージされ
た接点と、第2の電位の接点との間に第1の複数のトラ
ンジスタ群が直列に接続され該トランジスタ群の少なく
とも一つは、リダンダンシワード線、又はリダンダンシ
カラム選択線の選択時と非選択時とでレベルが異なる第
1のリダンダンシ選択信号をゲートに入力、該トランジ
スタ群の少なくとも一つは、外部から入力するアドレス
信号のレベルによって変化する第1の内部アドレス信号
をゲートに入力し、更に、前記第1の複数のトランジス
タ群とは別に、少なくとももう一組前記第1の電位にプ
リチャージされた接点と、前記第2の電位の接点との間
に、第2の複数のトランジスタ群が直列に接続され、該
第2の複数のトランジスタ群の少なくとも一つは、第2
のリダンダンシ選択信号をゲートに入力し、該トランジ
スタ群の少なくとも一つは、外部から入力するアドレス
信号のレベルによって変化する第2の内部アドレス信号
をゲートに入力し、前記第1の電位に応じて異なるレベ
ルの出力信号を出力する回路を備えたことを特徴とする
ロールコール回路。 - 【請求項5】 前記外部から入力するアドレス信号によ
って変化する第1の内部アドレス信号及び第2の内部ア
ドレス信号は、複数のリダンジンシワード線又はリダン
ダンシカラム選択選の中からいずれかを選択する際に、
どれを選択するかに影響しないアドレス信号によって変
化する信号であることを特徴とする請求項4記載のロー
ルコール回路。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP21131993A JP2570589B2 (ja) | 1993-08-26 | 1993-08-26 | ロールコール回路 |
KR1019940020990A KR0138716B1 (ko) | 1993-08-26 | 1994-08-25 | 롤콜 회로 |
EP94113393A EP0640917B1 (en) | 1993-08-26 | 1994-08-26 | Roll call circuit for semi-conductor memory |
DE69432690T DE69432690T2 (de) | 1993-08-26 | 1994-08-26 | Roll-Callschaltung für Halbleiterspeicher |
US08/296,468 US5517458A (en) | 1993-08-26 | 1994-08-26 | Roll call decoder for semiconductor memory having redundant memory cells |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP21131993A JP2570589B2 (ja) | 1993-08-26 | 1993-08-26 | ロールコール回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0765595A true JPH0765595A (ja) | 1995-03-10 |
JP2570589B2 JP2570589B2 (ja) | 1997-01-08 |
Family
ID=16603983
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP21131993A Expired - Lifetime JP2570589B2 (ja) | 1993-08-26 | 1993-08-26 | ロールコール回路 |
Country Status (5)
Country | Link |
---|---|
US (1) | US5517458A (ja) |
EP (1) | EP0640917B1 (ja) |
JP (1) | JP2570589B2 (ja) |
KR (1) | KR0138716B1 (ja) |
DE (1) | DE69432690T2 (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5892718A (en) * | 1996-09-20 | 1999-04-06 | Nec Corporation | Semiconductor memory device having a redundancy function |
KR100361664B1 (ko) * | 1999-02-09 | 2002-11-22 | 닛뽄덴끼 가부시끼가이샤 | 반도체 기억장치 |
JP2020013628A (ja) * | 2018-07-20 | 2020-01-23 | ラピスセミコンダクタ株式会社 | 半導体メモリ装置 |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2848339B2 (ja) * | 1996-06-14 | 1999-01-20 | 日本電気株式会社 | 冗長デコード回路 |
JP3168985B2 (ja) * | 1998-06-04 | 2001-05-21 | 日本電気株式会社 | ロールコールテスト装置 |
JP3893005B2 (ja) | 2000-01-06 | 2007-03-14 | 富士通株式会社 | 不揮発性半導体記憶装置 |
JP2014186785A (ja) * | 2013-03-25 | 2014-10-02 | Micron Technology Inc | 半導体装置 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0322298A (ja) * | 1989-06-19 | 1991-01-30 | Nec Corp | 半導体記憶装置 |
JPH03283197A (ja) * | 1990-03-30 | 1991-12-13 | Nec Corp | 半導体メモリ |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3311427A1 (de) * | 1983-03-29 | 1984-10-04 | Siemens AG, 1000 Berlin und 8000 München | Integrierter dynamischer schreib-lesespeicher |
EP0241203A3 (en) * | 1986-04-03 | 1989-08-09 | Advanced Micro Devices, Inc. | Detecting repaired memory devices |
JPH01245497A (ja) * | 1988-03-28 | 1989-09-29 | Nec Corp | 半導体メモリ |
JPH03160695A (ja) * | 1989-11-17 | 1991-07-10 | Nec Corp | 半導体記憶装置 |
US5343429A (en) * | 1991-12-06 | 1994-08-30 | Mitsubishi Denki Kabushiki Kaisha | Semiconductor memory device having redundant circuit and method of testing to see whether or not redundant circuit is used therein |
-
1993
- 1993-08-26 JP JP21131993A patent/JP2570589B2/ja not_active Expired - Lifetime
-
1994
- 1994-08-25 KR KR1019940020990A patent/KR0138716B1/ko not_active IP Right Cessation
- 1994-08-26 EP EP94113393A patent/EP0640917B1/en not_active Expired - Lifetime
- 1994-08-26 DE DE69432690T patent/DE69432690T2/de not_active Expired - Lifetime
- 1994-08-26 US US08/296,468 patent/US5517458A/en not_active Expired - Lifetime
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0322298A (ja) * | 1989-06-19 | 1991-01-30 | Nec Corp | 半導体記憶装置 |
JPH03283197A (ja) * | 1990-03-30 | 1991-12-13 | Nec Corp | 半導体メモリ |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5892718A (en) * | 1996-09-20 | 1999-04-06 | Nec Corporation | Semiconductor memory device having a redundancy function |
KR100361664B1 (ko) * | 1999-02-09 | 2002-11-22 | 닛뽄덴끼 가부시끼가이샤 | 반도체 기억장치 |
JP2020013628A (ja) * | 2018-07-20 | 2020-01-23 | ラピスセミコンダクタ株式会社 | 半導体メモリ装置 |
Also Published As
Publication number | Publication date |
---|---|
DE69432690D1 (de) | 2003-06-26 |
KR950006876A (ko) | 1995-03-21 |
EP0640917A2 (en) | 1995-03-01 |
KR0138716B1 (ko) | 1998-06-15 |
EP0640917B1 (en) | 2003-05-21 |
JP2570589B2 (ja) | 1997-01-08 |
US5517458A (en) | 1996-05-14 |
EP0640917A3 (en) | 1998-03-18 |
DE69432690T2 (de) | 2004-04-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6304501B2 (en) | Semiconductor memory device having a large band width and allowing efficient execution of redundant repair | |
US5555212A (en) | Method and apparatus for redundancy word line replacement in a semiconductor memory device | |
US5812466A (en) | Column redundancy circuit for a semiconductor memory device | |
US5617364A (en) | Semiconductor memory device | |
JP3293935B2 (ja) | 並列ビットテストモード内蔵半導体メモリ | |
KR100290697B1 (ko) | 디스터브 리프레시 테스트 회로를 포함하는 반도체 기억 장치 | |
US5903575A (en) | Semiconductor memory device having fast data writing mode and method of writing testing data in fast data writing mode | |
JPH06267298A (ja) | 並列ビットテストモード内蔵半導体メモリ | |
US6639854B2 (en) | Redundancy circuit of semiconductor memory device | |
JPS63220500A (ja) | 半導体記憶装置の冗長回路 | |
JPH07235200A (ja) | 半導体記憶装置 | |
JP2570589B2 (ja) | ロールコール回路 | |
US5883851A (en) | Semiconductor memory device and a reading method thereof | |
JPH09259600A (ja) | 半導体記憶装置 | |
KR100301039B1 (ko) | 칼럼선택선신호를제어하여데이터를마스킹하는반도체메모리장치및이의칼럼디코더 | |
JP4125448B2 (ja) | 半導体メモリ装置 | |
JPH0785696A (ja) | 半導体記憶装置 | |
JPH08190786A (ja) | 半導体記憶装置 | |
US5636167A (en) | Redundancy row/column pretest circuits | |
JP4428733B2 (ja) | 半導体記憶装置 | |
JPH11297095A (ja) | 半導体記憶装置 | |
JP2001210081A (ja) | カラムスイッチ及びそれを用いたキャッシュメモリ | |
KR0172385B1 (ko) | 오버 액티브에 따른 번-인 모드를 가지는 반도체 메모리 장치의 블럭리던던시 장치 및 방법 | |
KR20010084783A (ko) | 메모리의 구제 회로 및 방법 | |
JPH07235198A (ja) | 半導体記憶装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 19960827 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313117 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20081024 Year of fee payment: 12 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20091024 Year of fee payment: 13 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20091024 Year of fee payment: 13 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101024 Year of fee payment: 14 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101024 Year of fee payment: 14 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101024 Year of fee payment: 14 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111024 Year of fee payment: 15 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111024 Year of fee payment: 15 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121024 Year of fee payment: 16 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121024 Year of fee payment: 16 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131024 Year of fee payment: 17 |
|
EXPY | Cancellation because of completion of term |