JPH0754875B2 - 高周波回路基板 - Google Patents
高周波回路基板Info
- Publication number
- JPH0754875B2 JPH0754875B2 JP61272484A JP27248486A JPH0754875B2 JP H0754875 B2 JPH0754875 B2 JP H0754875B2 JP 61272484 A JP61272484 A JP 61272484A JP 27248486 A JP27248486 A JP 27248486A JP H0754875 B2 JPH0754875 B2 JP H0754875B2
- Authority
- JP
- Japan
- Prior art keywords
- layers
- dielectric layers
- frequency circuit
- circuit board
- dielectric
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Landscapes
- Production Of Multi-Layered Print Wiring Board (AREA)
- Waveguides (AREA)
Description
【発明の詳細な説明】 産業上の利用分野 本発明は数十MHz以上の高周波回路、さらに詳しくは高
周波回路を実現するための回路基板に関するもので、発
振器、フィルタ、増巾器等の実装基板として利用可能で
ある。
周波回路を実現するための回路基板に関するもので、発
振器、フィルタ、増巾器等の実装基板として利用可能で
ある。
従来の技術 高周波回路を小形化する要求は最近益々強まってきてお
り、素子自体をIC化して小形する技術とともにその実装
方法にもさまざまの提案がなされている。
り、素子自体をIC化して小形する技術とともにその実装
方法にもさまざまの提案がなされている。
第3図に従来主として低周波向けの回路に実用化されて
いる多層配線基板の側断面図を示す。
いる多層配線基板の側断面図を示す。
31〜34は誘電体層で、35〜39は導体層となっている。こ
の例では誘電体層は4層、導体層は5層となっている
が、この層数には大きな制約はない。但し、工数、信頼
性、強度といった面より誘電体層の厚さは、すべて同一
厚を用いる。
の例では誘電体層は4層、導体層は5層となっている
が、この層数には大きな制約はない。但し、工数、信頼
性、強度といった面より誘電体層の厚さは、すべて同一
厚を用いる。
このような多層板を利用すると、基板の上下面に部品実
装用のパターン、誘電体層間の導体層に接続用の配線パ
ターンあるいは遮蔽効果をうるための接地導体を設ける
ことが可能となり、配線を立体的に行なえるため小形化
に大きく寄与する基板としてディジタル回路と中心に広
く用いられている。
装用のパターン、誘電体層間の導体層に接続用の配線パ
ターンあるいは遮蔽効果をうるための接地導体を設ける
ことが可能となり、配線を立体的に行なえるため小形化
に大きく寄与する基板としてディジタル回路と中心に広
く用いられている。
発明が解決しようとする問題点 しかし第3図に示す構造の多層基板は、高周波用にその
まま適用すると、フィルタあるいは、発振器等の共振器
を必要とする回路の実装には損失が著しく大きなものと
なってしまう。
まま適用すると、フィルタあるいは、発振器等の共振器
を必要とする回路の実装には損失が著しく大きなものと
なってしまう。
本発明は上記従来技術の欠点に鑑み、低損失、小形化を
実現し得る高周波回路基板を提供するものである。
実現し得る高周波回路基板を提供するものである。
問題点を解決するための手段 本発明は上記目的を達成するため、誘電体層が三層以
上、導体層が四層以上から成り、前記導体層における少
なくとも三層、前記誘電体における少なくとも二層で平
衡形ストリップ線路回路を形成し、その誘電体層の厚さ
を残りの誘電体層より厚くしたものである。
上、導体層が四層以上から成り、前記導体層における少
なくとも三層、前記誘電体における少なくとも二層で平
衡形ストリップ線路回路を形成し、その誘電体層の厚さ
を残りの誘電体層より厚くしたものである。
作用 本発明は、着目している高周波回路を低損失の要求され
る回路とその必要のない回路に分け、低損失の必要な回
路は平衡型ストリップ線路で実現するとともに、その部
分に必要な誘電体層の厚みを残りの部分のそれに比し十
分厚くして低損失化を実現しようとするものである。こ
れは平衡型ストリップ線路において誘電体損失が小さい
場合、線路損失は半導体が一定であれば誘電体層の厚さ
に比例する特性を利用するものである。
る回路とその必要のない回路に分け、低損失の必要な回
路は平衡型ストリップ線路で実現するとともに、その部
分に必要な誘電体層の厚みを残りの部分のそれに比し十
分厚くして低損失化を実現しようとするものである。こ
れは平衡型ストリップ線路において誘電体損失が小さい
場合、線路損失は半導体が一定であれば誘電体層の厚さ
に比例する特性を利用するものである。
実施例 第1図に本発明の一実施例を示す。
第1図は本発明の一実施例における高周波回路基板の側
断面図である。第1図において、11〜13は誘電体層、16
〜19は導体層をあらわしている。誘電体層11,12および
導体層16〜18で平衡型のストリップ線路を構成し、共振
器等の低損失の要求されるパターンを形成する。16、18
は接地導体層となり、17は中心導体を形成する導体層を
あらわす。誘電体層11、12は、線路の損失を低くするた
め誘電体層13に比し十分厚くとる。導体層19は、能動素
子とが抵抗、キャパシタの素子が実装されるパターンが
形成される面となる。この回路は、低損失性は要求され
ないから、誘電体層13の厚さは可能なかぎり薄くしてよ
い。
断面図である。第1図において、11〜13は誘電体層、16
〜19は導体層をあらわしている。誘電体層11,12および
導体層16〜18で平衡型のストリップ線路を構成し、共振
器等の低損失の要求されるパターンを形成する。16、18
は接地導体層となり、17は中心導体を形成する導体層を
あらわす。誘電体層11、12は、線路の損失を低くするた
め誘電体層13に比し十分厚くとる。導体層19は、能動素
子とが抵抗、キャパシタの素子が実装されるパターンが
形成される面となる。この回路は、低損失性は要求され
ないから、誘電体層13の厚さは可能なかぎり薄くしてよ
い。
このような構成で、高周波用の小形発振器等が容易に実
現できるとともに、層間に接地面が2面とれるため回路
の分離が向上する。
現できるとともに、層間に接地面が2面とれるため回路
の分離が向上する。
第2図は本発明の他の実施例で、11〜14が誘電体層、16
〜20が導体層を示す。低損失回路を形成する平衡形スト
リップ線路は誘電体層11、12、導体層16〜18で構成さ
れ、この誘電体層11、12の低損失化のため、残りの誘電
体層13、14に比し十分厚くしている。上記実施例では、
能動素子等の回路部品を上下面に実装できるため第1図
の実施例に比し、はるかに実装効率を向上できる。
〜20が導体層を示す。低損失回路を形成する平衡形スト
リップ線路は誘電体層11、12、導体層16〜18で構成さ
れ、この誘電体層11、12の低損失化のため、残りの誘電
体層13、14に比し十分厚くしている。上記実施例では、
能動素子等の回路部品を上下面に実装できるため第1図
の実施例に比し、はるかに実装効率を向上できる。
以上述べたように第1、第2の実施例によれば、高周波
回路で損失の大きい共振器等の回路は、誘電体層を厚く
した平衡形ストリップ線路で形成し、損失の要求されな
い部品実装、電源線、制御線等のパターンは誘電体層を
薄く形成することにより、実施例にかぎらず多くの誘電
体層、導体層の組合せの高周波回路基板が実現できる。
回路で損失の大きい共振器等の回路は、誘電体層を厚く
した平衡形ストリップ線路で形成し、損失の要求されな
い部品実装、電源線、制御線等のパターンは誘電体層を
薄く形成することにより、実施例にかぎらず多くの誘電
体層、導体層の組合せの高周波回路基板が実現できる。
発明の効果 以上述べたように本発明は、誘電体層が三層以上、導体
層が四層以上から成り、前記導体層における少なくとも
三層、前記誘電体における少なくとも二層で平衡形スト
リップ線路回路を形成し、その誘電体層の厚さを残りの
誘電体層より厚くすることにより、従来の手法では実現
できなかった発振器等の高周波回路が多層基板で実現で
きるため、低損失化、小型化、信頼性の向上が期待で
き、その工業的価値は極めて大である。
層が四層以上から成り、前記導体層における少なくとも
三層、前記誘電体における少なくとも二層で平衡形スト
リップ線路回路を形成し、その誘電体層の厚さを残りの
誘電体層より厚くすることにより、従来の手法では実現
できなかった発振器等の高周波回路が多層基板で実現で
きるため、低損失化、小型化、信頼性の向上が期待で
き、その工業的価値は極めて大である。
第1図、第2図は本発明の第1、第2の実施例における
高周波回路基板の側断面図、第3図は従来の多層回路基
板の側断面図である。 11〜14…誘電体層、16〜20…導体層。
高周波回路基板の側断面図、第3図は従来の多層回路基
板の側断面図である。 11〜14…誘電体層、16〜20…導体層。
Claims (1)
- 【請求項1】誘電体層が三層以上、導体層が四層以上か
ら成り、前記導体層における少なくとも三層、前記誘電
体における少なくとも二層で平衡形ストリップ線路回路
を形成し、その誘電体層の厚さを残りの誘電体層より厚
くした高周波回路基板。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP61272484A JPH0754875B2 (ja) | 1986-11-14 | 1986-11-14 | 高周波回路基板 |
| US07/121,259 US4758922A (en) | 1986-11-14 | 1987-11-16 | High frequency circuit having a microstrip resonance element |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP61272484A JPH0754875B2 (ja) | 1986-11-14 | 1986-11-14 | 高周波回路基板 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS63126295A JPS63126295A (ja) | 1988-05-30 |
| JPH0754875B2 true JPH0754875B2 (ja) | 1995-06-07 |
Family
ID=17514567
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP61272484A Expired - Lifetime JPH0754875B2 (ja) | 1986-11-14 | 1986-11-14 | 高周波回路基板 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0754875B2 (ja) |
Families Citing this family (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH06291520A (ja) * | 1992-04-03 | 1994-10-18 | Matsushita Electric Ind Co Ltd | 高周波多層集積回路 |
| JP2014027212A (ja) * | 2012-07-30 | 2014-02-06 | Ibiden Co Ltd | プリント配線板 |
Family Cites Families (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| FR1552207A (ja) * | 1967-11-22 | 1969-01-03 | ||
| JPS5061353U (ja) * | 1973-10-03 | 1975-06-05 | ||
| US3895435A (en) * | 1974-01-23 | 1975-07-22 | Raytheon Co | Method for electrically interconnecting multilevel stripline circuitry |
-
1986
- 1986-11-14 JP JP61272484A patent/JPH0754875B2/ja not_active Expired - Lifetime
Also Published As
| Publication number | Publication date |
|---|---|
| JPS63126295A (ja) | 1988-05-30 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPH07169649A (ja) | 積層貫通型コンデンサアレイ | |
| EP1003216A2 (en) | Multilayered ceramic structure | |
| JPH0754875B2 (ja) | 高周波回路基板 | |
| JP3081786B2 (ja) | 高周波半導体装置 | |
| JPH09130103A (ja) | 多層基板内層型トラップ付きバンドパスフィルタ | |
| KR100397741B1 (ko) | 공진기 | |
| Estes et al. | Integration of a receiver front-end in multilayer ceramic integrated circuit (MCIC) technology | |
| JPH0720943Y2 (ja) | 多層プリント配線板 | |
| JPH0783185B2 (ja) | 高周波用回路基板 | |
| JP2003086755A (ja) | ハイブリッドモジュール | |
| JP2621342B2 (ja) | 多層配線基板 | |
| JPH077270A (ja) | セラミック多層回路基板 | |
| JPH0223008Y2 (ja) | ||
| JPH0878907A (ja) | 積層型誘電体フィルタ | |
| JPH0632382B2 (ja) | 回路基板 | |
| JPH03276745A (ja) | 半導体装置 | |
| JPH04192904A (ja) | 高周波発振装置 | |
| JPH06132693A (ja) | 配線板構造 | |
| JPS605612A (ja) | 発振器 | |
| JPH09199375A (ja) | マルチ端子貫通コンデンサ | |
| JPH06268441A (ja) | 電圧制御高周波発振器 | |
| JP2001077542A (ja) | 多層配線基板 | |
| JPH10173307A (ja) | 回路基板 | |
| JPH062746U (ja) | 多層印刷配線基板 | |
| JPH1041745A (ja) | 電圧制御発振器 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| EXPY | Cancellation because of completion of term |