JPH0745495A - 半導体装置の製造方法 - Google Patents
半導体装置の製造方法Info
- Publication number
- JPH0745495A JPH0745495A JP5191539A JP19153993A JPH0745495A JP H0745495 A JPH0745495 A JP H0745495A JP 5191539 A JP5191539 A JP 5191539A JP 19153993 A JP19153993 A JP 19153993A JP H0745495 A JPH0745495 A JP H0745495A
- Authority
- JP
- Japan
- Prior art keywords
- pattern
- test
- cell
- error
- basic
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 17
- 238000004519 manufacturing process Methods 0.000 title claims description 10
- 238000012360 testing method Methods 0.000 claims abstract description 70
- 238000005259 measurement Methods 0.000 claims description 22
- 238000000034 method Methods 0.000 claims description 8
- 238000001459 lithography Methods 0.000 claims description 5
- 239000000758 substrate Substances 0.000 claims description 4
- 230000000694 effects Effects 0.000 abstract description 6
- 230000001747 exhibiting effect Effects 0.000 abstract 1
- 239000010410 layer Substances 0.000 description 22
- 238000010586 diagram Methods 0.000 description 10
- 238000013142 basic testing Methods 0.000 description 3
- 239000003990 capacitor Substances 0.000 description 3
- 239000012535 impurity Substances 0.000 description 2
- 239000011229 interlayer Substances 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 229910052785 arsenic Inorganic materials 0.000 description 1
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000006073 displacement reaction Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 238000005192 partition Methods 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 239000013589 supplement Substances 0.000 description 1
- 238000013519 translation Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/30—Structural arrangements specially adapted for testing or measuring during manufacture or treatment, or specially adapted for reliability measurements
- H01L22/34—Circuits for electrically characterising or monitoring manufacturing processes, e. g. whole test die, wafers filled with test structures, on-board-devices incorporated on each die, process control monitors or pad structures thereof, devices in scribe line
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03F—PHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
- G03F7/00—Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
- G03F7/70—Microphotolithographic exposure; Apparatus therefor
- G03F7/70483—Information management; Active and passive control; Testing; Wafer monitoring, e.g. pattern monitoring
- G03F7/70605—Workpiece metrology
- G03F7/70616—Monitoring the printed patterns
- G03F7/70633—Overlay, i.e. relative alignment between patterns printed by separate exposures in different layers, or in the same layer in multiple exposures or stitching
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03F—PHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
- G03F7/00—Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
- G03F7/70—Microphotolithographic exposure; Apparatus therefor
- G03F7/70483—Information management; Active and passive control; Testing; Wafer monitoring, e.g. pattern monitoring
- G03F7/70605—Workpiece metrology
- G03F7/706843—Metrology apparatus
- G03F7/706845—Calibration, e.g. tool-to-tool calibration, beam alignment, spot position or focus
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03F—PHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
- G03F7/00—Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
- G03F7/70—Microphotolithographic exposure; Apparatus therefor
- G03F7/708—Construction of apparatus, e.g. environment aspects, hygiene aspects or materials
- G03F7/7085—Detection arrangement, e.g. detectors of apparatus alignment possibly mounted on wafers, exposure dose, photo-cleaning flux, stray light, thermal load
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/10—Measuring as part of the manufacturing process
- H01L22/12—Measuring as part of the manufacturing process for structural parameters, e.g. thickness, line width, refractive index, temperature, warp, bond strength, defects, optical inspection, electrical measurement of structural dimensions, metallurgic measurement of diffusions
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S438/00—Semiconductor device manufacturing: process
- Y10S438/975—Substrate or mask aligning feature
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Automation & Control Theory (AREA)
- Public Health (AREA)
- Epidemiology (AREA)
- Environmental & Geological Engineering (AREA)
- Health & Medical Sciences (AREA)
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
- Exposure And Positioning Against Photoresist Photosensitive Materials (AREA)
- Exposure Of Semiconductors, Excluding Electron Or Ion Beam Exposure (AREA)
- Semiconductor Integrated Circuits (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Abstract
(57)【要約】
【目的】半導体回路パターン間の重なり度と、重ね合せ
誤差との相関を精密にモニターすること。 【構成】テスト用基本セル11を含むセルテストパター
ンと、重ね合せ誤差測定パターン13とを基本セルを反
復した形で含む半導体チップに形成する。 【効果】半導体回路内の基本セルと同等の近接効果を有
するテスト用基本セルをセルテストパターン内に形成で
き、またこのセルテストパターンでのパターン間の重な
り度と、重ね合せ誤差との相関を、レンズ像歪、ウェー
ハ歪、レチクルパターン相対位置誤差の影響を少なくし
て測定できる。
誤差との相関を精密にモニターすること。 【構成】テスト用基本セル11を含むセルテストパター
ンと、重ね合せ誤差測定パターン13とを基本セルを反
復した形で含む半導体チップに形成する。 【効果】半導体回路内の基本セルと同等の近接効果を有
するテスト用基本セルをセルテストパターン内に形成で
き、またこのセルテストパターンでのパターン間の重な
り度と、重ね合せ誤差との相関を、レンズ像歪、ウェー
ハ歪、レチクルパターン相対位置誤差の影響を少なくし
て測定できる。
Description
【0001】
【産業上の利用分野】本発明は半導体装置の製造方法に
関し、特にリソグラフィー工程における2層のパターン
の重ね合せの誤差を測定するパターンの形成工程を含む
半導体装置の製造方法に関する。
関し、特にリソグラフィー工程における2層のパターン
の重ね合せの誤差を測定するパターンの形成工程を含む
半導体装置の製造方法に関する。
【0002】
【従来の技術】従来、この種のパターンとしてアライメ
ント誤差測定用パターンがあるがこれは、図7に示すよ
うに半導体装置の内部回路41の周辺にxアライメント
測定パターン42と、yアライメント測定パターン43
が配置されている。xアライメント測定パターンはレン
ズ中心位置を原点としたy軸近くに配置しyアライメン
ト測定パターンはx軸上近くに配置される。これらのア
ライメント測定用パターンは主尺パターンと副尺パター
ンとを有し、あるパターン形成工程で主尺パターン(ま
たは副尺パターン)を設け、続いて行なわれる別のパタ
ーン形成工程で副尺パターン(または主尺パターン)を
設けることによってこれら2工程間の目重せにおけるア
ライメント誤差を測定する。これにより、レンズ中心の
でアライメント誤差の平行移動誤差分を倍率差の影響を
少なくして測定している。また、回路パターン41のx
軸方向両端にyアライメント測定パターン43を、y軸
方向両端にxアライメント測定パターン42を配置し、
それぞれ平均値を求めれば、回転差の影響を少なくする
ことが可能となる。
ント誤差測定用パターンがあるがこれは、図7に示すよ
うに半導体装置の内部回路41の周辺にxアライメント
測定パターン42と、yアライメント測定パターン43
が配置されている。xアライメント測定パターンはレン
ズ中心位置を原点としたy軸近くに配置しyアライメン
ト測定パターンはx軸上近くに配置される。これらのア
ライメント測定用パターンは主尺パターンと副尺パター
ンとを有し、あるパターン形成工程で主尺パターン(ま
たは副尺パターン)を設け、続いて行なわれる別のパタ
ーン形成工程で副尺パターン(または主尺パターン)を
設けることによってこれら2工程間の目重せにおけるア
ライメント誤差を測定する。これにより、レンズ中心の
でアライメント誤差の平行移動誤差分を倍率差の影響を
少なくして測定している。また、回路パターン41のx
軸方向両端にyアライメント測定パターン43を、y軸
方向両端にxアライメント測定パターン42を配置し、
それぞれ平均値を求めれば、回転差の影響を少なくする
ことが可能となる。
【0003】
【発明が解決しようとする課題】ところで、各層間の重
ね合せ誤差には露光装置に搭載されるアライメント機能
に起因する誤差(アライメント誤差)である平行移動及
び回転誤差の他に、投影レンズに起因する像歪差及び倍
率差と、ウェハー歪の影響、レチクルの製造誤差等が含
まれている。
ね合せ誤差には露光装置に搭載されるアライメント機能
に起因する誤差(アライメント誤差)である平行移動及
び回転誤差の他に、投影レンズに起因する像歪差及び倍
率差と、ウェハー歪の影響、レチクルの製造誤差等が含
まれている。
【0004】従来のアライメント誤差測定法ではこれ
ら、アライメント誤差以外の影響が考慮されておらず、
レンズ中心位置から遠い位置にあるx,y方向アライメ
ント誤差測定パターンにより、レンズ中心でのアライメ
ント誤差を測定しているため、アライメント誤差以外の
各誤差が得られず、高精度の重え合せが行なわれないと
いう問題点があった。
ら、アライメント誤差以外の影響が考慮されておらず、
レンズ中心位置から遠い位置にあるx,y方向アライメ
ント誤差測定パターンにより、レンズ中心でのアライメ
ント誤差を測定しているため、アライメント誤差以外の
各誤差が得られず、高精度の重え合せが行なわれないと
いう問題点があった。
【0005】
【課題を解決するための手段】本発明の半導体装置の製
造方法は、複数の基本セルを反復した形で含む内部回路
と、前記基本セルと同一に設計されたテスト用基本セル
を少なくとも一つ含むテスト用セルアレーおよび前記テ
スト用セルアレーの周囲に配置された複数のテスト用ダ
ミーセルを含むセルテストパターンと、前記基本セル形
成における第1,第2のリソグラフィー工程でそれぞれ
形成される第1,第2のパターンからなる重ね合せ誤差
測定用パターンとを同一半導体基板に集積して形成する
工程を有するというものである。
造方法は、複数の基本セルを反復した形で含む内部回路
と、前記基本セルと同一に設計されたテスト用基本セル
を少なくとも一つ含むテスト用セルアレーおよび前記テ
スト用セルアレーの周囲に配置された複数のテスト用ダ
ミーセルを含むセルテストパターンと、前記基本セル形
成における第1,第2のリソグラフィー工程でそれぞれ
形成される第1,第2のパターンからなる重ね合せ誤差
測定用パターンとを同一半導体基板に集積して形成する
工程を有するというものである。
【0006】
【実施例】次に、本発明の実施例について図面を参照し
て説明する。図1は、本発明の第1の実施例の説明のた
めのレイアウト図である。
て説明する。図1は、本発明の第1の実施例の説明のた
めのレイアウト図である。
【0007】この実施例は、複数の基本メモリーセルを
反復した形で含むDRAMセルアレーを有する内部回路
と、前述の基本メモリーセルと同一に設計されたテスト
用基本メモリーセル11およびテスト用基本メモリーセ
ル11の周囲に配置された複数のテスト用ダミーセルを
含むテスト用ダミーセルアレー120からなるセルテス
トパターンと、前述の基本メモリーセル形成における第
1,第2のリソグラフィー工程(つまり、ワード線形成
のためのリソグラフィー工程とビット線コンタクト形成
時のリソグラフィー工程)でそれぞれ形成される第1,
第2のパターンからなる重ね合せ誤差測定用パターン1
3とを同一半導体基板に集積して形成する工程を有する
というものである。
反復した形で含むDRAMセルアレーを有する内部回路
と、前述の基本メモリーセルと同一に設計されたテスト
用基本メモリーセル11およびテスト用基本メモリーセ
ル11の周囲に配置された複数のテスト用ダミーセルを
含むテスト用ダミーセルアレー120からなるセルテス
トパターンと、前述の基本メモリーセル形成における第
1,第2のリソグラフィー工程(つまり、ワード線形成
のためのリソグラフィー工程とビット線コンタクト形成
時のリソグラフィー工程)でそれぞれ形成される第1,
第2のパターンからなる重ね合せ誤差測定用パターン1
3とを同一半導体基板に集積して形成する工程を有する
というものである。
【0008】通常のメモリー装置は1つのメモリー素子
を構成する基本メモリーセルパターンを繰り返し多数個
配列したメモリーセル領域とメモリー素子の駆動回路等
を配置した周辺回路領域により形成されている。このメ
モリー装置の周辺部に、前述の基本メモリーセルと同一
に設計されたテスト用基本メモリーセル11およびこの
周辺に隣接して8個のテスト用ダミーセルを配置したテ
スト用ダミーセルアレー120からなるセルテストパタ
ーン、さらにテスト用ダミーセルアレー120に近接し
て重ね合せ誤差測定パターン13を配置する。図2
(a)は第1の実施例におけるセルテストパターンの一
例の平面図である。テスト用基本メモリーセル11は下
層パターンであるワード線111と上層パターンである
ビット線コンタクト孔112よりなり、テスト用ダミー
セルアレー120はテスト用基本メモリーアレーの周囲
にこれと同形のテスト用基本ダミーセル12を8個互い
に点対称もしくは線対称となるように向きを変えて配置
している。
を構成する基本メモリーセルパターンを繰り返し多数個
配列したメモリーセル領域とメモリー素子の駆動回路等
を配置した周辺回路領域により形成されている。このメ
モリー装置の周辺部に、前述の基本メモリーセルと同一
に設計されたテスト用基本メモリーセル11およびこの
周辺に隣接して8個のテスト用ダミーセルを配置したテ
スト用ダミーセルアレー120からなるセルテストパタ
ーン、さらにテスト用ダミーセルアレー120に近接し
て重ね合せ誤差測定パターン13を配置する。図2
(a)は第1の実施例におけるセルテストパターンの一
例の平面図である。テスト用基本メモリーセル11は下
層パターンであるワード線111と上層パターンである
ビット線コンタクト孔112よりなり、テスト用ダミー
セルアレー120はテスト用基本メモリーアレーの周囲
にこれと同形のテスト用基本ダミーセル12を8個互い
に点対称もしくは線対称となるように向きを変えて配置
している。
【0009】図2(b)は第1の実施例における重ね合
せ誤差測定用パターン13の一例の平面図である。
せ誤差測定用パターン13の一例の平面図である。
【0010】大きな枠状の下層パターン131(ワード
線111と同一工程で形成される)と、中央部にある正
方形状の上層パターン132(ビット線コンタクト孔1
12と同一工程で形成される)とを有している。
線111と同一工程で形成される)と、中央部にある正
方形状の上層パターン132(ビット線コンタクト孔1
12と同一工程で形成される)とを有している。
【0011】なお、O1,A1はそれぞれ下層パターン
111,131に関連して定義される中心(ここでは方
形の中心)を示すマークの位置でこれを単に中心マーク
位置ということにする。同様にO2,A2はそれぞれ上
層パターン112,132の中心マーク位置である。こ
れらの中心マーク位置は半導体チップ上のマークであっ
てもよく、半導体チップ上のパターンを試験する光学機
器に設けた目印などでもよい。図1,図2には重ね合せ
誤差がないときの状態を示してあるのでO1とO2,A
1とA2はそれぞれ同じ位置にある。
111,131に関連して定義される中心(ここでは方
形の中心)を示すマークの位置でこれを単に中心マーク
位置ということにする。同様にO2,A2はそれぞれ上
層パターン112,132の中心マーク位置である。こ
れらの中心マーク位置は半導体チップ上のマークであっ
てもよく、半導体チップ上のパターンを試験する光学機
器に設けた目印などでもよい。図1,図2には重ね合せ
誤差がないときの状態を示してあるのでO1とO2,A
1とA2はそれぞれ同じ位置にある。
【0012】また、図1、図2にはメモリーセルのゲー
ト電極(ワード線)形成工程とビット線コンタクト孔形
成工程との重ね合せ誤差を測定するための重ね合せ誤差
測定用パターンを示してあるか、実際には多数の工程で
の重ね合せ誤差を測定する必要があり、13と類似のパ
ターンを各工程毎に設ける必要がある。そのため、重ね
合せ測定パターンを配置する領域を広くとってある。
ト電極(ワード線)形成工程とビット線コンタクト孔形
成工程との重ね合せ誤差を測定するための重ね合せ誤差
測定用パターンを示してあるか、実際には多数の工程で
の重ね合せ誤差を測定する必要があり、13と類似のパ
ターンを各工程毎に設ける必要がある。そのため、重ね
合せ測定パターンを配置する領域を広くとってある。
【0013】ここで以上の説明を補足するため、DRA
Mメモリーアレーの形成について説明すると、まず図示
しないP型シリコンの表面に選択的にフィールド酸化膜
114を形成して活性領域を区画する。活性領域の表面
にゲート酸化膜を形成し、ポリシリコン膜などを堆積し
パターニングしてワード線を形成する。このとき、セル
ラストパターン図のワード線111,下層パターン13
1も形成する。次にヒ素をイオン注入してソース・ドレ
イン領域を形成する。このときセルテストパターン領域
のソース・ドレイン領域113も形成する。次に、層間
絶縁膜を堆積し、ソース・ドレイン領域の一方に達する
ビット線コンタクト孔を形成する。このとき、セルテス
トパターン領域と重ね合せ測定用パターン領域とにそれ
ぞれビット線コンタクト孔112と上層パターン132
(コンタクト孔と同称の孔)を形成する。
Mメモリーアレーの形成について説明すると、まず図示
しないP型シリコンの表面に選択的にフィールド酸化膜
114を形成して活性領域を区画する。活性領域の表面
にゲート酸化膜を形成し、ポリシリコン膜などを堆積し
パターニングしてワード線を形成する。このとき、セル
ラストパターン図のワード線111,下層パターン13
1も形成する。次にヒ素をイオン注入してソース・ドレ
イン領域を形成する。このときセルテストパターン領域
のソース・ドレイン領域113も形成する。次に、層間
絶縁膜を堆積し、ソース・ドレイン領域の一方に達する
ビット線コンタクト孔を形成する。このとき、セルテス
トパターン領域と重ね合せ測定用パターン領域とにそれ
ぞれビット線コンタクト孔112と上層パターン132
(コンタクト孔と同称の孔)を形成する。
【0014】続いて、層間絶縁膜を堆積し、もう一方の
ソース・ドレイン領域に達するコンタクト孔を形成し、
キャパシタ下部電極を形成し、キャパシタ絶縁膜キャパ
シタ上部電極等を形成する。
ソース・ドレイン領域に達するコンタクト孔を形成し、
キャパシタ下部電極を形成し、キャパシタ絶縁膜キャパ
シタ上部電極等を形成する。
【0015】このようにして、DRAMメモリアレー、
セルテストパターンおよび複数の重ね合せ測定パターン
が形成される。
セルテストパターンおよび複数の重ね合せ測定パターン
が形成される。
【0016】微細パターンをフォトリソグラフィーによ
り形成する場合、近接効果により、レチクルパターン形
状と露光装置により投影されたパターン形状とは若干形
状が異なり、パターン端部でのパターンの丸まり等が起
こる。
り形成する場合、近接効果により、レチクルパターン形
状と露光装置により投影されたパターン形状とは若干形
状が異なり、パターン端部でのパターンの丸まり等が起
こる。
【0017】従って、繰り返し配列されているメモリー
装置内のメモリーセルと同等のパターンを形成するため
には、1つのテスト用基本メモリーセル11周辺にテス
ト用ダミーセル12を配置することにより、メモリー装
置内のメモリーセル部と同等の近接効果を持たせること
ができる。また、各層での下地段差による光の反射の影
響もまた同様である。
装置内のメモリーセルと同等のパターンを形成するため
には、1つのテスト用基本メモリーセル11周辺にテス
ト用ダミーセル12を配置することにより、メモリー装
置内のメモリーセル部と同等の近接効果を持たせること
ができる。また、各層での下地段差による光の反射の影
響もまた同様である。
【0018】次に、メモリー装置内のメモリーセルアレ
ーと同等のセルテストパターンをメモリー装置周辺に形
成し、また、このパターンに近接して重ね合せ誤差測定
パターン13を形成する。重ね合せ誤差測定パターン1
3は、測定精度が良好となるように正方形を基本とした
パターンになっている。セルテストパターンと重ね合せ
誤差測定パターン13を近接して配置すれば、これらの
パターン間の距離は100μm以下とすることができ
る。
ーと同等のセルテストパターンをメモリー装置周辺に形
成し、また、このパターンに近接して重ね合せ誤差測定
パターン13を形成する。重ね合せ誤差測定パターン1
3は、測定精度が良好となるように正方形を基本とした
パターンになっている。セルテストパターンと重ね合せ
誤差測定パターン13を近接して配置すれば、これらの
パターン間の距離は100μm以下とすることができ
る。
【0019】図3は第1の実施例による重ね合せ誤差の
測定について説明するための図である。
測定について説明するための図である。
【0020】テスト用基本セルメモリーパターン11の
下層パターン111の中心マーク位置をO1,上層パタ
ーン112の中心マーク位置をO2とすると、基本セル
パターンの下層、上層間の重ね合せ誤差量はベクトルO
1−O2となる。
下層パターン111の中心マーク位置をO1,上層パタ
ーン112の中心マーク位置をO2とすると、基本セル
パターンの下層、上層間の重ね合せ誤差量はベクトルO
1−O2となる。
【0021】また、重ね合せ誤差測定用パターン13の
下層パターン131の中心マーク位置をA1,上層パタ
ーン132の中心マーク位置をA2とすると、重ね合せ
誤差測定パターン13の重ね合せ誤差量はベクトルA1
−A2となる。
下層パターン131の中心マーク位置をA1,上層パタ
ーン132の中心マーク位置をA2とすると、重ね合せ
誤差測定パターン13の重ね合せ誤差量はベクトルA1
−A2となる。
【0022】また、O1とA2間の距離はRだけ離れて
おり、Rは100μm以下となるように作られている。
おり、Rは100μm以下となるように作られている。
【0023】|ベクトルO1−A1|=R<100μm 下層パターンと上層パターン間に、露光装置のアライメ
ントに起因する回転誤差及び投影レンズ等に起因する像
歪差(倍等誤差等)及びレチクル製造誤差等に起因する
レチクルパターン位置差が無い理想的状態の場合のA2
の位置をA2aとするとベクトルO1−A1とベクトル
O2−A2aは大きさが等しく平行となる。
ントに起因する回転誤差及び投影レンズ等に起因する像
歪差(倍等誤差等)及びレチクル製造誤差等に起因する
レチクルパターン位置差が無い理想的状態の場合のA2
の位置をA2aとするとベクトルO1−A1とベクトル
O2−A2aは大きさが等しく平行となる。
【0024】 ベクトルO1−A1=ベクトルO2−A2a 従って、テスト用基本セルメモリーパターンの重ね合せ
誤差ベクトルO1−O2と重ね合せ誤差測定用パターン
の重ね合せ誤差ベクトルA1−A2aも大きさが等しく
平行となる。
誤差ベクトルO1−O2と重ね合せ誤差測定用パターン
の重ね合せ誤差ベクトルA1−A2aも大きさが等しく
平行となる。
【0025】 ベクトルO1−O2=ベクトルA1−A2a しかしながら、実際には、前述の誤差の影響により理想
的位置A2aから、実際の位置A2にずれて形成され
る。このずれ量(ベクトルA2a−A2)は、通常O
1,A1間の距離を小さくすれば小さくすることができ
る。例えば、このずれ量が、アライメントによる回転誤
差θと、投影レンズの倍率誤差mによる場合、ずれ量
(|ベクトルA2a−A2|)は、近似的に次式で与え
られる。
的位置A2aから、実際の位置A2にずれて形成され
る。このずれ量(ベクトルA2a−A2)は、通常O
1,A1間の距離を小さくすれば小さくすることができ
る。例えば、このずれ量が、アライメントによる回転誤
差θと、投影レンズの倍率誤差mによる場合、ずれ量
(|ベクトルA2a−A2|)は、近似的に次式で与え
られる。
【0026】θ|ベクトルO2−A2a|+m|ベクト
ルO2−A2a| =(θ+m)|ベクトルO1−A1| =(θ+m)R θおよびmは数ppmであり、Rは100μm以下であ
るから |ベクトルA2a−A2|<10ppm・100μm=
1nm となり、誤差1nm以下となる。重ね合せ誤差(|ベク
トルO1−O2|)は通常100nm程度であり、前述
のずれ量はこれに比べ無視できる程小さくすることがで
きる。また、像歪、ウェーハ歪、レチクル製造誤差によ
る相対位置誤差も同様にRを小さくすれば無視できる程
度とすることができる。このため、セルテストパターン
と重ね合せ誤差測定用パターン13とは同じ重ね合せ誤
差で形成されていると考えて良い。これよりテスト用基
本メモリーセル11でのパターンの重なり程度と、重ね
合せ誤差との関係を直接精度よく比較できる。
ルO2−A2a| =(θ+m)|ベクトルO1−A1| =(θ+m)R θおよびmは数ppmであり、Rは100μm以下であ
るから |ベクトルA2a−A2|<10ppm・100μm=
1nm となり、誤差1nm以下となる。重ね合せ誤差(|ベク
トルO1−O2|)は通常100nm程度であり、前述
のずれ量はこれに比べ無視できる程小さくすることがで
きる。また、像歪、ウェーハ歪、レチクル製造誤差によ
る相対位置誤差も同様にRを小さくすれば無視できる程
度とすることができる。このため、セルテストパターン
と重ね合せ誤差測定用パターン13とは同じ重ね合せ誤
差で形成されていると考えて良い。これよりテスト用基
本メモリーセル11でのパターンの重なり程度と、重ね
合せ誤差との関係を直接精度よく比較できる。
【0027】図4は本発明の第2の実施例の説明のため
のレイアウト図である。
のレイアウト図である。
【0028】この実施例では、テスト用セルアレー21
0、その周囲に配置した複数のテスト用ダミーセルから
なるテスト用ダミーセルアレー220およびテスト用セ
ルアレーの電気特性を測定するための端子からなる端子
パターン240からなるセルテストパターンと、セルテ
ストパターンに近接して配置された重ね合せ誤差測定パ
ターン230および電気特性テスタパターン250とを
形成する。
0、その周囲に配置した複数のテスト用ダミーセルから
なるテスト用ダミーセルアレー220およびテスト用セ
ルアレーの電気特性を測定するための端子からなる端子
パターン240からなるセルテストパターンと、セルテ
ストパターンに近接して配置された重ね合せ誤差測定パ
ターン230および電気特性テスタパターン250とを
形成する。
【0029】図5にセルテストパターンの一例を示す。
第1の実施例と同様のテスト用基本メモリーセル21を
一定方向に反復して配列してテスト用セルアレーとし、
テスト用セルアレーの周囲にテスト用ダミーセル22を
配置してテスト用ダミーセルアレーとし、ビット線コン
タクト孔212の両側を通るワード線211にそれぞれ
ゲート端子24を設けて、端子パターンとする。これに
よりゲート基板間漏れ電流等の測定が可能となる。
第1の実施例と同様のテスト用基本メモリーセル21を
一定方向に反復して配列してテスト用セルアレーとし、
テスト用セルアレーの周囲にテスト用ダミーセル22を
配置してテスト用ダミーセルアレーとし、ビット線コン
タクト孔212の両側を通るワード線211にそれぞれ
ゲート端子24を設けて、端子パターンとする。これに
よりゲート基板間漏れ電流等の測定が可能となる。
【0030】重ね合せ誤差測定用パターンは第1の実施
例におけるものと同じでよい。
例におけるものと同じでよい。
【0031】図6に電気特性テストパターンの一例を示
す。これはMOSトランジスタのしきい電圧を測定する
ためのパターンである。ゲート電極Gはメモリーセルの
ワード線と同一工程で形成し、基本メモリーセルのMO
Sトランジスタとゲート長およびゲート幅は同じに設計
する。Dはドレイン領域、Sはソース領域で、基本メモ
リーセルのソース・ドレイン領域213と同一工程で形
成する。コンタクト孔Cはビット線コンタクト孔212
と同一工程で形成し、ドレイン電極端子Dt、ソース電
極端子Stはビット線と同一工程で形成する。しきい電
圧の測定により不純物導入工程での不純物導入量のモニ
ターができる。
す。これはMOSトランジスタのしきい電圧を測定する
ためのパターンである。ゲート電極Gはメモリーセルの
ワード線と同一工程で形成し、基本メモリーセルのMO
Sトランジスタとゲート長およびゲート幅は同じに設計
する。Dはドレイン領域、Sはソース領域で、基本メモ
リーセルのソース・ドレイン領域213と同一工程で形
成する。コンタクト孔Cはビット線コンタクト孔212
と同一工程で形成し、ドレイン電極端子Dt、ソース電
極端子Stはビット線と同一工程で形成する。しきい電
圧の測定により不純物導入工程での不純物導入量のモニ
ターができる。
【0032】本実施例では、セル内素子の電気特性に対
するアライメント誤差の影響と、各プロセスによる影響
を分離することが可能となり、相関を精度よくモニター
できる。
するアライメント誤差の影響と、各プロセスによる影響
を分離することが可能となり、相関を精度よくモニター
できる。
【0033】
【発明の効果】以上説明したように、本発明は基本セル
と同一に設計されたテスト用基本セルを少なくとも一つ
含むテスト用セルアレー周辺にダミーセルを配置したセ
ルテストパターンを形成するので基本セルと同等の近接
効果をもつテスト用基本セルを形成することが可能とな
り、基本セルのモニターが精度よく行える。また、セル
テストパターンに近接して重ね合せ誤差パターンを配置
するのでレンズ像歪やウェハー歪、レチクルパターン相
対位置誤差の影響をほとんど受けずに、テスト用基本セ
ルパターンひいては基本セルパターンの各層パターンの
重なり程度と重ね合せ誤差とを比較することが可能とな
り重ね合せ誤差の許容値の設定を精度よく行える。従っ
て、半導体装置の信頼性や歩留りを一層改善できる効果
がある。
と同一に設計されたテスト用基本セルを少なくとも一つ
含むテスト用セルアレー周辺にダミーセルを配置したセ
ルテストパターンを形成するので基本セルと同等の近接
効果をもつテスト用基本セルを形成することが可能とな
り、基本セルのモニターが精度よく行える。また、セル
テストパターンに近接して重ね合せ誤差パターンを配置
するのでレンズ像歪やウェハー歪、レチクルパターン相
対位置誤差の影響をほとんど受けずに、テスト用基本セ
ルパターンひいては基本セルパターンの各層パターンの
重なり程度と重ね合せ誤差とを比較することが可能とな
り重ね合せ誤差の許容値の設定を精度よく行える。従っ
て、半導体装置の信頼性や歩留りを一層改善できる効果
がある。
【図1】本発明の第1の実施例の説明のためのレイアウ
ト図である。
ト図である。
【図2】第1の実施例におけるセルテストパターン(図
2(a))および重ね合せ誤差測定用パターン(図2
(b))の一例を示すパターン配置用である。
2(a))および重ね合せ誤差測定用パターン(図2
(b))の一例を示すパターン配置用である。
【図3】第1の実施例の説明のための図である。
【図4】本発明の第2の実施例の説明のためのレイアウ
ト図である。
ト図である。
【図5】第2の実施例におけるセルテストパターンの一
例を示すパターン配置図である。
例を示すパターン配置図である。
【図6】第2の実施例のおける電気特性テストパターン
の一例を示すパターン配置図である。
の一例を示すパターン配置図である。
【図7】従来例の説明のためのレイアウト図である。
11 テスト用基本メモリーセル 12 テスト用基本ダミーセル 13 重ね合せ誤差測定用パターン 21 テスト用基本メモリーセル 22 テスト用基本ダミーセル 111 ワード線 112 ビット線コンタクト孔 113 ソース・ドレイン領域 114 フィールド酸化膜 120 テスト用ダミーセルアレー 131 下層パターン 132 上層パターン 210 テスト用セルアレー 211 ワード線 212 ビット線コンタクト孔 213 ソース・ドレイン領域 214 フィールド酸化膜
Claims (3)
- 【請求項1】 複数の基本セルを反復した形で含む内部
回路と、前記基本セルと同一に設計されたテスト用基本
セルを少なくとも一つ含むテスト用セルアレーおよび前
記テスト用セルアレーの周囲に配置された複数のテスト
用ダミーセルを含むセルテストパターンと、前記基本セ
ル形成における第1,第2のリソグラフィー工程でそれ
ぞれ形成される第1,第2のパターンからなる重ね合せ
誤差測定用パターンとを同一半導体基板に集積して形成
する工程を有することを特徴とる半導体装置の製造方
法。 - 【請求項2】 第1のパターンが枠状をなし、第2のパ
ターンが前記枠内に設けられている請求項1記載の半導
体装置の製造方法。 - 【請求項3】 テスト用ダミーセルに電気特性を測定す
るための端子を設ける請求項1または2記載の半導体装
置の製造方法。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5191539A JP3039210B2 (ja) | 1993-08-03 | 1993-08-03 | 半導体装置の製造方法 |
KR1019940019222A KR0137713B1 (ko) | 1993-08-03 | 1994-08-03 | 중첩 오차 측정 패턴을 형성하는 단계를 포함하는 반도체 장치 제조방법 |
US08/439,947 US5627083A (en) | 1993-08-03 | 1995-05-12 | Method of fabricating semiconductor device including step of forming superposition error measuring patterns |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5191539A JP3039210B2 (ja) | 1993-08-03 | 1993-08-03 | 半導体装置の製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0745495A true JPH0745495A (ja) | 1995-02-14 |
JP3039210B2 JP3039210B2 (ja) | 2000-05-08 |
Family
ID=16276360
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP5191539A Expired - Fee Related JP3039210B2 (ja) | 1993-08-03 | 1993-08-03 | 半導体装置の製造方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US5627083A (ja) |
JP (1) | JP3039210B2 (ja) |
KR (1) | KR0137713B1 (ja) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0675542A2 (en) * | 1994-03-31 | 1995-10-04 | Fujitsu Limited | Semiconductor device having digital and analog circuits |
JP2005518107A (ja) * | 2002-02-15 | 2005-06-16 | ケーエルエー−テンカー テクノロジィース コーポレイション | オーバレイ計測および制御方法 |
JP2006147898A (ja) * | 2004-11-22 | 2006-06-08 | Oki Electric Ind Co Ltd | 位置合わせ精度検出方法 |
JP2007036100A (ja) * | 2005-07-29 | 2007-02-08 | Canon Inc | 露光方法 |
US7876438B2 (en) | 2003-07-02 | 2011-01-25 | Kla-Tencor Technologies Corporation | Apparatus and methods for determining overlay and uses of same |
Families Citing this family (52)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR0150102B1 (ko) * | 1995-08-22 | 1998-12-01 | 김주용 | 테스트 패턴 및 이를 이용한 절연막 두께 측정방법 |
DE19607047C2 (de) * | 1996-02-24 | 1999-03-25 | Gen Semiconductor Ireland Macr | Verfahren zum Herstellen von Halbleiterelementen mit aktiven Strukturen |
US5872018A (en) * | 1997-05-05 | 1999-02-16 | Vanguard International Semiconductor Corporation | Testchip design for process analysis in sub-micron DRAM fabrication |
US5923947A (en) * | 1997-05-06 | 1999-07-13 | Vlsi Technology, Inc. | Method for achieving low capacitance diffusion pattern filling |
US6111269A (en) | 1997-05-30 | 2000-08-29 | Cypress Semiconductor Corp. | Circuit, structure and method of testing a semiconductor, such as an integrated circuit |
TW335527B (en) * | 1997-11-08 | 1998-07-01 | United Microelectronics Corp | The rework testing method of semiconductor device |
US6174741B1 (en) * | 1997-12-19 | 2001-01-16 | Siemens Aktiengesellschaft | Method for quantifying proximity effect by measuring device performance |
US6084267A (en) * | 1998-10-08 | 2000-07-04 | Stmicroelectronics, Inc. | Design propagation delay measurement device |
US6255125B1 (en) * | 1999-03-26 | 2001-07-03 | Advanced Micro Devices, Inc. | Method and apparatus for compensating for critical dimension variations in the production of a semiconductor wafer |
JP3348783B2 (ja) * | 1999-07-28 | 2002-11-20 | 日本電気株式会社 | 重ね合わせ用マーク及び半導体装置 |
US7069101B1 (en) * | 1999-07-29 | 2006-06-27 | Applied Materials, Inc. | Computer integrated manufacturing techniques |
US6978229B1 (en) | 1999-11-18 | 2005-12-20 | Pdf Solutions, Inc. | Efficient method for modeling and simulation of the impact of local and global variation on integrated circuits |
US6475871B1 (en) | 1999-11-18 | 2002-11-05 | Pdf Solutions, Inc. | Passive multiplexor test structure for integrated circuit manufacturing |
US6449749B1 (en) * | 1999-11-18 | 2002-09-10 | Pdf Solutions, Inc. | System and method for product yield prediction |
US6640151B1 (en) | 1999-12-22 | 2003-10-28 | Applied Materials, Inc. | Multi-tool control system, method and medium |
US6484060B1 (en) | 2000-03-24 | 2002-11-19 | Micron Technology, Inc. | Layout for measurement of overlay error |
US6426534B1 (en) * | 2000-05-01 | 2002-07-30 | Xilinx, Inc. | Methods and circuits employing threshold voltages for mask-alignment detection |
US6462818B1 (en) * | 2000-06-22 | 2002-10-08 | Kla-Tencor Corporation | Overlay alignment mark design |
US6708074B1 (en) | 2000-08-11 | 2004-03-16 | Applied Materials, Inc. | Generic interface builder |
US7541201B2 (en) | 2000-08-30 | 2009-06-02 | Kla-Tencor Technologies Corporation | Apparatus and methods for determining overlay of structures having rotational or mirror symmetry |
US7068833B1 (en) | 2000-08-30 | 2006-06-27 | Kla-Tencor Corporation | Overlay marks, methods of overlay mark design and methods of overlay measurements |
US6486954B1 (en) | 2000-09-01 | 2002-11-26 | Kla-Tencor Technologies Corporation | Overlay alignment measurement mark |
US7188142B2 (en) | 2000-11-30 | 2007-03-06 | Applied Materials, Inc. | Dynamic subject information generation in message services of distributed object systems in a semiconductor assembly line facility |
US20020128735A1 (en) * | 2001-03-08 | 2002-09-12 | Hawkins Parris C.M. | Dynamic and extensible task guide |
US7698012B2 (en) | 2001-06-19 | 2010-04-13 | Applied Materials, Inc. | Dynamic metrology schemes and sampling schemes for advanced process control in semiconductor processing |
US7047099B2 (en) | 2001-06-19 | 2006-05-16 | Applied Materials Inc. | Integrating tool, module, and fab level control |
US7160739B2 (en) | 2001-06-19 | 2007-01-09 | Applied Materials, Inc. | Feedback control of a chemical mechanical polishing device providing manipulation of removal rate profiles |
US7101799B2 (en) | 2001-06-19 | 2006-09-05 | Applied Materials, Inc. | Feedforward and feedback control for conditioning of chemical mechanical polishing pad |
US6910947B2 (en) | 2001-06-19 | 2005-06-28 | Applied Materials, Inc. | Control of chemical mechanical polishing pad conditioner directional velocity to improve pad life |
US6913938B2 (en) | 2001-06-19 | 2005-07-05 | Applied Materials, Inc. | Feedback control of plasma-enhanced chemical vapor deposition processes |
US7201936B2 (en) | 2001-06-19 | 2007-04-10 | Applied Materials, Inc. | Method of feedback control of sub-atmospheric chemical vapor deposition processes |
US7337019B2 (en) | 2001-07-16 | 2008-02-26 | Applied Materials, Inc. | Integration of fault detection with run-to-run control |
US6984198B2 (en) | 2001-08-14 | 2006-01-10 | Applied Materials, Inc. | Experiment management system, method and medium |
US7225047B2 (en) | 2002-03-19 | 2007-05-29 | Applied Materials, Inc. | Method, system and medium for controlling semiconductor wafer processes using critical dimension measurements |
US20030199112A1 (en) | 2002-03-22 | 2003-10-23 | Applied Materials, Inc. | Copper wiring module control |
US6672716B2 (en) * | 2002-04-29 | 2004-01-06 | Xerox Corporation | Multiple portion solid ink stick |
EP1546828A1 (en) * | 2002-08-01 | 2005-06-29 | Applied Materials, Inc. | Method, system, and medium for handling misrepresentative metrology data within an advanced process control system |
US20040063224A1 (en) * | 2002-09-18 | 2004-04-01 | Applied Materials, Inc. | Feedback control of a chemical mechanical polishing process for multi-layered films |
CN1720490B (zh) * | 2002-11-15 | 2010-12-08 | 应用材料有限公司 | 用于控制具有多变量输入参数的制造工艺的方法和系统 |
US7333871B2 (en) | 2003-01-21 | 2008-02-19 | Applied Materials, Inc. | Automated design and execution of experiments with integrated model creation for semiconductor manufacturing tools |
US7075639B2 (en) | 2003-04-25 | 2006-07-11 | Kla-Tencor Technologies Corporation | Method and mark for metrology of phase errors on phase shift masks |
US7205228B2 (en) | 2003-06-03 | 2007-04-17 | Applied Materials, Inc. | Selective metal encapsulation schemes |
US7346878B1 (en) | 2003-07-02 | 2008-03-18 | Kla-Tencor Technologies Corporation | Apparatus and methods for providing in-chip microtargets for metrology or inspection |
US7354332B2 (en) | 2003-08-04 | 2008-04-08 | Applied Materials, Inc. | Technique for process-qualifying a semiconductor manufacturing tool using metrology data |
US7356377B2 (en) | 2004-01-29 | 2008-04-08 | Applied Materials, Inc. | System, method, and medium for monitoring performance of an advanced process control system |
US7096085B2 (en) | 2004-05-28 | 2006-08-22 | Applied Materials | Process control by distinguishing a white noise component of a process variance |
US6961626B1 (en) | 2004-05-28 | 2005-11-01 | Applied Materials, Inc | Dynamic offset and feedback threshold |
US7557921B1 (en) | 2005-01-14 | 2009-07-07 | Kla-Tencor Technologies Corporation | Apparatus and methods for optically monitoring the fidelity of patterns produced by photolitographic tools |
NL2005719A (en) * | 2009-12-18 | 2011-06-21 | Asml Netherlands Bv | Method of measuring properties of dynamic positioning errors in a lithographic apparatus, data processing apparatus, and computer program product. |
US9927718B2 (en) | 2010-08-03 | 2018-03-27 | Kla-Tencor Corporation | Multi-layer overlay metrology target and complimentary overlay metrology measurement systems |
US10890436B2 (en) | 2011-07-19 | 2021-01-12 | Kla Corporation | Overlay targets with orthogonal underlayer dummyfill |
US10451412B2 (en) | 2016-04-22 | 2019-10-22 | Kla-Tencor Corporation | Apparatus and methods for detecting overlay errors using scatterometry |
Family Cites Families (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS55113331A (en) * | 1979-02-23 | 1980-09-01 | Mitsubishi Electric Corp | Photomask and its manufacture |
US4386459A (en) * | 1980-07-11 | 1983-06-07 | Bell Telephone Laboratories, Incorporated | Electrical measurement of level-to-level misalignment in integrated circuits |
JPS5745946A (en) * | 1980-09-02 | 1982-03-16 | Nec Corp | Relative position detecting pattern |
JPS57103326A (en) * | 1980-12-19 | 1982-06-26 | Hitachi Ltd | Inspecting method for semiconductor element pattern |
US4571538A (en) * | 1983-04-25 | 1986-02-18 | Rockwell International Corporation | Mask alignment measurement structure for semiconductor fabrication |
JPS61168225A (ja) * | 1985-01-21 | 1986-07-29 | Sumitomo Electric Ind Ltd | 4回対称アラインメントマ−カ−を有するフオトマスク |
JPS61185927A (ja) * | 1985-02-14 | 1986-08-19 | Oki Electric Ind Co Ltd | 半導体装置の製造方法 |
JPS6297327A (ja) * | 1985-10-23 | 1987-05-06 | Mitsubishi Electric Corp | 重ね合わせ精度評価方法 |
JP2661015B2 (ja) * | 1986-06-11 | 1997-10-08 | 株式会社ニコン | 位置合わせ方法 |
JPS6329943A (ja) * | 1986-07-23 | 1988-02-08 | Nec Corp | パタ−ンシフト量の測定方法 |
US4750836A (en) * | 1986-09-18 | 1988-06-14 | Rca Corporation | Method of measuring misalignment between superimposed patterns |
US4757207A (en) * | 1987-03-03 | 1988-07-12 | International Business Machines Corporation | Measurement of registration of overlaid test patterns by the use of reflected light |
JP2516962B2 (ja) * | 1987-03-18 | 1996-07-24 | 三菱電機株式会社 | マスタ−スライスlsi |
JPH0831404B2 (ja) * | 1988-02-24 | 1996-03-27 | 三菱電機株式会社 | 半導体装置の製造方法 |
US5110753A (en) * | 1988-11-10 | 1992-05-05 | Texas Instruments Incorporated | Cross-point contact-free floating-gate memory array with silicided buried bitlines |
JP2666859B2 (ja) * | 1988-11-25 | 1997-10-22 | 日本電気株式会社 | 目合せ用バーニヤパターンを備えた半導体装置 |
US4938600A (en) * | 1989-02-09 | 1990-07-03 | Interactive Video Systems, Inc. | Method and apparatus for measuring registration between layers of a semiconductor wafer |
DE58909785D1 (de) * | 1989-11-28 | 1997-04-10 | Siemens Ag | Halbleiterscheibe mit dotiertem Ritzrahmen |
JPH06103715B2 (ja) * | 1990-11-30 | 1994-12-14 | 信越半導体株式会社 | パターンシフト測定方法 |
JPH04234930A (ja) * | 1991-01-10 | 1992-08-24 | Shimano Inc | 釣り用リール |
JPH04256129A (ja) * | 1991-02-08 | 1992-09-10 | Hitachi Ltd | 機能部削除機能付き電子計算機 |
US5280437A (en) * | 1991-06-28 | 1994-01-18 | Digital Equipment Corporation | Structure and method for direct calibration of registration measurement systems to actual semiconductor wafer process topography |
US5296917A (en) * | 1992-01-21 | 1994-03-22 | Mitsubishi Denki Kabushiki Kaisha | Method of monitoring accuracy with which patterns are written |
-
1993
- 1993-08-03 JP JP5191539A patent/JP3039210B2/ja not_active Expired - Fee Related
-
1994
- 1994-08-03 KR KR1019940019222A patent/KR0137713B1/ko not_active IP Right Cessation
-
1995
- 1995-05-12 US US08/439,947 patent/US5627083A/en not_active Expired - Fee Related
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0675542A2 (en) * | 1994-03-31 | 1995-10-04 | Fujitsu Limited | Semiconductor device having digital and analog circuits |
EP0675542A3 (en) * | 1994-03-31 | 1998-05-13 | Fujitsu Limited | Semiconductor device having digital and analog circuits |
JP2005518107A (ja) * | 2002-02-15 | 2005-06-16 | ケーエルエー−テンカー テクノロジィース コーポレイション | オーバレイ計測および制御方法 |
US7804994B2 (en) | 2002-02-15 | 2010-09-28 | Kla-Tencor Technologies Corporation | Overlay metrology and control method |
US7876438B2 (en) | 2003-07-02 | 2011-01-25 | Kla-Tencor Technologies Corporation | Apparatus and methods for determining overlay and uses of same |
JP2006147898A (ja) * | 2004-11-22 | 2006-06-08 | Oki Electric Ind Co Ltd | 位置合わせ精度検出方法 |
JP2007036100A (ja) * | 2005-07-29 | 2007-02-08 | Canon Inc | 露光方法 |
Also Published As
Publication number | Publication date |
---|---|
JP3039210B2 (ja) | 2000-05-08 |
KR950006957A (ko) | 1995-03-21 |
KR0137713B1 (ko) | 1998-06-01 |
US5627083A (en) | 1997-05-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3039210B2 (ja) | 半導体装置の製造方法 | |
US8173544B2 (en) | Integrated circuit having interleaved gridded features, mask set and method for printing | |
KR100189287B1 (ko) | 중합정밀도 측정마크 및 그 마크의 결함수정방법 | |
US5902703A (en) | Method for measuring dimensional anomalies in photolithographed integrated circuits using overlay metrology, and masks therefor | |
KR100738289B1 (ko) | 반도체 집적 회로 장치의 제조 방법 | |
US5436097A (en) | Mask for evaluation of aligner and method of evaluating aligner using the same | |
US7972932B2 (en) | Mark forming method and method for manufacturing semiconductor device | |
US6645823B2 (en) | Reticle and method of fabricating semiconductor device | |
KR20010111048A (ko) | 얼라이먼트 방법, 정합 검사 방법, 및 포토마스크 | |
US20080268381A1 (en) | Pattern forming method performing multiple exposure so that total amount of exposure exceeds threshold | |
JPH056849A (ja) | 半導体装置の製造方法 | |
JP3363799B2 (ja) | デバイスの構造部分の配置方法およびデバイス | |
US20050168740A1 (en) | Method of evaluating reticle pattern overlay registration | |
US6960481B2 (en) | Evaluation method | |
KR20000047483A (ko) | 노광방법 및 그를 사용한 디바이스제조방법 | |
JP3511552B2 (ja) | 重ね合わせ測定マークおよび測定方法 | |
US6841307B2 (en) | Photomask making method and alignment method | |
JP2001092109A (ja) | フォトマスクおよび半導体装置およびフォトマスクを用いた露光方法 | |
US12117735B2 (en) | Method of determining overlay error during semiconductor fabrication | |
US20230260924A1 (en) | Overlay metrology mark | |
JP2002100557A (ja) | 半導体装置の製造方法 | |
JP2970473B2 (ja) | アライメント方法およびアライメント誤差検査方法 | |
JP2010073797A (ja) | 半導体装置の製造方法 | |
US5373232A (en) | Method of and articles for accurately determining relative positions of lithographic artifacts | |
JP2001201844A (ja) | 半導体集積回路装置の製造方法およびフォトマスクの製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20000201 |
|
LAPS | Cancellation because of no payment of annual fees |