JPH06132471A - 半導体チップに対する3dカプセル封じの方法および装置 - Google Patents

半導体チップに対する3dカプセル封じの方法および装置

Info

Publication number
JPH06132471A
JPH06132471A JP5075021A JP7502193A JPH06132471A JP H06132471 A JPH06132471 A JP H06132471A JP 5075021 A JP5075021 A JP 5075021A JP 7502193 A JP7502193 A JP 7502193A JP H06132471 A JPH06132471 A JP H06132471A
Authority
JP
Japan
Prior art keywords
chip
pad
conductors
deposition
conductor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP5075021A
Other languages
English (en)
Other versions
JP3326858B2 (ja
Inventor
Christian Val
バル クリスティアン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Thales SA
Original Assignee
Thomson CSF SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Thomson CSF SA filed Critical Thomson CSF SA
Publication of JPH06132471A publication Critical patent/JPH06132471A/ja
Application granted granted Critical
Publication of JP3326858B2 publication Critical patent/JP3326858B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/50Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0652Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next and on each other, i.e. mixed assemblies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05552Shape in top view
    • H01L2224/05554Shape in top view being square
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49171Fan-out arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/0651Wire or wire-like electrical connections from device to substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06527Special adaptation of electrical connections, e.g. rewiring, engineering changes, pressure contacts, layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06555Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06579TAB carriers; beam leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06589Thermal management, e.g. cooling
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06596Structural arrangements for testing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01014Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01058Cerium [Ce]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01084Polonium [Po]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12042LASER
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Wire Bonding (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)

Abstract

(57)【要約】 (修正有) 【目的】半導体チップの3Dカプセル封じを開示する。 【構成】各チップには例えば集積回路があり、このカプ
セル封じは伝導により最適な熱消散を目的としている。
接続手段は各チップと関係を有しており、チップの3つ
の側面の方向にチップのパッドが拡大されるが、これに
より四番目の側面が自由にされる。チップは互いに堆積
され四番目の側面により熱消散手段に接続することがで
きる。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】この発明の目的は半導体チップの
3Dカプセル封じの方法で、チップのそれぞれには例え
ば電子的なコンポーネーント、集積回路またはセンサを
有し、このカプセル封じは伝導により効率的な熱消散の
表出すなわち除去するようにされている。
【0002】
【従来の技術】民生用および軍事用の両方において、現
在の電子装置の製造には条件を満たす回路の増加数を一
定にするためコンパクト性に対するより大きな要望を考
慮する必要がある。
【0003】コンパクト性を大きくするこの研究におい
て、例えば米国特許番号第4706166号に記載のように集
積回路の3D堆積を製造することがすでに提案されてい
る。この実施例によれば、チップは印刷回路の上に置か
れており互いに印刷回路に直角である。チップのそれぞ
れに対する接続パッドすなわち接触はチップの一つの均
一な境界領域にある。この端は印刷回路の上にあり、更
に印刷回路との接続がその上に形成されている。しか
し、この配列はパッドの数に特に関して制限があるが、
このパッドの数は半導体チップの一方の側面に物理的に
置くことができる。更にこの配列は価格が高いが、これ
はチップが標準的なものではないからである(パッドの
配置を変更する必要がある)。更にこのように形成され
た接続に対し小さなアクセスが可能であり、しかもこれ
らの接続は目視できない:これにより使用が制限され
る。ある種の応用において、熱消散の問題が発生する場
合がある。従来、この熱消散は伝導によりまたは対流に
より行なわれる。上記の実施例では、伝導による熱消散
は制限されるが、これは印刷回路に電気的な接続を与え
るパッドにより熱消散を行なうことができることに依っ
ており、これらのパッドには小さなセクションがあり、
更に数が制限される。満足すべき動作を行なうため、こ
の種の装置は対流により冷却する必要がある。しかし、
ある種の応用ではこのタイプの冷却は困難で特に航空電
子工学または宇宙の分野においては不可能である。
【0004】
【発明の概要】この発明の目的は集積回路に対する3D
カプセル封じであるが、このカプセル封じにより効率的
な熱消散が伝導に基づき可能であり同時に価格を低く押
さえることができる。
【0005】この目的のため、それぞれのチップのパッ
ドは多くてもチップの3つの側面に向かい接続の手段に
より広がっており、四番目の側面が自由にされている。
チップは互いに堆積され、四番目の側面により熱消散手
段に接続されているが、これにより伝導に基づく冷却の
プロセスが行なわれる。
【0006】
【実施例】図1にはチップおよびその接続手段の平面図
を示している。
【0007】この図は半導体チップ1を示しているが、
このチップ内には電子的なコンポーネント、集積回路ま
たはセンサが形成されている。このチップは例えば長方
形であり、4つの側面にはそれぞれ11、12、13、14 の参照
番号が付けられている。図で判るようにこのチップの上
側の面はチップ内に含まれるエレメント用の電気的な入
力/出力パッド15を支えている。これらのパッドは例え
ばチップの4つの側面の全ての上に置かれている。
【0008】この発明によれば、パッド15のそれぞれは
接続手段に接続されているが、この接続手段によりこれ
らの接続は多くてもチップの3つの側面の方向に向けら
れており、図1の例では側面11である四番目の側面が自
由にされている。接続手段は絶縁フィルム2から成る
が、このフィルムは薄いフィルムであることが好ましく
例えばポリアミドまたはポリエステルから作られてい
る。この絶縁フィルム2内には切断23が作られており、
フレーム3とこのフレームに接続された中央部分4は2
つのタブにより離れている。例えば境界が2つのフレー
ム3の境界には例えば長方形の穴である穴21があり、こ
の穴により案内され例えば自動ワイヤリングマシーンの
上にフィルム2を精密に置くことができる。フレーム3
には一組のパッド32があり、フレーム3の周囲の近くに
配置されているが、これらのパッド32はこの発明によれ
ば多くても3つの側面の上にあり、チップ1の側面11と
同じ側面に位置したフレーム3の側面を自由にしてい
る。これらのパッド32はフィルム2の上に作られた伝導
性の堆積すなわちトラック31によりフレーム3の内側の
境界22に接続されている。パッド32は例えば堆積を行う
前に半導体チップの試験および焼き付けに使用される。
中央の部分4にも参照番号が41のトラックがあり、この
トラックは直線であったり無かったりする。
【0009】チップ1の側面12、13、14の上にあるパッド
15は内側の境界22の近くで導体16によりフレーム3のト
ラック31に直接接続されているが、この導体は図に示す
ようにワイヤまたはストリップである。側面11の上にあ
るパッド15は導体17(ワイヤまたはストリップ)により
中央部分4により支えられるトラック41の一方の先端に
接続されており、これらのトラックの他の先端は導体18
(ワイヤまたはストリップ)により例えば側面11に向か
いあったフレーム3の側面にあるトラック31に接続され
ている。これらの操作は自動ワイヤリングマシーンによ
り典型的に行なわれるが、これは例えば半導体チップを
パック内で配線を行なうために使用される。
【0010】チップ1の側面の一方(側面11)によりあ
らゆる接続が自由にされることがわかる。自由にされた
これらの側面は以下に示すように伝導により熱消散を行
なうため使用できる。対象とするこの目的に対し、長方
形の長い側面を自由にすることが好ましい。しかし、使
用により、1以上の側面を自由にすることも勿論可能で
ある。
【0011】この発明によれば、多数のこの種のチップ
および接続手段は2つのチップに対する図2の分解図に
図示するように他方の上に一方が堆積されている。
【0012】図2には更に半導体チップ1とその接続手
段を示しているが、これは絶縁フィルム2と伝導性のト
ラックとパッド31、41、32により形成されている。図2に
おいて、導体16、17、18は示していない。図には更に参照
番号が5の二番目の半導体チップを示しているが、これ
には接続手段があり、フレームおよび中央部分から成る
誘電体フィルムによりチップ1の接続手段から同様に成
り、その上にトラックとパッドが配置されている。エレ
メント1、2、5、6 は互いに堆積され、チップ1と5は自由
な側面(チップ1に対しては11、チップ5に対しては5
1)がこのように形成された堆積の同じ側面に位置する
ように配置されている。
【0013】図3aにはこの発明による堆積の断面を示し
ているが、図1に図示した軸XXに沿い、チップの側面12
と14に直角に構成している。
【0014】図3aには更に接続手段、すなわちトラック
(31と41)とパッド(32)と導体(16)がある半導体チップ
1を示している。この組み立ては例えば5つのチップの
堆積に対する上側の層と参照番号が5、51、52 の他のチッ
プとから成り、他のチップには絶縁フィルム(6、61、62、
63)により支えられる接続手段がある。組み立ては例え
ばエポキシ樹脂のような絶縁材料7により固定して結合
される。図を明確にするため、絶縁材料(7、3、6、61、62、6
3)は断面に示すように、ハッチをしていない。
【0015】堆積は切断すなわち中央部分4とフレーム
3の間で切断23を通して図1のラインZZに沿ってスライ
スされている。切断すなわちスライスラインは図3aのZZ
で示してある。この結果、フレーム3は除去され導体16
は堆積の面と同一平面になる。
【0016】図3bは図3aと同様の断面であるが図1の軸
YYに沿い、チップの側面12と14に直角に描いている。こ
の図により半導体チップの側面11が自由になることを示
すことができる。
【0017】この図において、半導体チップ1の側面11
と13は目視できるが、絶縁フィルムの中央部分4で覆わ
れ更にこれと同じフィルムのフレーム3により囲まれて
いる。側面11の上にあるチップのパッド15は中央部分4
により支えられたトラック41に導体17により接続されて
いる。これらのトラック41は他の先端が導体18によりフ
レーム3のトラック31に接続されている。ダッシュはチ
ップの側面13の上にあるパッド15を示すのに使用されて
おり、これは導体16によりフレーム3のトラック31に直
接接続されている。
【0018】図には固定用材料7と図1のラインZZに対
応したスライスラインZZを示している。側面11の上で行
なうスライスZZはチップ1のレベルかまたは図に示すよ
うに切断23の中間で行なわれる。後者の場合、堆積はそ
の後磨き上げられるがこれは導体による熱消散を効率的
に行なうためチップのエッジを堆積の面と同一平面にす
るためである。
【0019】この他の実施例では、チップのエッジには
絶縁材料7のある一定の厚さがあるが堆積と同一平面を
形成しない:この厚さは熱消散を妨害しないほど十分小
さいが堆積に機械的な保護を与え、ある分野における応
用で必要な不浸透を行なうのに十分である。
【0020】図4には図1のラインZZに沿ってスライス
を行なった後の堆積の投影図を示している。
【0021】堆積は誘電体材料7により形成されたブロ
ック70のように見え、導体16と18は面のある部分と同一
平面である。
【0022】より詳細には、参照番号71はチップ1の側
面11に対応した堆積の面を示すのに使用され、参照番号
72は側面13に対応した面を示すのに使用され、更に参照
番号74は側面14に対応した面を示すのに使用される。そ
れ故、導体16はスライスされる前にフレームのトラック
31にチップのパッド15が直接接続されているが、この導
体は面73と同一平面にある。16のような導体はパッド15
に接続され中央部分4のトラック41により側面11の上に
位置している18のような導体と同じくチップのパッドに
直接接続されているが、この導体は面73と同一平面にあ
る。
【0023】この図では導体16と18が平等に行および列
に配置されていることを示している:この配置は勿論例
示として示しているが、導体の分布には他の応用を採用
することができる。
【0024】図5にはこの発明に基づく熱消散手段に接
続された堆積の断面図を示している。
【0025】この図の中でこの発明に基づく堆積70は例
えば1のような8個のチップにより形成されているが、
それぞれのチップにはフィルム2の中央部分4がある。
チップ1のパッドは導体16(ダッシュで示す)により直
接堆積の面73に接続されるか、または導体17、18 および
中央部分4により間接的に同じ面73に接続されている。
前述で説明のように、チップのパッドは更に堆積の面72
と74にも接続されているが、これらは図5の断面図では
見ることができない。
【0026】この発明に基づき、電気的な接続を含まず
更にチップが同一平面にある面71は熱消散手段に接続さ
れている。図に示す実施例では、これらの手段は例えば
ひれ状のまたはうねのあるラジエタタイプのヒートシン
ク9で構成されており、このヒートシンクの材料は伝導
が良好で電気的にかなり絶縁される。
【0027】堆積70はエレメント70と9の熱膨張係数が
互いに十分近い時ヒートシンク9に直接接続される。チ
ップ1が例えばシリコンで作られていれば、ヒートシン
ク9は窒化アルミニウム、ケイ素カーバイドまたはダイ
ヤモンドにより作られている。そうでなければ、堆積70
は図5に示すように層8によりヒートシンク9に接続さ
れており、この層8は必要な熱−機械順応を与え更に例
えば前述の材料の一つで作られている。エレメント70、
9更に可能であれば8も必要に応じ非常に薄いボンドの
層により互いに固定されている。
【0028】図6にはこの発明に基づく幾つかの堆積を
支える印刷回路の部分的な投影図を示している。
【0029】印刷回路80は例えば参照番号が82、83、84、8
5 の4つの堆積を支えるように示してある。堆積のそれ
ぞれは面73により印刷回路の上に配置されているが、こ
れは図5に図示のように熱消散手段(図示していない)
に面71を接続できるようにするためである。チップのパ
ッドに接続された導体の先端はブロックのそれぞれの面
72、73、74と同一平面にある。
【0030】図7には堆積70を形成するチップの中間接
続の実施例を示すが、この中間接続は堆積の側面の表面
に形成されている。
【0031】この図には面72と73から成る堆積70も示し
ているが、ここにある導体はチップのパッドに直接的に
または他の方法で接続されており、同一平面にある。こ
の図では、チップ自体が同一平面にある平面71の下に置
かれている。面72または73と同一平面にある導体は区別
の無い参照番号Fが付けられているが、これらは導体16
または前述の図の導体18に対応している。堆積70には堆
積パッドと呼ばれるパッド81があり、これにより外部回
路に接続されている。導体Fは必要があれば互いに接続
されており、同時に必要があれば接続Cにより堆積パッ
ド81に接続されている。例として、堆積パッド81は面71
の近くでチップ1に平行な面の上に示されているが、面
71の上を除いて堆積の面の上のあらゆる位置を占有する
ことが明らかに可能である。
【0032】接続Cのそれぞれは次のように作られる:
堆積70の全ての面には金属がかぶせられ更に接続Cは絶
縁層に対し部分的に金属層を取り去る2つのレーザエッ
チング操作により形成されるが、これにより金属層の残
りの部分から接続Cの電気的な絶縁が行なわれる。堆積
パッド81は同様のレーザエッチング技術で製造すること
が好都合である。
【0033】接続Cを作る他の方法には一番目には接続
Cのため選択した設計に基づき堆積内に溝を作ることか
ら成り、導体Fはこれらの導体の先端を表わすため同一
平面にある。電気的な(例えば金属の)導電層は堆積の
全て、面および溝の上にある。導電層は堆積の平らな表
面から(例えばポリッシュまたレーザにより)取り去ら
れるが、これは所要の接続がある溝の上にのみ残るよう
にするためである。
【0034】図8にはこの発明に基づく装置に使用され
るチップの接続手段に対する他の実施例を示している。
【0035】この図には中央部分4とフレーム3から成
る絶縁フィルムにより支えられるチップ1および接続手
段の部分的な平面図を示している。この実施例では、接
続手段はもはや単一の絶縁フィルムではなく多層フィル
ムにより支えられており、絶縁層により分離された電気
的な多数の(例えば2つの)導電層により形成されてい
るが、これは中央部分のトラックの道を定めることに関
して自由度を多くするためである。
【0036】より詳細には、部分的な図によりパッド15
があるチップ1と同じくトラック31のあるフレーム3が
示されているが、この図はタブ24と25によりフレーム3
に接続された中央の部分4で覆われている。これらのタ
ブは数として2つ必要ではないが、同じ幅が必要であり
互いに面が合うように配置することが不可欠である。
【0037】中央部分4を多層的に構成することにより
中央部分で支えられるトラックが相互接続されるが、こ
れはチップの側面11のパッド15をフレーム3の他の側面
のいずれか1つに接続するためである。例えば、図には
中央部分4の上に3つの直線で囲まれたトラック41を示
しているが、これによりパッド15は堆積の面73の上の導
体17と18を経由して出ている。トラック42には部分4に
対し2つのパッド43がダッシュで示されているが、これ
は接続を行なう伝導性の低い層内に形成するためであ
り、この2つのパッドは上側の層に形成されており更に
既知の手段で(例えば絶縁的な中央の層を通る穴を経由
して)トラック42に接続されている。パッド43の一方は
部分4の左の下にあり、パッド15に接続されている。他
のパッド43はこの同じ部分4の右の上にあり、トラック
31に接続されている。中央部4のパッドとトラックは伝
導層の一方に形成されており、層の他の部分から絶縁さ
れている。
【0038】図9aと図9bはチップの接続手段に対する他
の実施例を示している。
【0039】図9aはこの発明による堆積の部分的な断面
図であり、1つのチップと接続手段のみが示されてお
り、絶縁材料7の中にコーテングされている。図を明確
にするため、ハッチングはしていないが、断面として示
している。
【0040】この実施例によれば、堆積は前述のように
作られるが、接続手段と対応するチップの相対的な位置
に関しては異なっている:フィルム、とりわけ参照番号
が40の中央部分はチップ1の下に位置しており、接続パ
ッド15を支えない後方の面19に向かいあっている。チッ
プ1は必要があれば絶縁ボンド(bonder)により中央部分
40に固定されている。前述のように、パッド15のある部
分は(導体16により)堆積の面に、例えば図の面73に直
接接続されている。対照的にチップの側面11にあるパッ
ド15は中央部分により更に導体17と18とにより支えられ
たトラックで同じ面に間接的に接続されているが、この
トラックは参照番号が44であり絶縁層49の上に位置して
いる。前述のように面71にはそれ故接続がない。次に、
中央部分40には更に層48があるが、この層の材料は例え
ば銅のように熱伝導が良くトラック44に向かいあってい
る。
【0041】この実施例では、面71と同一平面にあるの
は中央部分40と伝導層48であり側面11は直接ないが、こ
れは導体17があるからである。しかし、寸法と同様に部
分40を構成する材料に適当な選択が行なわれれば、効率
的な熱消散が行なわれるが、これは熱的なパラメータに
単独に左右される。
【0042】図9bは図9aと同様な図であり、前述の図に
対し他の実施例を示しているが、中央部分は多層であ
り、図8に記載と同様な方法のものである。
【0043】より詳細には、部分40には4つの層があ
る:絶縁層46と伝導層48により分離された2つの伝導層
45と46。伝導層の一方、例えば層45はチップの面16の上
にあり、更に例えば絶縁ボンドにより固定されている。
導体17と18は層45に形成されたパッドに接続されてい
る。図8の記載と同様な方法で、層45のパッドのある部
分は層45に形成されたトラックにより互いに接続されて
おり、パッドの他の部分は層47の中に形成され、更に例
えば穴を通してあらゆる既知の手段により層46を通して
この層47に接続されている。熱的な伝導層48は必要があ
れば絶縁ボンド50により層47に固定されている。
【0044】図9aと図9bに示す変化の1つとして、良好
な熱導体材料で作られた伝導熱ドレンを加えることがで
きるが、これは層48と後方の面19との間の層を通ってお
り、事情によりこれらの層から電気的に絶縁され、部分
40を通して熱的な伝導が改善され熱が除去される。
【0045】半導体チップに対する3Dカプセル封じと相
互接続の装置の記載を行なうが、この装置により伝導に
よる冷却と低価格がもたらされる。
【0046】実際、熱消散に関しては、これはチップの
エッジにより(長方形の長い側面が好ましい)、または
チップの接続手段により直接行なわれるが、この大きさ
と構成材料により熱的な機能が与えられるが、これらの
構成材料には電気的な接続システムに関して制限が部分
的にない。
【0047】製造コストに関しては低価格であるが、こ
れはこの発明では標準的なチップ、チップカプセル封じ
技術に一般に使用されるフィルム、更には自動ワイヤリ
ングマシーンを使用しているからであり、ブロックを構
成するのに必要な操作のトータル数は非常に制限されて
いる。
【図面の簡単な説明】
【図1】この発明に基づく装置の構成を示すチップおよ
びその接続手段の正面図
【図2】この発明に基づく装置の分解および部分的な図
【図3a】この発明に基づく装置の断面図
【図3b】この発明に基づく装置の他の断面図
【図4】この発明に基づき製造された堆積の投影
【図5】熱消散手段に接続されたこの発明に基づく装置
の断面図
【図6】この発明に基づくいくつかの装置を支える印刷
回路の部分的な投影
【図7】チップの相互接続に対する例示としての実施例
【図8】この発明に基づく装置に使用されたチップに対
する接続手段の他の実施例
【図9a】チップの接続手段に対する他の実施例
【図9b】チップの接続手段に対する他の実施例
【符号の説明】
1 半導体チップ 2 絶縁フィルム 3 フレーム 4 中央部分 5 二番目の半導体チップ 6 誘電体フィルム 7 絶縁材料 9 ヒートシンク 11、12、13、14 側面 15 入力/出力パッド 16、17、18 導体 19 後方の面 22 内側のボンド 23 切断 24、25 タブ 31 トラック 32 パッド 40 中央部分 41、42 トラック 43 パッド 44 中央の部分 45、47、48 伝導層 46、49 絶縁層 50 絶縁ボンド 51、52、53 チップ 61、62、63 絶縁フィルム 70、82、83、84、85 堆積 71、72、73、74 面 80 印刷回路 81 堆積パッド

Claims (14)

    【特許請求の範囲】
  1. 【請求項1】 半導体チップに対する相互接続の方法
    で、各チップには接続パッドがあり、次のステップから
    連続的に成ることを特徴とする方法: (a)接続の手段により各チップのパッドを拡大する一
    番目のステップで、前記の接続の手段には絶縁フィルム
    と前記のフィルムの上に伝導性のトラックとがあり、前
    記のトラックは多くてもチップの3つの側面に向かう導
    体により前記のパッドに接続されている; (b)チップを堆積し更にこれらのチップと導体を電気
    的に絶縁された材料の中に固定的に結合する二番目のス
    テップで、これは前記の導体が少なくともチップの四番
    目の側面にある四番目の面を除いた堆積の面と同一平面
    にあるようにするためである; (c)堆積の面の上で導体間に電気的な接続を形成する
    三番目のステップ。
  2. 【請求項2】 前記の接続の手段が各チップに対して前
    記の導体と前記の絶縁フィルムにより形成されており、
    前記の絶縁フィルムにはフレームと中央の部分があり、
    前記の中央の部分にはチップの表面に接近した表面があ
    るが、一番目のステップが中央の部分に面したチップの
    位置を定め各チップのパッドを接続することから成り、
    このパッドは導体によりチップの前記の3つの側面に面
    して位置しているフレームの3つの側面の1つにある伝
    導性のトラックに向かっており、しかも前記のパッドの
    それぞれは中央部分が支える伝導性のトラックに導体に
    より接続され、更にフレームの3つの側面の1つが支え
    る伝導性のトラックに他の導体により接続されチップの
    四番目の側面の上に位置している請求項1に記載の方
    法。
  3. 【請求項3】 中央の部分の寸法がチップの寸法より小
    さく、中央の部分がパッドを支えるチップの面の上に位
    置している請求項2に記載の方法。
  4. 【請求項4】 中央の部分の寸法がチップの寸法より大
    きく、中央の部分がチップの後方の面の上に位置してい
    るがパッドを支えていない請求項2に記載の方法。
  5. 【請求項5】 中央の部分が絶縁層により分離された多
    数の電気的な伝導層から成る多層である請求項2に記載
    の方法。
  6. 【請求項6】 二番目のステップの間、堆積がフレーム
    を除くため中央部分とフレームの間で切断されている請
    求項2に記載の方法。
  7. 【請求項7】 チップの四番目の側面を堆積の面と同一
    平面にするように切断が行なわれている請求項4と請求
    項6に記載の方法。
  8. 【請求項8】 三番目のステップが次の2つのサブステ
    ップに分割される請求項1に記載の方法: (a)堆積の全ての面の上に伝導性の層を堆積すること
    から成る一番目のサブステップ; (b)導体を他の導体に電気的に接続するためレーザに
    より伝導性の層をエッチングすることから成る二番目の
    ステップ。
  9. 【請求項9】 三番目のステップが次のサブステップに
    分割される請求項1に記載の方法: (a)導体が同一平面にある堆積内で接続の設計に従い
    溝を形成すること; (b)溝のある全ての堆積の上に伝導性の層を置くこ
    と; (c)堆積の平らな表面の上で伝導性の層を除去するこ
    とで、接続を形成する溝の中に伝導性の層のみを残留さ
    せること。
  10. 【請求項10】 三番目のステップの間、堆積パッドか
    ら更に成り堆積と外部回路を接続するように設計し、し
    かも電気的な接続が導体に接続され更に堆積パッドが互
    いに接続されている請求項1に記載の方法。
  11. 【請求項11】 半導体チップをカプセル封じするため
    の装置で、前記のチップのそれぞれには接続パッドがあ
    り、前記の装置にはチップのそれぞれに対し接続の手段
    があり、前記の接続手段には絶縁フィルムと前記のフィ
    ルムの上に伝導性のトラックとがあるが、前記のトラッ
    クは導体によりパッドに接続され更にチップのパッドを
    多くてもチップの3つの側面に向かい拡大し、チップと
    接続の手段は堆積を形成するため電気的な絶縁材料によ
    り互いに固定的に結合されているが、これは導体が少な
    くともチップの四番目の側面のある面を除いた堆積の面
    と同一平面にあるようにするためであり、導体の電気的
    な接続は互いに堆積の面に作られた接続により行なわれ
    ている。
  12. 【請求項12】 チップの四番目の側面の上にある堆積
    の前記の面が導体を有しておらず、前記の堆積が更に前
    記の面を除いた1以上の面の上に形成された堆積のパッ
    ドから成り、前記の堆積のパッドが堆積と外部回路とを
    接続するように設計されているが、前記の接続により導
    体の少なくとも一部と堆積のパッドがリンクされている
    請求項11に記載の装置。
  13. 【請求項13】 チップの四番目の面の上にある堆積の
    前記の面が熱消散手段に接続されている請求項11に記載
    の装置。
  14. 【請求項14】 導体がワイヤまたはストリップである
    請求項10に記載の装置。
JP07502193A 1992-03-10 1993-03-10 半導体チップに対する3dカプセル封じの方法および装置 Expired - Lifetime JP3326858B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR9202846 1992-03-10
FR9202846A FR2688629A1 (fr) 1992-03-10 1992-03-10 Procede et dispositif d'encapsulation en trois dimensions de pastilles semi-conductrices.

Publications (2)

Publication Number Publication Date
JPH06132471A true JPH06132471A (ja) 1994-05-13
JP3326858B2 JP3326858B2 (ja) 2002-09-24

Family

ID=9427538

Family Applications (1)

Application Number Title Priority Date Filing Date
JP07502193A Expired - Lifetime JP3326858B2 (ja) 1992-03-10 1993-03-10 半導体チップに対する3dカプセル封じの方法および装置

Country Status (5)

Country Link
US (1) US5400218A (ja)
EP (1) EP0565391B1 (ja)
JP (1) JP3326858B2 (ja)
DE (1) DE69321864T2 (ja)
FR (1) FR2688629A1 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5111261A (en) * 1988-07-13 1992-05-05 Seikosha Co., Ltd. Silicon thin film transistor with an intrinsic silicon active layer formed within the boundary defined by the edges of the gate electrode and the impurity containing silicon layer
US5221631A (en) * 1989-02-17 1993-06-22 International Business Machines Corporation Method of fabricating a thin film transistor having a silicon carbide buffer layer
US5963794A (en) * 1995-08-16 1999-10-05 Micron Technology, Inc. Angularly offset stacked die multichip device and method of manufacture
JP4931315B2 (ja) * 2000-02-11 2012-05-16 スリーディー プラス 三次元での相互接続の方法及びその方法により得られる電子デバイス

Families Citing this family (36)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3011510B2 (ja) * 1990-12-20 2000-02-21 株式会社東芝 相互連結回路基板を有する半導体装置およびその製造方法
FR2709020B1 (fr) * 1993-08-13 1995-09-08 Thomson Csf Procédé d'interconnexion de pastilles semi-conductrices en trois dimensions, et composant en résultant.
FR2719967B1 (fr) * 1994-05-10 1996-06-07 Thomson Csf Interconnexion en trois dimensions de boîtiers de composants électroniques utilisant des circuits imprimés.
US5917236A (en) * 1995-12-08 1999-06-29 Hewlett-Packard Company Packaging system for field effects transistors
FR2745973B1 (fr) * 1996-03-08 1998-04-03 Thomson Csf Memoire de masse et procede de fabrication de memoire de masse
JP3466394B2 (ja) 1996-10-31 2003-11-10 太陽誘電株式会社 チップ部品及びその製造方法
FR2756133B1 (fr) * 1996-11-21 1999-06-11 Alsthom Cge Alcatel Assemblage de modules electroniques multi-niveaux
FR2759527B1 (fr) 1997-02-10 2002-07-19 Alsthom Cge Alkatel Structure monobloc de composants empiles
US5903057A (en) * 1997-11-07 1999-05-11 Intel Corporation Semiconductor device that compensates for package induced delay
JP3304921B2 (ja) * 1999-06-18 2002-07-22 日本電気株式会社 半導体記憶装置
US6753628B1 (en) * 1999-07-29 2004-06-22 Encap Motor Corporation High speed spindle motor for disc drive
US6362554B1 (en) 1999-07-29 2002-03-26 Encap Motor Corporation Stator assembly
US6437464B1 (en) 1999-07-29 2002-08-20 Encap Motor Corporation Motor and disc assembly for computer hard drive
US6617721B1 (en) 1999-07-29 2003-09-09 Encap Motor Corporation High speed spindle motor
US6501616B1 (en) 1999-07-29 2002-12-31 Encap Motor Corporation Hard disc drive with base incorporating a spindle motor stator
US6300695B1 (en) 1999-07-29 2001-10-09 Encap Motor Corporation High speed spindle motor with hydrodynamic bearings
FR2802706B1 (fr) * 1999-12-15 2002-03-01 3D Plus Sa Procede et dispositif d'interconnexion en trois dimensions de composants electroniques
WO2001045233A1 (en) 1999-12-17 2001-06-21 Encap Motor Corporation Spindle motor with encapsulated stator and method of making same
US6426559B1 (en) 2000-06-29 2002-07-30 National Semiconductor Corporation Miniature 3D multi-chip module
US6892439B1 (en) 2001-02-01 2005-05-17 Encap Motor Corporation Motor with stator made from linear core preform
US7036207B2 (en) 2001-03-02 2006-05-02 Encap Motor Corporation Stator assembly made from a plurality of toroidal core segments and motor using same
FR2832136B1 (fr) * 2001-11-09 2005-02-18 3D Plus Sa Dispositif d'encapsulation hermetique de composant devant etre protege de toute contrainte
US6806559B2 (en) * 2002-04-22 2004-10-19 Irvine Sensors Corporation Method and apparatus for connecting vertically stacked integrated circuit chips
US7323772B2 (en) * 2002-08-28 2008-01-29 Micron Technology, Inc. Ball grid array structures and tape-based method of manufacturing same
FR2857157B1 (fr) * 2003-07-01 2005-09-23 3D Plus Sa Procede d'interconnexion de composants actif et passif et composant heterogene a faible epaisseur en resultant
FR2875672B1 (fr) * 2004-09-21 2007-05-11 3D Plus Sa Sa Dispositif electronique avec repartiteur de chaleur integre
FR2884049B1 (fr) * 2005-04-01 2007-06-22 3D Plus Sa Sa Module electronique de faible epaisseur comprenant un empilement de boitiers electroniques a billes de connexion
FR2894070B1 (fr) * 2005-11-30 2008-04-11 3D Plus Sa Sa Module electronique 3d
FR2895568B1 (fr) * 2005-12-23 2008-02-08 3D Plus Sa Sa Procede de fabrication collective de modules electroniques 3d
FR2902927B1 (fr) * 2006-06-27 2008-12-19 Commissariat Energie Atomique Dispositif electronique tridimensionnel.
FR2905198B1 (fr) * 2006-08-22 2008-10-17 3D Plus Sa Sa Procede de fabrication collective de modules electroniques 3d
FR2911995B1 (fr) * 2007-01-30 2009-03-06 3D Plus Sa Sa Procede d'interconnexion de tranches electroniques
FR2923081B1 (fr) * 2007-10-26 2009-12-11 3D Plus Procede d'interconnexion verticale de modules electroniques 3d par des vias.
CN102144176B (zh) 2008-09-08 2013-11-06 皇家飞利浦电子股份有限公司 具有转换片和互连层堆栈的辐射探测器的生产方法
FR2940521B1 (fr) 2008-12-19 2011-11-11 3D Plus Procede de fabrication collective de modules electroniques pour montage en surface
FR2943176B1 (fr) 2009-03-10 2011-08-05 3D Plus Procede de positionnement des puces lors de la fabrication d'une plaque reconstituee

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3671812A (en) * 1970-07-01 1972-06-20 Martin Marietta Corp High density packaging of electronic components in three-dimensional modules
US4017963A (en) * 1973-02-26 1977-04-19 Signetics Corporation Semiconductor assembly and method
FR2456388A1 (fr) * 1979-05-10 1980-12-05 Thomson Brandt Microboitier de circuit electronique, et circuit hybride comportant un tel microboitier
FR2485262A1 (fr) * 1980-06-19 1981-12-24 Thomson Csf Boitier d'encapsulation resistant a de fortes pressions externes
FR2485796A1 (fr) * 1980-06-24 1981-12-31 Thomson Csf Resistance electrique chauffante et tete d'imprimante thermique comportant de telles resistances chauffantes
FR2525815B1 (fr) * 1982-04-27 1985-08-30 Inf Milit Spatiale Aeronaut Substrat composite a haute conduction thermique et application aux boitiers de dispositifs semi-conducteurs
FR2527039A1 (fr) * 1982-05-14 1983-11-18 Inf Milit Spatiale Aeronaut Dispositif de protection d'un dispositif electronique contre les tensions engendrees par un champ electromagnetique
FR2538618B1 (fr) * 1982-12-28 1986-03-07 Inf Milit Spatiale Aeronaut Boitier pour composant electronique comportant un element fixant l'humidite
FR2547113B1 (fr) * 1983-06-03 1986-11-07 Inf Milit Spatiale Aeronaut Boitier d'encapsulation de composant electronique, durci vis-a-vis des radiations
FR2550009B1 (fr) * 1983-07-29 1986-01-24 Inf Milit Spatiale Aeronaut Boitier de composant electronique muni d'un condensateur
FR2591801B1 (fr) * 1985-12-17 1988-10-14 Inf Milit Spatiale Aeronaut Boitier d'encapsulation d'un circuit electronique
US4706166A (en) * 1986-04-25 1987-11-10 Irvine Sensors Corporation High-density electronic modules--process and product
FR2614134B1 (fr) * 1987-04-17 1990-01-26 Cimsa Sintra Procede de connexion d'un composant electronique pour son test et son montage, et dispositif de mise en oeuvre de ce procede
US4953005A (en) * 1987-04-17 1990-08-28 Xoc Devices, Inc. Packaging system for stacking integrated circuits
JPH01123427A (ja) * 1987-11-06 1989-05-16 Mitsubishi Electric Corp 樹脂封止形の半導体装置
US4953060A (en) * 1989-05-05 1990-08-28 Ncr Corporation Stackable integrated circuit chip package with improved heat removal
JP2982182B2 (ja) * 1989-08-02 1999-11-22 日本電気株式会社 樹脂封止型半導体装置
JP2918574B2 (ja) * 1989-09-29 1999-07-12 株式会社日立製作所 半導体装置
FR2670323B1 (fr) * 1990-12-11 1997-12-12 Thomson Csf Procede et dispositif d'interconnexion de circuits integres en trois dimensions.
US5199164A (en) * 1991-03-30 1993-04-06 Samsung Electronics Co., Ltd. Method of manufacturing semiconductor package
US5239448A (en) * 1991-10-28 1993-08-24 International Business Machines Corporation Formulation of multichip modules
US5247423A (en) * 1992-05-26 1993-09-21 Motorola, Inc. Stacking three dimensional leadless multi-chip module and method for making the same

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5111261A (en) * 1988-07-13 1992-05-05 Seikosha Co., Ltd. Silicon thin film transistor with an intrinsic silicon active layer formed within the boundary defined by the edges of the gate electrode and the impurity containing silicon layer
US5221631A (en) * 1989-02-17 1993-06-22 International Business Machines Corporation Method of fabricating a thin film transistor having a silicon carbide buffer layer
US5963794A (en) * 1995-08-16 1999-10-05 Micron Technology, Inc. Angularly offset stacked die multichip device and method of manufacture
JP4931315B2 (ja) * 2000-02-11 2012-05-16 スリーディー プラス 三次元での相互接続の方法及びその方法により得られる電子デバイス

Also Published As

Publication number Publication date
FR2688629A1 (fr) 1993-09-17
EP0565391B1 (fr) 1998-11-04
DE69321864D1 (de) 1998-12-10
JP3326858B2 (ja) 2002-09-24
EP0565391A1 (fr) 1993-10-13
US5400218A (en) 1995-03-21
DE69321864T2 (de) 1999-04-01

Similar Documents

Publication Publication Date Title
JPH06132471A (ja) 半導体チップに対する3dカプセル封じの方法および装置
US4646128A (en) High-density electronic processing package--structure and fabrication
US4525921A (en) High-density electronic processing package-structure and fabrication
EP0596075B1 (en) Non-conductive end layer for integrated stack of ic chips
US5343366A (en) Packages for stacked integrated circuit chip cubes
US5847448A (en) Method and device for interconnecting integrated circuits in three dimensions
US4695872A (en) High density micropackage for IC chips
US5885850A (en) Method for the 3D interconnection of packages of electronic components, and device obtained by this method
JP3138383B2 (ja) マルチチップモジュール
US5943213A (en) Three-dimensional electronic module
US5552633A (en) Three-dimensional multimodule HDI arrays with heat spreading
US5654221A (en) Method for forming semiconductor chip and electronic module with integrated surface interconnects/components
JP3415621B2 (ja) 3次元で集積回路を相互接続するための方法及び装置
JPH07101728B2 (ja) 多層配線構造体
EP0279996A1 (en) Multiple chip interconnection system and package
JP3483280B2 (ja) 電子コンポーネントパッケージの3次元相互接続方法及びそれによって形成される3次元コンポーネント
JP2882706B2 (ja) 電子回路とその熱制御
US5760477A (en) Integrated circuit contacts having resistive electromigration characteristics
JPH01166543A (ja) Vlsiのパッケージ
JPH04179264A (ja) 樹脂封止型半導体装置
US5796159A (en) Thermally efficient integrated circuit package
JPH05205832A (ja) フレキシブルテープ構造及びフレキシブルテープ形成プロセス
JPH077282A (ja) 回路部品をパックする装置
EP0186818B1 (en) Chip to pin interconnect method
US5898128A (en) Electronic component

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20020611

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20070712

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080712

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080712

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090712

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090712

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100712

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110712

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110712

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120712

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120712

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130712

Year of fee payment: 11

EXPY Cancellation because of completion of term