JPH05324949A - Icカード入出力制御回路 - Google Patents

Icカード入出力制御回路

Info

Publication number
JPH05324949A
JPH05324949A JP4127483A JP12748392A JPH05324949A JP H05324949 A JPH05324949 A JP H05324949A JP 4127483 A JP4127483 A JP 4127483A JP 12748392 A JP12748392 A JP 12748392A JP H05324949 A JPH05324949 A JP H05324949A
Authority
JP
Japan
Prior art keywords
data bus
buffer
power supply
write
time
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP4127483A
Other languages
English (en)
Inventor
Hidenobu Gochi
英伸 郷地
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP4127483A priority Critical patent/JPH05324949A/ja
Priority to GB9308801A priority patent/GB2267164B/en
Priority to US08/059,935 priority patent/US5378944A/en
Priority to DE4316894A priority patent/DE4316894C2/de
Publication of JPH05324949A publication Critical patent/JPH05324949A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K7/00Methods or arrangements for sensing record carriers, e.g. for reading patterns
    • G06K7/0008General problems related to the reading of electronic memory record carriers, independent of its reading method, e.g. power transfer
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C17/00Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
    • G11C17/14Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
    • G11C17/18Auxiliary circuits, e.g. for writing into memory
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers

Abstract

(57)【要約】 【目的】 この発明のICカード入出力制御回路は、I
Cカードの電気的特性を向上させると共にICの搭載個
数によるICカードの電気的特性の変動を防止すること
を目的とする。 【構成】 電源電圧検知回路37が電源線32を介して
ワンタイムPROMIC21に供給される電源電圧を検
知し、検知された電源電圧に基づいて出力線40により
読み出し用データバスバッファ35及び書き込み用デー
タバスバッファ36のうち一方を選択する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】この発明は、ワンタイムPROM
ICを搭載したICカードの入出力制御回路に関するも
のである。
【0002】
【従来の技術】図3にワンタイムPROMICを搭載し
た従来のICカードを示す。複数のワンタイムPROM
IC1のチップイネーブル信号入力端子CEにアドレス
デコーダ2を介してカードイネーブル信号線5が接続さ
れている。各ワンタイムPROMIC1には内部アドレ
スバス7を介してアドレスバッファ3が接続され、この
アドレスバッファ3にアドレスバス6が接続されてい
る。また、各ワンタイムPROMIC1のアウトプット
イネーブル信号入力端子OE及びプログラムコントロー
ル信号入力端子PGMにコントロール信号制御回路4を
介してアウトプットイネーブル信号線10及びプログラ
ムコントロール信号線11が接続されている。さらに、
上位アドレス信号線8がアドレスデコーダ2及びコント
ロール信号制御回路4に接続されている。また、各ワン
タイムPROMIC1には、データバス9及び電源線1
2が接続されている。
【0003】データの読み出し動作においては、アドレ
スバス6及び上位アドレス信号線8にアドレスを与える
一方、カードイネーブル信号線5及びアウトプットイネ
ーブル信号線10をそれぞれLレベル、プログラムコン
トロール信号線11をHレベルにする。上位アドレス信
号線8に指定されたアドレスに基づいてアドレスデコー
ダ2及びコントロール信号制御回路4により複数のワン
タイムPROMIC1の中から一つのIC1が選択さ
れ、アドレスデコーダ2からそのIC1のチップイネー
ブル信号入力端子CEにLレベルのチップイネーブル信
号が入力されると共にコントロール信号制御回路4から
選択されたIC1のアウトプットイネーブル信号入力端
子OE及びプログラムコントロール信号入力端子PGM
にそれぞれLレベルのアウトプットイネーブル信号及び
Hレベルのプログラムコントロール信号が入力される。
これにより、選択されたIC1は読み出し状態となり、
アドレスバス6に指定されたアドレスのデータがデータ
バス9に出力される。
【0004】一方、データの書き込み動作においては、
まず電源線12を介して各IC1に12.5vのプログ
ラム電圧Vppを供給し、アドレスバス6及び上位アド
レス信号線8にアドレスを、データバス9に書き込みデ
ータをそれぞれ与える。この状態で、カードイネーブル
信号線5及びプログラムコントロール信号線11をそれ
ぞれLレベル、アウトプットイネーブル信号線10をH
レベルにすると、上位アドレス信号線8上のアドレスに
基づいて選択された一つのワンタイムPROMIC1に
Lレベルのチップイネーブル信号及びプログラムコント
ロール信号とHレベルのアウトプットイネーブル信号が
入力される。これにより、選択されたIC1は書き込み
状態となり、アドレスバス6で指定されたアドレスにデ
ータバス9上の書き込みデータが書き込まれる。
【0005】
【発明が解決しようとする課題】しかしながら、図3に
示されるように、ワンタイムPROMICを搭載した従
来のICカードには出力バッファが設けられていなかっ
たので、静電気に対して弱いという問題点があった。ま
た、出力バッファがないために、搭載するICの個数に
応じてICカードの出力端子容量が変化し、電気的特性
が変動するという問題点もあった。この発明はこのよう
な問題点を解消するためになされたもので、ICカード
の耐静電気性を向上させると共にICの搭載個数による
ICカードの電気的特性の変動を防止することのできる
ICカード入出力制御回路を提供することを目的とす
る。
【0006】
【課題を解決するための手段】請求項1に記載のICカ
ード入出力制御回路は、ワンタイムPROMICとデー
タバスとの間に接続された読み出し用データバスバッフ
ァと、ワンタイムPROMICとデータバスとの間に接
続された書き込み用データバスバッファと、ワンタイム
PROMICに供給される電源電圧を検知すると共に検
知された電源電圧に基づいて読み出し用データバスバッ
ファ及び書き込み用データバスバッファのうち一方を選
択する選択手段とを備えたものである。
【0007】また、請求項2に記載のICカード入出力
制御回路は、ワンタイムPROMICとデータバスとの
間に接続された読み出し用データバスバッファと、ワン
タイムPROMICとデータバスとの間に接続されると
共に第1の書き込みモードに対応する第1のバッファと
第2の書き込みモードに対応する第2のバッファとを含
む書き込み用データバスバッファと、ワンタイムPRO
MICに供給される電源電圧を検知すると共に検知され
た電源電圧に基づいて読み出し用データバスバッファ及
び書き込み用データバスバッファのうち一方を選択する
第1の選択手段と、ワンタイムPROMICに第1及び
第2の書き込みモードのいずれかを指定する書き込みモ
ード切り替え信号に基づいて書き込み用データバスバッ
ファの第1及び第2のバッファのうち一方を選択する第
2の選択手段とを備えたものである。
【0008】
【作用】請求項1に係るICカード入出力制御回路にお
いては、選択手段が電源電圧を検知し、検知された電源
電圧に基づいてワンタイムPROMICとデータバスと
の間に接続された読み出し用データバスバッファ及び書
き込み用データバスバッファのうち一方を選択する。
【0009】請求項2に係るICカード入出力制御回路
においては、第1の選択手段が電源電圧を検知し、検知
された電源電圧に基づいてワンタイムPROMICとデ
ータバスとの間に接続された読み出し用データバスバッ
ファ及び書き込み用データバスバッファのうち一方を選
択すると共に、第2の選択手段が書き込みモード切り替
え信号に基づいて書き込み用データバスバッファの第1
及び第2のバッファのうち一方を選択する。
【0010】
【実施例】以下、この発明の実施例を添付図面に基づい
て説明する。図1にこの発明の第1実施例に係るICカ
ード入出力制御回路を備えたICカードの構成を示す。
二つのワンタイムPROMIC21のチップイネーブル
信号入力端子CEにアドレスデコーダ22を介してカー
ドイネーブル信号線25が接続されている。各ワンタイ
ムPROMIC21には内部アドレスバス27を介して
アドレスバッファ23が接続され、このアドレスバッフ
ァ23にアドレスバス26が接続されている。また、各
ワンタイムPROMIC21のアウトプットイネーブル
信号入力端子OE及びプログラムコントロール信号入力
端子PGMにコントロール信号制御回路24を介してア
ウトプットイネーブル信号線30及びプログラムコント
ロール信号線31が接続されている。さらに、上位アド
レス信号線28がアドレスデコーダ22及びコントロー
ル信号制御回路24に接続されている。また、各ワンタ
イムPROMIC21に電源線32が接続されており、
データの読み出し時には5vの電源電圧が、書き込み時
には12vあるいは12.5vの電源電圧がそれぞれ供
給される。
【0011】また、各ワンタイムPROMIC21には
内部データバス33を介してデータバスバッファ34が
接続され、データバスバッファ34に外部データバス2
9が接続されている。データバスバッファ34は、読み
出し用データバスバッファ35及び書き込み用データバ
スバッファ36を有しており、これらデータバスバッフ
ァ35及び36にカードイネーブル信号線25、アウト
プットイネーブル信号線30及びプログラムコントロー
ル信号線31が接続されている。
【0012】電源線32に電源電圧を検知する電源電圧
検知回路37が接続されており、この電源電圧検知回路
37の出力線40が読み出し用データバスバッファ35
及び書き込み用データバスバッファ36に接続されてい
る。電源電圧検知回路37はツェナーダイオード38と
抵抗39との直列回路から形成されており、ツェナーダ
イオード38と抵抗39との接続点から出力線40が導
出されている。電源線32を介して5vの電源電圧が供
給されるときにはツェナーダイオード38は遮断状態に
あるため出力線40はLレベルとなり、一方12vある
いは12.5vの電源電圧が供給されるときにはツェナ
ーダイオード38が導通状態となって出力線40はHレ
ベルになる。電源電圧検知回路37と出力線40とによ
り選択手段が形成されている。
【0013】次に、第1実施例の動作について説明す
る。まず、ワンタイムPROMIC21に入力される制
御信号、すなわちチップイネーブル信号入力端子CE、
アウトプットイネーブル信号入力端子OE及びプログラ
ムコントロール信号入力端子PGMにそれぞれ入力され
るチップイネーブル信号、アウトプットイネーブル信号
及びプログラムコントロール信号の各レベルに対応する
読み出し用データバスバッファ35及び書き込み用デー
タバスバッファ36の状態をそれぞれ表1及び表2に示
す。
【0014】 表1 CE OE PGM データバスバッファ ──────────────── H × × ハイインピーダンス L L H 出力 L H L ハイインピーダンス L H H ハイインピーダンス L L L 出力
【0015】 表2 CE OE PGM データバスバッファ ──────────────── H × × ハイインピーダンス L H L 入力 L H H 入力 L L H 出力 L L L ハイインピーダンス
【0016】表1及び表2からわかるように、制御信号
の各レベルが一定でも、読み出し動作時と書き込み動作
時とではデータバスバッファの状態を変えなければなら
ない場合がある。そこで、この第1実施例では、読み出
し用と書き込み用のデータバスバッファ35及び36を
互いに独立して設け、ワンタイムPROMIC21に供
給される電源電圧の値に基づいてこれらデータバスバッ
ファ35及び36のうちの一方を選択する。
【0017】以下、データの読み出し動作及び書き込み
動作について具体的に説明する。まず、読み出し動作に
おいては、電源線32を介して各IC21に5vの電源
電圧が供給される。このため、電源電圧検知回路37の
出力線40がLレベルとなり、その結果読み出し用デー
タバスバッファ35が選択される。これにより、各制御
信号のレベルに応じて表1に示されるバッファ状態が得
られる。
【0018】例えば、アドレスバス26及び上位アドレ
ス信号線28にアドレスを与える一方、カードイネーブ
ル信号線25及びアウトプットイネーブル信号線30を
それぞれLレベル、プログラムコントロール信号線31
をHレベルにする。上位アドレス信号線28に指定され
たアドレスに基づいてアドレスデコーダ22及びコント
ロール信号制御回路24により双方のワンタイムPRO
MIC21のうち一方のIC21が選択され、アドレス
デコーダ22からそのIC21のチップイネーブル信号
入力端子CEにLレベルのチップイネーブル信号が入力
されると共にコントロール信号制御回路24から選択さ
れたIC21のアウトプットイネーブル信号入力端子O
E及びプログラムコントロール信号入力端子PGMにそ
れぞれLレベルのアウトプットイネーブル信号及びHレ
ベルのプログラムコントロール信号が入力される。これ
により、選択されたIC21は読み出し状態となり、ア
ドレスバス26に指定されたアドレスのデータが読み出
し用データバスバッファ35を介して外部データバス2
9に出力される。
【0019】一方、書き込み動作においては、電源線3
2を介して各IC21に12vあるいは12.5vの電
源電圧が供給される。このため、電源電圧検知回路37
の出力線40がHレベルとなり、その結果書き込み用デ
ータバスバッファ36が選択される。これにより、各制
御信号のレベルに応じて表2に示されるバッファ状態が
得られる。
【0020】例えば、アドレスバス26及び上位アドレ
ス信号線28にアドレスを、外部データバス29に書き
込みデータをそれぞれ与える。この状態で、カードイネ
ーブル信号線25及びプログラムコントロール信号線3
1をそれぞれLレベル、アウトプットイネーブル信号線
30をHレベルにすると、上位アドレス信号線28上の
アドレスに基づいて選択されたワンタイムPROMIC
21にLレベルのチップイネーブル信号及びプログラム
コントロール信号とHレベルのアウトプットイネーブル
信号が入力される。これにより、選択されたIC21は
書き込み状態となり、アドレスバス26で指定されたア
ドレスに書き込み用データバスバッファ36を介して外
部データバス29上の書き込みデータが書き込まれる。
【0021】図2に第2実施例に係るICカード入出力
制御回路を備えたICカードの構成を示す。このICカ
ードは、図1に示したICカードにおいて、ワンタイム
PROMIC21、アドレスデコーダ22、コントロー
ル信号制御回路24及びデータバスバッファ34の代わ
りにそれぞれワンタイムPROMIC46、アドレスデ
コーダ41、コントロール信号制御回路42及びデータ
バスバッファ43を設けると共にアドレスデコーダ4
1、コントロール信号制御回路42及びデータバスバッ
ファ43に書き込みモード切り替え信号線45を接続し
たものである。
【0022】アドレスデコーダ41はバイトプログラム
用デコーダ41aとページプログラム用デコーダ41b
とを含み、コントロール信号制御回路42はバイトプロ
グラム用制御回路42aとページプログラム用制御回路
42bとを含んでいる。また、データバスバッファ43
は読み出し用データバスバッファ35と書き込み用デー
タバスバッファ44とを有しており、書き込み用データ
バスバッファ44はバイトプログラム用バッファ44a
とページプログラム用バッファ44bとを含んでいる。
書き込みモード切り替え信号線45を介して入力される
書き込みモード切り替え信号のレベルに基づいて、第1
の書き込みモードとなるバイトプログラム時にはバイト
プログラム用デコーダ41a、バイトプログラム用制御
回路42a及びバイトプログラム用バッファ44aが選
択され、一方第2の書き込みモードとなるページプログ
ラム時にはページプログラム用デコーダ41b、ページ
プログラム用制御回路42b及びページプログラム用バ
ッファ44bが選択される。
【0023】電源電圧検知回路37と出力線40とによ
り読み出し用データバスバッファ35と書き込み用デー
タバスバッファ44のうち一方を選択する第1の選択手
段が形成され、書き込みモード切り替え信号線45によ
り第2の選択手段が形成されている。
【0024】次に、第2実施例の動作について説明す
る。ワンタイムPROMIC46には書き込みモードと
して、バイトプログラムモードとページプログラムモー
ドの二つのモードが設定されている。ここで、バイトプ
ログラム時にIC46に入力される制御信号のレベルに
対応するバイトプログラム用デコーダ41a、バイトプ
ログラム用制御回路42a及びバイトプログラム用バッ
ファ44aの各状態を表3に示す。
【0025】 表3 CE OE PGM デコーダ41a 制御回路42a バッファ44a ────────────────────────────────── H × × オールH オールH ハイインピーダンス L L H セレクト OE:セレクト PGM:オールH 出力 L H L セレクト OE:オールH PGM:セレクト 入力 L H H セレクト オールH 入力 L L L セレクト OE:オールH PGM:オールH ハイインピーダンス
【0026】同様に、ページプログラム時にIC46に
入力される制御信号のレベルに対応するページプログラ
ム用デコーダ41b、ページプログラム用制御回路42
b及びページプログラム用バッファ44bの各状態を表
4に示す。
【0027】 表4 CE OE PGM デコーダ41b 制御回路42b バッファ44b ────────────────────────────────── H × × オールH オールH ハイインピーダンス L L H セレクト OE:セレクト PGM:オールH 出力 × H H オールH オールH 入力 × H L オールH OE:オールH PGM:セレクト ハイインピーダンス × L L セレクト オールH ハイインピーダンス
【0028】表3及び表4からわかるように、制御信号
の各レベルが一定でも、バイトプログラム時とページプ
ログラム時とではアドレスデコーダ、コントロール信号
制御回路及びデータバスバッファの状態を変えなければ
ならない場合がある。そこで、この第2実施例では、バ
イトプログラム用のデコーダ41a、制御回路42a及
びバッファ44aとページプログラム用のデコーダ41
b、制御回路42b及びバッファ44bとを互いに独立
して設け、書き込みモード切り替え信号に基づいてこれ
らのうちの一方を選択する。
【0029】書き込み動作においては、電源線32を介
して各IC46に12vあるいは12.5vの電源電圧
が供給される。このため、電源電圧検知回路37の出力
線40がHレベルとなり、その結果書き込み用データバ
スバッファ44が選択される。この状態で、書き込みモ
ード切り替え信号線45を介してHレベルの書き込みモ
ード切り替え信号が入力されると、バイトプログラム用
のデコーダ41a、制御回路42a及びバッファ44a
がそれぞれ選択され、これにより制御信号のレベルに応
じて表3に示される各回路の状態が得られる。一方、L
レベルの書き込みモード切り替え信号が入力されると、
ページプログラム用のデコーダ41b、制御回路42b
及びバッファ44bがそれぞれ選択され、これにより制
御信号のレベルに応じて表4に示される各回路の状態が
得られる。なお、読み出し動作は第1実施例と同様であ
る。
【0030】
【発明の効果】以上説明したように、請求項1に記載の
ICカード入出力制御回路は、ワンタイムPROMIC
とデータバスとの間に接続された読み出し用データバス
バッファと、ワンタイムPROMICとデータバスとの
間に接続された書き込み用データバスバッファと、ワン
タイムPROMICに供給される電源電圧を検知すると
共に検知された電源電圧に基づいて読み出し用データバ
スバッファ及び書き込み用データバスバッファのうち一
方を選択する選択手段とを備えているので、ICカード
の耐静電気性が向上すると共にICの搭載個数によるI
Cカードの電気的特性の変動を防止することができる。
【0031】また、請求項2に記載のICカード入出力
制御回路は、ワンタイムPROMICとデータバスとの
間に接続された読み出し用データバスバッファと、ワン
タイムPROMICとデータバスとの間に接続されると
共に第1の書き込みモードに対応する第1のバッファと
第2の書き込みモードに対応する第2のバッファとを含
む書き込み用データバスバッファと、ワンタイムPRO
MICに供給される電源電圧を検知すると共に検知され
た電源電圧に基づいて読み出し用データバスバッファ及
び書き込み用データバスバッファのうち一方を選択する
第1の選択手段と、ワンタイムPROMICに第1及び
第2の書き込みモードのいずれかを指定する書き込みモ
ード切り替え信号に基づいて書き込み用データバスバッ
ファの第1及び第2のバッファのうち一方を選択する第
2の選択手段とを備えているので、ICカードの耐静電
気性の向上及びICの搭載個数による電気的特性の変動
防止がなされると共に二種類の書き込みモードをサポー
トすることができる。
【図面の簡単な説明】
【図1】この発明の第1実施例に係るICカード入出力
制御回路を備えたICカードを示すブロック図である。
【図2】第2実施例に係るICカード入出力制御回路を
備えたICカードを示すブロック図である。
【図3】従来のICカードを示すブロック図である。
【符号の説明】
21、46 ワンタイムPROMIC 32 電源線 34、43 データバスバッファ 35 読み出し用データバスバッファ 36、44 書き込み用データバスバッファ 37 電源電圧検知回路 40 出力線 44a バイトプログラム用バッファ 44b ページプログラム用バッファ 45 書き込みモード切り替え信号線
【手続補正書】
【提出日】平成5年2月12日
【手続補正1】
【補正対象書類名】明細書
【補正対象項目名】0005
【補正方法】変更
【補正内容】
【0005】
【発明が解決しようとする課題】しかしながら、図3に
示されるように、ワンタイムPROMICを搭載した従
来のICカードには出力バッファが設けられていなかっ
たので、静電気に対して弱いという問題点があった。ま
た、出力バッファがないために、搭載するICの個数に
応じてICカードの出力端子容量が変化し、電気的特性
が変動するという問題点もあった。この発明はこのよう
な問題点を解消するためになされたもので、静電気に強
い出力バッファを挿入することによりICカードの耐静
電気性を向上させると共にICの搭載個数によるICカ
ードの電気的特性の変動を防止することのできるICカ
ード入出力制御回路を提供することを目的とする。
【手続補正2】
【補正対象書類名】明細書
【補正対象項目名】0027
【補正方法】変更
【補正内容】
【0027】 表4 CE OE PGM デコーダ41b 制御回路42b バッファ44b ────────────────────────────────── H × × オールH オールH ハイインピーダンス L L H オールH OE:セレクト PGM:オールH 入力 H H オールH オールH 入力 H L オールH OE:オールH PGM:セレクト ハイインピーダンス L L セレクト オールH ハイインピーダンス
【手続補正3】
【補正対象書類名】明細書
【補正対象項目名】0030
【補正方法】変更
【補正内容】
【0030】
【発明の効果】以上説明したように、請求項1に記載の
ICカード入出力制御回路は、ワンタイムPROMIC
とデータバスとの間に接続された読み出し用データバス
バッファと、ワンタイムPROMICとデータバスとの
間に接続された書き込み用データバスバッファと、ワン
タイムPROMICに供給される電源電圧を検知すると
共に検知された電源電圧に基づいて読み出し用データバ
スバッファ及び書き込み用データバスバッファのうち一
方を選択する選択手段とを備えているので、静電気に強
いバッファを挿入することによりICカードの耐静電気
性が向上すると共にICの搭載個数によるICカードの
電気的特性の変動を防止することができる。
【手続補正4】
【補正対象書類名】明細書
【補正対象項目名】0031
【補正方法】変更
【補正内容】
【0031】また、請求項2に記載のICカード入出力
制御回路は、ワンタイムPROMICとデータバスとの
間に接続された読み出し用データバスバッファと、ワン
タイムPROMICとデータバスとの間に接続されると
共に第1の書き込みモードに対応する第1のバッファと
第2の書き込みモードに対応する第2のバッファとを含
む書き込み用データバスバッファと、ワンタイムPRO
MICに供給される電源電圧を検知すると共に検知され
た電源電圧に基づいて読み出し用データバスバッファ及
び書き込み用データバスバッファのうち一方を選択する
第1の選択手段と、ワンタイムPROMICに第1及び
第2の書き込みモードのいずれかを指定する書き込みモ
ード切り替え信号に基づいて書き込み用データバスバッ
ファの第1及び第2のバッファのうち一方を選択する第
2の選択手段とを備えているので、静電気に強いバッフ
ァを挿入することによりICカードの耐静電気性の向上
及びICの搭載個数による電気的特性の変動防止がなさ
れると共に二種類の書き込みモードをサポートすること
ができる。
【手続補正5】
【補正対象書類名】図面
【補正対象項目名】図3
【補正方法】変更
【補正内容】
【図3】

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】 ワンタイムPROMICを搭載したIC
    カードの入出力制御回路であって、 ワンタイムPROMICとデータバスとの間に接続され
    た読み出し用データバスバッファと、 ワンタイムPROMICとデータバスとの間に接続され
    た書き込み用データバスバッファと、 ワンタイムPROMICに供給される電源電圧を検知す
    ると共に検知された電源電圧に基づいて前記読み出し用
    データバスバッファ及び前記書き込み用データバスバッ
    ファのうち一方を選択する選択手段とを備えたことを特
    徴とするICカード入出力制御回路。
  2. 【請求項2】 第1及び第2の書き込みモードを有する
    ワンタイムPROMICを搭載したICカードの入出力
    制御回路であって、 ワンタイムPROMICとデータバスとの間に接続され
    た読み出し用データバスバッファと、 ワンタイムPROMICとデータバスとの間に接続され
    ると共に第1の書き込みモードに対応する第1のバッフ
    ァと第2の書き込みモードに対応する第2のバッファと
    を含む書き込み用データバスバッファと、 ワンタイムPROMICに供給される電源電圧を検知す
    ると共に検知された電源電圧に基づいて前記読み出し用
    データバスバッファ及び前記書き込み用データバスバッ
    ファのうち一方を選択する第1の選択手段と、 ワンタイムPROMICに第1及び第2の書き込みモー
    ドのいずれかを指定する書き込みモード切り替え信号に
    基づいて前記書き込み用データバスバッファの第1及び
    第2のバッファのうち一方を選択する第2の選択手段と
    を備えたことを特徴とするICカード入出力制御回路。
JP4127483A 1992-05-20 1992-05-20 Icカード入出力制御回路 Pending JPH05324949A (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP4127483A JPH05324949A (ja) 1992-05-20 1992-05-20 Icカード入出力制御回路
GB9308801A GB2267164B (en) 1992-05-20 1993-04-28 IC card input/output control circuit
US08/059,935 US5378944A (en) 1992-05-20 1993-05-11 IC card input/output control circuit
DE4316894A DE4316894C2 (de) 1992-05-20 1993-05-19 Eingabe/Ausgabe-Steuerschaltung für eine Chipkarte

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4127483A JPH05324949A (ja) 1992-05-20 1992-05-20 Icカード入出力制御回路

Publications (1)

Publication Number Publication Date
JPH05324949A true JPH05324949A (ja) 1993-12-10

Family

ID=14961063

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4127483A Pending JPH05324949A (ja) 1992-05-20 1992-05-20 Icカード入出力制御回路

Country Status (4)

Country Link
US (1) US5378944A (ja)
JP (1) JPH05324949A (ja)
DE (1) DE4316894C2 (ja)
GB (1) GB2267164B (ja)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2302676B (en) * 1993-06-28 1997-06-11 Brunswick Corp Marine drive exhaust system
JP3522806B2 (ja) * 1993-11-29 2004-04-26 株式会社東芝 Icカードリーダライタ
JPH07271490A (ja) * 1994-03-31 1995-10-20 Casio Comput Co Ltd バス入出力回路
US6198136B1 (en) 1996-03-19 2001-03-06 International Business Machines Corporation Support chips for buffer circuits
US6138188A (en) * 1998-09-28 2000-10-24 Mentor Arc Inc. Buffer management device and method for improving buffer usage and access performance in data processing system
US6609169B1 (en) 1999-06-14 2003-08-19 Jay Powell Solid-state audio-video playback system
JP3822768B2 (ja) 1999-12-03 2006-09-20 株式会社ルネサステクノロジ Icカードの製造方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5856286B2 (ja) * 1980-12-25 1983-12-14 富士通株式会社 出力バッファ回路
FR2594984A1 (fr) * 1986-02-24 1987-08-28 Ricoh Kk Element a carte de circuits integres pour dispositif de traitement de donnees
JPS6478397A (en) * 1987-09-18 1989-03-23 Mitsubishi Electric Corp Ic card writing system
JP2595314B2 (ja) * 1988-06-30 1997-04-02 三菱電機株式会社 誤書き込み防止機能を備えたicカ―ド
JP2539012B2 (ja) * 1988-09-28 1996-10-02 富士通株式会社 メモリカ―ド
US5202852A (en) * 1989-02-09 1993-04-13 Mitsubishi Denki Kabushiki Kaisha Programmable read only memory card with improved buffer circuit
JPH03144879A (ja) * 1989-10-31 1991-06-20 Mitsubishi Electric Corp 携帯型半導体記憶装置
US5016223A (en) * 1990-04-17 1991-05-14 Mitsubishi Denki Kabushiki Kaisha Memory card circuit
JPH04178791A (ja) * 1990-11-13 1992-06-25 Mitsubishi Electric Corp Icカード

Also Published As

Publication number Publication date
GB2267164B (en) 1995-10-11
GB2267164A (en) 1993-11-24
DE4316894A1 (de) 1993-12-02
US5378944A (en) 1995-01-03
GB9308801D0 (en) 1993-06-09
DE4316894C2 (de) 1995-10-19

Similar Documents

Publication Publication Date Title
US5382839A (en) Power supply control circuit for use in IC memory card
EP0207249A2 (en) Electrically programmable logic array
US5172342A (en) Portable semiconductor memory unit
US6124747A (en) Output buffer circuit capable of controlling through rate
JPH05324949A (ja) Icカード入出力制御回路
US5715207A (en) Memory presence and type detection using multiplexed memory line function
US5349689A (en) Apparatus for maintaining reset on microprocessor until after electrical chattering from connection of removable memory cartridge has ceased
US6301182B1 (en) Semiconductor memory device
KR910003753B1 (ko) 전자기기장치
EP0405498B1 (en) Electronic apparatus having read-only memories
JPH0728393A (ja) 制御装置
US5559731A (en) IC card
US5557233A (en) Filter for computer bus signals
US4536738A (en) Programmable circuit arrangement
US6812752B2 (en) Embedded voltage level detector
KR920003271B1 (ko) 마이컴의 제어에 의한 메모리 라이트 방지회로
JPH0554153A (ja) 半導体集積回路装置
KR960002332B1 (ko) 이브이에이칩의 포트제어회로
JP3117984B2 (ja) 半導体不揮発性メモリ装置
JPS63107000A (ja) プログラマブル・リ−ド・オンリ−・メモリ
JPH05233439A (ja) Icメモリカード
KR20000046167A (ko) 메모리 제어장치 및 방법
JPH05291957A (ja) 比較基準切換スイッチ付ワンチップ・コンパレータ
JPH02214096A (ja) P.romに対する書込制御回路
JP2000306067A (ja) Icカード