JPH0525837U - 電子スイツチ - Google Patents

電子スイツチ

Info

Publication number
JPH0525837U
JPH0525837U JP7308191U JP7308191U JPH0525837U JP H0525837 U JPH0525837 U JP H0525837U JP 7308191 U JP7308191 U JP 7308191U JP 7308191 U JP7308191 U JP 7308191U JP H0525837 U JPH0525837 U JP H0525837U
Authority
JP
Japan
Prior art keywords
transistor
base
resistor
emitter
electronic switch
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7308191U
Other languages
English (en)
Inventor
利光 中山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP7308191U priority Critical patent/JPH0525837U/ja
Publication of JPH0525837U publication Critical patent/JPH0525837U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Electronic Switches (AREA)
  • Logic Circuits (AREA)

Abstract

(57)【要約】 【目的】パルス信号によりON/OFF制御される電子
スイッチにおいて、出力条件によらずに動作可能で、か
つ入力電圧低下時OFFする機能を有するスイッチを得
る。 【構成】エミッタを入力端7とし、コレクタを出力端8
とするPNPトランジスタ1のベースにPNPトランジ
スタ2のエミッタを接続する。PNPトランジスタ2の
ベースは、抵抗器4を介してNPNトランジスタ3のコ
レクタに接続し、PNPトランジスタ2のコレクタは抵
抗器5を介してNPNトランジスタ3のベースに接続す
る。NPNトランジスタ3のベースは抵抗器6を介して
エミッタとともにグランド接続する。NPNトランジス
タ3のベースは電子スイッチをON/OFF制御するコ
マンドパルス入力端9に接続されている。

Description

【考案の詳細な説明】
【0001】
【産業上の利用分野】
本考案は電子スイッチに関し、特に入力電圧が低下すると開放とされ、パルス 信号によりON/OFF制御される電子スイッチに関する。
【0002】
【従来の技術】
従来、この種の電子スイッチは、図3の回路図に示すように、PNPトランジ スタ1とPNPトランジスタ2はダーリントン構成となり、両トランジスタ1, 2のコレクタが接続されて出力端8とされ、NPNトランジスタ3のベース駆動 抵抗5は出力端8に接続されている。トランジスタ3は、この電子スイッチのO N/OFF制御用トランジスタであり、コレクタは抵抗器4を介してトランジス タ2のベースに接続され、エミッタは接地され、ベースはON/OFF制御用の コマンドパルス入力端9に接続されるとともに抵抗器6を介して接地されている 。そして、正のコマンドパルスが入力端9に入力されると、入力端7と出力端8 を電子的に接続する。この電子スイッチは、出力端8の電圧が低下した場合、抵 抗器5と抵抗器6の分圧により、トランジスタ3がOFFして本電子スイッチは OFFする様になっている。
【0003】
【考案が解決しようとする課題】
上述した従来の電子スイッチでは、ダーリントン接続されたPNPトランジス タを駆動するNPNトランジスタのベース駆動用抵抗器が出力端に接続されてい るので、出力端に大容量のコンデンサが接続されている条件では、本電子スイッ チのON/OFFコマンドパルスをコマンドパルス入力端に印加しても、出力端 電圧が正規の電圧まで立上がらない場合や、逆に下らない場合があり、ON/O FF制御ができないという欠点があった。このため、コマンドパルスのパルス幅 を広くする必要や、これとは別のコマンドパルスによりこの電子スイッチをON /OFFするラッチ回路を必要とした。
【0004】
【課題を解決するための手段】
本考案の電子スイッチは、エミッタを入力端としコレクタを出力端とする第1 のPNPトランジスタと、エミッタを前記第1のPNPトランジスタのベースに 接続する第2のPNPトランジスタと、コレクタを第1の抵抗器を介して前記第 2のPNPトランジスタのベースに接続しベースを第2の抵抗器を介して前記第 2のPNPトランジスタのコレクタに接続するとともに第3の抵抗器を介して接 地しエミッタを直接またはカソードを前記エミッタに接続したツェナーダイオー ドを介して接地するNPNトランジスタとを有し、前記NPNトランジスタのベ ースをコマンドパルス入力端としている。
【0005】
【実施例】
次に、本考案について図面を参照して説明する。
【0006】 図1は本考案の第1の実施例の回路図である。
【0007】 図1の電子スイッチは、エミッタを入力端としコレクタを出力端とするPNP トランジスタ1と、エミッタをPNPトランジスタ1のベースに接続するPNP トランジスタ2と、コレクタを抵抗器4を介してPNPトランジスタ2のベース に接続しベースを抵抗器5を介してPNPトランジスタ2のコレクタに接続する とともに抵抗器6を介して接地しエミッタを直接接地するNPNトランジスタ3 とを有し、NPNトランジスタ3のベースをコマンドパルス入力端9とする。
【0008】 この電子スイッチの入力端7と出力端8とは、トランジスタ1がON/OFF することによりON/OFFする。さて、正のパルス信号をコマンドパルス入力 端9に印加することにより、トランジスタ3がONし、抵抗器4を介してトラン ジスタ1,トランジスタ2にベース電流が流れ、トランジスタ1,トランジスタ 2がONする。トランジスタ2がONすることにより、抵抗器5を介してトラン ジスタ3のベースに電流が流れ、正帰還が働いてパルス信号が停止しても電子ス イッチはONを保持する。一方、負のパルス信号をコマンドパルス入力端9に印 加することにより、トランジスタ3がOFFし、トランジスタ1,2のベース電 流がOFFして本電子スイッチはOFFし、パルス信号が停止してもトランジス タ2のコレクタに電圧が発生しないため、電子スイッチのOFF状態を保持する 。
【0009】 ここで、本電子スイッチは、出力端8に大容量のコンデンサが接続されていて も、このコンデンサは本電子スイッチのON/OFFを制御する閉回路(トラン ジスタ2とトランジスタ3の正帰還回路)には影響しないため、出力容量に合わ せてコマンドパルスのパルス幅を変える必要がない。
【0010】 また、トランジスタ1とトランジスタ2とは準ダーリントン構成であり、トラ ンジスタ1のベース電流が多く必要の場合には、抵抗器5,6を小さくすること によりこれに対する対応が可能であり、この電子スイッチの入力端7と出力端8 との間の電圧差はトランジスタ1の飽和電圧のみとなり、小さいという効果があ る。
【0011】 一方、トランジスタ2の出力電圧を抵抗器5,6で分圧していることにより、 入力端7の電圧がある電圧以下に下った場合には、トランジスタ2のコレクタ電 圧も低下してトランジスタ3がOFFする様、抵抗器5,6の比を選択すること が可能である。この動作は出力端8の状態に影響されないため、入力電圧変動に 直結して低入力電圧時にOFFする機能が得らる。
【0012】 図2は、本考案の第2の実施例の回路図である。
【0013】 この電子スイッチは、図1の実施例とほぼ同じ構成であるが、NPNトランジ スタ3のエミッタは接続接地するのではなく、エミッタと接地間にはカソードを エミッタに接続したツェナーダイオード10を接続している。このようにトラン ジスタ3のエミッタと接地間にツェナーダイオード10を挿入することにより、 低入力電圧時に電子スイッチをOFFする機能が確実となる。
【0014】
【考案の効果】
以上説明したように本考案は、エミッタを入力としコレクタを出力とする第1 0PNPトランジスタのベースに第2のPNPトランジスタのエミッタを接続し 、第2のPNPトランジスタのベースは第1の抵抗器を介してNPNトランジス タのコレクタに接続し、第2のPNPトランジスタのコレクタを第2の抵抗器を 介してNPNトランジスタのベースに接続し、NPNトランジスタのベースは第 3の抵抗器を介してエミッタとともにグランドに接続することにより、出力端の 条件によらず同一パルス幅のコマンドパルスにより確実にON/OFFにする電 子スイッチが得られるという効果がある。
【図面の簡単な説明】
【図1】本考案の第1の実施例の回路図である。
【図2】本考案の第2の実施例の回路図である。
【図3】従来の電子スイッチの回路図である。
【符号の説明】
1,2 PNPトランジスタ 3 NPNトランジスタ 4,5,6 抵抗器 7 入力端 8 出力端 9 コマンドパルス入力端 10 ツェナーダイオード

Claims (1)

    【実用新案登録請求の範囲】
  1. 【請求項1】 エミッタを入力端としコレクタを出力端
    とする第1のPNPトランジスタと、エミッタを前記第
    1のPNPトランジスタのベースに接続する第2のPN
    Pトランジスタと、コレクタを第1の抵抗器を介して前
    記第2のPNPトランジスタのベースに接続しベースを
    第2の抵抗器を介して前記第2のPNPトランジスタの
    コレクタに接続するとともに第3の抵抗器を介して接地
    しエミッタを直接またはカソードを前記エミッタに接続
    したツェナーダイオードを介して接地するNPNトラン
    ジスタとを有し、前記NPNトランジスタのベースをコ
    マンドパルス入力端とすることを特徴とする電子スイッ
    チ。
JP7308191U 1991-09-11 1991-09-11 電子スイツチ Pending JPH0525837U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7308191U JPH0525837U (ja) 1991-09-11 1991-09-11 電子スイツチ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7308191U JPH0525837U (ja) 1991-09-11 1991-09-11 電子スイツチ

Publications (1)

Publication Number Publication Date
JPH0525837U true JPH0525837U (ja) 1993-04-02

Family

ID=13508028

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7308191U Pending JPH0525837U (ja) 1991-09-11 1991-09-11 電子スイツチ

Country Status (1)

Country Link
JP (1) JPH0525837U (ja)

Similar Documents

Publication Publication Date Title
US4645999A (en) Current mirror transient speed up circuit
JPH0525837U (ja) 電子スイツチ
JPH03227119A (ja) Ecl論理回路
JPH0749541Y2 (ja) トランジスタスイッチ回路
JP2586601B2 (ja) カレントミラー回路
JPS5933332U (ja) 増幅回路
JP3297256B2 (ja) 高速スイッチング回路
JPH021608Y2 (ja)
JP2555789Y2 (ja) 定電圧電源回路
JPS6016022Y2 (ja) ラツチングリレ−駆動回路
JPS635430Y2 (ja)
JPH0542482Y2 (ja)
JPH0513064Y2 (ja)
JPS59218039A (ja) モノリシツクスイツチ回路
JPS5854717U (ja) 定電圧回路
JPS641783Y2 (ja)
JPH0422519Y2 (ja)
JPH0542486Y2 (ja)
JPS6211528B2 (ja)
JPH0451094B2 (ja)
JPS592162U (ja) ホ−ル効果半導体集積回路
JPH05313769A (ja) 起動回路
JPH0364120A (ja) 出力制御回路
JPH0542850B2 (ja)
JPH0548540U (ja) 電流制限トランジスタ回路