JPH05224952A - 情報処理装置 - Google Patents

情報処理装置

Info

Publication number
JPH05224952A
JPH05224952A JP2923592A JP2923592A JPH05224952A JP H05224952 A JPH05224952 A JP H05224952A JP 2923592 A JP2923592 A JP 2923592A JP 2923592 A JP2923592 A JP 2923592A JP H05224952 A JPH05224952 A JP H05224952A
Authority
JP
Japan
Prior art keywords
interrupt
interruption
processing
external peripheral
storage means
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2923592A
Other languages
English (en)
Inventor
Yoshiaki Kumai
芳昭 熊井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba TEC Corp
Original Assignee
Tokyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tokyo Electric Co Ltd filed Critical Tokyo Electric Co Ltd
Priority to JP2923592A priority Critical patent/JPH05224952A/ja
Publication of JPH05224952A publication Critical patent/JPH05224952A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Bus Control (AREA)

Abstract

(57)【要約】 【目的】外部周辺機器との接続状態を変更しても、割込
みに関するプログラムデータを変更せずに割込処理を実
行させる。 【構成】外部周辺機器と割込コントローラとの接続状態
を示すバージョンを記憶したバージョンエリアと、各バ
ージョン毎の外部周辺機器と割込コントローラとの接続
状態の情報が割込番号として記憶された割込変換テーブ
ルとを設け、外部周辺機器から割込信号が割込コントロ
ーラに入力されて、割込コントローラから出力された割
込番号は、バージョンエリアに記憶されたバージョンに
したがって割込変換テーブルにより変換される。この変
換された割込番号により指定された割込み処理のプログ
ラムデータにより割込処理を行う。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】この発明は、複数の外部周辺機器
が接続されていると共に、割込コントローラを内臓した
情報処理装置に関する。
【0002】
【従来の技術】一般に外部周辺機器が情報処理装置に接
続される場合に、この情報処理装置側には各外部周辺機
器に対して割込みが1つ用意されている。すなわち、こ
の情報処理装置に備えられている割込コントローラの割
込信号の入力端子と外部周辺機器との接続が1対1に接
続され、その接続の状態により各外部周辺機器に対して
割込番号が割当てられる。
【0003】割込コントローラは外部周辺機器から出力
された割込信号を入力すると、その外部周辺機器に割当
てられた割込番号データを情報処理装置の制御部本体を
構成するCPU(central processing unit )へ出力し
ていた。またこのCPUが行う処理のプログラムデータ
が記憶されたROM(read only memory)には、各割込
番号に対応して行なわれる割込処理のプログラムデータ
が記憶されており、そのプログラムデータの先頭のアド
レスが前述の割込番号と共に記憶された割込処理アドレ
ステーブルが設けられている。すなわち、図7に示す割
込処理を行うようになっていた。まずその出力された割
込番号データを読取る。
【0004】次に、この読取った割込番号データに対応
して割込処理アドレステーブルに記憶されたアドレスを
読取って、そのアドレスから始まる割込処理のプログラ
ムを実行する。
【0005】
【発明が解決しようとする課題】しかし、使用する顧客
の必要性に応じて接続する外部周辺機器の構成が異なる
なる場合があり、そのような場合では、各外部周辺機器
に割当てられる割込番号が変更してしまう場合がある。
【0006】ところが割込処理は、上述したように割込
番号は外部周辺機器と1対1に対応しており、そのよう
な割込番号の変更に伴って、割込みに関するプログラム
データを変更しなければならないという問題があった。
【0007】そこでこの発明は、外部周辺機器との接続
状態を変更しても、割込みに関するプログラムデータを
変更せずに割込処理が実行できる情報処理装置を提供す
ることを目的とする。
【0008】
【課題を解決するための手段】この発明は、入力された
情報を処理する中央処理手段を備え、複数の外部周辺機
器が接続された情報処理装置において、外部周辺機器か
らの割込信号を入力して外部周辺機器との接続により設
定された割込番号を出力する割込制御手段と、割込番号
に対応して割込みに対する処理のプログラムデータが記
憶された割込プログラム記憶手段と、外部周辺機器との
接続状態パターンを識別コードと共に記憶した接続パタ
ーン記憶手段と、識別コードを記憶する識別コード記憶
手段と、割込制御手段から割込番号が出力されると、識
別コード記憶手段に記憶された識別コードに対応して接
続パターン記憶手段に記憶された接続状態パターンに基
づいてその出力された割込番号を変換する割込番号変換
手段と、この割込番号変換手段により変換された割込番
号により割込プログラム記憶手段に記憶された割込みに
対する処理のプログラムデータを実行させる割込実行手
段とを設けたものである。
【0009】
【作用】このような構成の本発明において、割込制御手
段により、外部周辺機器からの割込信号を入力すると、
その外部周辺機器との接続により設定された割込番号が
出力される。
【0010】割込番号変更手段により、識別コード記憶
手段に記憶された識別コードに対応して接続パターン記
憶手段に記憶された接続状態パターンに基づいて、その
出力された割込番号が変換される。割込実行手段によ
り、この変換された割込番号により割込プログラム記憶
手段に記憶された割込みに対する処理のプログラムデー
タが実行させられる。
【0011】
【実施例】以下、この発明の一実施例を図面を参照して
説明する。
【0012】図1は要部回路構成を示すブロック図で、
1は制御部本体を構成するCPU(central processing
unit )である。このCPU1が行う処理のプログラム
データが記憶されたROM(read only memory)2、前
記CPU1が処理を行うときに使用する各種メモリのエ
リアが形成されたRAM3、外部記憶装置としてのハー
ドディスク装置4を制御するハードディスクコントロー
ラ5、時刻データを出力するタイマ回路6は、システム
バス7を介して前記CPU1と接続されている。なお前
記ROM2は、前記CPUが行う割込処理のプログラム
データが記憶された割込プログラム記憶手段を構成して
いる。
【0013】また、キーボード8を制御するキーボード
コントローラ9、CRT(cathodray tude)ディスプレ
イ10を制御する表示コントローラ11、ラベル等に印
刷されたバーコードから情報を読取るためのバーコード
リーダ12と接続されたバーコードI/F(インターフ
ェイス)13、R/J(レシート/ジャーナル)プリン
タ14に接続されたプリンタI/F(インターフェイ
ス)15もまた、前記システムバス7を介して前記CP
U1と接続されている。
【0014】さらに前記CPU1には、割込制御手段と
しての割込コントローラ16が接続され、この割込コン
トローラ16は、図2に示すように各外部周辺機器、例
えばキーボード8、タイマ回路6、バーコードリーダ1
2等から割込信号が入力されるようになっており、各外
部周辺機器にはその接続状態により割込番号が割当てら
れている。
【0015】前記ROM2には、図3に示す割込番号に
対応するアドレスデータが記憶された割込処理アドレス
テーブル2a、図4に示す前記CPU1の形式と前記R
OM2のバージョンを示す識別コード記憶手段としての
バージョンエリア2b、図5に示すROM2のバージョ
ン毎に外部周辺機器との接続状態を記憶した接続パター
ン記憶手段としての割込変換テーブル2cが記憶されて
いる。図6に前記CPU1が行う割込処理の流れを示
す。
【0016】まず、割込コントローラ16から出力され
ている割込番号を読取り、ROM2のバージョンエリア
2bからROM2のバージョンを読取る。次に読取った
ROM2のバージョンに対応する割込変換テーブル2c
により、読取った割込番号を変換する。(割込番号変換
手段)
【0017】変換した割込番号により割込処理アドレス
テーブル2aで指定されたアドレス以降の処理を実行す
る(割込実行手段)。そしてこの割込処理を終了するよ
うになっている。
【0018】このような構成の本実施例において、外部
周辺機器から割込コントローラ16に割込信号が入力さ
れると、この割込コントローラ16からその外部周辺機
器との接続状態から設定された割込番号がCPU1へ出
力される。この割込番号は、ROM2のバージョンエリ
ア2bに記憶されたROM2のバージョンにより割込変
換テーブル2cで変換される。
【0019】例えば、ROM2のバージョンが図4に示
すように「001Z」ならば、図5に示す割込変換テー
ブル2cにしたがって、割込コントローラ16から出力
された割込番号83のものは割込番号84に変換され、
割込コントローラ16から出力された割込番号84のも
のは割込番号83に変換される。
【0020】そして、その変換された割込番号に対応す
るアドレスが割込処理アドレステーブル2aにより指定
されて、その指定されたアドレスから配置された割込処
理のプログラムが実行される。
【0021】このように本実施例によれば、外部周辺機
器と割込コントローラ16との接続状態を示すROMの
バージョンが設定されたバージョンエリア2bとこのR
OMのバージョンにより割込番号の変換を行うための割
込変換テーブル2cを設けたことにより、外部周辺機器
との接続が変更しても割込番号を割込変換テーブル2c
で変換して割込処理が行なわれるので、割込処理のプロ
グラムについて割込番号の設定等の変更をする事なく割
込処理を実行できる。
【0022】
【発明の効果】以上詳述したようにこの発明によれば、
外部周辺機器との接続状態を変更しても、割込みに関す
るプログラムデータを変更せずに割込処理が実行できる
情報処理装置を提供できる。
【図面の簡単な説明】
【図1】この発明の一実施例の要部回路構成を示すブロ
ック図。
【図2】同実施例の割込コントローラの周辺のブロック
図。
【図3】同実施例の割込処理アドレステーブル。
【図4】同実施例のROMのバージョンエリアの構成を
示す図。
【図5】同実施例の割込変換テーブルの構成を示す図。
【図6】同実施例の割込処理の流れを示す図。
【図7】従来例の割込処理の流れを示す図。
【符号の説明】
1…CPU、2…ROM、16…割込コントローラ。

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 入力された情報を処理する中央処理手段
    を備え、複数の外部周辺機器が接続された情報処理装置
    において、前記外部周辺機器からの割込信号を入力して
    外部周辺機器との接続により設定された割込番号を出力
    する割込制御手段と、前記割込番号に対応して割込みに
    対する処理のプログラムデータが記憶された割込プログ
    ラム記憶手段と、外部周辺機器との接続状態パターンを
    識別コードと共に記憶した接続パターン記憶手段と、識
    別コードを記憶する識別コード記憶手段と、前記割込制
    御手段から割込番号が出力されると、前記識別コード記
    憶手段に記憶された識別コードに対応して前記接続パタ
    ーン記憶手段に記憶された接続状態パターンに基づいて
    その出力された割込番号を変換する割込番号変換手段
    と、この割込番号変換手段により変換された割込番号に
    より前記割込プログラム記憶手段に記憶された割込みに
    対する処理のプログラムデータを実行させる割込実行手
    段とを設けたことを特徴とする情報処理装置。
JP2923592A 1992-02-17 1992-02-17 情報処理装置 Pending JPH05224952A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2923592A JPH05224952A (ja) 1992-02-17 1992-02-17 情報処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2923592A JPH05224952A (ja) 1992-02-17 1992-02-17 情報処理装置

Publications (1)

Publication Number Publication Date
JPH05224952A true JPH05224952A (ja) 1993-09-03

Family

ID=12270573

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2923592A Pending JPH05224952A (ja) 1992-02-17 1992-02-17 情報処理装置

Country Status (1)

Country Link
JP (1) JPH05224952A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103543815A (zh) * 2012-07-09 2014-01-29 株式会社东芝 信息处理设备和信息处理方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53148250A (en) * 1977-05-30 1978-12-23 Toshiba Corp Interruption control system
JPS63142434A (ja) * 1986-12-04 1988-06-14 Fujitsu Ltd 割込み制御方式
JPH01290040A (ja) * 1988-05-18 1989-11-21 Fuji Electric Co Ltd ディジタル信号切換回路

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53148250A (en) * 1977-05-30 1978-12-23 Toshiba Corp Interruption control system
JPS63142434A (ja) * 1986-12-04 1988-06-14 Fujitsu Ltd 割込み制御方式
JPH01290040A (ja) * 1988-05-18 1989-11-21 Fuji Electric Co Ltd ディジタル信号切換回路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103543815A (zh) * 2012-07-09 2014-01-29 株式会社东芝 信息处理设备和信息处理方法
JP2014016782A (ja) * 2012-07-09 2014-01-30 Toshiba Corp 情報処理装置およびプログラム

Similar Documents

Publication Publication Date Title
WO1989002114A1 (en) Data processing system
JPH05224952A (ja) 情報処理装置
JP2720838B2 (ja) データ転送装置
JP2930259B2 (ja) 携帯可能電子装置
JP2656975B2 (ja) キー入力装置
JPH0542749A (ja) 印刷中断処理装置
JP3052595B2 (ja) 計算機冗長制御方式
JPH06335569A (ja) Tvゲーム装置
JPH0158521B2 (ja)
JP3131918B2 (ja) メモリ装置
JP2763313B2 (ja) 電子計算機システムの構成制御方法
JPH06113369A (ja) 伝送端末器
JPH0816405A (ja) システム初期化装置
JP2786099B2 (ja) 情報処理装置の入力装置
JPS58221439A (ja) 情報出力装置
JPH01158551A (ja) 入出力制御方式
JPS61195446A (ja) 端末制御装置
JPH06231265A (ja) グラフ作成装置
JPH04355812A (ja) フレキシブル・キーボード
JPH01235670A (ja) 印字制御方式
JPH04142601A (ja) プログラマブルコントローラ
JPH02223990A (ja) 文字処理装置
JPS63268026A (ja) デイスプレイ装置
JPS6383826A (ja) ハ−ドコピ−制御装置
JP2000155691A (ja) 制御システム