JPH044425A - ビデオプリンタ - Google Patents

ビデオプリンタ

Info

Publication number
JPH044425A
JPH044425A JP2106813A JP10681390A JPH044425A JP H044425 A JPH044425 A JP H044425A JP 2106813 A JP2106813 A JP 2106813A JP 10681390 A JP10681390 A JP 10681390A JP H044425 A JPH044425 A JP H044425A
Authority
JP
Japan
Prior art keywords
memory
printing
line
image data
picture
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2106813A
Other languages
English (en)
Inventor
Hiroyoshi Zama
宏芳 座間
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Alps Alpine Co Ltd
Original Assignee
Alps Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Alps Electric Co Ltd filed Critical Alps Electric Co Ltd
Priority to JP2106813A priority Critical patent/JPH044425A/ja
Publication of JPH044425A publication Critical patent/JPH044425A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Dot-Matrix Printers And Others (AREA)
  • Record Information Processing For Printing (AREA)
  • Digital Computer Display Output (AREA)
  • Details Of Television Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はビデオプリンタに係り、特に画面を縮小して1
つの画面中に同一画面を複数印画させるためのビデオプ
リンタに関する。
〔従来の技術〕
従来から、テレビやコンピュータのCRT等の画像をハ
ードコピーするためのビデオプリンタが多く用いられて
いる。
第10図はこのような従来のビデオプリンタを示したも
ので、映像信号は、A/D変換回路1を介して1画面分
の容量を有する画像メモリ2に入力されるものであり、
前記映像信号は、途中分岐されてこの映像信号から水平
同期信号および垂直同期信号を取出す同期信号処理回路
3に入力されるようになされている。
また、前記同期信号処理回路3には、前記水平同期信号
および垂直同期信号に基づいて、前記映像信号を前記画
像メモリ2の所定のアドレスに書込ませるどともに所定
のアドレスの画像データを読出すコン[・ロール信号を
前記画像メモリ2に出力するメモリコントロール回路4
が接続されており、さらに、前記画像メモリ2には、サ
ーマルヘッド等の印画装置5を駆動制御する印画処理回
路6が接続されている。
前記従来のビデオプリンタにおいては、まず、所定の映
像信号が入力されると、この映像信号は、A/D変換回
路1を介して画像メモリ2に送られるとともに、同期信
号処理回路3により水平同期信号および垂直同期信号が
取出されてメモリコントロール回路4に送られる。そし
て、前記メモリコントロール回路4から画像メモリ2に
、水平同期信号あるいは垂直同期信号に基づいて書込み
コントロール信号が出力され、この書込みコントロール
信号に基づいて画像メモリ2の所定のアドレスに映像、
信号の1画面分の画像データが書込まれる。
そして、印画を行なう場合には、前記メモリコン1〜ロ
ール回路4から画像メモリ2に、読出しコン1〜ロール
信号が出力され、これにより、前記画像メモリ2の画像
データを読出して印画処理回路6に送るものであり、こ
の画像データに基づいて印画装置5を駆動制御すること
により、所望の画像を印画するようになされている。
また、従来から、ある画面の画像を縮小して1画面内に
複数の画面を印画することが行なわれている。
この複数画面印画を行なう場合は、第11図に示すよう
に、例えば、垂直方向にM個、水平方向にN個の画素を
表示するとして、1画面を垂直方向にm個、水平方向に
n個に分割する場合、N/nXM/mの画素により形成
される画像メモリ2のメモリエリアに1画面の画像を縮
小した画像データを順次書込み、これら各メモリエリア
への画像データの書込みが終了したら、画像メモリ2か
ら画像データを読出して印画を行なうようにしていた。
〔発明が解決しようとする課題〕
しかし、前記従来のビデオプリンタにおいては、画像メ
モリ2に複数の画面の映像信号を書込むことにより、用
紙上に複数の画像を印画するものであり、前記画像メモ
リ2は、極めて高価であることから、製造コストが著し
く高くなってしまうという問題を有している。また、従
来、前記画像メモリ2を用いず複数画面を印画するよう
なビデオプリンタは存在していなかった。
本発明はこれらの点に鑑みてなされたものであり、画像
メモリを用いることなく、極めて安価な製造コストで、
同一の用紙上に同一画面を複数印画することのできるビ
デオプリンタを提供することを目的とするものである。
〔課題を解決するだめの手段〕
前記目的を達成するため本発明に係るビデオプリンタは
、映像信号の画像データを所定のアドレスに書込むメモ
リを設け、このメモリから転送される画像データに基づ
いて印画装置を駆動制御する印画処理回路を配設してな
るビデオプリンタにおいて、前記メモリを1画面の1ラ
イン分のメモリ容量を有するラインメモリとし、このラ
インメモリに、印画画素数をM×N個、画面分割数をm
、n個として、1ラインの印画期間にN/n個の画像デ
ータをn個間隔でラインメモリに順次書込むとともに、
この画像データを読出すコントロール信号を出力するメ
モリコントロール回路および1画面の印画期間に1ライ
ンの印画毎にM個間隔で画像データのサンプリングポジ
ションを設定する設定信号をM/m個のサイクルをm回
繰返して出力するサンプリングポジション設定回路をそ
れぞれ接続したことをその特徴とするものである。
〔作 用〕
本発明によれば、印画画素数がM×N個で、画面をそれ
ぞれm、n個に分割して、同一の画面を複数印画する場
合、映像信号が入力されると、サンプリングポジション
設定回路からの出力信号に対応するサンプリングポジシ
ョンの画像データのうち、メモリコントロール回路によ
り、N/n個の画像データをn個間隔でラインメモリに
順次書込み、この画像データをn回繰返して読出して印
画処理回路に送り、印画装置を駆動制御して1ライン分
の印画を行なう。その後、サンプリングポジション設定
回路により、m個間隔でサンプリングポジションを設定
し、対応する画像データを1ライン分ラインメモリに書
込んで1ライン分の印画を行ない、この動作をM/m個
のサイクルをn回繰返すことにより、1両面の印画を行
なうもの゛である。
〔実施例〕
以下、本発明の実施例を第1図から第9図を参照し、第
10図および第11図と同一部分には同一符号を付して
説明する。
第1図は本発明に係るビデオプリンタの制御回路の一実
施例を示したもので、映像信号は、A/D変換回路1を
介して1画面の垂直方向の1ライン分の容量を有するラ
インメモリ7に入力されるものであり、前記映像信号は
、途中分岐されてこの映像信号から水平同期信号および
垂直同期信号を取出す同期信号処理回路3に入ツノされ
るようになされている。例えば、第2図に示すように、
前記1画面の水平方向の印画画素数Mが640個、垂直
方向の印画画素数Nが480個とした場合に、前記ライ
ンメモリ7は、垂直方向の画素数に対応してO〜479
番地のメモリアドレスを有している。
また、前記同期信号処理回路3には、前記水平同期信号
および垂直同期信号に基づいて、前記映像信号の画像デ
ータを前記ラインメモリ7の所定のアドレスに書込ませ
るとともに所定のアドレスの画像データを読出すコント
ロール信号を前記ラインメモリ7に出力するメモリコン
トロール回路4が接続されており、前記同期信号処理回
路3には、前記映像信号の水平方向の画像データのサン
プリングポジションを設定する設定信号をラインメモリ
7に出力するサンプリングポジション設定回路8が接続
されている。さらに、前記ラインメモリ7には、サーマ
ルヘッド等の印画装置5を駆動制御する印画処理回路6
が接続されている。
次に、本実施例の作用について第2図から第9図を参照
して説明する。
まず、通常の印画を行なう場合は、所定の映像信号が入
力されたら、この映像信号をA/D変挽回路1を介して
ラインメモリ7に送るとともに、同期信号処理回路3に
送る。そして、この同期信号処理回路3からメモリコン
トロール回路4およびサンプリングポジション設定回路
8に水平同期信号が送られ、この水平同期信号に応じて
、前記メモリコントロール回路4により、ラインメモリ
7に書込みコントロール信号を出力するとともに、サン
プリングポジション設定回路8により、映像信号のサン
プリングポジションを水平方向の640個の印画画素数
Mのうちの最左部の1に設定する。これにより、第4図
に示すように、サンプリングポジションの1に該当する
映像信号の画像データのうち、前記ラインメモリ7のメ
モリアドレスのO番地に1番目の印画画素部分の画像デ
ータを書込み、順次、前記ラインメモリ7のO〜479
番地までのメモリアドレス′に、サンプリングポジショ
ンの1に対応する垂直方向の1から480番画素までの
画像データを書込む。
そして、書込みが終了したら、前記メモリコントロール
回路4から読出しコントロール信号を出力することによ
り、前記ラインメモリ7の各メモリアドレスに書込まれ
た1ライン分の画像データを順次読出して印画処理回路
6に送り、この印画処理回路6により、印画装置5を駆
動制御することににす、1ライン分の印画を行なう。
次に、サンプリングポジション設定回路8により、映像
信号の画像データのサンプリングポジションを最左部か
ら2番目の2に設定し、前記動作と同様に、垂直方向に
480画素の画像データを書込み、この画像データを順
次読出して印画を行なう。そして、第5図に示すように
、サンプリングポジションを1から640まで1画素分
ずつ左から右へ順次移動させながら、前記動作を繰返す
ことにより、1画面の印画を行なうようになっている。
また、縮尺した同一の画面を複数印画する場合について
、水平方向の分割数mが2、垂直方向の分割数nが2の
場合について説明する。
この場合は、メモリコントロール回路4からの書込みコ
ントロール信号およびサンプリングポジション設定回路
8により設定される画像データのサンプリングポジショ
ンにより、第6図および第7図に示すように、前記ライ
ンメモリ7のO〜239番地までのメモリアドレスに、
画像データのサンプリングポジションの最左部である1
に対応する垂直方向の1から480番までの印画画素の
画像データを1画素おき(本実施例においては、奇数番
の画素)に240画素分を書込む。
そして、書込みが終了したら、前記ラインメモリ7のO
〜239番地のメモリアドレスに書込まれた画像データ
を順次読出し、239番地までの読出しが終了したら、
再度、0〜239番地のメモリアドレスに書込まれた画
像データを読出して印画処理回路6に送り、印画装置5
を駆動制御して1ライン分の印画を行なう。
次に、1ラインの印画が終了°したら、サンプリングポ
ジション設定回路8により、画像データのサンプリング
ポジションを、前回のサンプリングポジションから1つ
おきの3に設定し、前記動作ど同様に、垂直方向に24
0画素の画像データを書込み、この画像データを順次2
回読出して印画を行なう。そして、第8図に示T J:
うに、サンプリングポジションを1から639まで、1
つおきに順次移動させて印画が終了したら、再度、サン
プリングポジションを1から639まで1つおきに順次
移動させて印画を行ない、これにより、第6図に示すよ
うに、同一画面を4画面表示した1つの画面の印画を行
なうようになっている。
なお、第9図に示すように、サンプリングポジションに
基づく画像データをラインメモリ7に書込む場合に、同
一の画像データをそれぞれN/n離れたメモリアドレス
(前記実施例の場合は、24、0111れたメモリアド
レス)に同時に書込み、このメモリアドレスの0〜47
9番地までの画像データを順次読出すことにより、1ラ
インの印画を行なうようにしても、前記実施例と同様に
複数の画面を印画することができる。
したがって、本実施例においては、ラインメモリ7を用
いて、1ラインずつ印画することにより、同一用紙上に
縮尺された同一画像を複数印画するようにしているので
、高価な画像メモリが不要となり、極めて安価に製造す
ることができる。
なお、本発明は前記実施例に限定されるものではなく、
必要に応じて種々変更することができるものである。
〔発明の効果〕
以上述べたように本発明に係るビデオプリンタは、ライ
ンメモリを用いて、1ラインずつ印画することにより、
同一用紙上に同一画像を複数印画するようにしているの
で、高価な画像メモリが不要となり、極めて安価に製造
することができる等の効果を奏する。
【図面の簡単な説明】
第1図は本発明に係るビデオプリンタの制御装置の一実
施例を示すブロック図、第2図は映像信号と印画画素と
の関係を示す説明図、第3図は通常の印画を行なう場合
の画面を示す説明図、第4図は第3図のラインメモリの
書込み状態を示す説明図、第5図は第3図の場合におけ
る画像データのサンプリングポジションを示ず説明図、
第6図は複数画面の印画を行なう場合の画面を示す説明
図、第7図は第6図のラインメモリの書込み状態を示す
説明図、第8図は第6図の場合におりる画像データのサ
ンプリングポジションを示す説明図、第9図は複数画面
の印画を行なう場合の他のラインメモリの書込み状態を
示す説明図、第10図は従来のビデオプリンタの制御装
置を示すブロック図、第11図は従来の複数画面を印画
する場合の画像メモリの書込み状態を示す説明図である
。 3・・・同期信号処理回路、4・・・メモリコントロー
ル回路、5・・・印画装置、6・・・印画処理回路、7
・・・ラインメモリ、8・・・サンプリングポジション
設定回路。 廓麹嶋殻菓 ・葦@へ窮 千    撃

Claims (1)

    【特許請求の範囲】
  1. 映像信号の画像データを所定のアドレスに書込むメモリ
    を設け、このメモリから転送される画像データに基づい
    て印画装置を駆動制御する印画処理回路を配設してなる
    ビデオプリンタにおいて、前記メモリを1画面の1ライ
    ン分のメモリ容量を有するラインメモリとし、このライ
    ンメモリに、印画画素数をM×N個、画面分割数をm、
    n個として、1ラインの印画期間にN/n個の画像デー
    タをn個間隔でラインメモリに順次書込むとともに、こ
    の画像データを読出すコントロール信号を出力するメモ
    リコントロール回路および1画面の印画期間に1ライン
    の印画毎にM個間隔で画像データのサンプリングポジシ
    ョンを設定する設定信号をM/m個のサイクルをm回繰
    返して出力するサンプリングポジション設定回路をそれ
    ぞれ接続したことを特徴とするビデオプリンタ。
JP2106813A 1990-04-23 1990-04-23 ビデオプリンタ Pending JPH044425A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2106813A JPH044425A (ja) 1990-04-23 1990-04-23 ビデオプリンタ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2106813A JPH044425A (ja) 1990-04-23 1990-04-23 ビデオプリンタ

Publications (1)

Publication Number Publication Date
JPH044425A true JPH044425A (ja) 1992-01-08

Family

ID=14443277

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2106813A Pending JPH044425A (ja) 1990-04-23 1990-04-23 ビデオプリンタ

Country Status (1)

Country Link
JP (1) JPH044425A (ja)

Similar Documents

Publication Publication Date Title
JPH02999A (ja) 静止画編集装置
JP3384659B2 (ja) 縮小映像信号処理回路
JPH044425A (ja) ビデオプリンタ
JPH08129356A (ja) 表示装置
JP2853743B2 (ja) ビデオプリンタ
JPH044688A (ja) ビデオプリンタ
JP3613893B2 (ja) 画像処理装置および処理方法
JPH05505502A (ja) サーマルプリンタ等のイメージ拡大
JPS6331283A (ja) 複数の映像メモリ制御装置
JPS63290754A (ja) ビデオプリンタ
JPH02185455A (ja) 高解像度プリンタの制御方式
JPH0816808A (ja) 画像表示装置および画像表示方法
JPH0271324A (ja) データ転送装置
JPS62258455A (ja) 画像記憶再生装置
JPH0832874A (ja) 4画面表示装置
JPH02261649A (ja) ビデオプリンタの制御方法
JP2001285713A (ja) 映像信号処理回路
JPS63148292A (ja) 画像メモリアクセス装置
JPS63141462A (ja) スキヤンコンバ−タ
JPS63112897A (ja) 半導体記憶装置
JPS6228724A (ja) フイルム読取機
JPH07240896A (ja) マルチメモリ装置
JPH04313165A (ja) 画像メモリアドレス制御回路
JPS58156262A (ja) 走査装置
JPS63290460A (ja) 画像表示記録装置