JPH04248652A - Dmaコントローラ - Google Patents
DmaコントローラInfo
- Publication number
- JPH04248652A JPH04248652A JP1414191A JP1414191A JPH04248652A JP H04248652 A JPH04248652 A JP H04248652A JP 1414191 A JP1414191 A JP 1414191A JP 1414191 A JP1414191 A JP 1414191A JP H04248652 A JPH04248652 A JP H04248652A
- Authority
- JP
- Japan
- Prior art keywords
- data
- memory
- memory area
- temporary storage
- dma controller
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000005540 biological transmission Effects 0.000 abstract 1
- 238000000034 method Methods 0.000 description 21
- 238000010586 diagram Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 238000004904 shortening Methods 0.000 description 1
Landscapes
- Bus Control (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【0001】
【産業上の利用分野】本発明はDMAコントローラに関
し、特にファクシミリおよびファイル・システム等のメ
モリ交換制御用として用いられるDMAコントローラに
関する。
し、特にファクシミリおよびファイル・システム等のメ
モリ交換制御用として用いられるDMAコントローラに
関する。
【0002】
【従来の技術】図3に示されるように、従来のDMAコ
ントローラ31は、メモリ領域302、303および3
04を含み、メモリ領域の交換対象となるメモリ33に
対応して、一時記憶レジスタ32を含んで構成される。 DMAコントローラ31とメモリ33はシステム・バス
301により接続されており、このシステム・バス30
1を介して、DMAコントローラ31により、メモリ3
3内のメモリ領域302、303および304のメモリ
内容の交換が行われる。
ントローラ31は、メモリ領域302、303および3
04を含み、メモリ領域の交換対象となるメモリ33に
対応して、一時記憶レジスタ32を含んで構成される。 DMAコントローラ31とメモリ33はシステム・バス
301により接続されており、このシステム・バス30
1を介して、DMAコントローラ31により、メモリ3
3内のメモリ領域302、303および304のメモリ
内容の交換が行われる。
【0003】図4に示されるのは、図3における従来例
におけるメモリ領域302のデータをメモリ領域304
に転送する場合を例として、その処理手順を示すフロー
チャートである。
におけるメモリ領域302のデータをメモリ領域304
に転送する場合を例として、その処理手順を示すフロー
チャートである。
【0004】先ず、メモリ領域302内のデータが読出
され、一時記憶レジスタ32に格納される(ステップ4
01)。次に、一時記憶レジスタ32内のデータがメモ
リ領域304に書込まれ(ステップ402)、この転送
が全て終了したか否かが判断されて(ステップ403)
、未終了であればステップ401に戻り、メモリ領域3
02の先頭データから順番にメモリ領域304に、全て
のデータが転送され、終了していれば、そのまま処理を
終了する。
され、一時記憶レジスタ32に格納される(ステップ4
01)。次に、一時記憶レジスタ32内のデータがメモ
リ領域304に書込まれ(ステップ402)、この転送
が全て終了したか否かが判断されて(ステップ403)
、未終了であればステップ401に戻り、メモリ領域3
02の先頭データから順番にメモリ領域304に、全て
のデータが転送され、終了していれば、そのまま処理を
終了する。
【0005】図5は、従来のDMAコントローラ31に
より、メモリ33内のメモリ領域のデータと、別のメモ
リ領域のデータを交換する時の処理手順を、メモリ領域
302内のデータとメモリ領域303のデータとを交換
する時の処理手順を例として示したフローチャートであ
る。
より、メモリ33内のメモリ領域のデータと、別のメモ
リ領域のデータを交換する時の処理手順を、メモリ領域
302内のデータとメモリ領域303のデータとを交換
する時の処理手順を例として示したフローチャートであ
る。
【0006】図3において、DMAコントローラ31に
制御されて、先ず、メモリ領域302内のデータが全て
メモリ領域304に転送され、メモリ領域302内から
のデータ退避が行われる(ステップ501)。この処理
手順は図4に示されたとうりである。次に、メモリ領域
303内のデータが全てメモリ領域302に転送される
(ステップ502)。勿論、この処理手順は、図4にお
ける処理手順と同様である。次いで、DMAコントロー
ラ31の制御作用を介して、メモリ領域304内に格納
されているメモリ領域302からの退避データが、図4
に示される処理手順によって、全てメモリ領域303に
転送される。以上の処理手順により、メモリ領域302
内のデータとメモリ領域303内のデータの交換が実行
される。
制御されて、先ず、メモリ領域302内のデータが全て
メモリ領域304に転送され、メモリ領域302内から
のデータ退避が行われる(ステップ501)。この処理
手順は図4に示されたとうりである。次に、メモリ領域
303内のデータが全てメモリ領域302に転送される
(ステップ502)。勿論、この処理手順は、図4にお
ける処理手順と同様である。次いで、DMAコントロー
ラ31の制御作用を介して、メモリ領域304内に格納
されているメモリ領域302からの退避データが、図4
に示される処理手順によって、全てメモリ領域303に
転送される。以上の処理手順により、メモリ領域302
内のデータとメモリ領域303内のデータの交換が実行
される。
【0007】
【発明が解決しようとする課題】上述した従来のDMA
コントローラにおいては、交換対象となるメモリ内のメ
モリ領域間のデータ交換に当っては、それらのメモリ領
域とは別の臨時のメモリ領域を確保する必要があり、従
って、余分のメモリ領域を用意しておかなければならな
いという欠点がある。また、データ交換の処理手順とし
て、 (1) 交換対象の一方のメモリ領域内のデータを一旦
臨時のメモリ領域内に退避させる。
コントローラにおいては、交換対象となるメモリ内のメ
モリ領域間のデータ交換に当っては、それらのメモリ領
域とは別の臨時のメモリ領域を確保する必要があり、従
って、余分のメモリ領域を用意しておかなければならな
いという欠点がある。また、データ交換の処理手順とし
て、 (1) 交換対象の一方のメモリ領域内のデータを一旦
臨時のメモリ領域内に退避させる。
【0008】(2) 次に、データ退避の行われた交換
対象のメモリ領域内に、もう一方の交換対象のメモリ領
域内のデータを転送する。
対象のメモリ領域内に、もう一方の交換対象のメモリ領
域内のデータを転送する。
【0009】(3) 交換対象のメモリ領域から退避さ
れていたデータを、データ転送後の交換対象のメモリ領
域に転送する。
れていたデータを、データ転送後の交換対象のメモリ領
域に転送する。
【0010】という手順を踏む必要があり、そのための
処理に時間を要するという欠点がある。
処理に時間を要するという欠点がある。
【0011】
【課題を解決するための手段】本発明のDMAコントロ
ーラは、複数のメモリ領域を含むメモリに対応して、前
記メモリ領域相互間におけるデータ交換またはデータ転
送を制御するDMAコントローラにおいて、前記メモリ
領域に格納されているデータを一時的に格納する一時記
憶レジスタを、少なくとも二つ備えて構成される。
ーラは、複数のメモリ領域を含むメモリに対応して、前
記メモリ領域相互間におけるデータ交換またはデータ転
送を制御するDMAコントローラにおいて、前記メモリ
領域に格納されているデータを一時的に格納する一時記
憶レジスタを、少なくとも二つ備えて構成される。
【0012】
【実施例】次に、本発明について図面を参照して説明す
る。
る。
【0013】図1は本発明の一実施例を示す構成図であ
る。図1に示されるように、本実施例のDMAコントロ
ーラ11は、メモリ領域102および103を含み、デ
ータ交換の対象となるメモリ14に対応して、一時記憶
レジスタ12および13を備えて構成される。また、図
2に示されるのは、本実施例におけるデータ交換動作の
処理手順を示すフローチャートである。
る。図1に示されるように、本実施例のDMAコントロ
ーラ11は、メモリ領域102および103を含み、デ
ータ交換の対象となるメモリ14に対応して、一時記憶
レジスタ12および13を備えて構成される。また、図
2に示されるのは、本実施例におけるデータ交換動作の
処理手順を示すフローチャートである。
【0014】図1に示されるように、メモリ14は、シ
ステム・バス101によりDMAコントローラ11と接
続されており、このシステム・バス101を介して、D
MAコントローラ11により、メモリ14内のメモリ領
域102および103の間におけるデータ交換が行われ
る。
ステム・バス101によりDMAコントローラ11と接
続されており、このシステム・バス101を介して、D
MAコントローラ11により、メモリ14内のメモリ領
域102および103の間におけるデータ交換が行われ
る。
【0015】図1において、メモリ14内のメモリ領域
102と103との間においてデータ交換を行う場合に
は、先ずメモリ14内のメモリ領域102よりデータが
読出され、DMAコントローラ11の、内部の一時記憶
レジスタ12内に格納される(ステップ201)。次に
、メモリ領域103内のデータが読出され、一時記憶レ
ジスタ13に格納される(ステップ202)。次いで、
一時記憶レジスタ12内のデータをメモリ領域103に
書込む(ステップ203)。そして、一時記憶レジスタ
13内のデータをメモリ領域102に書込む(ステップ
204)。最後に、これらのデータの転送が全て終了し
ているか否かが判断され(ステップ205)、未終了で
あればステップ201に戻り、メモリ領域102の先頭
のデータから順番に、全てのデータの交換が行われる。 また、終了していれば、そのまま処理は終了する。 以上の処理手順により、メモリ14内のメモリ領域10
2および103の間におけるデータ交換が確実に実行さ
れる。
102と103との間においてデータ交換を行う場合に
は、先ずメモリ14内のメモリ領域102よりデータが
読出され、DMAコントローラ11の、内部の一時記憶
レジスタ12内に格納される(ステップ201)。次に
、メモリ領域103内のデータが読出され、一時記憶レ
ジスタ13に格納される(ステップ202)。次いで、
一時記憶レジスタ12内のデータをメモリ領域103に
書込む(ステップ203)。そして、一時記憶レジスタ
13内のデータをメモリ領域102に書込む(ステップ
204)。最後に、これらのデータの転送が全て終了し
ているか否かが判断され(ステップ205)、未終了で
あればステップ201に戻り、メモリ領域102の先頭
のデータから順番に、全てのデータの交換が行われる。 また、終了していれば、そのまま処理は終了する。 以上の処理手順により、メモリ14内のメモリ領域10
2および103の間におけるデータ交換が確実に実行さ
れる。
【0016】なお、図2に示される処理手順より明らか
なように、メモリ14内のメモリ領域相互間におけるデ
ータ転送の処理手順が排除されるために、所要処理時間
が短縮される。
なように、メモリ14内のメモリ領域相互間におけるデ
ータ転送の処理手順が排除されるために、所要処理時間
が短縮される。
【0017】
【発明の効果】以上説明したように、本発明は、DMA
コントローラ内に、二つの一時記憶レジスタを設けるこ
とにより、データ交換対象のメモリ内におけるメモリ領
域間のデータ交換が、余分のメモリ領域を必要とするこ
となく実行可能となり、且つ、当該データ交換に要する
処理時間が短縮されるという効果がある。
コントローラ内に、二つの一時記憶レジスタを設けるこ
とにより、データ交換対象のメモリ内におけるメモリ領
域間のデータ交換が、余分のメモリ領域を必要とするこ
となく実行可能となり、且つ、当該データ交換に要する
処理時間が短縮されるという効果がある。
【図1】本発明の一実施例を示す構成図である。
【図2】本実施例におけるデータ交換の処理手順を示す
フローチャートである。
フローチャートである。
【図3】従来例を示す構成図である。
【図4】従来例におけるデータ転送の処理手順を示すフ
ローチャートである。
ローチャートである。
【図5】従来例におけるデータ交換の処理手順を示すフ
ローチャートである。
ローチャートである。
11,31 DMAコントローラ12,13,3
2 一時記憶レジスタ14,33 メモリ 101,301 システム・バス102,103
,302,303,304 メモリ領域
2 一時記憶レジスタ14,33 メモリ 101,301 システム・バス102,103
,302,303,304 メモリ領域
Claims (1)
- 【請求項1】 複数のメモリ領域を含むメモリに対応
して、前記メモリ領域相互間におけるデータ交換または
データ転送を制御するDMAコントローラにおいて、前
記メモリ領域に格納されているデータを一時的に格納す
る一時記憶レジスタを、少なくとも二つ備えることを特
徴とするDMAコントローラ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1414191A JPH04248652A (ja) | 1991-02-05 | 1991-02-05 | Dmaコントローラ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1414191A JPH04248652A (ja) | 1991-02-05 | 1991-02-05 | Dmaコントローラ |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH04248652A true JPH04248652A (ja) | 1992-09-04 |
Family
ID=11852874
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1414191A Pending JPH04248652A (ja) | 1991-02-05 | 1991-02-05 | Dmaコントローラ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH04248652A (ja) |
-
1991
- 1991-02-05 JP JP1414191A patent/JPH04248652A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH04363746A (ja) | Dma機能を有するマイクロコンピュータシステム | |
JPH04248652A (ja) | Dmaコントローラ | |
JP3007923B2 (ja) | データ転送方法およびシステム | |
JP2522412B2 (ja) | プログラマブルコントロ―ラと入出力装置の間の通信方法 | |
JPH0554009A (ja) | プログラムロード方式 | |
JP2800280B2 (ja) | プリンタサーバ | |
JP2687716B2 (ja) | 情報処理装置 | |
JPS6143367A (ja) | レジスタ制御方式 | |
JPS5856891B2 (ja) | 情報処理システム | |
JP2876488B2 (ja) | 半導体ファイルメモリ装置 | |
JP2555580B2 (ja) | 記憶装置制御方式 | |
JPS61117651A (ja) | インタ−フエイス装置 | |
JPS6336021B2 (ja) | ||
JPS6053901B2 (ja) | プロセッサ間情報転送方式 | |
JPH04262449A (ja) | データ転送方式 | |
JPS62145345A (ja) | 直接メモリアクセス間隔制御方式 | |
JPH01250163A (ja) | バス制御装置 | |
JPH08106363A (ja) | マルチディスク装置 | |
JPH05324541A (ja) | バスインターフェース装置 | |
JPH0241547A (ja) | I/oアダプタ状態通知方式 | |
JPS62168246A (ja) | メモリ書込み制御方式 | |
JPS63259746A (ja) | バンクメモリ間のデ−タ転送方式 | |
JPH0236011B2 (ja) | ||
JPH02201559A (ja) | 階層化メモリ制御装置 | |
JPS6160163A (ja) | デ−タ転送方式 |