JPH04157919A - 電流スイッチ形制御回路 - Google Patents
電流スイッチ形制御回路Info
- Publication number
- JPH04157919A JPH04157919A JP28387190A JP28387190A JPH04157919A JP H04157919 A JPH04157919 A JP H04157919A JP 28387190 A JP28387190 A JP 28387190A JP 28387190 A JP28387190 A JP 28387190A JP H04157919 A JPH04157919 A JP H04157919A
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- input terminal
- current
- control input
- transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 3
Landscapes
- Electronic Switches (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は制御入力電圧によって電流を切替える電流スイ
ッチ形制御回路に関する。
ッチ形制御回路に関する。
従来、この種の電流スイッチ形制御回路では、第2図に
示すようにトランジスタQl、Q2がら構成される差動
入力回路5と、トランジスタQ6.抵抗器R2,基準電
源V3がら構成される電流源6とにより、電流スイッチ
が構成されている。トランジスタQ1のベースは、制御
回路のしきい値を決める基準電源■、に接続されており
、制御入力端子1に電圧が印加されるとこの電圧が、制
御入力電圧を分割するための抵抗器R5゜R4て分割さ
れた電圧(VA)として、入力端子4を介しトランジス
タQ2のベースに印加される。トランジスタQ2の出力
には、トランジスタQ4.Q5で構成されるアクティブ
負荷が接続されており、トランジスタQ2の出力電流を
反転して出力端子2に出力する構成となっている。すな
わち、基準電源■lの電圧と制御入力電圧の分割電圧V
Aの比較の大小により電流源6の電流かスイッチされ、
出力端子2に電流が出力されたりされなかったりする。
示すようにトランジスタQl、Q2がら構成される差動
入力回路5と、トランジスタQ6.抵抗器R2,基準電
源V3がら構成される電流源6とにより、電流スイッチ
が構成されている。トランジスタQ1のベースは、制御
回路のしきい値を決める基準電源■、に接続されており
、制御入力端子1に電圧が印加されるとこの電圧が、制
御入力電圧を分割するための抵抗器R5゜R4て分割さ
れた電圧(VA)として、入力端子4を介しトランジス
タQ2のベースに印加される。トランジスタQ2の出力
には、トランジスタQ4.Q5で構成されるアクティブ
負荷が接続されており、トランジスタQ2の出力電流を
反転して出力端子2に出力する構成となっている。すな
わち、基準電源■lの電圧と制御入力電圧の分割電圧V
Aの比較の大小により電流源6の電流かスイッチされ、
出力端子2に電流が出力されたりされなかったりする。
上述した従来の電流スイッチ形制御回路では、制御入力
電圧か基準電源V2の電圧と同電位となっても、アクテ
ィブ負荷のダイナミックレンジを確保しておく必要があ
るため、抵抗器R3、R4の比に制限かある。また、制
御回路のしきい値を決める基準電源■1の電圧と制御入
力電圧か同じ電圧とならないため、電流源のダイナミッ
クレンジを確保できる制御回路のしきい値はあまり低く
できない。特に、基準電源V2の電圧が低い時に制御回
路のしきい値の設定が難しくなる。
電圧か基準電源V2の電圧と同電位となっても、アクテ
ィブ負荷のダイナミックレンジを確保しておく必要があ
るため、抵抗器R3、R4の比に制限かある。また、制
御回路のしきい値を決める基準電源■1の電圧と制御入
力電圧か同じ電圧とならないため、電流源のダイナミッ
クレンジを確保できる制御回路のしきい値はあまり低く
できない。特に、基準電源V2の電圧が低い時に制御回
路のしきい値の設定が難しくなる。
本発明の目的は、制御入力電圧に無関係に出力のダイナ
ミックレンジを確保でき、且つ電流スイッチの電流源の
ダイナミックレンジを確保することが容易な電流スイッ
チ形制御回路を提供することにある。
ミックレンジを確保でき、且つ電流スイッチの電流源の
ダイナミックレンジを確保することが容易な電流スイッ
チ形制御回路を提供することにある。
本発明の電流スイッチ形制御回路は、第1及び第2の入
力端子を有する差動入力回路と、この差動入力回路に接
続される電流源とを備え、前記第1の入力端子がしきい
値を決めるための基準電源に接続され、制御入力端子に
印加される制御入力電圧によって前記電流源の電流を切
替える電流スイッチ形制御回路において、前記第1の入
力端子にベースが接続され前記第2の入力端子にエミッ
タが接続されコレクタか他の基準電源に接続されるトラ
ンジスタと、一方が前記第2の入力端子に接続され他方
が前記制御入力端子に接続される電流制限用の抵抗器と
を備える構成である。
力端子を有する差動入力回路と、この差動入力回路に接
続される電流源とを備え、前記第1の入力端子がしきい
値を決めるための基準電源に接続され、制御入力端子に
印加される制御入力電圧によって前記電流源の電流を切
替える電流スイッチ形制御回路において、前記第1の入
力端子にベースが接続され前記第2の入力端子にエミッ
タが接続されコレクタか他の基準電源に接続されるトラ
ンジスタと、一方が前記第2の入力端子に接続され他方
が前記制御入力端子に接続される電流制限用の抵抗器と
を備える構成である。
次に、本発明について図面を参照して説明する。
第1図は本発明の一実施例を示す回路図である。第1図
において、第2図と同一記号の素子は第2図と同一動作
であるため、説明を省略する。
において、第2図と同一記号の素子は第2図と同一動作
であるため、説明を省略する。
トランジスタQ工、Q2で構成される差動入力回路らの
基準電源■1に接続された入力端子3にトランジスタQ
3のベースが接続され、制御入力電流制限用の抵抗器R
1を介して制御入力端子1に接続された入力端子4にト
ランジスタQ3のエミッタが接続され、トランジスタQ
3のコレクタは基準電圧(グランド)に接続されている
。
基準電源■1に接続された入力端子3にトランジスタQ
3のベースが接続され、制御入力電流制限用の抵抗器R
1を介して制御入力端子1に接続された入力端子4にト
ランジスタQ3のエミッタが接続され、トランジスタQ
3のコレクタは基準電圧(グランド)に接続されている
。
このような構成のもとで、制御入力電圧が基準電源v1
の電圧より、トランジスタQ3のベース−エミッタ間電
圧分高くなると、トランジスタQ2のベース電圧はその
電圧にクランプされ、入力電圧に追従しなくなるが、ト
ランジスタQ2のベース電圧はトランジスタQ1のベー
ス電圧より高いので、電流源6の電流はトランジスタQ
lからトランジスタQ2に切替わる。
の電圧より、トランジスタQ3のベース−エミッタ間電
圧分高くなると、トランジスタQ2のベース電圧はその
電圧にクランプされ、入力電圧に追従しなくなるが、ト
ランジスタQ2のベース電圧はトランジスタQ1のベー
ス電圧より高いので、電流源6の電流はトランジスタQ
lからトランジスタQ2に切替わる。
以上説明したように本発明は、電流スイッチの差動入力
回路の第1及び第2の入力端子間にトランジスタを付加
し、更に第2の入力端子と制御入力端子間に電流制限用
の抵抗器を設けることによって、制御入力電圧に無関係
に出力のダイナミックレンジを確保でき、また制御回路
のしきい値電圧と制御入力電圧を同じ電圧に対応できる
ため、電流スイッチの電流源のダイナミックレンジを確
保するのが容易であるという効果を有する。
回路の第1及び第2の入力端子間にトランジスタを付加
し、更に第2の入力端子と制御入力端子間に電流制限用
の抵抗器を設けることによって、制御入力電圧に無関係
に出力のダイナミックレンジを確保でき、また制御回路
のしきい値電圧と制御入力電圧を同じ電圧に対応できる
ため、電流スイッチの電流源のダイナミックレンジを確
保するのが容易であるという効果を有する。
第1図は本発明の一実施例を示す回路図、第2図は従来
の電流スイッチ形制御回路図である。 Qs 、Q2 、Q6・・・NPN)ランジスタ、Q3
〜Q5・・・PNP )ランジスタ、R1−R4・・・
抵抗器、■1〜v3・・・基準電源、1・・・制御入力
端子、2・・・出力端子、3,4・・・入力端子、5・
・・差動入力回路、6・・・電流源、7・・・アクティ
ブ負荷。
の電流スイッチ形制御回路図である。 Qs 、Q2 、Q6・・・NPN)ランジスタ、Q3
〜Q5・・・PNP )ランジスタ、R1−R4・・・
抵抗器、■1〜v3・・・基準電源、1・・・制御入力
端子、2・・・出力端子、3,4・・・入力端子、5・
・・差動入力回路、6・・・電流源、7・・・アクティ
ブ負荷。
Claims (1)
- 第1及び第2の入力端子を有する差動入力回路と、こ
の差動入力回路に接続される電流源とを備え、前記第1
の入力端子がしきい値を決めるための基準電源に接続さ
れ、制御入力端子に印加される制御入力電圧によって前
記電流源の電流を切替える電流スイッチ形制御回路にお
いて、前記第1の入力端子にベースが接続され前記第2
の入力端子にエミッタが接続されコレクタが他の基準電
源に接続されるトランジスタと、一方が前記第2の入力
端子に接続され他方が前記制御入力端子に接続される電
流制限用の抵抗器とを備えることを特徴とする電流スイ
ッチ形制御回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP28387190A JPH04157919A (ja) | 1990-10-22 | 1990-10-22 | 電流スイッチ形制御回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP28387190A JPH04157919A (ja) | 1990-10-22 | 1990-10-22 | 電流スイッチ形制御回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH04157919A true JPH04157919A (ja) | 1992-05-29 |
Family
ID=17671257
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP28387190A Pending JPH04157919A (ja) | 1990-10-22 | 1990-10-22 | 電流スイッチ形制御回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH04157919A (ja) |
-
1990
- 1990-10-22 JP JP28387190A patent/JPH04157919A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0514582Y2 (ja) | ||
JPH04157919A (ja) | 電流スイッチ形制御回路 | |
JPH03196279A (ja) | 演算増幅器 | |
JP2783797B2 (ja) | 差動出力コンパレータ | |
JPH03112214A (ja) | 電圧比較回路 | |
JPH0513064Y2 (ja) | ||
JPH0633713Y2 (ja) | アナログ・スイッチ回路 | |
KR970063907A (ko) | 가변 이득 증폭 회로 | |
JP3312640B2 (ja) | スイッチ回路 | |
JP2538240Y2 (ja) | ロジック回路を具えるアナログ・スイッチ回路 | |
JPS6032941B2 (ja) | コンパレ−タ回路 | |
JPH0548350A (ja) | アラーム機能付き出力バツフア回路 | |
JPS5819859Y2 (ja) | 差動増幅回路 | |
JPH09260971A (ja) | 差動増幅器 | |
JPH03220816A (ja) | Ecl―ttl変換回路 | |
JPS62104304A (ja) | 保護回路 | |
JPH04127602A (ja) | オペアンプの出力回路 | |
JPH0677783A (ja) | ヒステリシスアンプ | |
JPS6143018A (ja) | 信号切換回路 | |
JPH0661823A (ja) | スイッチ回路 | |
JPH0377415A (ja) | ゲイン切替回路 | |
JPS62264706A (ja) | 出力段回路 | |
JPS63275217A (ja) | ヒステリシスコンパレ−タ回路 | |
JPS62104311A (ja) | スイツチ回路 | |
JPH0542850B2 (ja) |