JPH03192819A - 位相同期回路 - Google Patents

位相同期回路

Info

Publication number
JPH03192819A
JPH03192819A JP1334365A JP33436589A JPH03192819A JP H03192819 A JPH03192819 A JP H03192819A JP 1334365 A JP1334365 A JP 1334365A JP 33436589 A JP33436589 A JP 33436589A JP H03192819 A JPH03192819 A JP H03192819A
Authority
JP
Japan
Prior art keywords
output
phase
signal
circuit
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP1334365A
Other languages
English (en)
Other versions
JP2918943B2 (ja
Inventor
Tadao Nishimura
西村 忠男
Tatsuo Matsubara
松原 達夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
NEC Engineering Ltd
Original Assignee
NEC Corp
NEC Engineering Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, NEC Engineering Ltd filed Critical NEC Corp
Priority to JP1334365A priority Critical patent/JP2918943B2/ja
Publication of JPH03192819A publication Critical patent/JPH03192819A/ja
Application granted granted Critical
Publication of JP2918943B2 publication Critical patent/JP2918943B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は多重化装置における位相同期回路に関する。
〔従来の技術〕
従来、この種の位相同期回路は、切替信号により2方向
からの入力信号を切替えて後段に供給する切替器と切替
器出力で位相制御を行なう電圧制御発振器とを二重化制
御用に二組設け、各電圧制御発振器出力を切替信号によ
り切替えて出力する出力切替器を備える。
〔発明が解決しようとする課題〕
第3図は従来の位相同期回路の構成図であり、第4図は
第3図の各部の波形である。切替器301.303と電
圧制御発振器302,304により構成される位相同期
回路305,306を二重化制御用に現用系のN系と予
備系のE系とで二組用意し、各位相期回路出力を切替信
号217により切替えて出力する出力切替器307を備
える。
この構成の二重化切替用の位相同期回路は、一方の位相
同期回路出力から他方の位相同期回路の比較器に入力す
る間に、接続線のケーブル遅延及びバッファ回路等によ
る回路遅延が第4図中Δを生じ、各位相同期回路出力に
は位相ズレが起こる。そして、出力切替器307の出力
が切替信号217により一方の位相同期回路出力から他
方の位相同期回路出力に切替っな瞬間、出力切替器30
7の出力信号に位相変動が生じ、この信号を利用してデ
ータの多重化等を行なっている信号処理系でビットエラ
ー等が発生する。
〔課題を解決するための手段〕
本発明は情報を多重化して相手局と通信する多重化装置
のクロック源の二重化制御を行なう位相同期回路におい
て、切替信号により2方向からの入力信号を切替えて供
給する切替器と前記切替器の出力で位相制御を行なう電
圧制御発振器と前記電圧制御発振器の出力を一定時間遅
延させる遅延器とを二重化制御用に二組設け、前記遅延
器の出力を前記切替信号により切替えて出力する出力切
替器を備え、前記切替信号により他方に切替っなとき前
記出力切替器の出力信号の位相変動量を少なくする。
〔実施例〕
次に、本発明について図面を参照して説明する。
本発明の一実施例を示す第1及び第2図を参照すると、
101,104は切替器であり、切替信号118により
それぞれ信号111,114及び信号111,113を
選択して出力するセレクタである。102,105は電
圧制御発振器であり、それぞれ信号119,120の同
期Tに同期したクロックを出力する以外に位相信号とし
て同期Tの信号112,114を出力する。103゜1
06は遅延時間Δを値をもった遅延器である6109は
出力切替器であり、切替信号118により信号115,
116を選択して出力するセレクタである。107は切
替器101、発振器102及び遅延器103から構成さ
れる現用系(N系)位相同期回路、かつ108は切替器
104、発振器105及び遅延器106がら構成される
予備系(E系)位相同期回路である。
第2図は第1図において一例としてN系からE系に切替
わった時の各部の信号を示している。第2図において、
信号112はE系位相同期回路108の入力信号113
と信号111との入力位相が同一となるように、出力位
相をΔを早くしている。すなわち、信号112出力から
信号113人力の間で発生する固定的な遅延量(ケーブ
ル遅延、IC回路による遅延等)Δtを信号112出力
点でΔを位相を早く出力することにより、N系及びE系
位相同期回路107,108の出力信号115.116
が全く同一出力位相となる。なお、E系位相同期回路1
08からN系位相同期回路107側への入力信号114
についても同様の考えである。N系位相同期回路107
とE系位相同期回路108との入力位相が同一になった
ことにより、信号115と信号116とは全く同一の位
相信号として得られ、切替信号118により切替えが発
生しても出力信号117は第4図に示す出力信号316
のような切替時のシイターは発生しない。
第1図に示す電圧制御発振器102,105のΔtの位
相早出しについては、ハードウェアで比較的簡単に構成
でき、電圧制御発振器102゜105は一般的にn倍の
発振器と1 / nのカウンタとから構成されており、
このカウンタの出力位相を・選択すれば可能である。な
お、切替信号118はN系及びE系位相同期回路の切替
えの必要性を検出する外部回路から入力される。
〔発明の効果〕
以上説明したように本発明によれば、一方の位相同期回
路出力から他方の位相同期回路入力への遅延をなくすこ
とにより、各位相同期回路出力を切替信号により切替え
た時の位相変動を少なくできる。
【図面の簡単な説明】
第1図及び第2図は本発明の一実施例を示す図、第3図
及び第4図は従来例を示す図である。 101.104・・・切替器、102..105・へ・
電圧制御発振器、103,106・・・遅延器、109
・・・出力切替器、107・・・現用系(N系)位相同
期回路、 1 08・・・予備系 (E系) 位相同期回路。

Claims (1)

    【特許請求の範囲】
  1. 情報を多重化して相手局と通信する多重化装置のクロッ
    ク源の二重化制御を行なう位相同期回路において、切替
    信号により2方向からの入力信号を切替えて供給する切
    替器と前記切替器の出力で位相制御を行なう電圧制御発
    振器と前記電圧制御発振器の出力を一定時間遅延させる
    遷延器とを二重化制御用に二組設け、前記遅延器の出力
    を前記切替信号により切替えて出力する出力切替器を備
    え、前記切替信号により他方に切替ったとき前記出力切
    替器の出力信号の位相変動量を少なくすることを特徴と
    する位相同期回路。
JP1334365A 1989-12-21 1989-12-21 位相同期回路 Expired - Lifetime JP2918943B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1334365A JP2918943B2 (ja) 1989-12-21 1989-12-21 位相同期回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1334365A JP2918943B2 (ja) 1989-12-21 1989-12-21 位相同期回路

Publications (2)

Publication Number Publication Date
JPH03192819A true JPH03192819A (ja) 1991-08-22
JP2918943B2 JP2918943B2 (ja) 1999-07-12

Family

ID=18276561

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1334365A Expired - Lifetime JP2918943B2 (ja) 1989-12-21 1989-12-21 位相同期回路

Country Status (1)

Country Link
JP (1) JP2918943B2 (ja)

Also Published As

Publication number Publication date
JP2918943B2 (ja) 1999-07-12

Similar Documents

Publication Publication Date Title
JPH0773219B2 (ja) 並直列変換装置
JP3461428B2 (ja) クロック無瞬断切替装置
KR20010029434A (ko) 클럭 선택을 위한 디지탈 스위칭 이행 시의 타임-워킹방지 방법 및 시스템
JPH03192819A (ja) 位相同期回路
KR100328757B1 (ko) 전송시스템의 클럭신호 전환에 의한 오류방지 장치
JPH1117669A (ja) 位相同期回路
JPH04316234A (ja) クロック切替回路
JP2962255B2 (ja) クロック系の冗長構成における位相制御方式
KR100400318B1 (ko) 클럭 동기화 장치
JP3253514B2 (ja) Pll回路におけるクロック生成回路
JP2988410B2 (ja) クロック同期化システム
JPH0964732A (ja) 同期クロック生成回路
JP3612497B2 (ja) 移動通信基地局装置のクロック同期システム及び方法
JP3269079B2 (ja) クロック分配回路
JP2611246B2 (ja) 無瞬断同期切替装置
JPH09307432A (ja) Pll回路
JPH05102952A (ja) デイジタル伝送装置のクロツク切替回路
JPH04265016A (ja) Pll回路
JPH01180151A (ja) 自走周波数安定度補償式pll回路
KR100328761B1 (ko) 광통신 시스템의 시스템 클럭 유니트 스위칭 장치
JP2979811B2 (ja) クロック出力回路
JPH11298460A (ja) クロック切替回路
JPH04360333A (ja) デジタル信号多重化装置
JPH04162826A (ja) 二重化位相同期回路
JPH1168726A (ja) クロック切替え回路