JPH03123917A - トランジスタ回路 - Google Patents
トランジスタ回路Info
- Publication number
- JPH03123917A JPH03123917A JP26132889A JP26132889A JPH03123917A JP H03123917 A JPH03123917 A JP H03123917A JP 26132889 A JP26132889 A JP 26132889A JP 26132889 A JP26132889 A JP 26132889A JP H03123917 A JPH03123917 A JP H03123917A
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- transistor
- power source
- terminal
- resistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000010586 diagram Methods 0.000 description 4
- 230000000694 effects Effects 0.000 description 4
- 239000004065 semiconductor Substances 0.000 description 3
- 210000004899 c-terminal region Anatomy 0.000 description 1
- 230000006835 compression Effects 0.000 description 1
- 238000007906 compression Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 230000001105 regulatory effect Effects 0.000 description 1
Landscapes
- Control Of Electrical Variables (AREA)
- Continuous-Control Power Sources That Use Transistors (AREA)
Abstract
め要約のデータは記録されません。
Description
の基準電圧変更手段を有するトランジスタ回路に関する
。
位(第1の電圧基準点)を基準として、所定のバイアス
を供給する正電源回路とさらに、電源等高電位を基準と
して負側に所定のバイアスを供給する負電源回路等の2
種類の安定化電源を必要とする場合が多い。従来、かか
る2種類の安定化電源はそれぞれ別個の回路で構成され
、従って、基準とする電源が異なっていた。
源を別個の回路により構成されていたので、互いの安定
化電圧の相対精度を必要とする場合、それぞれの安定化
電圧の絶対精度を上げる必要があり、半導体集積回路の
製造上の問題があり、又、回路素子数が多いと云う欠点
がある。
定化電圧の相対精度を向上し、しかも、簡単に構成でき
るトランジスタ回路を提供することにある。
されエミッタが第1の電圧基準点に接続されコネクタが
節点に接続された一導電型の第1のトランジスタと、ベ
ースが前記節点に接続されエミッタが前記第1の電圧基
準点に接続されコレクタが電流源を介して第2の電圧基
準点に接続された一導電型の第2のトランジスタと、ベ
ー、X 力出力端子に接続されエミッタが前記第2の電
圧基準点に接続されコレクタが前記節点に接続された逆
導電型の第3のトランジスタと、ベースが前記第2のト
ランジスタのコレクタに接続されエミッタが前記第2の
電圧基準点に接続されコレクタが前記出力端子に接続さ
れた第4のトランジスタとを含むことを特徴とする。
ある。同図に示すように、端子Aは第1の電圧基準点す
なわち接地を示し、端子Bは第2の電圧基準点すなわち
電源端子を示す。又、C端子は、入力端子であり端子り
は負荷端子を示す。
えられた電圧に対応して決定されるが、他方、トランジ
スタQ1のコレクタ以降に接続されるトランジスタQ2
.抵抗R2及び、定電流源工。
ジスタQ41抵抗RJで構成される負帰還回路によって
トランジスタQ4のコレクタ電流は前記トランジスタQ
lのコレクタ電流とほぼ等しい値に設定される。厳密に
は、トランジスタQ2のベース電流分が前記トランジス
タQ4及び、トランジスタQ1の夫々の電流に対するエ
ラーとして生ずるが、動作には、はとんど影響がない為
無視できる。ここで、重要な点は上述のことによって、
端子Cと端子Aとの間の入力電圧に応じ端子りと端子B
との間に出力される電圧は抵抗R1の電圧降下分と、ト
ランジスタQ4のベース・エミッタ間電圧の和として表
すことができるので第(1)式に示すことができる。
oA ・・・・・・端子C2端子A間の電圧レベルV!
l!!1・・・・・・トランジスタQ1のベース・エミ
ッタ間順方向電圧レベル ■B84・・・・・・トランジスタQ4のベース・エミ
ッタ間順方向電圧レベル R1・・・・・・抵抗R1の抵抗値 R4・・・・・・抵抗R4の抵抗値 即ち、(1)式より接地電位(端子C)基準で印加され
る端子Cの入力電圧(VCA)は、電源(端子B)と負
荷端子(端子D)との間の電圧VBDに変換されて、出
力されることになる。従って、例えば接地電位基準の第
1の電源がある場合、この第1の電源電圧を本発明のト
ランジスタ回路を介することによって第1の電源との相
対精度の高い第2の電源を容易に供給することが可能と
なる。しかも本実施例では、抵抗R1,R2の比を任意
に選ぶことにより容易に出力電圧を決定で、きると共に
同一半導体集積回路チップに形成される抵抗の相対精度
が高いため、より相対精度が高くなる効果も有する。第
1図で、定電流源■。の替わりに抵抗器を使用しても、
本発明の効果は同様に得られる。
である。第2図の符号、記号において、第1図と同一部
分は同一符号、記号によって示されている。第2図のト
ランジスタQ5は、ダイオード接続されており、第1図
の定電流源工。の代用となっている。
る電源として、比較的低電圧電源まで動作可能になる。
プ利得低減の為、信号の対数圧縮回路を形成するトラン
ジスタQ、の使用例も示されている。
の相対精度の高い第2の電源を容易に供給できる。
なくても、第2.第3.第4のトランジスタからなる負
帰還回路によるトランジスタ回路によって、第1の電圧
基準点との間で与えられる入力電圧レベルが、第2の電
圧基準点との間に、発生する電圧レベルに変換され出力
することが容易に可能となる。従って前記入力電圧レベ
ルとして第1の電源回路の出力を印加した場合、本発明
によって第1の電源との相対精度が高い第2の電源電圧
を供給することができるため、従来別個の電源回路を必
要とし、しかも、相互間の精度がとりづらい場合に比べ
はるかに改善されている。
図、第2図は他の実施例を説明するための回路図である
。 A、B、C,D・・・・・・端子、QlI Q21 Q
l、 Q41Q5・・・・・・トランジスタ、R1,R
2,R3,R4・・川・抵抗、■。・・・・・・定電流
源、L・・・・・・負荷。
Claims (1)
- ベースが入力端子に接続されエミッタが第1の電圧基
準点に接続されコレクタが節点に接続された一導電型の
第1のトランジスタと、前記節点がベースに接続されエ
ミッタが前記第1の電圧基準点に接続されコレクタが電
流源を介して第2の電圧基準点に接続された一導電型の
第2のトランジスタと、ベースが出力端子に接続されエ
ミッタが前記第2の電圧基準点に接続されコレクタが前
記節点に接続された逆導電型の第3のトランジスタと、
ベースが前記第2のトランジスタのコレクタに接続され
エミッタが前記第2の電圧基準点に接続されコレクタが
前記出力端子に接続された第4のトランジスタとを含む
ことを特徴とするトランジスタ回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP26132889A JP2833053B2 (ja) | 1989-10-06 | 1989-10-06 | トランジスタ回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP26132889A JP2833053B2 (ja) | 1989-10-06 | 1989-10-06 | トランジスタ回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH03123917A true JPH03123917A (ja) | 1991-05-27 |
JP2833053B2 JP2833053B2 (ja) | 1998-12-09 |
Family
ID=17360288
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP26132889A Expired - Fee Related JP2833053B2 (ja) | 1989-10-06 | 1989-10-06 | トランジスタ回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2833053B2 (ja) |
-
1989
- 1989-10-06 JP JP26132889A patent/JP2833053B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2833053B2 (ja) | 1998-12-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0648449B2 (ja) | 高精度バンドギヤツプ電圧基準回路 | |
JPH0342709A (ja) | 基準電圧発生回路 | |
KR940006365B1 (ko) | 전류 미러 회로 | |
JPH0544845B2 (ja) | ||
JPS592410A (ja) | 電流増幅器 | |
KR100239619B1 (ko) | 전압-전류 변환 회로 | |
JP3157746B2 (ja) | 定電流回路 | |
EP0061705B1 (en) | Low-value current source circuit | |
JPH0770935B2 (ja) | 差動電流増幅回路 | |
JPH09105763A (ja) | コンパレータ回路 | |
JPH03123917A (ja) | トランジスタ回路 | |
JPS6154286B2 (ja) | ||
JP3178716B2 (ja) | 最大値出力回路及び最小値出力回路並びに最大値最小値出力回路 | |
US6339319B1 (en) | Cascoded current mirror circuit | |
KR0158625B1 (ko) | 자유 컬렉터단자를 구비한 바이폴라 트랜지스터 회로 | |
JP2754834B2 (ja) | バンドギャップ基準電圧発生回路 | |
JP3507530B2 (ja) | 対数変換回路 | |
JPH06101671B2 (ja) | 電圧比較回路 | |
JP2970841B2 (ja) | 基準電圧源回路 | |
JPH0477329B2 (ja) | ||
JPS6037484B2 (ja) | 電流安定化回路 | |
JP3547895B2 (ja) | 定電流発生回路 | |
JP2781850B2 (ja) | 利得可変増幅回路 | |
JPH06236219A (ja) | 定電流回路 | |
JPH07336161A (ja) | 差動増幅器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20081002 Year of fee payment: 10 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20091002 Year of fee payment: 11 |
|
LAPS | Cancellation because of no payment of annual fees |