JPH0131704B2 - - Google Patents

Info

Publication number
JPH0131704B2
JPH0131704B2 JP56169474A JP16947481A JPH0131704B2 JP H0131704 B2 JPH0131704 B2 JP H0131704B2 JP 56169474 A JP56169474 A JP 56169474A JP 16947481 A JP16947481 A JP 16947481A JP H0131704 B2 JPH0131704 B2 JP H0131704B2
Authority
JP
Japan
Prior art keywords
resistance
polycrystalline silicon
conductivity type
concentration
silicon layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP56169474A
Other languages
English (en)
Other versions
JPS5871648A (ja
Inventor
Shigeru Koshimaru
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP56169474A priority Critical patent/JPS5871648A/ja
Publication of JPS5871648A publication Critical patent/JPS5871648A/ja
Publication of JPH0131704B2 publication Critical patent/JPH0131704B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/20Resistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0688Integrated circuits having a three-dimensional layout

Description

【発明の詳細な説明】 本発明は半導体装置に関するものである。
近年のLSIの集積度の向上に伴なつて、例えば
スタチツク型のモリー素子等では、セル内の負荷
素子に半導体抵抗素子を用いるようになつてきて
いる。プロセス上の簡易さから言へば、多結晶シ
リコン層により抵抗素子を形成するのが盛んであ
るが、従来のこの種の素子は、その高い抵抗値の
制御という事で素子寸法が大きくなるという欠点
を有していた。
本発明は従来のプロセスの容易さを損う事なく
製造でき、素子寸法が非常に小さく安定した高抵
抗を持つ半導体抵抗素子を提供するものである。
本発明は一導電型の多結晶シリコン層からなる
高抵抗部と前記高抵抗部の一対の対向面にそれぞ
れ接する一導電型の多結晶シリコン層からなる低
抵抗部とを備えた高抵抗素子をふくむ半導体装置
において、前記高抵抗素子の抵抗値を決定する前
記高抵抗部が、2種類の互いに導電型の異なる不
純物を含有する一導電型の多結晶シリコン層で形
成されていることを特徴とする半導体装置にあ
る。
第1図に従来素子の一例を示す。図に於て1,
3は両端の電極となる低抵抗領域であり、2は高
抵抗領域であるが、この抵抗素子を多結晶シリコ
ン層をベースにして作製する場合先づ1,2,3
の全領域に低濃度の不純物イオンを打ち込んで高
抵抗を持つた導電性層となした後、2の部分をマ
スクして高濃度の不純物熱拡散により1,3の低
抵抗領域を形成している。ところが、この種の構
造では、1,3と2が同導電型を有しており、不
純物濃度の違いのみで、高抵抗部と低抵抗部を形
成しているため、その後の熱工程により、1及び
3の高濃度領域から2の低濃度領域への不純物拡
散を考えると、安定した高抵抗値を得る為には、
充分な長さのlが必要になつてくる。実際に即し
て言えば、不純物がリンの場合1,3からの拡散
によるはいり込みが4μm、高抵抗部分が〜4μm
で、合計のlは少なくとも12μmもの長さにな
る。
次に本発明の詳細について述べる。
第2図は、本発明の原理による半導体装置の抵
抗素子の構造で、多結晶シリコン層をベースとし
ている。4,6は高濃度に例えばリンを注入した
低抵抗部であり、5には、前記リン濃度を殆んど
打ち消す様に高濃度にリンとは逆の導電性を与え
る不純物、例えばボロンを注入する。このとき、
5の部分は、2種の不純物を打ち消し合うが、非
常に低濃度にリンが不純物として存在する様にす
る。これはイオン注入という技術を用いれば制御
性良く実現する事が出来る。このようにボロンを
高濃度に打ち込む為と、あらかじめ全領域4,
5,6にリンが高濃度に存在することから、4,
6から5への拡散を全く考慮する必要がなく、L
の長さを非常に短かくできる。
次に本発明の実施例を図によつて説明する。第
3図a、半導体基板11に活性領域12を形成し
た後、絶縁膜13を介して全面に多結晶シリコン
膜14を形成する。その後該多結晶シリコン膜に
導電性を持たせる為にリンのイオン注入をエネル
ギー150Kev、ドーズ量5×115cm-2で行なつて層
抵抗値約20KΩ/口前後を持たせる。次に第3図
b、良く知られた写真蝕刻技術により、多結晶シ
リコン層を所望のパターンに形成してから、第2
の不純物であるボロンのイオン注入に備えてマス
ク窒化膜を3000Åの厚さに形成し多結晶シリコン
層の高抵抗を形成すべき部分に4μm程度の開口
16を設ける。その後ボロンのイオン注入をエネ
ルギー50KeV、ドーズ量4.8×1015cm-2で全面に
行なう。このとき、Bの部分は、開口16を通し
て、ボロンが打ち込まれリンと打ち消し会い
100MΩ/口前後の層抵抗値となる。第3図c、
その後絶縁膜17を形成して、コンタクト穴18
を開孔してから、アルミ配線電極19を設け半導
体抵抗素子を完成させる。なお本発明の抵抗素子
では、抵抗の両端部分の層抵抗が従来のものに比
べ高目になる事が予測されるが、実際の素子の場
合、例えば第4図に示したスタチツク型のメモリ
セルに使用した時この部分の抵抗値は、全く問題
にならない。第4図では20,21が本発明によ
る半導体抵抗素子で、23,24がスイツチング
トランジスタ、22,25がトランスフアゲート
トランジスタである。即ち第2図に於て、高抵抗
部分として長さLの5だけを考えていたものを、
長さL′の4,5,6全体として考えればいいわけ
で、この様な考え方が可能となつたのも本発明の
利点の1つである。
以上、本発明に依れば、従来の製法と殆んど変
わらない簡易さで、素子寸法が1/3以下の高抵抗
素子を有する半導体装置を得ることができる。
【図面の簡単な説明】
第1図は従来技術を示す概略断面図であり、第
2図は本発明の原理を示す概略断面図である。第
3図はa乃至第3図cは本発明の一実施例を工程
順に示す断面図であり第4図は本発明の応用例を
示す回路図である。 尚、図において1……低抵抗部、2……高抵抗
部、3……低抵抗部、4……低抵抗部、5……高
抵抗部、6……低抵抗部、11……半導体基板、
12……活性領域、13……絶縁膜、14……多
結晶シリコン層、15……シリコン窒化膜、16
……開口、17……絶縁膜、18……開口、19
……アルミ配線電極、A……低抵抗部、B……高
抵抗部、C……低抵抗部、20,21……半導体
抵抗素子、22,23,24,25……トランジ
スタである。

Claims (1)

    【特許請求の範囲】
  1. 1 一導電型の多結晶シリコン層からなる高抵抗
    部と前記高抵抗部の一対の対向面にそれぞれ接す
    る一導電型の多結晶シリコン層からなる低抵抗部
    とを備えた高抵抗素子をふくむ半導体装置におい
    て、前記高抵抗素子の抵抗値を決定する前記高抵
    抗部が、前記低抵抗部と同一濃度の一導電型不純
    物と、前記濃度をほとんど打ち消す濃度の逆導電
    型不純物を含有する一導電型の多結晶シリコン層
    で形成されていることを特徴とする半導体装置。
JP56169474A 1981-10-23 1981-10-23 半導体装置 Granted JPS5871648A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP56169474A JPS5871648A (ja) 1981-10-23 1981-10-23 半導体装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP56169474A JPS5871648A (ja) 1981-10-23 1981-10-23 半導体装置

Publications (2)

Publication Number Publication Date
JPS5871648A JPS5871648A (ja) 1983-04-28
JPH0131704B2 true JPH0131704B2 (ja) 1989-06-27

Family

ID=15887222

Family Applications (1)

Application Number Title Priority Date Filing Date
JP56169474A Granted JPS5871648A (ja) 1981-10-23 1981-10-23 半導体装置

Country Status (1)

Country Link
JP (1) JPS5871648A (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0582465A (ja) * 1991-09-24 1993-04-02 Victor Co Of Japan Ltd 半導体装置およびmos型fet
JP2002016237A (ja) * 2000-06-27 2002-01-18 Hitachi Ltd 半導体集積回路装置およびその製造方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5529108A (en) * 1978-08-23 1980-03-01 Hitachi Ltd Semiconductor resistance element

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5529108A (en) * 1978-08-23 1980-03-01 Hitachi Ltd Semiconductor resistance element

Also Published As

Publication number Publication date
JPS5871648A (ja) 1983-04-28

Similar Documents

Publication Publication Date Title
JPS5910581B2 (ja) 半導体装置の製造方法
JPH01130552A (ja) 高抵抗素子
US5656841A (en) Semiconductor device with contact hole
EP0078220B1 (en) Polycrystalline silicon interconnections for bipolar transistor flip-flop
JP2829992B2 (ja) 半導体装置
JPS62174968A (ja) 半導体装置
JPH0131704B2 (ja)
JPS6362382A (ja) 浮遊ゲ−ト型不揮発性半導体記憶装置およびその製造方法
US6350645B1 (en) Strapping via for interconnecting integrated circuit structures
JP2691993B2 (ja) 半導体集積回路装置
JPS60130155A (ja) 半導体装置
JP3104609B2 (ja) 半導体装置およびその製造方法
JPS60236257A (ja) 半導体装置
JP2654056B2 (ja) 半導体装置の製造方法
JP2846055B2 (ja) 半導体装置の製造方法
JPS5826177B2 (ja) 半導体装置の製造方法
JPS62263668A (ja) 半導体集積回路装置
JPS59201462A (ja) 半導体装置
JPS6124827B2 (ja)
JPH05183130A (ja) 半導体記憶装置の製造方法
JPH01158760A (ja) 半導体集積回路およびその製造方法
JPH0239566A (ja) 半導体記憶装置
JPS6169150A (ja) 半導体集積回路装置
JPS6161548B2 (ja)
JPS63310164A (ja) 半導体記憶装置およびその製造方法