JP6809519B2 - 抵抗素子アレイ回路、抵抗素子アレイ回路ユニットおよび赤外線センサ - Google Patents
抵抗素子アレイ回路、抵抗素子アレイ回路ユニットおよび赤外線センサ Download PDFInfo
- Publication number
- JP6809519B2 JP6809519B2 JP2018163500A JP2018163500A JP6809519B2 JP 6809519 B2 JP6809519 B2 JP 6809519B2 JP 2018163500 A JP2018163500 A JP 2018163500A JP 2018163500 A JP2018163500 A JP 2018163500A JP 6809519 B2 JP6809519 B2 JP 6809519B2
- Authority
- JP
- Japan
- Prior art keywords
- element array
- resistance element
- word lines
- array circuit
- input terminal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000001514 detection method Methods 0.000 description 8
- 230000008859 change Effects 0.000 description 6
- 230000000694 effects Effects 0.000 description 4
- 238000010586 diagram Methods 0.000 description 3
- 239000011159 matrix material Substances 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 239000000758 substrate Substances 0.000 description 3
- 238000001931 thermography Methods 0.000 description 3
- 238000000034 method Methods 0.000 description 2
- 229910004298 SiO 2 Inorganic materials 0.000 description 1
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
- XHCLAFWTIXFWPH-UHFFFAOYSA-N [O-2].[O-2].[O-2].[O-2].[O-2].[V+5].[V+5] Chemical compound [O-2].[O-2].[O-2].[O-2].[O-2].[V+5].[V+5] XHCLAFWTIXFWPH-UHFFFAOYSA-N 0.000 description 1
- 230000009471 action Effects 0.000 description 1
- 238000001816 cooling Methods 0.000 description 1
- 230000020169 heat generation Effects 0.000 description 1
- 230000001151 other effect Effects 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
- 229910001935 vanadium oxide Inorganic materials 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01J—MEASUREMENT OF INTENSITY, VELOCITY, SPECTRAL CONTENT, POLARISATION, PHASE OR PULSE CHARACTERISTICS OF INFRARED, VISIBLE OR ULTRAVIOLET LIGHT; COLORIMETRY; RADIATION PYROMETRY
- G01J1/00—Photometry, e.g. photographic exposure meter
- G01J1/42—Photometry, e.g. photographic exposure meter using electric radiation detectors
- G01J1/44—Electric circuits
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01J—MEASUREMENT OF INTENSITY, VELOCITY, SPECTRAL CONTENT, POLARISATION, PHASE OR PULSE CHARACTERISTICS OF INFRARED, VISIBLE OR ULTRAVIOLET LIGHT; COLORIMETRY; RADIATION PYROMETRY
- G01J5/00—Radiation pyrometry, e.g. infrared or optical thermometry
- G01J5/10—Radiation pyrometry, e.g. infrared or optical thermometry using electric radiation detectors
- G01J5/20—Radiation pyrometry, e.g. infrared or optical thermometry using electric radiation detectors using resistors, thermistors or semiconductors sensitive to radiation, e.g. photoconductive devices
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01J—MEASUREMENT OF INTENSITY, VELOCITY, SPECTRAL CONTENT, POLARISATION, PHASE OR PULSE CHARACTERISTICS OF INFRARED, VISIBLE OR ULTRAVIOLET LIGHT; COLORIMETRY; RADIATION PYROMETRY
- G01J5/00—Radiation pyrometry, e.g. infrared or optical thermometry
- G01J5/10—Radiation pyrometry, e.g. infrared or optical thermometry using electric radiation detectors
- G01J5/20—Radiation pyrometry, e.g. infrared or optical thermometry using electric radiation detectors using resistors, thermistors or semiconductors sensitive to radiation, e.g. photoconductive devices
- G01J5/22—Electrical features thereof
- G01J5/24—Use of specially adapted circuits, e.g. bridge circuits
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01J—MEASUREMENT OF INTENSITY, VELOCITY, SPECTRAL CONTENT, POLARISATION, PHASE OR PULSE CHARACTERISTICS OF INFRARED, VISIBLE OR ULTRAVIOLET LIGHT; COLORIMETRY; RADIATION PYROMETRY
- G01J5/00—Radiation pyrometry, e.g. infrared or optical thermometry
- G01J5/48—Thermography; Techniques using wholly visual means
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0007—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements comprising metal oxide memory material, e.g. perovskites
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/0023—Address circuits or decoders
- G11C13/0026—Bit-line or column circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/0023—Address circuits or decoders
- G11C13/0028—Word-line or row circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/0033—Disturbance prevention or evaluation; Refreshing of disturbed memory data
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/0038—Power supply circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/004—Reading or sensing circuits or methods
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/0069—Writing or programming circuits or methods
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N15/00—Thermoelectric devices without a junction of dissimilar materials; Thermomagnetic devices, e.g. using the Nernst-Ettingshausen effect
- H10N15/10—Thermoelectric devices using thermal change of the dielectric constant, e.g. working above and below the Curie point
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/801—Constructional details of multistable switching devices
- H10N70/861—Thermal details
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/801—Constructional details of multistable switching devices
- H10N70/881—Switching materials
- H10N70/883—Oxides or nitrides
- H10N70/8833—Binary metal oxides, e.g. TaOx
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01J—MEASUREMENT OF INTENSITY, VELOCITY, SPECTRAL CONTENT, POLARISATION, PHASE OR PULSE CHARACTERISTICS OF INFRARED, VISIBLE OR ULTRAVIOLET LIGHT; COLORIMETRY; RADIATION PYROMETRY
- G01J5/00—Radiation pyrometry, e.g. infrared or optical thermometry
- G01J2005/0077—Imaging
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01J—MEASUREMENT OF INTENSITY, VELOCITY, SPECTRAL CONTENT, POLARISATION, PHASE OR PULSE CHARACTERISTICS OF INFRARED, VISIBLE OR ULTRAVIOLET LIGHT; COLORIMETRY; RADIATION PYROMETRY
- G01J5/00—Radiation pyrometry, e.g. infrared or optical thermometry
- G01J5/10—Radiation pyrometry, e.g. infrared or optical thermometry using electric radiation detectors
- G01J5/20—Radiation pyrometry, e.g. infrared or optical thermometry using electric radiation detectors using resistors, thermistors or semiconductors sensitive to radiation, e.g. photoconductive devices
- G01J2005/202—Arrays
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/004—Reading or sensing circuits or methods
- G11C2013/0042—Read using differential sensing, e.g. bit line [BL] and bit line bar [BLB]
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/004—Reading or sensing circuits or methods
- G11C2013/0045—Read using current through the cell
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/0069—Writing or programming circuits or methods
- G11C2013/008—Write by generating heat in the surroundings of the memory material, e.g. thermowrite
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2213/00—Indexing scheme relating to G11C13/00 for features not covered by this group
- G11C2213/30—Resistive cell, memory material aspects
- G11C2213/32—Material having simple binary metal oxide structure
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2213/00—Indexing scheme relating to G11C13/00 for features not covered by this group
- G11C2213/70—Resistive array aspects
- G11C2213/77—Array wherein the memory element being directly connected to the bit lines and word lines without any access device being used
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B61/00—Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B63/00—Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
- H10B63/80—Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Spectroscopy & Molecular Physics (AREA)
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Power Engineering (AREA)
- Photometry And Measurement Of Optical Pulse Characteristics (AREA)
Description
1.第1の実施の形態(抵抗素子アレイを有する抵抗素子アレイ回路の例)
2.第2の実施の形態(複数の抵抗素子アレイ回路を備えた抵抗素子アレイ回路ユニットの例)
3.変形例
[抵抗素子アレイ回路1の全体構成例]
図1は、本発明の第1の実施の形態に係る抵抗素子アレイ回路1の全体構成例を模式的に表した回路図である。抵抗素子アレイ回路1は、例えば赤外線サーモグラフィに搭載され、抵抗素子アレイ回路1に照射される赤外線を、その強度に応じた電気信号に変換して出力信号Sとして出力するように構成されている。
複数のワード線Wは、X軸方向にそれぞれ延在すると共にY軸方向において互いに隣り合うように並んでいる。なお、図1ではm本のワード線Wが配設された状態を例示しているが、複数のワード線Wの数は任意に設定可能である。複数のワード線Wの一端は、それぞれ選択部SELにおける選択スイッチSW1(後出)を介して電源Vと接続可能となっている。複数の抵抗素子Rのうちの任意の一の抵抗素子Rにおける抵抗値を読み出す際には、その一の抵抗素子Rに対応するワード線Wに対し電源Vから所定のセンス電流が供給されるようになっている。ここで、X軸方向が本発明の「第1の方向」に対応する一具体例であり、Y軸方向が本発明の「第2の方向」に対応する一具体例である。
複数のビット線Bは、それぞれ複数のワード線Wと交差するように設けられている。具体的には、複数のビット線Bは、Y軸方向にそれぞれ延在すると共にX軸方向において互いに隣り合うように並んでいる。但し、複数のビット線Bは、複数のワード線Wと直接的に接しておらず、複数のワード線WとZ軸方向において離間して配置されている。なお、図1ではn本のビット線Bが配設された状態を例示しているが、複数のビット線Bの数は任意に設定可能である。但し、複数のワード線Wの数が複数のビット線Bの数よりも多いことが望ましい。各抵抗素子Rの抵抗値を読み出す際に、各抵抗素子Rの温度上昇を抑えるのに有利だからである。
複数の抵抗素子Rは、複数のワード線Wと複数のビット線Bとの複数の交差点にそれぞれ配置され、複数のワード線Wと各々接続される第1端部および複数のビット線Bと各々接続される第2端部をそれぞれ有している。具体的には、ワード線W1とビット線B1〜Bnとの各交差点に抵抗素子R(1,1)〜R(1,n)がそれぞれ配置され、ワード線W2とビット線B1〜Bnとの各交差点に、抵抗素子R(2,1)〜R(2,n)がそれぞれ配置され、ワード線Wmとビット線B1〜Bnとの各交差点に抵抗素子R(m,1)〜R(m,n)がそれぞれ配置されている。
選択部SELは、選択スイッチSW1と、選択スイッチSW2とを有している。選択スイッチSW1は、複数のワード線Wのうちの一の選択ワード線Wsを選択して配線L1と接続するようになっている。なお、図1では、選択スイッチSW1が選択ワード線Wsとしてワード線W2を選択し、それを配線L1と接続した状態を例示している。一方、選択スイッチSW2は、複数のビット線Bのうちの一の選択ビット線Bsを選択するようになっている。なお、図1では、選択スイッチSW2が選択ビット線Bsとしてビット線B2を選択し、それを配線L3と接続した状態を例示している。選択部SELにおける選択スイッチSW1および選択スイッチSW2の各動作は、制御部CTRLからの指令に基づいて実行されるようになっている。
差動アンプAMPは、正入力端子T1と負入力端子T2と出力端子T3とを含んでいる。正入力端子T1は、複数のビット線Bのうち選択スイッチSW2により選択された一のビット線Bが接続されるようになっている。負入力端子T2は、複数のビット線Bのうち選択スイッチSW2により選択されなかった非選択のビット線Bおよび複数のワード線Wのうち選択スイッチSW1により選択されなかった非選択のワード線Wの双方と配線L2を介して接続されるようになっている。出力端子T3は、配線L2を通じて負入力端子T2と接続されている。
接地端子GNDは、配線L3を介して正入力端子T1と接続されている。抵抗器RGは、配線L3上において接地端子GNDと正入力端子T1との間に設けられている。抵抗器RGは可変抵抗型の抵抗体であってもよいし、固定抵抗型の抵抗体であってもよい。
ビット線Bに沿ってY軸方向に並ぶ複数の抵抗素子Rに対し、各々の抵抗素子Rに対応した複数のワード線Wを介してセンス電流Cを順次供給するように電源Vを制御するようになっている。なお、電源Vは、抵抗素子アレイ回路1の内部に設けられていてもよいし、抵抗素子アレイ回路1の外部に設けられていてもよい。
この抵抗素子アレイ回路1では、例えば以下のようにして各抵抗素子Rにおける抵抗値を読み出すことができる。
以上説明したように、本実施の形態の抵抗素子アレイ回路1では、複数のビット線Bのうち選択部SELにより選択された一の選択ビット線が接続される正入力端子T1と、非選択ビット線および非選択ワード線の双方と接続される負入力端子T2と、その負入力端子T2と接続される出力端子T3とを含む差動アンプAMPを有するようにした。このため、差動アンプAMPにおける正入力端子T1、負入力端子T2および出力端子T3の電位が実質的に同一となる。よって、出力信号Sは、非選択ビット線および非選択ワード線における電位の影響を実質的に受けず、より正確な数値となる。
[抵抗素子アレイ回路ユニット2の全体構成例]
図3は、本発明の第2の実施の形態に係る抵抗素子アレイ回路ユニット2の全体構成例を模式的に表した概略図である。抵抗素子アレイ回路ユニット2は、複数の抵抗素子アレイ回路1(1A〜1D)を備えている。なお、図3では、4つの抵抗素子アレイ回路1A〜1Dを備える場合を例示しているが、本発明はこれに限定されない。また、抵抗素子アレイ回路1A〜1Dは、いずれも、上記第1の実施の形態で説明した抵抗素子アレイ回路1と実質的に同じ構成を有する。但し、抵抗素子アレイ回路ユニット2では、抵抗素子アレイ回路1A〜1Dには制御部CTRLが含まれておらず、抵抗素子アレイ回路1A〜1Dの全てに対し共通に制御部3が設けられている。
以上、いくつかの実施の形態を挙げて本開示を説明したが、本開示はこれらの実施の形態に限定されず、種々の変形が可能である。
Claims (7)
- 第1の方向にそれぞれ延在すると共に第2の方向において互いに隣り合うように並び、電源と接続される複数のワード線と、
前記第2の方向にそれぞれ延在すると共に前記第1の方向において互いに隣り合うように並ぶ複数のビット線と、
前記複数のワード線と前記複数のビット線との複数の交差点にそれぞれ配置され、前記複数のワード線および前記複数のビット線と各々接続された複数の抵抗素子と、
前記複数のワード線のうちの一の選択ワード線を選択すると共に前記複数のビット線のうちの一の選択ビット線を選択する選択部と、
前記複数のビット線のうち前記選択部により選択された前記一の選択ビット線が接続される正入力端子と、前記複数のビット線のうち前記選択部により選択されなかった非選択ビット線および前記複数のワード線のうち前記選択部により選択されなかった非選択ワード線の双方と接続される負入力端子と、前記負入力端子と接続される出力端子とを含む差動アンプと、
前記正入力端子と接続された接地端子と
を備えた
抵抗素子アレイ回路。 - 前記正入力端子と前記接地端子との間に抵抗器をさらに備えた
請求項1記載の抵抗素子アレイ回路。 - 前記一の選択ビット線に沿って前記第2の方向に並ぶ前記複数の抵抗素子に対し前記複数のワード線を介して順次電流を供給するように前記電源を制御する制御部をさらに備えた
請求項1または請求項2記載の抵抗素子アレイ回路。 - 前記複数のワード線の数は前記複数のビット線の数よりも多い
請求項1から請求項3のいずれか1項に記載の抵抗素子アレイ回路。 - 複数の抵抗素子アレイ回路と、
制御部と
を備え、
前記複数の抵抗素子アレイ回路は、それぞれ、
第1の方向にそれぞれ延在すると共に第2の方向において互いに隣り合うように並び、電源と接続される複数のワード線と、
前記第2の方向にそれぞれ延在すると共に前記第1の方向において互いに隣り合うように並ぶ複数のビット線と、
前記複数のワード線と前記複数のビット線との複数の交差点にそれぞれ配置され、前記複数のワード線および前記複数のビット線と各々接続された複数の抵抗素子と、
前記複数のワード線のうちの一の選択ワード線を選択すると共に前記複数のビット線のうちの一の選択ビット線を選択する選択部と、
前記複数のビット線のうち前記選択部により選択された前記一の選択ビット線が接続される正入力端子と、前記複数のビット線のうち前記選択部により選択されなかった非選択ビット線および前記複数のワード線のうち前記選択部により選択されなかった非選択ワード線の双方と接続される負入力端子と、前記負入力端子と接続される出力端子とを含む差動アンプと、
前記正入力端子と接続された接地端子と
を有し、
前記制御部は、前記一の選択ビット線に沿って前記第2の方向に並ぶ前記複数の抵抗素子に対し前記複数のワード線を介して順次電流を供給するように前記電源を制御する読み出し制御
を、前記複数の抵抗素子アレイ回路において並行して行う
抵抗素子アレイ回路ユニット。 - 前記制御部は、前記読み出し制御により前記複数の抵抗素子アレイ回路からそれぞれ読み出された複数の抵抗値データが保持される記憶部と、
前記記憶部に保持された前記複数の抵抗値データを順次出力する処理部と
を有する
請求項5記載の抵抗素子アレイ回路ユニット。 - 請求項1から請求項4のいずれか1項に記載の抵抗素子アレイ回路を備えた
赤外線センサ。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018163500A JP6809519B2 (ja) | 2018-08-31 | 2018-08-31 | 抵抗素子アレイ回路、抵抗素子アレイ回路ユニットおよび赤外線センサ |
US16/550,371 US11573122B2 (en) | 2018-08-31 | 2019-08-26 | Resistive element array circuit, resistive element array circuit unit, and infrared sensor |
DE102019123086.1A DE102019123086B4 (de) | 2018-08-31 | 2019-08-28 | Widerstandselement-array-schaltung, widerstandselement-array-schaltungseinheit und infrarotsensor |
CN201910821807.4A CN110873608B (zh) | 2018-08-31 | 2019-08-30 | 电阻元件阵列电路、电阻元件阵列电路单元和红外传感器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018163500A JP6809519B2 (ja) | 2018-08-31 | 2018-08-31 | 抵抗素子アレイ回路、抵抗素子アレイ回路ユニットおよび赤外線センサ |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2020034514A JP2020034514A (ja) | 2020-03-05 |
JP2020034514A5 JP2020034514A5 (ja) | 2020-04-16 |
JP6809519B2 true JP6809519B2 (ja) | 2021-01-06 |
Family
ID=69526816
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2018163500A Active JP6809519B2 (ja) | 2018-08-31 | 2018-08-31 | 抵抗素子アレイ回路、抵抗素子アレイ回路ユニットおよび赤外線センサ |
Country Status (4)
Country | Link |
---|---|
US (1) | US11573122B2 (ja) |
JP (1) | JP6809519B2 (ja) |
CN (1) | CN110873608B (ja) |
DE (1) | DE102019123086B4 (ja) |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3356577B2 (ja) * | 1994-07-26 | 2002-12-16 | 松下電工株式会社 | 赤外線検知回路 |
JPH09113358A (ja) * | 1995-10-17 | 1997-05-02 | Matsushita Electric Works Ltd | 赤外線検知回路 |
JP3984808B2 (ja) * | 2000-09-07 | 2007-10-03 | キヤノン株式会社 | 信号処理装置及びそれを用いた撮像装置並びに放射線撮像システム |
US6541772B2 (en) * | 2000-12-26 | 2003-04-01 | Honeywell International Inc. | Microbolometer operating system |
JP2004006814A (ja) * | 2002-04-26 | 2004-01-08 | Matsushita Electric Ind Co Ltd | 抵抗変化材料の製造方法およびセンサ |
KR100541816B1 (ko) * | 2003-09-19 | 2006-01-10 | 삼성전자주식회사 | 반도체 메모리에서의 데이터 리드 회로 및 데이터 리드 방법 |
FR2883417B1 (fr) * | 2005-03-16 | 2007-05-11 | Ulis Soc Par Actions Simplifie | Detecteur bolometrique, dispositif de detection infrarouge mettant en oeuvre un tel detecteur et procede de fabrication de ce detecteur |
JP4840046B2 (ja) * | 2006-09-26 | 2011-12-21 | パナソニック電工株式会社 | 赤外線センサ装置 |
CN101806630B (zh) * | 2010-01-20 | 2011-08-17 | 南通大学 | 一种基于弛豫铁电单晶热释电探测器的读出电路 |
CN101949737B (zh) * | 2010-08-20 | 2012-05-30 | 电子科技大学 | 一种红外焦平面阵列的行选通电路 |
WO2012087717A2 (en) * | 2010-12-23 | 2012-06-28 | Flir Systems, Inc. | Unit cells with avalanche photodiode detectors |
WO2012176452A1 (ja) * | 2011-06-24 | 2012-12-27 | パナソニック株式会社 | 半導体記憶装置 |
KR101942274B1 (ko) * | 2012-02-13 | 2019-01-28 | 삼성전자주식회사 | 저항성 메모리 장치 |
CN102589718A (zh) * | 2012-02-28 | 2012-07-18 | 张康 | 一种硅基焦平面器件的读取方法 |
US9087578B2 (en) * | 2013-09-30 | 2015-07-21 | Micron Technology, Inc. | Configurable reference current generation for non volatile memory |
CN106813783B (zh) * | 2017-01-20 | 2019-10-15 | 东南大学 | 基于运算放大器的阻性传感器阵列读出电路及其读出方法 |
-
2018
- 2018-08-31 JP JP2018163500A patent/JP6809519B2/ja active Active
-
2019
- 2019-08-26 US US16/550,371 patent/US11573122B2/en active Active
- 2019-08-28 DE DE102019123086.1A patent/DE102019123086B4/de active Active
- 2019-08-30 CN CN201910821807.4A patent/CN110873608B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
DE102019123086A1 (de) | 2020-03-05 |
JP2020034514A (ja) | 2020-03-05 |
CN110873608B (zh) | 2021-05-14 |
CN110873608A (zh) | 2020-03-10 |
US20200072664A1 (en) | 2020-03-05 |
US11573122B2 (en) | 2023-02-07 |
DE102019123086B4 (de) | 2023-02-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6678189B2 (en) | Method and system for performing equipotential sensing across a memory array to eliminate leakage currents | |
KR101926603B1 (ko) | 반도체 메모리 장치 및 반도체 메모리 장치의 번-인 테스트 방법 | |
US7453719B2 (en) | Magnetic random access memory with improved data reading method | |
EP2309514B1 (en) | Circuit for generating adjustable timing signals for sensing a self-referenced MRAM cell | |
TWI543182B (zh) | 記憶體裝置 | |
TWI674584B (zh) | 記憶體裝置 | |
TWI550608B (zh) | 存取基於電阻式儲存元件之記憶體胞元陣列之技術 | |
KR20010114157A (ko) | 메모리 장치 | |
JP2009117006A (ja) | 抵抗変化メモリ装置 | |
JPH0855488A (ja) | セル閾値分布検知回路およびセル閾値分布検知方法 | |
KR102550416B1 (ko) | 메모리 장치 | |
KR102578171B1 (ko) | 반도체 시스템 | |
TW201830392A (zh) | 電阻式記憶體編譯器 | |
US9627051B2 (en) | Non-volatile memory including reference signal path | |
TWI725780B (zh) | 具有多個1TnR結構的電阻式隨機存取記憶體 | |
JP2002217295A (ja) | 半導体装置 | |
TWI546804B (zh) | 基於電阻比之記憶體胞元 | |
JP6809519B2 (ja) | 抵抗素子アレイ回路、抵抗素子アレイ回路ユニットおよび赤外線センサ | |
KR100266745B1 (ko) | 멀티-비트 데이터를 저장하기 위한 반도체 메모리 장치 | |
JP2010134994A (ja) | 半導体装置及びそのカリブレーション方法 | |
KR101884203B1 (ko) | 자기 메모리 소자 및 자기 메모리 소자의 데이터 기록 방법 | |
KR20060043086A (ko) | 데이터 저장 디바이스, 메모리 셀 판독 동작 수행 방법 및시스템 | |
JPH0855500A (ja) | 不揮発性半導体記憶装置のセル特性測定回路 | |
KR20110088114A (ko) | 반도체 메모리 장치 | |
JP2020034514A5 (ja) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200213 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20200213 |
|
TRDD | Decision of grant or rejection written | ||
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20201030 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20201110 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20201123 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6809519 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |