JP6609610B2 - 誤差除去アンプ回路 - Google Patents

誤差除去アンプ回路 Download PDF

Info

Publication number
JP6609610B2
JP6609610B2 JP2017227709A JP2017227709A JP6609610B2 JP 6609610 B2 JP6609610 B2 JP 6609610B2 JP 2017227709 A JP2017227709 A JP 2017227709A JP 2017227709 A JP2017227709 A JP 2017227709A JP 6609610 B2 JP6609610 B2 JP 6609610B2
Authority
JP
Japan
Prior art keywords
switch
module
electrically connected
amplifier
input terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2017227709A
Other languages
English (en)
Other versions
JP2019036938A (ja
Inventor
明融 蔡
昆民 陳
Original Assignee
茂達電子股▲ふん▼有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 茂達電子股▲ふん▼有限公司 filed Critical 茂達電子股▲ふん▼有限公司
Publication of JP2019036938A publication Critical patent/JP2019036938A/ja
Application granted granted Critical
Publication of JP6609610B2 publication Critical patent/JP6609610B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02PCONTROL OR REGULATION OF ELECTRIC MOTORS, ELECTRIC GENERATORS OR DYNAMO-ELECTRIC CONVERTERS; CONTROLLING TRANSFORMERS, REACTORS OR CHOKE COILS
    • H02P6/00Arrangements for controlling synchronous motors or other dynamo-electric motors using electronic commutation dependent on the rotor position; Electronic commutators therefor
    • H02P6/14Electronic commutators
    • H02P6/16Circuit arrangements for detecting position
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/003Changing the DC level
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R33/00Arrangements or instruments for measuring magnetic variables
    • G01R33/02Measuring direction or magnitude of magnetic fields or magnetic flux
    • G01R33/06Measuring direction or magnitude of magnetic fields or magnetic flux using galvano-magnetic devices
    • G01R33/07Hall effect devices
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R33/00Arrangements or instruments for measuring magnetic variables
    • G01R33/02Measuring direction or magnitude of magnetic fields or magnetic flux
    • G01R33/06Measuring direction or magnitude of magnetic fields or magnetic flux using galvano-magnetic devices
    • G01R33/07Hall effect devices
    • G01R33/072Constructional adaptation of the sensor to specific applications
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02PCONTROL OR REGULATION OF ELECTRIC MOTORS, ELECTRIC GENERATORS OR DYNAMO-ELECTRIC CONVERTERS; CONTROLLING TRANSFORMERS, REACTORS OR CHOKE COILS
    • H02P29/00Arrangements for regulating or controlling electric motors, appropriate for both AC and DC motors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/22Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
    • H03K5/24Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)
  • Control Of Motors That Do Not Use Commutators (AREA)
  • Hall/Mr Elements (AREA)

Description

本発明は、誤差除去アンプ回路に関し、特に調整モジュールを有する誤差除去アンプ回路に関する。
モーター制御回路において、ホールセンサーを利用して位相を検知することは、当業界でよく使われる手段であるが、独立したホールセンサーにより検知される磁界の変化量は、約ミリボルトのレベル(mV)である。その計測精度は、制御チップの内部に内蔵されたホールセンサーよりも高いものである。制御チップの内部に内蔵されたホールセンサーは、チップ構成の影響により、検出できる磁界の変化量が約マイクロボルトのレベル(uV)である。一般には、制御チップに内蔵されたホールセンサーの磁界電圧変換率は、1ガウス(Gauss)を数マイクロボルト(uV)に変換できる程度であり、回路設計の上、対応する所定閾値を次の信号の判断基準とする。しかし、ホール検知信号は、一定のずれ量を有することが多く、誤差除去アンプ回路を利用して信号を増幅しても、波形が歪んだ場合は生じやすい。
ホール検知信号の歪みを低減させる誤差除去アンプ回路を提供することは、今の当業界の重要課題の一つになっている。
本発明の実施例は、前記のようなことに鑑みなされたものであって、少なくとも一つのホール検知信号をそれぞれ受信する第1の信号入力端および第2の信号入力端と、信号出力端とを含むアンプモジュールと、前記アンプの前記出力端に電気的に接続されるスイッチモジュールと、コンパレータモジュールと、出力コンパレータと、前記アンプモジュールに電気的に接続される調整モジュールとを備える。前記コンパレータモジュールは、前記アンプモジュールの前記出力端に電気的に接続される第1の入力端と、第2の入力端と、出力端とを含む第1のコンパレータと、前記アンプの前記出力端に電気的に接続される第1の入力端と、第2の入力端と、出力端とを含む第2のコンパレータとを備える。前記出力コンパレータは、前記アンプモジュールの前記信号出力端に電気的に接続される第1の入力端と、基準電圧に電気的に接続される第2の入力端と、出力端とを含む。前記少なくとも一つのホール検知信号のずれ量が、前記アンプモジュール、前記スイッチモジュール、および前記調整モジュールによって除去され、前記調整モジュールが単位調整量を調整単位として、前記ホール検知信号の基準値を調整することによって、前記ホール検知信号の前記ずれ量を除去する誤差除去アンプを開示した。
本発明の実施例は、処理ユニットと、前記処理ユニットに電気的に接続される回転数信号提供ユニットと、前記処理ユニットに電気的に接続され、ホール検知信号を発生するために外部磁界の変化量を検知するホール検知モジュールと、誤差除去アンプとを備え、前記誤差除去アンプは、前記ホール検知モジュールの前記ホール検知信号をそれぞれ受信する第1の信号入力端および第2の信号入力端と、信号出力端とを含むアンプモジュールと、前記アンプの前記出力端に電気的に接続されるスイッチモジュールと、コンパレータモジュールと、出力コンパレータと、前記アンプモジュールに電気的に接続される調整モジュールとを備える。前記コンパレータモジュールは、前記アンプモジュールの前記出力端に電気的に接続される第1の入力端と、第2の入力端と、出力端とを含む第1のコンパレータと、前記アンプの前記出力端に電気的に接続される第1の入力端と、第2の入力端と、出力端とを含む第2のコンパレータとを備える。前記出力コンパレータは、前記アンプモジュールの前記信号出力端に電気的に接続される第1の入力端と、基準電圧に電気的に接続される第2の入力端と、出力端とを含む。前記少なくとも一つのホール検知信号のずれ量が、前記アンプモジュール、前記スイッチモジュール、および前記調整モジュールによって除去され、前記調整モジュールが単位調整量を調整単位として、前記ホール検知信号の基準値を調整することによって、前記ホール検知信号の前記ずれ量を除去するモーター制御回路も提供した。
以上を纏めると、本発明の実施例の誤差除去アンプ回路は、アンプモジュールを利用して、ホール検知信号回路のずれ量を除去し、つまり、調整モジュールにより、ずれ量をゾロになるように徐々に除去する。また、ホール検知回路のずれ量がゼロであるので、本当のホール信号が回路のずれ量の影響を受けて歪んでしまうことはない。
本発明の実施例の誤差除去アンプ回路を示す模式図である。 本発明の実施例の誤差除去アンプ回路を示す他の模式図である。 本発明の実施例の誤差除去アンプ回路の一部を示す模式図である。 本発明の実施例の誤差除去アンプのクロック信号を示す模式図である。 本発明の実施例のホール検知信号のずれ量の調整を示す模式図である。 本発明の実施例の第1のアンプユニットのゲイン回路1111の一部を示す模式図である。
本発明の前記特徴とメリットがより一層分かりやすいように、以下に好ましい実施例を特に挙げ、添付図面を参照しながら、下記の通りに詳しく説明する。
以下に添付図面を参照し、種々の例示的な実施例をより十分に説明し、添付図面に幾つかの例示的な実施例を示す。しかし、本発明の概念は多くの異なる形で具現されることが可能であり、本明細書に述べられている例示的な実施例に限定されるものではない。正確に言えば、これらの例示的な実施例を提供することで、本発明が詳しく且つ完全になり、当業者に本発明の概念の範疇を十分に伝える。各図面において、明確にするために、層及び区の大きさ並びに相対的大きさを誇張して示すことができる。同様な数字は常に同様なエレメントを指す。
なお、本明細書では、第1、第2、第3等の用語で種々のエレメントを説明する可能性があるが、これらのエレメントはこれらの用語に制限されるべきではない。これらの用語は一つのエレメントと別のエレメントを区別するためのものである。従って、後述する第1のエレメントは、第2のエレメントと言え、本発明の概念の教示を逸脱しない。本明細書に用いられるように、用語「及び/又は」は関連の列記される項目中のいずれか、及び一つ又は複数の全ての組合せを含む。
以下に少なくとも一つの実施例により、図面を参照しながら、前記誤差除去アンプ回路を説明するが、下記の実施例は本開示内容を制限するためのものではない。
〔本発明の誤差除去アンプ回路の実施例〕
図1を参照する。図1は本発明の実施例の誤差除去アンプ回路を示す模式図である。図2は本発明の実施例の誤差除去アンプ回路を示す他の模式図である。
本実施例において、誤差除去アンプ回路1は、アンプモジュール11、スイッチモジュール12、調整モジュール13、コンパレータモジュール17、および出力コンパレータCP1を備える。
アンプモジュール11は、第1の信号入力端Vin1および第2の信号入力端Vin2、並びに信号出力端(図示せず)を備える。その中で、アンプモジュール11の出力端(図示せず)がスイッチモジュール12に電気的に接続される。アンプモジュール11の出力端(図示せず)がコンパレータモジュール17に電気的に接続される。コンパレータモジュール17が調整モジュール13に電気的に接続される。調整モジュール13はアンプモジュール11に電気的に接続され、コンパレータモジュール17の結果に応じて、アンプモジュール11に対する調整動作が行われる。スイッチモジュール12が出力コンパレータCP1に電気的に接続される。本実施例において、出力コンパレータCP1の出力端OPは調整後のホール検知信号を提供する。
本実施例において、コンパレータモジュール17は、第1のコンパレータ171および第2のコンパレータ172を備える。第1のコンパレータ171および第2のコンパレータ172のそれぞれは、第1の入力端(図示せず)、第2の入力端(図示せず)、および出力端(図示せず)を有する。第1のコンパレータ171の第1の入力端(図示せず)および第2のコンパレータ172の第1の入力端(図示せず)がそれぞれアンプモジュール11の出力端に電気的に接続される。第1のコンパレータ171の第2の入力端が上限電圧Vupに電気的に接続される。第2のコンパレータ172の第2の入力端が下限電圧Vlowに電気的に接続される。
本実施例において、誤差除去アンプ回路1は、ホール検知モジュール15をさらに備える。ホール検知モジュール15は、外部磁界の変化量を検知するために用いられるものである。
本実施例において、誤差除去アンプ回路1は、集積回路(Integrated circuit chip)に設けられている。つまり、ホール検知モジュール15により検知された磁界レベルは、約マイクロボルト(uV)であり、アンプモジュール11を介して信号が増幅されると、磁界信号が約ミリボルト(mV)のレベルになる。
図3を参照する。図3は本発明の実施例の誤差除去アンプ回路の一部を示す模式図である。
本実施例において、スイッチモジュール12は、第1のスイッチSW1、第2のスイッチSW2、第3のスイッチSW3、第4のスイッチSW4、第1のコンデンサC1、および第2のコンデンサC2を備える。その中で、第1のスイッチSW1の第1の端が第3のスイッチSW3の第1の端に電気的に接続され、第1のスイッチSW2の第2の端が第1のコンデンサC1の第1の端および第2のスイッチSW2の第1の端に電気的に接続される。第3のスイッチSW3の第2の端が第2のコンデンサC2の第1の端および第4のスイッチSW4の第1の端に電気的に接続される。第1のコンデンサC1および第2のコンデンサC2の第2の端がいずれ接地電位に電気的に接続される。第2のスイッチSW2の第2の端が第4のスイッチSW4の第2の端および出力コンパレータCP1の第1の入力端に電気的に接続される。本実施例において、出力コンパレータCP1の第2の入力端が基準電位Vrefに電気的に接続される。
アンプモジュール11は、第1のアンプユニット111および第2のアンプユニット112と、第5のスイッチSW5と、第6のスイッチSW6と、第7のスイッチSW7と、第8のスイッチSW8と、第9のスイッチSW9と、第10のスイッチSW10と、第11のスイッチSW11と、第12のスイッチSW12とを備える。
その中で、アンプモジュール11の第1の信号入力端Vin1が第5のスイッチSW5の第1の端および第6のスイッチSW6の第1の端に電気的に接続される。アンプモジュール11の第2の信号入力端Vin2が第7のスイッチSW7および第8のスイッチSW8の第1の端に電気的に接続される。第5のスイッチSW5の第2の端が第1のアンプユニット111の第1の端に電気的に接続され、第6のスイッチSW6の第2の端が第1のアンプユニット111の第2の端に電気的に接続される。第7のスイッチSW7の第2の端が第1のアンプユニット111の第3の端に電気的に接続される。第8のスイッチSW8の第2の端が第1のアンプユニット111の第4の端に電気的に接続される。
本実施例において、第1のアンプユニット111の第5の端が第9のスイッチSW9の第1の端および第11のスイッチSW11の第1の端に電気的に接続される。第1のアンプユニット111の第6の端が第10のスイッチSW10の第1の端および第12のスイッチSW12の第1の端に電気的に接続される。
第9のスイッチSW9の第2の端および第10のスイッチSW10の第2の端が第2のアンプユニット112の第1の入力端に電気的に接続される。第11のスイッチSW11の第2の端および第12のスイッチの第2の端が第2のアンプユニット112の第2の端に電気的に接続される。第2のアンプユニット112の第3の端がスイッチモジュール12に電気的に接続され、つまり、第2のアンプユニット112の第3の端が第1のスイッチSW1の第1の端および第3のスイッチSW3の第1の端に電気的に接続される。第2のアンプユニット112の第4の端が第1の電圧V1に電気的に接続される。本実施例において、第1の電圧V1は、直流電圧VDDの2/1(1/2*VDD)である。また、第1のアンプユニット111のゲイン値は、実際の要求に応じて調整と設計が行われてもよく、本発明では、限られるものではない。
図4を参照する。図4は本発明の実施例の誤差除去アンプのクロック信号を示す模式図である。
本実施例において、第1のクロック信号CKー1の制御により、まず、アンプモジュール11の第5のスイッチSW5、第8のスイッチSW、第9のスイッチSW9、および第12のスイッチSW12がオン状態を呈し、第1のスイッチSW1に第1の信号S1が得られる。
その後、第2のクロック信号CKー2の制御により、アンプモジュール11の第6のスイッチSW6、第7のスイッチSW7、第10のスイッチSW10、第12のスイッチSW12がオン状態を呈し、第3のスイッチSW3に第2の信号S1が得られる。本実施例において、第1の信号S1と第2の信号S2は、位相が反対の信号である。
本実施例において、第1の信号S1が一時的に第1のコンデンサC1に格納され、第2の信号S2も一時的に第2のコンデンサC2に格納される。このとき、第2のスイッチSW2および第4のスイッチSW4はオフ状態を呈している。
第1のクロック信号CKー1および第2のクロック信号CKー2の後、誤差除去アンプ回路1は、第3のクロック信号CKー3により動作する。つまり、第2のスイッチSW2および第4のスイッチSW4がオン状態を呈するが、第1のスイッチSW1および第3のスイッチSW3がオフ状態を呈するので、位相が互いに反対の第1の信号S1および第2の信号S2は、同時に出力コンパレータCP1の第1の入力端に伝送されて、基準電位Vrefと比較される。
位相が互いに反対の第1の信号S1および第2の信号S2は、同時に出力コンパレータCP1に伝送される場合、第1の信号S1と第2の信号S2の位相が反対なので、それぞれのずれ量が相互に打ち消し合って、ずれ量のない正しいホール検知信号が得られる。その後、出力コンパレータCP1の出力端OP1から比較結果が出力される。
次に、図1および図5を同時に参照する。図5は本発明の実施例のホール検知信号のずれ量の調整を示す模式図。
本実施例において、誤差除去アンプ回路1は、さらにコンパレータモジュール17および調整モジュール13によって、ホール検知信号に対してずれ量の調整を行う。誤差除去アンプ回路1は、位相が互いに反対の2つのホール検知信号を増幅して、互いに減算することによって、ずれ量のない正しいホール検知信号を得ることができるが、ホール検知信号のずれ量が上限値(直流電圧VDD)または下限値(接地電位GND)に偏った場合、増幅された信号の波形が歪んでしまう。歪んだ波形が互いに減算されても、正しいホール検知信号を得ることができない。
本実施例において、アンプモジュール11がコンパレータモジュール17に電気的に接続される。つまり、アンプモジュール11は、第1のコンパレータ171の第1の入力端(図示せず)および第2のコンパレータ172の第1の入力端(図示せず)に電気的に接続し、上限電圧値Vupおよび下限電圧値Vlowとそれぞれ比較する。その後、コンパレータモジュール17は、比較結果を調整モジュール13に伝送する。
調整モジュール13は、コンパレータモジュール17から提供された比較結果に応じて、ずれ量の調整を行う。本実施例において、図5に示すように、ホール検知信号の中心基準値Voffsetは、直流電圧VDDから直流電圧VDDの1/2(VDD/2)の近くに低下し、ホール検知信号の基準値Voffsetが所定区間Rに位置するまで調整されると、調整を終了する。本実施例において、調整モジュール13は単位調整量ごとに、ホール検知信号の基準値Voffsetを調整する。本実施例において、ずれ量の調整は実際の要求に応じて、VDDと0との間にある任意の値に調整されてもよく、本発明では、限られるものではない。本実施例において、所定区間Rの設計は、単位調整量の2倍であり、且つ、所定区間Rは直流電圧VDDの1/2(VDD/2)の近くに設置されている。さらに、単位調整量(図示せず)および所定区間Rは、実際の要求に応じて設計と調整が行われてもよく、本発明では、限られるものではない。例えば、所定区間Rは、単位調整量の整数倍であってもよく、本発明では、限られるものではない。
図6を参照する。図6は本発明の実施例の第1のアンプユニットのゲイン回路1111の一部の模式図である。また、本実施例のゲイン回路は、第2のアンプユニットに適用されてもよく、その回路構造は、他の関連するアンプ回路に適用されてもよいが、本発明では、限られるものではない。
本実施例において、ゲイン回路は、第1のカレントミラースイッチCM1、第2のカレントミラースイッチCM2、第1のアンプ誤差補正スイッチAP1ー1、第2のアンプ誤差補正スイッチAP1ー2、第3のアンプ誤差補正スイッチAP1ー3、第4のアンプ誤差補正スイッチAP1ー4、第5のアンプ誤差補正スイッチAP2ー1、第6のアンプ誤差補正スイッチAP2ー2、第7のアンプ誤差補正スイッチAP2ー3、第8のアンプ誤差補正スイッチAP2ー4、および電流源Isourceを備える。
第1のカレントミラースイッチCM1の第1の端および第2のカレントミラースイッチCM2の第1の端が直流電圧VDDに電気的に接続される。第1のカレントミラースイッチCM1の第2の端が第2のカレントミラースイッチCM2の第2の端および第1のカレントミラースイッチCM1の第3の端に電気的に接続される。
第1のカレントミラースイッチCM1の第3の端が第1のアンプ誤差補正スイッチAP1ー1の第1の端、第2のアンプ誤差補正スイッチAP1ー2の第1の端、第3のアンプ誤差補正スイッチAP1ー3の第1の端、および第4のアンプ誤差補正スイッチAP1ー4の第1の端に電気的に接続される。第1のアンプ誤差補正スイッチAP1ー1の第2の端、第2のアンプ誤差補正スイッチAP1ー2の第2の端、第3のアンプ誤差補正スイッチAP1ー3の第2の端、および第4のアンプ誤差補正スイッチAP1ー4の第2の端が電流源Isourceの第1の端に電気的に接続される。本実施例において、電流源Isourceの第2の端が接地電位に電気的に接続される。
第2のカレントミラースイッチCM2の第3の端が第5のアンプ誤差補正スイッチAP2ー1の第1の端、第6のアンプ誤差補正スイッチAP2ー2の第1の端、第7のアンプ誤差補正スイッチAP2ー3の第1の端、および第8のアンプ誤差補正スイッチAP2ー4の第1の端に電気的に接続される。第5のアンプ誤差補正スイッチAP2ー1の第2の端、第6のアンプ誤差補正スイッチAP2ー2の第2の端、第7のアンプ誤差補正スイッチAP2ー3の第2の端、および第8のアンプ誤差補正スイッチAP2ー4の第2の端が電流源Isourceの第1の端に電気的に接続される。
本実施例において、第1のアンプ誤差補正スイッチAP1ー1、第2のアンプ誤差補正スイッチAP1ー2、第3のアンプ誤差補正スイッチAP1ー3、第4のアンプ誤差補正スイッチAP1ー4、第5のアンプ誤差補正スイッチAP2ー1、第6のアンプ誤差補正スイッチAP2ー2、第7のアンプ誤差補正スイッチAP2ー3、第8のアンプ誤差補正スイッチAP2ー4は、対となって動作する。つまり、第1のアンプ誤差補正スイッチAP1ー1および第5のアンプ誤差補正スイッチAP2ー1はともに動作する。第2のアンプ誤差補正スイッチAP1ー2および第6のアンプ誤差補正スイッチAP2ー2はともに動作する。第3のアンプ誤差補正スイッチAP1ー3および第7のアンプ誤差補正スイッチAP2ー3はともに動作する。第4のアンプ誤差補正スイッチAP1ー4および第8のアンプ誤差補正スイッチAP2ー4はともに動作する。
本実施例において、第1のアンプ誤差補正スイッチAP1ー1、第2のアンプ誤差補正スイッチAP1ー2、第3のアンプ誤差補正スイッチAP1ー3、第4のアンプ誤差補正スイッチAP1ー4は順番に重ね合わせてもよく、第5のアンプ誤差補正スイッチAP2ー1、第6のアンプ誤差補正スイッチAP2ー2、第7のアンプ誤差補正スイッチAP2ー3、第8のアンプ誤差補正スイッチAP2ー4は順番に重ね合わせてもよい。第1のアンプの誤差を調整することによって、システム全体に誤差がないという効果を奏する。つまり、検出されたずれ量の誤差に応じて、本実施例におけるそれぞれのアンプ誤差補正スイッチの各種の組み合わせにより、ずれ量を補正する誤差調整を行うことで、システム全体のずれ量の誤差をなくすことができる効果を奏する。
〔本発明の誤差除去アンプ回路の実施例〕
本実施例において、上述のような誤差除去アンプ回路1は、モーターの回転数を制御するように、モーター制御回路(図示せず)に設けられて、外部の磁界変化を検知するために用いられる。本実施例において、誤差除去アンプ回路1は、上述のような誤差除去アンプ回路1と同じものであり、ここで、その構成と機能についての説明が省略されている。
モーター制御回路(図示せず)は、処理ユニット(図示せず)、制御信号処理ユニット(図示せず)、駆動ユニット(図示せず)、回転数信号提供ユニット(図示せず)、およびホール検知モジュール(図示せず)を備える。処理ユニット(図示せず)は、制御信号処理ユニット(図示せず)、駆動ユニット(図示せず)、回転数信号提供ユニット(図示せず)、およびホール検知モジュール(図示せず)に電気的に接続される。本実施例において、誤差除去アンプ回路1はホール検知モジュール(図示せず)に電気的に接続される。誤差除去アンプ回路1はホール検知モジュール(図示せず)により検知されたホール検知信号を受信して、ホール検知信号のずれ量をさらに除去する。誤差除去アンプ回路1によりずれ量が除去されたホール検知信号は処理ユニット(図示せず)に伝送される。処理ユニット(図示せず)は、ずれ量のない正しいホール検知信号に応じて、回転数信号提供ユニットにより、システム端に回転数信号をさらに提供する。
〔実施例の可能な効果〕
以上を纏めると、本発明の実施例の誤差除去アンプ回路は、アンプモジュールを利用して、ホール検知信号回路のずれ量を除去し、つまり、調整モジュールにより、ずれ量をゾロになるように徐々に除去する。また、ホール検知回路のずれ量がゼロであるので、本当のホール信号が回路のずれ量の影響を受けて歪んでしまうことはない。
上述したことは本発明の実施例に過ぎず、これにより本発明の特許請求の範囲を制限するものではない。
1 誤差除去アンプ回路
11 アンプモジュール
12 スイッチモジュール
13 調整モジュール
15 ホール検知モジュール
17 コンパレータモジュール
111 第1のアンプユニット
1111 ゲイン回路
112 第2のアンプユニット
171 第1のコンパレータ
172 第2のコンパレータ
AP1ー1 第1のアンプ誤差補正スイッチ
AP1ー2 第2のアンプ誤差補正スイッチ
AP1ー3 第3のアンプ誤差補正スイッチ
AP1ー4 第4のアンプ誤差補正スイッチ
AP2ー1 第5のアンプ誤差補正スイッチ
AP2ー2 第6のアンプ誤差補正スイッチ
AP2ー3 第7のアンプ誤差補正スイッチ
AP2ー4 第8のアンプ誤差補正スイッチ
CP1 出力コンパレータ
C1 第1のコンデンサ
C2 第2のコンデンサ
CKー1 第1のクロック信号
CKー2 第2のクロック信号
CKー3 第3のクロック信号
CM1 第1のカレントミラースイッチ
CM2 第2のカレントミラースイッチ
Isource 電流源
Vup 上限値
Vlow 下限値
Vref 基準電圧
Vin1 第1の信号入力端
Vin2 第2の信号入力端
SW1 第1のスイッチ
SW2 第2のスイッチ
SW3 第3のスイッチ
SW4 第4のスイッチ
SW5 第5のスイッチ
SW6 第6のスイッチ
SW7 第7のスイッチ
SW8 第8のスイッチ
SW9 第9のスイッチ
SW10 第10のスイッチ
SW11 第11のスイッチ
SW12 第12のスイッチ
V1 第1の電圧
Voffset 基準値
VDD 直流電圧
GND 接地電位
R 所定区間
S1 第1の信号
S2 第2の信号
OP1 出力端

Claims (7)

  1. 少なくとも一つのホール検知信号をそれぞれ受信する第1の信号入力端および第2の信号入力端と、信号出力端とを含むアンプモジュールと、
    前記アンプモジュールの前記信号出力端に電気的に接続されるスイッチモジュールと、
    コンパレータモジュールと、
    前記スイッチモジュールに介し前記アンプモジュールの前記信号出力端に電気的に接続される第1の入力端と、基準電圧に電気的に接続される第2の入力端と、出力端とを含む出力コンパレータと、
    前記アンプモジュールに電気的に接続される調整モジュールとを備え、
    前記コンパレータモジュールは、
    前記アンプモジュールの前記信号出力端に電気的に接続される第1の入力端と、第2の入力端と、出力端とを含む第1のコンパレータと、
    前記アンプモジュールの前記信号出力端に電気的に接続される第1の入力端と、第2の入力端と、出力端とを含む第2のコンパレータとを備え、
    前記少なくとも一つのホール検知信号のずれ量が、前記アンプモジュール、前記スイッチモジュール、および前記調整モジュールによって除去され、
    前記調整モジュールが単位調整量を調整単位として、前記ホール検知信号の基準値を調整することによって、前記ホール検知信号の前記ずれ量を除去し、
    前記スイッチモジュールは、
    第1の端および第2の端を含む第1のスイッチと、
    第1の端および第2の端を含む第2のスイッチと、
    第1の端および第2の端を含む第3のスイッチと、
    第1の端および第2の端を含む第4のスイッチと、
    第1の端および第2の端を含む第1のコンデンサと、
    第1の端および第2の端を含む第2のコンデンサとを備え、
    前記第1のスイッチの前記第1の端および前記第3のスイッチの前記第1の端が前記アンプモジュールの前記信号出力端に電気的に接続され、前記第1のスイッチの前記第2の端が前記第1のコンデンサの前記第1の端および前記第2のスイッチの前記第1の端に電気的に接続され、前記第1のコンデンサの前記第2の端が接地電位に電気的に接続され、前記第3のスイッチの前記第2の端が前記第2のコンデンサの前記第1の端および前記第4のスイッチの前記第1の端に電気的に接続され、前記第2のコンデンサの前記第2の端が前記接地電位に電気的に接続され、前記第2のスイッチの前記第2の端および前記第4のスイッチの前記第2の端が前記出力コンパレータの前記第1の入力端に電気的に接続されることを特徴とする、誤差除去アンプ。
  2. 少なくとも一つのホール検知信号をそれぞれ受信する第1の信号入力端および第2の信号入力端と、信号出力端とを含むアンプモジュールと、
    前記アンプモジュールの前記信号出力端に電気的に接続されるスイッチモジュールと、
    コンパレータモジュールと、
    前記スイッチモジュールに介し前記アンプモジュールの前記信号出力端に電気的に接続される第1の入力端と、基準電圧に電気的に接続される第2の入力端と、出力端とを含む出力コンパレータと、
    前記アンプモジュールに電気的に接続される調整モジュールとを備え、
    前記コンパレータモジュールは、
    前記アンプモジュールの前記信号出力端に電気的に接続される第1の入力端と、第2の入力端と、出力端とを含む第1のコンパレータと、
    前記アンプモジュールの前記信号出力端に電気的に接続される第1の入力端と、第2の入力端と、出力端とを含む第2のコンパレータとを備え、
    前記少なくとも一つのホール検知信号のずれ量が、前記アンプモジュール、前記スイッチモジュール、および前記調整モジュールによって除去され、
    前記調整モジュールが単位調整量を調整単位として、前記ホール検知信号の基準値を調整することによって、前記ホール検知信号の前記ずれ量を除去し、
    前記アンプモジュールは、第1の信号入力端および第2の信号入力端を含むと共に、
    第5のスイッチまたは第6のスイッチを介して前記第1の信号入力端に電気的に接続され、第7のスイッチまたは第8のスイッチを介して前記第2の信号入力端に電気的に接続される第1のアンプユニットと、
    第9のスイッチ、第10のスイッチ、第11のスイッチ、および第12のスイッチを介して前記第1のアンプユニットに電気的に接続され、第1の電圧に電気的に接続され、前記スイッチモジュールに電気的に接続される第2のアンプユニットと
    を備えることを特徴とする、誤差除去アンプ。
  3. 外部磁界の変化量を検知するホール検知モジュールをさらに備えることを特徴とする、請求項1又は2に記載の誤差除去アンプ。
  4. 前記調整モジュールは前記ホール検知信号の前記基準値を所定区間に調整すると、調整を終了することを特徴とする、請求項1又は2に記載の誤差除去アンプ。
  5. 処理ユニットと、
    前記処理ユニットに電気的に接続される回転数信号提供ユニットと、
    前記処理ユニットに電気的に接続され、ホール検知信号を発生するために外部磁界の変化量を検知するホール検知モジュールと、
    誤差除去アンプとを備え、
    前記誤差除去アンプは、
    前記ホール検知モジュールの前記ホール検知信号をそれぞれ受信する第1の信号入力端および第2の信号入力端と、信号出力端とを含むアンプモジュールと、
    前記アンプモジュールの前記信号出力端に電気的に接続されるスイッチモジュールと、
    コンパレータモジュールと、
    前記スイッチモジュールに介し前記アンプモジュールの前記信号出力端に電気的に接続される第1の入力端と、基準電圧に電気的に接続される第2の入力端と、出力端とを含む出力コンパレータと、
    前記アンプモジュールに電気的に接続される調整モジュールとを備え、
    前記コンパレータモジュールは、
    前記アンプモジュールの前記出力端に電気的に接続される第1の入力端と、第2の入力端と、出力端とを含む第1のコンパレータと、
    前記アンプモジュールの前記出力端に電気的に接続される第1の入力端と、第2の入力端と、出力端とを含む第2のコンパレータと、を備え、
    前記少なくとも一つのホール検知信号のずれ量が、前記アンプモジュール、前記スイッチモジュール、および前記調整モジュールによって除去され、
    前記調整モジュールが単位調整量を調整単位として、前記ホール検知信号の基準値を調整することによって、前記ホール検知信号の前記ずれ量を除去し、
    前記スイッチモジュールは、
    第1の端および第2の端を含む第1のスイッチと、
    第1の端および第2の端を含む第2のスイッチと、
    第1の端および第2の端を含む第3のスイッチと、
    第1の端および第2の端を含む第4のスイッチと、
    第1の端および第2の端を含む第1のコンデンサと、
    第1の端および第2の端を含む第2のコンデンサとを備え、
    前記第1のスイッチの前記第1の端および前記第3のスイッチの前記第1の端が前記アンプモジュールの前記信号出力端に電気的に接続され、前記第1のスイッチの前記第2の端が前記第1のコンデンサの前記第1の端および前記第2のスイッチの前記第1の端に電気的に接続され、前記第1のコンデンサの前記第2の端が接地電位に電気的に接続され、前記第3のスイッチの前記第2の端が前記第2のコンデンサの前記第1の端および前記第4のスイッチの前記第1の端に電気的に接続され、前記第2のコンデンサの前記第2の端が前記接地電位に電気的に接続され、前記第2のスイッチの前記第2の端および前記第4のスイッチの前記第2の端が前記出力コンパレータの前記第1の入力端に電気的に接続されることを特徴とする、モーター制御回路。
  6. 処理ユニットと、
    前記処理ユニットに電気的に接続される回転数信号提供ユニットと、
    前記処理ユニットに電気的に接続され、ホール検知信号を発生するために外部磁界の変化量を検知するホール検知モジュールと、
    誤差除去アンプとを備え、
    前記誤差除去アンプは、
    前記ホール検知モジュールの前記ホール検知信号をそれぞれ受信する第1の信号入力端および第2の信号入力端と、信号出力端とを含むアンプモジュールと、
    前記アンプモジュールの前記信号出力端に電気的に接続されるスイッチモジュールと、
    コンパレータモジュールと、
    前記スイッチモジュールに介し前記アンプモジュールの前記信号出力端に電気的に接続される第1の入力端と、基準電圧に電気的に接続される第2の入力端と、出力端とを含む出力コンパレータと、
    前記アンプモジュールに電気的に接続される調整モジュールとを備え、
    前記コンパレータモジュールは、
    前記アンプモジュールの前記信号出力端に電気的に接続される第1の入力端と、第2の入力端と、出力端とを含む第1のコンパレータと、
    前記アンプモジュールの前記信号出力端に電気的に接続される第1の入力端と、第2の入力端と、出力端とを含む第2のコンパレータと、を備え、
    前記少なくとも一つのホール検知信号のずれ量が、前記アンプモジュール、前記スイッチモジュール、および前記調整モジュールによって除去され、
    前記調整モジュールが単位調整量を調整単位として、前記ホール検知信号の基準値を調整することによって、前記ホール検知信号の前記ずれ量を除去し、
    前記アンプモジュールは、第1の信号入力端および第2の信号入力端を含み、
    第5のスイッチまたは第6のスイッチを介して前記第1の信号入力端に電気的に接続され、第7のスイッチまたは第8のスイッチを介して前記第2の信号入力端に電気的に接続される第1のアンプユニットと、
    第9のスイッチ、第10のスイッチ、第11のスイッチ、および第12のスイッチを介して前記第1のアンプユニットに電気的に接続され、第1の電圧に電気的に接続され、前記スイッチモジュールに電気的に接続される第2のアンプユニットと
    を備えることを特徴とする、モーター制御回路。
  7. 前記調整モジュールは前記ホール検知信号の前記基準値を所定区間に調整すると、調整を終了することを特徴とする、請求項5又は6に記載のモーター制御回路。
JP2017227709A 2017-08-21 2017-11-28 誤差除去アンプ回路 Active JP6609610B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW106128258A TWI627429B (zh) 2017-08-21 2017-08-21 誤差消除放大器電路以及馬達控制電路
TW106128258 2017-08-21

Publications (2)

Publication Number Publication Date
JP2019036938A JP2019036938A (ja) 2019-03-07
JP6609610B2 true JP6609610B2 (ja) 2019-11-20

Family

ID=63256139

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017227709A Active JP6609610B2 (ja) 2017-08-21 2017-11-28 誤差除去アンプ回路

Country Status (4)

Country Link
US (1) US10224909B1 (ja)
JP (1) JP6609610B2 (ja)
CN (1) CN109660155B (ja)
TW (1) TWI627429B (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024071016A1 (ja) * 2022-09-30 2024-04-04 株式会社村田製作所 センサ増幅回路、センサシステム、およびセンサ増幅回路の較正方法

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6075109A (ja) * 1983-10-01 1985-04-27 Rohm Co Ltd ホ−ル素子用出力検出回路
JPS60145710A (ja) * 1984-01-10 1985-08-01 Matsushita Electric Ind Co Ltd ドリフト補正増幅装置
JPH0670788B2 (ja) * 1989-07-04 1994-09-07 日本電気株式会社 巣語辞書検索装置
JP3315397B2 (ja) * 2000-03-23 2002-08-19 松下電器産業株式会社 磁界センサおよび磁界検出方法
KR100909925B1 (ko) * 2005-02-08 2009-07-29 로무 가부시키가이샤 자기 센서 회로 및 그 자기 센서 회로를 갖는 휴대 단말기
JP5731755B2 (ja) * 2009-06-08 2015-06-10 ローム株式会社 モータの駆動回路
JP5917801B2 (ja) * 2010-03-25 2016-05-18 ローム株式会社 モータ駆動回路およびそれを用いた冷却装置、電子機器
JP2012217301A (ja) * 2011-04-01 2012-11-08 Rohm Co Ltd ファンモータの駆動装置およびそれを用いた冷却装置、電子機器
TW201316674A (zh) * 2011-10-13 2013-04-16 Anpec Electronics Corp 馬達驅動電路及修正方法
JP5961258B2 (ja) * 2012-05-17 2016-08-02 旭化成エレクトロニクス株式会社 線形運動デバイスの制御装置及びその制御方法
JP2014163691A (ja) * 2013-02-21 2014-09-08 Seiko Instruments Inc 磁気センサ装置
TWI485974B (zh) * 2013-11-29 2015-05-21 Amtek Semiconductor Co Ltd 具有校正功能之驅動晶片及其應用之馬達驅動系統
CN104682785B (zh) * 2013-11-29 2017-03-01 晶致半导体股份有限公司 具有校正功能的驱动芯片及其应用的马达驱动系统
DE102016206686B4 (de) * 2016-04-20 2023-11-09 Infineon Technologies Ag Magnetfeldsensoranordnung und Verfahren zum Verarbeiten eines Magnetfeldsensorausgangssignals
CN108322211B (zh) * 2017-01-18 2021-04-02 中芯国际集成电路制造(上海)有限公司 一种i/o接口电路输出状态的检测电路和电子系统

Also Published As

Publication number Publication date
TW201913134A (zh) 2019-04-01
TWI627429B (zh) 2018-06-21
US20190058462A1 (en) 2019-02-21
CN109660155B (zh) 2020-08-18
CN109660155A (zh) 2019-04-19
US10224909B1 (en) 2019-03-05
JP2019036938A (ja) 2019-03-07

Similar Documents

Publication Publication Date Title
US10935396B2 (en) Rotation detecting device
CN106716149B (zh) 霍尔电动势信号检测电路以及电流传感器
CN100539430C (zh) 用在电子罗盘中的信号处理器
US10145887B2 (en) Semiconductor device and electronic control system including the same
US9897635B2 (en) Sensor circuit
US20130214772A1 (en) Magnetic sensor device
JP6609610B2 (ja) 誤差除去アンプ回路
US6727693B2 (en) Circuit configuration and sensor device
JP2010002388A (ja) 磁気比例式電流センサ
US20180313909A1 (en) Magnetic sensor circuit
JP5284875B2 (ja) オフセット電圧補正回路
JP4486917B2 (ja) 回転角検出センサ及びその故障検出回路
JP6257019B2 (ja) 磁気センサ
CN110398623B (zh) 过零检测电路和传感器装置
US20140000364A1 (en) Hybrid analog to digital converter and sensing apparatus using the same
US11349374B2 (en) Motor
JP2008086103A (ja) モータ駆動電流検出回路
JP3098879B2 (ja) 磁束密度検出装置
JP4178663B2 (ja) 圧力センサ回路
WO2022176523A1 (ja) センサ装置
JP2016180727A (ja) 検出回路、半導体集積回路装置、磁界回転角検出装置、及び、電子機器
JPH10148545A (ja) 磁気センサ装置
JP2024043887A (ja) 集積回路、および半導体装置
CN115540917A (zh) 用于磁编码器的模拟前端电路结构
JPS58222617A (ja) アナログ/デジタル変換器のオフセツト電圧補正方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20171128

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20190204

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20190507

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20191007

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20191028

R150 Certificate of patent or registration of utility model

Ref document number: 6609610

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250