JP6513210B2 - デュアルゲート構造の低温多結晶シリコン薄膜トランジスタ及びその製造方法 - Google Patents
デュアルゲート構造の低温多結晶シリコン薄膜トランジスタ及びその製造方法 Download PDFInfo
- Publication number
- JP6513210B2 JP6513210B2 JP2017543859A JP2017543859A JP6513210B2 JP 6513210 B2 JP6513210 B2 JP 6513210B2 JP 2017543859 A JP2017543859 A JP 2017543859A JP 2017543859 A JP2017543859 A JP 2017543859A JP 6513210 B2 JP6513210 B2 JP 6513210B2
- Authority
- JP
- Japan
- Prior art keywords
- layer
- patterned
- polycrystalline silicon
- type
- silicon layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 229910021420 polycrystalline silicon Inorganic materials 0.000 title claims description 104
- 230000009977 dual effect Effects 0.000 title claims description 32
- 239000010409 thin film Substances 0.000 title claims description 27
- 238000004519 manufacturing process Methods 0.000 title claims description 16
- 229910044991 metal oxide Inorganic materials 0.000 claims description 50
- 150000004706 metal oxides Chemical class 0.000 claims description 50
- 239000004065 semiconductor Substances 0.000 claims description 50
- 229910021417 amorphous silicon Inorganic materials 0.000 claims description 46
- 230000004888 barrier function Effects 0.000 claims description 28
- 229920002120 photoresistant polymer Polymers 0.000 claims description 23
- 239000002184 metal Substances 0.000 claims description 11
- 239000000758 substrate Substances 0.000 claims description 10
- 238000000059 patterning Methods 0.000 claims description 5
- OFIYHXOOOISSDN-UHFFFAOYSA-N tellanylidenegallium Chemical compound [Te]=[Ga] OFIYHXOOOISSDN-UHFFFAOYSA-N 0.000 claims description 5
- 229910021419 crystalline silicon Inorganic materials 0.000 claims description 3
- 238000000034 method Methods 0.000 claims description 3
- 108091006146 Channels Proteins 0.000 description 12
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 11
- 238000010586 diagram Methods 0.000 description 8
- 238000005229 chemical vapour deposition Methods 0.000 description 7
- 229910052581 Si3N4 Inorganic materials 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 4
- 238000005240 physical vapour deposition Methods 0.000 description 4
- 239000000377 silicon dioxide Substances 0.000 description 4
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 4
- 229910004205 SiNX Inorganic materials 0.000 description 3
- 238000001312 dry etching Methods 0.000 description 3
- 229910052814 silicon oxide Inorganic materials 0.000 description 3
- 238000001039 wet etching Methods 0.000 description 3
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 208000029523 Interstitial Lung disease Diseases 0.000 description 1
- 102000004129 N-Type Calcium Channels Human genes 0.000 description 1
- 108090000699 N-Type Calcium Channels Proteins 0.000 description 1
- -1 SiNx Chemical compound 0.000 description 1
- 238000004380 ashing Methods 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 239000003989 dielectric material Substances 0.000 description 1
- 239000010408 film Substances 0.000 description 1
- 238000005224 laser annealing Methods 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/7869—Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78645—Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate
- H01L29/78648—Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate arranged on opposing sides of the channel
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/02112—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
- H01L21/02118—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer carbon based polymeric organic or inorganic material, e.g. polyimides, poly cyclobutene or PVC
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1251—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs comprising TFTs having a different architecture, e.g. top- and bottom gate TFTs
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1259—Multistep manufacturing methods
- H01L27/1288—Multistep manufacturing methods employing particular masking sequences or specially adapted masks, e.g. half-tone mask
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66742—Thin film unipolar transistors
- H01L29/6675—Amorphous silicon or polysilicon transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78651—Silicon transistors
- H01L29/7866—Non-monocrystalline silicon transistors
- H01L29/78672—Polycrystalline or microcrystalline silicon transistor
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Thin Film Transistor (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Description
Claims (10)
- 基板と、
前記基板上のバリア層内に位置し、ボトムゲートを構成する少なくとも1つのパターニングされたアモルファスシリコン層と、
前記バリア層に位置するN型金属酸化物半導体と、
前記バリア層に位置するP型金属酸化物半導体と、
を含み、
前記N型金属酸化物半導体は、パターニングされたゲート電極層をトップゲートとして有し、前記少なくとも1つのパターニングされたアモルファスシリコン層で構成する前記ボトムゲートと結合してデュアルゲート構造を形成し、
前記N型金属酸化物半導体は、前記パターニングされたゲート電極層から前記パターニングされたアモルファスシリコン層まで連通する接続チャネルを有し、前記接続チャネルにより、前記パターニングされたアモルファスシリコン層の露出部分、及び、前記バリア層に形成された第1のパターニングされた多結晶シリコン層の露出部分にN+型層ドーピングを行うデュアルゲート構造の低温多結晶シリコン薄膜トランジスタ。 - 前記N型金属酸化物半導体は、
第1のパターニングされた多結晶シリコン層と、
内側がそれぞれ前記第1のパターニングされた多結晶シリコン層の2つの外側に接続される2つのN-型層と、
それぞれ前記N-型層の2つの外側に接続される2つのN+型層と、
前記第1のパターニングされた多結晶シリコン層、前記2つのN-型層、前記2つのN+型層、及び前記バリア層に位置するゲート絶縁層と、
を有する請求項1に記載のデュアルゲート構造の低温多結晶シリコン薄膜トランジスタ。 - 前記P型金属酸化物半導体は、
第2のパターニングされた多結晶シリコン層と、
それぞれ前記第2のパターニングされた多結晶シリコン層の2つの外側に接続される2つのP+型層と、
前記第2のパターニングされた多結晶シリコン層、及び前記2つのP+型層に位置するゲート絶縁層と、
を有する請求項2に記載のデュアルゲート構造の低温多結晶シリコン薄膜トランジスタ。 - 前記ゲート絶縁層が前記N型金属酸化物半導体の前記パターニングされたゲート電極層と前記第1のパターニングされた多結晶シリコン層とを絶縁して分離することにより、前記第1のパターニングされた多結晶シリコン層にNチャネルを形成させる請求項3に記載のデュアルゲート構造の低温多結晶シリコン薄膜トランジスタ。
- 前記P型金属酸化物半導体はパターニングされたゲート電極層を有し、前記ゲート絶縁層が前記P型金属酸化物半導体の前記パターニングされたゲート電極層と前記第2のパターニングされた多結晶シリコン層とを絶縁して分離することにより、前記第2のパターニングされた多結晶シリコン層にPチャネルを形成させる請求項4に記載のデュアルゲート構造の低温多結晶シリコン薄膜トランジスタ。
- 前記パターニングされたゲート電極層及び前記ゲート絶縁層に位置する内側誘電体層と、
前記内側誘電体層及び前記ゲート絶縁層に穿設されている複数のビアホールと、
をさらに含む請求項5に記載のデュアルゲート構造の低温多結晶シリコン薄膜トランジスタ。 - それぞれ前記ビアホールを介して、前記P型金属酸化物半導体の前記P+型層、及び前記N型金属酸化物半導体の前記N+型層に接続される複数のパターニングされたソース/ドレイン電極、をさらに含む請求項6に記載のデュアルゲート構造の低温多結晶シリコン薄膜トランジスタ。
- 前記パターニングされたゲート電極層は第1の金属からなり、垂直延伸部を有し、前記垂直延伸部は、前記接続チャネルにより前記第1のパターニングされたアモルファスシリコン層に接続された前記N+型層に接続され、デュアルゲート構造の薄膜トランジスタを形成する請求項7に記載のデュアルゲート構造の低温多結晶シリコン薄膜トランジスタ。
- 基板上に複数のパターニングされたアモルファスシリコン層を形成するステップと、
前記パターニングされたアモルファスシリコン層にバリア層を形成するステップと、
前記バリア層に第1のパターニングされた多結晶シリコン層及び第2のパターニングされた多結晶シリコン層を形成するするステップと、
前記第2のパターニングされた多結晶シリコン層の上面及び側面に第1のフォトレジスト層を塗布するステップと、
前記第1のパターニングされた多結晶シリコン層をドーピングして、Nチャネルを形成するステップと、
前記第2のパターニングされた多結晶シリコン層での前記第1のフォトレジスト層を除去するステップと、
形成されたNチャネルの前記第1のパターニングされた多結晶シリコン層及び前記第2のパターニングされた多結晶シリコン層にゲート絶縁層を形成するステップと、
前記ゲート絶縁層に第2のフォトレジスト層を形成し、前記第2のパターニングされた多結晶シリコン層にP+型層ドーピングを行うステップと、
前記ゲート絶縁層での第2のフォトレジスト層を除去し、前記ゲート絶縁層に第3のフォトレジスト層を塗布するステップと、
露光・現像により、一部の前記第3のフォトレジスト層、一部の前記ゲート絶縁層及び一部の前記バリア層を取り外すことにより、複数の接続チャネルを形成するステップと、
前記複数の接続チャネルにより、前記パターニングされたアモルファスシリコン層の露出部分及び前記第1のパターニングされた多結晶シリコン層の露出部分に、それぞれN+型層ドーピングを行うステップと、
前記ゲート絶縁層に複数のパターニングされたゲート電極層を形成するステップと、
前記複数のパターニングされたゲート電極層を第2の遮光層とし、前記第1のパターニングされた多結晶シリコン層及び前記第2のパターニングされた多結晶シリコン層に、それぞれN-型層ドーピングを行い、ここで、前記第1のパターニングされた多結晶シリコン層に対応するパターニングされたゲート電極層は前記パターニングされたアモルファスシリコン層の前記N+型層に接続して、デュアルゲート構造を形成するステップと、
前記複数のパターニングされたゲート電極層及び前記ゲート絶縁層に内側誘電体層を形成するステップと、
複数の前記内側誘電体層及び前記ゲート絶縁層を通過するビアホールを形成するステップと、
前記複数のビアホールを介して複数のパターニングされたソース/ドレイン電極を形成し、前記複数のパターニングされたソース/ドレイン電極は、それぞれ前記第2のパターニングされた多結晶シリコン層の前記P+型層に接続してP型金属酸化物半導体を形成し、且つ前記第1のパターニングされた多結晶シリコン層の前記N+型層に接続してN型金属酸化物半導体を形成するステップと、
を含むデュアルゲート構造の低温多結晶シリコン薄膜トランジスタの製造方法。 - 金属電極とオーム接触を形成するために、前記パターニングされたアモルファスシリコン層の露出部分にN+型層ドーピングを行う請求項9に記載のデュアルゲート構造の低温多結晶シリコン薄膜トランジスタの製造方法。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410631072.6A CN104409512A (zh) | 2014-11-11 | 2014-11-11 | 基于双栅极结构的低温多晶硅薄膜晶体管及其制备方法 |
CN201410631072.6 | 2014-11-11 | ||
PCT/CN2014/091057 WO2016074204A1 (zh) | 2014-11-11 | 2014-11-14 | 基于双栅极结构的低温多晶硅薄膜晶体管及其制备方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2017534187A JP2017534187A (ja) | 2017-11-16 |
JP6513210B2 true JP6513210B2 (ja) | 2019-05-15 |
Family
ID=52647126
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017543859A Active JP6513210B2 (ja) | 2014-11-11 | 2014-11-14 | デュアルゲート構造の低温多結晶シリコン薄膜トランジスタ及びその製造方法 |
Country Status (7)
Country | Link |
---|---|
JP (1) | JP6513210B2 (ja) |
KR (1) | KR102080732B1 (ja) |
CN (1) | CN104409512A (ja) |
DE (1) | DE112014007160T5 (ja) |
EA (1) | EA032825B1 (ja) |
GB (1) | GB2548279B (ja) |
WO (1) | WO2016074204A1 (ja) |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104900654B (zh) * | 2015-04-14 | 2017-09-26 | 深圳市华星光电技术有限公司 | 双栅极氧化物半导体tft基板的制作方法及其结构 |
CN104752343B (zh) * | 2015-04-14 | 2017-07-28 | 深圳市华星光电技术有限公司 | 双栅极氧化物半导体tft基板的制作方法及其结构 |
CN106298883B (zh) | 2015-06-04 | 2020-09-15 | 昆山工研院新型平板显示技术中心有限公司 | 一种薄膜晶体管及其制备方法 |
CN106298952B (zh) * | 2015-06-04 | 2023-05-02 | 昆山工研院新型平板显示技术中心有限公司 | 一种oled器件 |
CN105070724A (zh) * | 2015-07-16 | 2015-11-18 | 深圳市华星光电技术有限公司 | Tft基板的制作方法及制得的tft基板 |
CN105140177A (zh) * | 2015-07-22 | 2015-12-09 | 京东方科技集团股份有限公司 | 阵列基板的制备方法,阵列基板、显示面板、显示装置 |
CN105226015B (zh) * | 2015-09-28 | 2018-03-13 | 深圳市华星光电技术有限公司 | 一种tft阵列基板及其制作方法 |
CN105489552B (zh) * | 2016-01-28 | 2018-08-14 | 武汉华星光电技术有限公司 | Ltps阵列基板的制作方法 |
CN105702684A (zh) * | 2016-02-02 | 2016-06-22 | 武汉华星光电技术有限公司 | 阵列基板及阵列基板的制备方法 |
CN107275408B (zh) * | 2016-04-06 | 2020-03-10 | 上海和辉光电有限公司 | 薄膜晶体管及其制造方法、驱动电路和显示装置 |
CN105932032A (zh) * | 2016-06-16 | 2016-09-07 | 深圳市华星光电技术有限公司 | 一种阵列基板及其制备方法 |
CN108807418A (zh) | 2017-04-28 | 2018-11-13 | 京东方科技集团股份有限公司 | 显示基板及其制造方法和显示装置 |
CN107195634A (zh) * | 2017-05-12 | 2017-09-22 | 深圳市华星光电技术有限公司 | 一种tft阵列基板及其制作方法 |
CN109755257A (zh) * | 2017-11-03 | 2019-05-14 | 京东方科技集团股份有限公司 | 阵列基板及其制备方法、显示面板和显示装置 |
CN110767661B (zh) * | 2018-07-27 | 2023-07-07 | 京东方科技集团股份有限公司 | 阵列基板及其制备方法、显示装置 |
CN109585297A (zh) * | 2018-10-22 | 2019-04-05 | 惠科股份有限公司 | 一种显示面板的制作方法和显示面板 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4008133B2 (ja) * | 1998-12-25 | 2007-11-14 | 株式会社半導体エネルギー研究所 | 半導体装置 |
JP3371121B2 (ja) * | 1999-09-29 | 2003-01-27 | 独立行政法人産業技術総合研究所 | 半導体製造方法 |
US6740938B2 (en) * | 2001-04-16 | 2004-05-25 | Semiconductor Energy Laboratory Co., Ltd. | Transistor provided with first and second gate electrodes with channel region therebetween |
US6639246B2 (en) * | 2001-07-27 | 2003-10-28 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
JP3605823B2 (ja) * | 2001-08-03 | 2004-12-22 | 日本電気株式会社 | 薄膜トランジスタ・アレイ基板およびアクティブマトリックス型液晶表示装置 |
US7027109B2 (en) * | 2001-08-03 | 2006-04-11 | Nec Corporation | TFT array substrate and active-matrix addressing liquid-crystal display device |
JP2004318067A (ja) * | 2003-03-31 | 2004-11-11 | Toshiba Matsushita Display Technology Co Ltd | 画像表示装置およびその製造方法 |
JP4096859B2 (ja) * | 2003-10-31 | 2008-06-04 | カシオ計算機株式会社 | 電子装置 |
KR101267499B1 (ko) * | 2005-08-18 | 2013-05-31 | 삼성디스플레이 주식회사 | 박막 트랜지스터 기판의 제조 방법 및 그에 의해 제조된박막 트랜지스터 |
TW200830426A (en) * | 2007-01-12 | 2008-07-16 | Xu-Xin Chen | Method for fabricating a bottom-gate low-temperature polysilicon thin film transistor |
JP4420032B2 (ja) * | 2007-01-31 | 2010-02-24 | ソニー株式会社 | 薄膜半導体装置の製造方法 |
JP2010073920A (ja) * | 2008-09-19 | 2010-04-02 | Seiko Epson Corp | 半導体装置の製造方法 |
JP2010135384A (ja) * | 2008-12-02 | 2010-06-17 | Mitsubishi Electric Corp | 薄膜トランジスタアレイ基板、その製造方法及び液晶表示装置 |
US8395191B2 (en) * | 2009-10-12 | 2013-03-12 | Monolithic 3D Inc. | Semiconductor device and structure |
CN103456739A (zh) * | 2013-08-16 | 2013-12-18 | 北京京东方光电科技有限公司 | 阵列基板及其制造方法和显示装置 |
-
2014
- 2014-11-11 CN CN201410631072.6A patent/CN104409512A/zh active Pending
- 2014-11-14 GB GB1709216.4A patent/GB2548279B/en not_active Expired - Fee Related
- 2014-11-14 JP JP2017543859A patent/JP6513210B2/ja active Active
- 2014-11-14 EA EA201791045A patent/EA032825B1/ru not_active IP Right Cessation
- 2014-11-14 WO PCT/CN2014/091057 patent/WO2016074204A1/zh active Application Filing
- 2014-11-14 DE DE112014007160.9T patent/DE112014007160T5/de not_active Ceased
- 2014-11-14 KR KR1020177015748A patent/KR102080732B1/ko active IP Right Grant
Also Published As
Publication number | Publication date |
---|---|
JP2017534187A (ja) | 2017-11-16 |
KR102080732B1 (ko) | 2020-02-24 |
GB2548279A (en) | 2017-09-13 |
EA201791045A1 (ru) | 2017-08-31 |
KR20170085070A (ko) | 2017-07-21 |
CN104409512A (zh) | 2015-03-11 |
DE112014007160T5 (de) | 2017-09-21 |
GB2548279B (en) | 2019-07-31 |
WO2016074204A1 (zh) | 2016-05-19 |
GB201709216D0 (en) | 2017-07-26 |
EA032825B1 (ru) | 2019-07-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6513210B2 (ja) | デュアルゲート構造の低温多結晶シリコン薄膜トランジスタ及びその製造方法 | |
KR101267499B1 (ko) | 박막 트랜지스터 기판의 제조 방법 및 그에 의해 제조된박막 트랜지스터 | |
KR102049685B1 (ko) | 저온 폴리실리콘 어레이 기판의 제조방법 | |
US9437435B2 (en) | LTPS TFT having dual gate structure and method for forming LTPS TFT | |
TWI548066B (zh) | 薄膜電晶體和主動式矩陣有機發光二極體組件及其製造方法 | |
TWI533408B (zh) | 薄膜電晶體和主動矩陣有機發光二極體組件及製造方法 | |
WO2017128575A1 (zh) | Ltps阵列基板的制作方法 | |
WO2016101719A1 (zh) | 阵列基板及其制作方法和显示装置 | |
US20070145369A1 (en) | Array substrate for liquid crystal display device and method of fabricating the same | |
US8766264B2 (en) | Thin film transistor with concave region in the gate insulating layer thereof | |
KR20070019914A (ko) | 박막 트랜지스터 기판 및 그 제조 방법 | |
US7674658B2 (en) | Semiconductor device and manufacturing method thereof | |
WO2015021708A1 (zh) | 阵列基板及其制造方法、显示面板和显示装置 | |
JP4987289B2 (ja) | 液晶表示装置の薄膜トランジスタの製造方法 | |
TWI518845B (zh) | 薄膜電晶體和主動矩陣有機發光二極體組件及製造方法 | |
WO2019200824A1 (zh) | Ltps tft基板的制作方法及ltps tft基板 | |
US20180108657A1 (en) | Thin Film Transistor and Method of Manufacturing the Same, Array Substrate, and Display Device | |
WO2019184026A1 (zh) | Cmos晶体管的制备方法、阵列基板的制备方法 | |
JP2009086667A (ja) | 画像表示システム及びその製造方法 | |
EP2881993B1 (en) | Poly-silicon tft, poly-silicon array substrate, methods for manufacturing same, and display device | |
WO2021203462A1 (zh) | 显示面板、阵列基板及其制作方法 | |
CN108878354B (zh) | 一种cmos薄膜晶体管及ltps阵列基板的制作方法 | |
KR102090460B1 (ko) | 박막트랜지스터 및 그 제조 방법 | |
KR20190111725A (ko) | 수직 나노와이어 반도체 소자 및 그 제조 방법 | |
TW202013732A (zh) | 電子裝置及其製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20170509 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20180614 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20180619 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20180918 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20190219 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190226 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20190319 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20190409 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6513210 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |