JP6008603B2 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
JP6008603B2
JP6008603B2 JP2012136288A JP2012136288A JP6008603B2 JP 6008603 B2 JP6008603 B2 JP 6008603B2 JP 2012136288 A JP2012136288 A JP 2012136288A JP 2012136288 A JP2012136288 A JP 2012136288A JP 6008603 B2 JP6008603 B2 JP 6008603B2
Authority
JP
Japan
Prior art keywords
metal film
semiconductor device
opening
pad opening
pad
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2012136288A
Other languages
English (en)
Other versions
JP2014003097A (ja
JP2014003097A5 (ja
Inventor
智光 理崎
智光 理崎
章滋 中西
章滋 中西
ひと美 桜井
ひと美 桜井
洸一 島崎
洸一 島崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ablic Inc
Original Assignee
Ablic Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to JP2012136288A priority Critical patent/JP6008603B2/ja
Application filed by Ablic Inc filed Critical Ablic Inc
Priority to EP13804750.1A priority patent/EP2863419B1/en
Priority to KR1020147035015A priority patent/KR102010224B1/ko
Priority to US14/406,997 priority patent/US20150162296A1/en
Priority to CN201380029681.8A priority patent/CN104350586B/zh
Priority to PCT/JP2013/063999 priority patent/WO2013187187A1/ja
Priority to TW102119166A priority patent/TWI588959B/zh
Publication of JP2014003097A publication Critical patent/JP2014003097A/ja
Publication of JP2014003097A5 publication Critical patent/JP2014003097A5/ja
Application granted granted Critical
Publication of JP6008603B2 publication Critical patent/JP6008603B2/ja
Priority to US15/879,364 priority patent/US10497662B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49827Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5226Via connections in a multilevel interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • H01L23/5283Cross-sectional geometry
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/60Protection against electrostatic charges or discharges, e.g. Faraday shields
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/0212Auxiliary members for bonding areas, e.g. spacers
    • H01L2224/02122Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body
    • H01L2224/02163Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body on the bonding area
    • H01L2224/02165Reinforcing structures
    • H01L2224/02166Collar structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04042Bonding areas specifically adapted for wire connectors, e.g. wirebond pads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/0501Shape
    • H01L2224/05011Shape comprising apertures or cavities
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/0501Shape
    • H01L2224/05012Shape in top view
    • H01L2224/05013Shape in top view being rectangular
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/0501Shape
    • H01L2224/05012Shape in top view
    • H01L2224/05014Shape in top view being square
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05075Plural internal layers
    • H01L2224/0508Plural internal layers being stacked
    • H01L2224/05085Plural internal layers being stacked with additional elements, e.g. vias arrays, interposed between the stacked layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05075Plural internal layers
    • H01L2224/0508Plural internal layers being stacked
    • H01L2224/05085Plural internal layers being stacked with additional elements, e.g. vias arrays, interposed between the stacked layers
    • H01L2224/05089Disposition of the additional element
    • H01L2224/05093Disposition of the additional element of a plurality of vias
    • H01L2224/05095Disposition of the additional element of a plurality of vias at the periphery of the internal layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05075Plural internal layers
    • H01L2224/0508Plural internal layers being stacked
    • H01L2224/05085Plural internal layers being stacked with additional elements, e.g. vias arrays, interposed between the stacked layers
    • H01L2224/05089Disposition of the additional element
    • H01L2224/05093Disposition of the additional element of a plurality of vias
    • H01L2224/05096Uniform arrangement, i.e. array
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05552Shape in top view
    • H01L2224/05553Shape in top view being rectangular
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05552Shape in top view
    • H01L2224/05554Shape in top view being square
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05552Shape in top view
    • H01L2224/05555Shape in top view being circular or elliptic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/4845Details of ball bonds
    • H01L2224/48451Shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/78Apparatus for connecting with wire connectors
    • H01L2224/7825Means for applying energy, e.g. heating means
    • H01L2224/783Means for applying energy, e.g. heating means by means of pressure
    • H01L2224/78301Capillary
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/78Apparatus for connecting with wire connectors
    • H01L2224/7825Means for applying energy, e.g. heating means
    • H01L2224/783Means for applying energy, e.g. heating means by means of pressure
    • H01L2224/78301Capillary
    • H01L2224/78302Shape
    • H01L2224/78303Shape of the pressing surface, e.g. tip or head
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/8512Aligning
    • H01L2224/85148Aligning involving movement of a part of the bonding apparatus
    • H01L2224/85169Aligning involving movement of a part of the bonding apparatus being the upper part of the bonding apparatus, i.e. bonding head, e.g. capillary or wedge
    • H01L2224/8518Translational movements
    • H01L2224/85181Translational movements connecting first on the semiconductor or solid-state body, i.e. on-chip, regular stitch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/852Applying energy for connecting
    • H01L2224/85201Compression bonding
    • H01L2224/85205Ultrasonic bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies
    • H01L24/78Apparatus for connecting with wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • H01L27/0296Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices involving a specific disposition of the protective devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Geometry (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Wire Bonding (AREA)

Description

本発明は、パッド構造を有する半導体装置に関する。
半導体装置が外部と電気信号のやりとりをするために、ワイヤボンディング技術を用いて、半導体装置のパッドと外部接続端子とを金属のワイヤで結んでいる。ワイヤボンディング技術は熱、超音波、加重を用いて金などでできたワイヤを半導体装置のパッドに接合する機械的な工程であるため、半導体装置がダメージを受けることがある。その様子を図11の(a)及び(b)を用いて説明する。ボンディングワイヤ14の先端に形成されたボール化ワイヤ15が、半導体装置に設けられたパッド開口部の最上層金属膜3に圧着され、潰れたボール16となり、ボンディングワイヤ14はパッド開口部の最上層金属膜3にボンディングされる。この時、パッド開口部の下の絶縁膜5にクラック18が生じ、半導体装置の信頼性に影響を与えることがある。
特許文献1では、クラック防止のため、ボールボンディング装置のキャピラリ構造の工夫により、ボンディングダメージが抑制され、クラックの発生を抑制できることが記載されている。
特許文献2の背景技術には、ボンディング強度を保ってクラックを防止するため、ボンディングワイヤと直接接触するパッド開口部の金属膜を厚く形成することが記されている。その金属膜自体がボンディングダメージを吸収するので、クラックが抑制され、パッド構造自体のクラック耐性が高くなる。
また、特許文献3では、図12に示すように、ボンディングダメージを受けるパッド開口部9の下の絶縁膜の実効膜厚を厚くしたパッド構造が示されている。パッド開口部9の最上層金属膜3の下は第二金属膜2を設けず、第一金属膜1と最上層金属膜3との間の絶縁膜の厚みが第二絶縁膜4と第三絶縁膜5との厚みの合計となり、ボンディングダメージを受けるパッド開口部9の下の絶縁膜の実効膜厚が厚くなる。その厚い絶縁膜がボンディングダメージを吸収するので、クラックが抑制される。第一金属膜1の配線等をパッド開口部9の下に配置することができるので、チップサイズを小さくできる。
特開平04−069942号公報 特開2011−055006号公報 特開平11−186320号公報
特許文献1の場合には、ボンディング強度を低くすると、ワイヤボンディングが外れやすくなるという不具合が生じやすくなる。
特許文献2の場合には、パッド構造の最上層の金属膜が厚くなり、その金属膜の加工が困難になる。その結果、この金属膜の配線の幅を十分に細くできず、チップサイズが大きくなる。
図12に示した特許文献3の構造においては、パッド構造における半導体装置内部の素子への寄生抵抗を小さくして、ICの電気特性に影響を与えないようにするには、図13の(a)に示すように、パッド開口部9の開口端からパッド構造の最上層金属膜3の端までの距離d1を長くする、あるいは、図13の(b)に示すように、パッド構造の最上層金属膜3の端から第二金属膜2の端までの距離d2を長くすることで多くのビアが配置できるようにする。しかし、その分、図13の断面図のように、パッド構造が大きくなるので、チップサイズが大きくなる。
本発明は、上記のようにチップサイズを大きくするという弱点に鑑みてなされ、パッド開口部の下のクラックを抑制しつつチップサイズを大きくしない半導体装置を提供することを課題とする。
本発明は、上記課題を解決するために、パッド構造を有する半導体装置において、パッド開口部の下において矩形の開口部を有し、矩形リング形状であり、ボールボンディング時のボールボンダ用キャピラリ先端の面取り角の下に無く、前記パッド開口部の内側に所定距離だけはみ出している金属膜と、前記金属膜の上に設けられる絶縁膜と、前記絶縁膜の上に設けられる最上層金属膜と、前記パッド開口部の下に無く、前記金属膜と前記最上層金属膜とを電気的に接続するビアと、前記最上層金属膜の上に設けられ、一部の前記最上層金属膜を露出する矩形のパッド開口部を有する保護膜と、を備えることを特徴とする半導体装置を提供する。
本発明によるパッド構造においては、パッド開口部の最上層金属膜の下の金属膜が、パッド開口部の外側だけでなく、ボールボンディング時のボールボンダ用キャピラリ先端の面取り角の下を除いたパッド開口部の内側にも存在する。その分、パッド開口部の最上層金属膜の下の金属膜の面積が広くなり、パッド構造を大きくしなくとも、半導体装置内部の素子への寄生抵抗が小さくなる。
また、本発明によるパッド構造においては、パッド開口部の最上層金属膜の下の金属膜が、パッド開口部の内側で、ボールボンディング時のボールボンダ用キャピラリ先端の面取り角の下に存在しないので、その面取り角の下において、ボンディングダメージを受けるパッド開口部の下の絶縁膜の実効膜厚が厚くなる。その厚い絶縁膜がボンディングダメージを吸収するので、クラックが抑制される。
本発明のパッド構造を示す図である。 パッド構造へボールボンディングをするときの図である。 本発明のパッド構造を示す図である。 パッド構造へボールボンディングをするときの図である。 本発明のパッド構造を示す図である。 本発明のパッド構造を示す図である。 本発明のパッド構造を示す図である。 本発明のパッド構造を示す図である。 本発明のパッド構造を示す図である。 本発明のパッド構造を示す図である。 ボールボンディングのボンディングダメージを示す図である。 従来のパッド構造を示す図である。 従来のパッド構造を示す図である。
以下、本発明の実施形態を、図面を参照して説明する。
まず、本発明の半導体装置のパッド構造について図1を用いて説明する。図1の(a)は斜視図であり、(b)は断面図であり、(c)は第二金属膜とパッド開口部との関係を説明するための平面図であって、最上層金属膜3を描いていない。
半導体基板11には図示しないが素子が設けられている。半導体基板11の上に第一絶縁膜10を設け、第一絶縁膜10の上には第一金属膜1を設ける。素子と第一金属膜1とは、コンタクト12によって電気的に接続されている。第一金属膜1の上に第二絶縁膜4を設け、第二絶縁膜4の上には第二金属膜2を設ける。第一金属膜1と第二金属膜2とは、第二絶縁膜4に設けられた第一ビア7によって電気的に接続されている。第二金属膜2の上に第三絶縁膜5を設け、第三絶縁膜5の上には最上層金属膜3を設ける。第二金属膜2と最上層金属膜3とは、パッド開口部9の下には配置されていない第二ビア8によって電気的に接続されている。最上層金属膜3の上には保護膜6を設ける。
保護膜6は、最上層金属膜3の一部を露出するパッド開口部9を有している。このパッド開口部9は矩形であり、さらにここでは正方形であり、開口幅はd0である。第二金属膜2は、パッド開口部9の下に開口部を有している。この開口部も矩形であり、ここでは正方形であり、開口幅はd4である。保護膜6の開口端と第二金属膜2の開口端との距離はd3である。第二金属膜2は、正方形のリング形状であり、パッド開口部9の内側に、距離d3だけはみ出している。距離d3は第二金属膜2のはみ出し量である。長さの間には、d0=d3×2+d4、あるいは、d3=(d0−d4)/2なる関係がある。一般的には、第二金属膜2は、リング形状で良い。最上層金属膜3のパッド開口部9の真下にあたるところには第二金属膜2がないので、パッド開口部9の下の絶縁膜の実効膜厚が厚くなっている。
既に説明したように、図11はボールボンディングのボンディングダメージを示す図であるが、ボンディングダメージによってクラック18が発生してしまう場合、そのクラック18は、潰れたボール16のエッジ下で生じないで、ボールボンダ用キャピラリ先端の面取り角13の下で生じる。つまり、図11(b)において、クラック18は、潰れたボール16の幅r2ではなく、図11(a)に示した面取り角同士の幅r1を有して発生する。
図2に示すように、潰れたボール16は幅r2まで広がるので、パッド開口部9の開口幅d0は幅r2よりも広くとる(d0>r2)。また、パッド開口部9の下の第二金属膜2の開口幅d4は、面取り角同士の幅r1よりも広くとる(d4>r1)。発生したボンディングダメージ17は、ボールボンダ用キャピラリ先端の面取り角13からパッド開口部9の最上層金属膜3に伝わる。ボールボンディング時のボールボンダ用キャピラリ先端の面取り角13の下に第二金属膜2が無いので、第二絶縁膜4と第三絶縁膜5との厚みの合計が第一金属膜1と最上層金属膜3との間の絶縁膜の厚みとなり、ここでボンディングダメージ17を受けとめることになる。
<効果>上記のように、パッド構造において、パッド開口部9の最上層金属膜3の下の第二金属膜2が、パッド開口部9の外側だけでなく、ボールボンディング時のボールボンダ用キャピラリ先端の面取り角13の下を除いたパッド開口部9の内側にも存在する。その分、パッド開口部9の最上層金属膜3の下の金属膜2の面積が広くなる。よって、パッド構造が大きくしないで、第二金属膜と最上層金属膜の間のビアの数および第一金属膜と第二金属膜の間のビアの数を多くすることが可能となり、パッド構造による半導体装置内部の素子への寄生抵抗が小さくなる。あるいは、ビアの数を保つことで寄生抵抗の値を従来同様に保ったまま、第二金属膜が内側にせり出している分、それぞれの金属膜を小さくすることも可能である。
また、パッド構造において、パッド開口部9の最上層金属膜3の下の第二金属膜2が、パッド開口部9の内側で、ボールボンディング時のボールボンダ用キャピラリ先端の面取り角13の下に存在しない。よって、その面取り角13の下において、ボンディングダメージ17を受けるパッド開口部9の下の絶縁膜の実効膜厚が厚くなる。その厚い絶縁膜がボンディングダメージ17を吸収するので、クラックが抑制される。
また、パッド開口部9の下の素子がESD保護素子である場合、第二金属膜2の面積が広くなると、その分、第二金属膜2に多くの第一ビア7が配置されることができるので、パッド構造とESD保護素子との間の寄生抵抗が少なくなる。よって、電流の集中が少なくなり、ESD保護素子のESD耐量が高くなる。
<補足>なお、上記の説明では、パッド開口部9の下にESD保護素子などの素子が存在する場合を述べたが、これに限定されるものではない。ESD保護素子などの素子は、パッドから離れて配置されていてもよく、その場合は、第一金属膜および第二金属膜等を介して素子とパッドとは電気的に接続される。
また、上記の説明では、3層メタルプロセスで半導体装置を製造しているが、これに限定されない。2層メタルプロセスで半導体装置を製造しても良い。
また、先の説明においては保護膜6に設けられたパッド開口部9および第二金属膜2に設けられた開口部の形状をともに正方形としたが、これに限るものではない。説明に用いた不等式で示される長さの間の関係を満たすことできれば長方形であっても良いし、円形であっても良い。さまざまな組み合わせが可能である。
<変形例1>本発明の他のパッド構造を図3に示す。(a)は断面図であり、(b)は第二金属膜とパッド開口部との関係を主に説明するための平面図である。図4は、パッド構造へボールボンディングがされる場合を示す図である。
前述の実施形態と比較すると、ここでは、矩形の第二の第二金属膜19を、パッド開口部9の下の矩形リング形状の第一の第二金属膜2と接しないようパッド開口部9の下に配置している点が異なる。第二の第二電極膜19の幅d5は、図4に示すように、面取り角同士の幅r1よりも狭い(d5<r1)ことが必要である。
図4に示すように、ボンディングダメージ17は、ボールボンダ用キャピラリ先端の面取り角13からパッド開口部9の最上層金属膜3に生じるので、第二の第二金属膜19はその面取り角13の下を避けて面取り角同士が作る幅r1の中に完全に収まるように配置される。よって、ボンディングダメージ17を受けるパッド開口部9の下の絶縁膜の実効膜厚は厚いままである。その厚い絶縁膜がボンディングダメージ17を吸収するので、クラックが抑制される。
なお、第二の第二金属膜19は、図5に示すように、円形とすることもできる。また、第二の第二金属膜19は、図6に示すように、複数の矩形からなるドットパターンとしても良い。また、第二の第二金属膜19は、図示しないが、複数の円形からなるドットパターンとしても良い。
<変形例2>図7は本発明のパッド構造を示す図であり、(a)は断面図であり、(b)は第二金属膜とパッド開口部との関係を主に説明するための平面図である。
変形例1と比較すると、ここでは、第二の第二金属膜19は第二ビア8によって最上層金属膜3と電気的に接続されている点が異なる。また、第二の第二金属膜19は第一ビア7によって第一金属膜1とも電気的に接続されている。
パッド構造において、第一ビア7と第二ビア8と第二金属膜19とが新たに電気伝導に寄与するので、パッド構造が有する寄生抵抗が小さくなる。
なお、図8に示すように、図5と同様に第二の第二金属膜19を円形とし、その中に第二ビア8を配置することも可能である。また、図9に示すように、図6と同様に第二の第二金属膜19を矩形のドットパターンとし、その中に第二ビア8を配置すること可能である。
<変形例3>図10は、本発明のパッド構造を示す図である。
前述の実施形態と比較すると、ここでは、パッド開口部9の下の矩形リング形状の第二金属膜2が、図10に示すように、スリット30を含んでいる点が異なっている。
なお、第二金属膜2は、図示しないが、レイアウトパターンの制約に従い、コの字の形状やLの字の形状などとすることも可能である。
1 第一金属膜
2 第二金属膜
3 最上層金属膜
4 第二絶縁膜
5 第三絶縁膜
6 保護膜
7 第一ビア
8 第二ビア
9 パッド開口部
10 第一絶縁膜
11 半導体基板
12 コンタクト
13 ボールボンダ用キャピラリ先端の面取り角
14 ボンディングワイヤ
15 ボール化ワイヤ
16 潰れたボール
17 ボンディングダメージ
18 クラック
19 第二金属膜

Claims (10)

  1. 多層の金属膜からなるパッド構造を有する半導体装置であって、
    半導体基板と、
    前記半導体基板の表面に設けられた第一絶縁膜と、
    前記第一絶縁膜の上に設けられた第一金属膜と、
    前記第一金属膜の上に設けられた第二絶縁膜と、
    前記第二絶縁膜の上に設けられた第一の第二金属膜と、
    前記第二絶縁膜に設けられた前記第一金属膜と前記第一の第二金属膜とを接続する第一ビアと、
    前記第一の第二金属膜の上に設けられた第三絶縁膜と、
    前記第三絶縁膜の上に設けられた最上層金属膜と、
    前記第三絶縁膜に設けられた前記第一の第二金属膜と前記最上層金属膜とを接続する第二ビアと、
    前記最上層金属膜の上に設けられ、前記最上層金属膜の表面の一部を露出するためのパッド開口部を有する保護膜と、
    からなり、
    前記第一の第二金属膜は、リング形状であり、前記パッド開口部の下において開口部を有し、前記開口部の縁はボールボンディングに用いられるボールボンダ用キャピラリ先端の面取り角の外側に位置するとともに、前記第一の第二金属膜は前記パッド開口部の内側に所定のはみ出し量だけはみ出していることを特徴とする半導体装置。
  2. 前記パッド開口部および前記開口部はともに正方形である請求項1記載の半導体装置。
  3. 前記はみ出し量は、前記はみ出し量をd3とするとき、前記パッド開口部の一辺の長さをd0、前記一辺と同じ方向となる、前記第一の第二金属膜の前記開口部の一辺の長さをd4とすると、 d3=(d0−d4)/2なる関係を満たすことを特徴とする請求項2記載の半導体装置。
  4. 前記パッド開口部の一辺の長さd0および前記第一の第二金属膜の前記開口部の一辺の下に位置する一辺の長さをd4、潰れたボールの幅をr2、面取り角同士の幅をr1とす
    ると、 d0>r2、および、d4>r1なる関係を満たすことを特徴とする請求項2記載の半導体装置。
  5. ボールボンディング時の前記面取り角の下に無く、前記パッド開口部の下のリング形状の前記第一の第二金属膜と接しないよう前記パッド開口部の下に設けられた、断面が矩形または円形の第二の第二金属膜をさらに備えることを特徴とする請求項1記載の半導体装置。
  6. ボールボンディング時の前記面取り角の下に無く、前記パッド開口部の下のリング形状の前記第一の第二金属膜と接しないよう前記パッド開口部の下に設けられた、断面が複数の矩形または円形の集合であるドットパターンを有する第二の第二金属膜をさらに備えることを特徴とする請求項1記載の半導体装置。
  7. 前記矩形または円形の前記第二の第二金属膜は、前記第二ビアによって前記最上層金属膜に電気的に接続されていることを特徴とする請求項5または6記載の半導体装置。
  8. 前記第一の第二金属膜は、スリットを有することを特徴とする請求項1記載の半導体装置。
  9. 前記パッド開口部の下の第一絶縁膜の下に設けられた素子をさらに備えたことを特徴とする請求項1記載の半導体装置。
  10. 前記素子は、ESD保護素子であることを特徴とする請求項9記載の半導体装置。
JP2012136288A 2012-06-15 2012-06-15 半導体装置 Active JP6008603B2 (ja)

Priority Applications (8)

Application Number Priority Date Filing Date Title
JP2012136288A JP6008603B2 (ja) 2012-06-15 2012-06-15 半導体装置
KR1020147035015A KR102010224B1 (ko) 2012-06-15 2013-05-21 반도체 장치
US14/406,997 US20150162296A1 (en) 2012-06-15 2013-05-21 Semiconductor device
CN201380029681.8A CN104350586B (zh) 2012-06-15 2013-05-21 半导体装置
EP13804750.1A EP2863419B1 (en) 2012-06-15 2013-05-21 Semiconductor device
PCT/JP2013/063999 WO2013187187A1 (ja) 2012-06-15 2013-05-21 半導体装置
TW102119166A TWI588959B (zh) 2012-06-15 2013-05-30 半導體裝置
US15/879,364 US10497662B2 (en) 2012-06-15 2018-01-24 Semiconductor device and ball bonder

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2012136288A JP6008603B2 (ja) 2012-06-15 2012-06-15 半導体装置

Publications (3)

Publication Number Publication Date
JP2014003097A JP2014003097A (ja) 2014-01-09
JP2014003097A5 JP2014003097A5 (ja) 2015-05-28
JP6008603B2 true JP6008603B2 (ja) 2016-10-19

Family

ID=49758019

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2012136288A Active JP6008603B2 (ja) 2012-06-15 2012-06-15 半導体装置

Country Status (7)

Country Link
US (2) US20150162296A1 (ja)
EP (1) EP2863419B1 (ja)
JP (1) JP6008603B2 (ja)
KR (1) KR102010224B1 (ja)
CN (1) CN104350586B (ja)
TW (1) TWI588959B (ja)
WO (1) WO2013187187A1 (ja)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6215755B2 (ja) 2014-04-14 2017-10-18 ルネサスエレクトロニクス株式会社 半導体装置
JP2017045910A (ja) * 2015-08-28 2017-03-02 ルネサスエレクトロニクス株式会社 半導体装置および半導体装置の製造方法
CN211788920U (zh) * 2017-07-24 2020-10-27 株式会社村田制作所 半导体装置
WO2020103875A1 (en) 2018-11-21 2020-05-28 Changxin Memory Technologies, Inc. Distribution layer structure and manufacturing method thereof, and bond pad structure
JP2021072341A (ja) 2019-10-30 2021-05-06 キオクシア株式会社 半導体装置
KR20210091910A (ko) 2020-01-15 2021-07-23 삼성전자주식회사 두꺼운 패드를 갖는 반도체 소자들
US11887949B2 (en) * 2021-08-18 2024-01-30 Macronix International Co., Ltd. Bond pad layout including floating conductive sections
US12009327B2 (en) * 2021-08-30 2024-06-11 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor die

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0469942A (ja) 1990-07-11 1992-03-05 Hitachi Ltd キャピラリー及び半導体装置及びワイヤーボンディング方法
JP3086158B2 (ja) * 1995-07-26 2000-09-11 株式会社日立製作所 超音波ボンディング方法
JP3482779B2 (ja) * 1996-08-20 2004-01-06 セイコーエプソン株式会社 半導体装置およびその製造方法
KR100267105B1 (ko) * 1997-12-09 2000-11-01 윤종용 다층패드를구비한반도체소자및그제조방법
TW430935B (en) * 1999-03-19 2001-04-21 Ind Tech Res Inst Frame type bonding pad structure having a low parasitic capacitance
JP4502173B2 (ja) * 2003-02-03 2010-07-14 ルネサスエレクトロニクス株式会社 半導体装置及びその製造方法
JP2005005565A (ja) * 2003-06-13 2005-01-06 Matsushita Electric Ind Co Ltd 半導体装置
JP2005019493A (ja) * 2003-06-24 2005-01-20 Renesas Technology Corp 半導体装置
US7115985B2 (en) * 2004-09-30 2006-10-03 Agere Systems, Inc. Reinforced bond pad for a semiconductor device
JP4517843B2 (ja) * 2004-12-10 2010-08-04 エルピーダメモリ株式会社 半導体装置
US7646087B2 (en) 2005-04-18 2010-01-12 Mediatek Inc. Multiple-dies semiconductor device with redistributed layer pads
US7385297B1 (en) * 2005-11-14 2008-06-10 National Semiconductor Corporation Under-bond pad structures for integrated circuit devices
US7253531B1 (en) * 2006-05-12 2007-08-07 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor bonding pad structure
DE102006046182B4 (de) * 2006-09-29 2010-11-11 Infineon Technologies Ag Halbleiterelement mit einer Stützstruktur sowie Herstellungsverfahren
JP5329068B2 (ja) * 2007-10-22 2013-10-30 ルネサスエレクトロニクス株式会社 半導体装置
US8148797B2 (en) * 2008-06-26 2012-04-03 Taiwan Semiconductor Manufacturing Co., Ltd. Chip pad resistant to antenna effect and method
US8138616B2 (en) * 2008-07-07 2012-03-20 Mediatek Inc. Bond pad structure
US8183663B2 (en) * 2008-12-18 2012-05-22 Samsung Electronics Co., Ltd. Crack resistant circuit under pad structure and method of manufacturing the same
JP5250018B2 (ja) 2010-12-13 2013-07-31 ルネサスエレクトロニクス株式会社 半導体装置の製造方法

Also Published As

Publication number Publication date
EP2863419A1 (en) 2015-04-22
US20180294243A1 (en) 2018-10-11
US20150162296A1 (en) 2015-06-11
KR20150020313A (ko) 2015-02-25
WO2013187187A1 (ja) 2013-12-19
US10497662B2 (en) 2019-12-03
EP2863419B1 (en) 2022-05-11
EP2863419A4 (en) 2016-11-23
KR102010224B1 (ko) 2019-08-13
JP2014003097A (ja) 2014-01-09
CN104350586B (zh) 2017-05-31
CN104350586A (zh) 2015-02-11
TW201411795A (zh) 2014-03-16
TWI588959B (zh) 2017-06-21

Similar Documents

Publication Publication Date Title
JP6008603B2 (ja) 半導体装置
JP4671814B2 (ja) 半導体装置
JP2006332533A (ja) 半導体素子及びその製造方法
JP2009099838A (ja) 半導体装置およびその製造方法
JP2005236277A (ja) 半導体集積回路
JP4993929B2 (ja) 半導体集積回路装置
US8710667B2 (en) Semiconductor device
JP4293563B2 (ja) 半導体装置及び半導体パッケージ
JP4165460B2 (ja) 半導体装置
JP2009124099A (ja) 半導体チップの電極構造
JP2010087403A (ja) 半導体装置
JP2007059867A (ja) 半導体装置
CN101604673B (zh) 焊垫结构
JP2009188107A (ja) 半導体装置
TWI467719B (zh) 薄膜覆晶裝置
JP2008010778A (ja) 半導体装置
JP5027605B2 (ja) 半導体装置
JP5006026B2 (ja) 半導体装置
JP2011066459A (ja) 半導体装置
US10910330B2 (en) Pad structure and integrated circuit die using the same
WO2015129415A1 (ja) 半導体装置の製造方法および半導体装置
JP4221019B2 (ja) 半導体装置
JP2024106763A (ja) ボンディングパッド、集積回路素子、及び集積回路装置
JP2009266994A (ja) 半導体装置およびその実装構造
JP2012129376A (ja) 半導体装置

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150408

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20150408

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20160112

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20160531

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20160728

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20160823

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20160913

R150 Certificate of patent or registration of utility model

Ref document number: 6008603

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250