JP5714924B2 - 電圧識別装置及び時計制御装置 - Google Patents
電圧識別装置及び時計制御装置 Download PDFInfo
- Publication number
- JP5714924B2 JP5714924B2 JP2011016810A JP2011016810A JP5714924B2 JP 5714924 B2 JP5714924 B2 JP 5714924B2 JP 2011016810 A JP2011016810 A JP 2011016810A JP 2011016810 A JP2011016810 A JP 2011016810A JP 5714924 B2 JP5714924 B2 JP 5714924B2
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- identification
- period
- circuit
- voltage line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F5/00—Systems for regulating electric variables by detecting deviations in the electric input to the system and thereby controlling a device within the system to obtain a regulated output
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is dc
- G05F1/56—Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
-
- G—PHYSICS
- G04—HOROLOGY
- G04C—ELECTROMECHANICAL CLOCKS OR WATCHES
- G04C3/00—Electromechanical clocks or watches independent of other time-pieces and in which the movement is maintained by electric means
- G04C3/14—Electromechanical clocks or watches independent of other time-pieces and in which the movement is maintained by electric means incorporating a stepping motor
Description
11,11A,11B 時計制御装置
12 基準電圧生成回路
13 モータ
14,14A,14B 識別回路
16,16A,16B,16C 制御部
17,19,64 PMOSトランジスタ
18 被印加線
20 スイッチング回路
21,23,42,60 NMOSトランジスタ
22 抵抗
30 電源
32 CMOS回路
36 システムコントローラ
38,38A,38B カレントミラー回路
40,40A,40B 基準電流生成回路
44A 可変抵抗器
54 配線
62 反転論理器
Claims (15)
- 電源から電源電圧が供給され、所定の大きさの基準電圧を生成する基準電圧生成回路と、
識別対象電圧が印加される被印加線、並びに前記基準電圧生成回路によって生成された基準電圧が印加される第1電圧線及び該基準電圧とは異なる大きさの他の基準電圧が印加される第2電圧線が導通可能となるように該第1電圧線と該第2電圧線との間に挿入されると共に、前記被印加線に印加された識別対象電圧の大きさに応じてスイッチングを行うスイッチング回路を備え、前記被印加線に印加された識別対象電圧の大きさと閾値電圧とを比較することにより該識別対象電圧の大きさを識別する識別回路と、
前記スイッチング回路と接地電位との間に接続され、前記スイッチング回路と前記第2電圧線との間の抵抗を制御することで、前記第1電圧線と前記第2電圧線との間に一定の電流を流す定電流源と、
前記被印加線に前記識別対象電圧が印加される時点を含むと共に前記識別回路に対して前記識別対象電圧の大きさを識別させる識別期間には、前記第1電圧線と前記第2電圧線との間に流れる電流が所定の大きさになるように前記定電流源を制御する制御手段と、
を含む電圧識別装置。 - 前記制御手段は、前記識別期間以外の期間である非識別期間には、前記第1電圧線と前記第2電圧線との間に電流が流れないように制御する
請求項1記載の電圧識別装置。 - 前記制御手段は、所定の大きさの基準電流を生成する基準電流生成回路、及び、前記識別期間に該基準電流生成回路によって生成された基準電流に対応するミラー電流を前記第1電圧線と前記第2電圧線との間に流すカレントミラー回路を有する請求項1又は請求項2に記載の電圧識別装置。
- 前記制御手段は、前記識別期間以外の期間である非識別期間には、前記基準電流が流れないように制御することで、前記第1電圧線と前記第2電圧線との間に電流が流れないように制御する請求項3に記載の電圧識別装置。
- 前記基準電流生成回路は、前記電源から供給された電源電圧に基づいて前記基準電流を生成する請求項3又は請求項4に記載の電圧識別装置。
- 前記識別回路を、識別結果を示す信号を出力する出力端子を含んで構成し、
前記スイッチング回路を、各々第1端子、第2端子及び制御端子を有する導電型の異なる第1スイッチング素子及び第2スイッチング素子を含んで構成し、
前記第1スイッチング素子の第1端子を前記第1電圧線に接続し、
前記第2スイッチング素子の第1端子を前記第2電圧線に接続し、
前記第1スイッチング素子の第2端子と前記第2スイッチング素子の第2端子と前記出力端子とを接続し、
前記第1スイッチング素子の制御端子と前記第2スイッチング素子の制御端子と前記被印加線とを接続し、
前記カレントミラー回路を、
前記第2スイッチング素子の導電型であり、かつ第1端子及び第2端子間に前記ミラー電流が流れるように前記第2スイッチング素子と前記第2電圧線に挿入された第3スイッチング素子とを含めて構成した請求項3〜請求項5の何れか1項に記載の電圧識別装置。 - 前記第1スイッチング素子をPチャネル型電界効果トランジスタとし、
前記第2スイッチング素子及び前記第3スイッチング素子の各々をNチャネル型電界効果トランジスタとした請求項6に記載の電圧識別装置。 - 前記カレントミラー回路は、更に、前記ミラー電流を調整可能な可変抵抗器を有する請求項3〜請求項7の何れか1項に記載の電圧識別装置。
- 前記識別期間を示す識別期間レベルと該識別期間以外の期間である非識別期間を示す非識別期間レベルとに遷移する期間信号を前記識別回路に供給する供給手段を更に含み、
前記識別回路は、前記供給手段によって供給された期間信号が前記識別期間レベルの間、前記識別対象電圧の大きさを識別し、前記供給手段によって供給された期間信号が前記非識別期間レベルの間、前記識別対象電圧の大きさを識別しない請求項3〜請求項7の何れか1項に記載の電圧識別装置。 - 前記識別回路は、前記供給手段によって供給された期間信号が前記識別期間レベルの間に前記スイッチング回路と前記第2電圧線とを導通可能にする導通状態及び前記供給手段によって供給された期間信号が前記非識別期間レベルの間に前記スイッチング回路と前記第2電圧線とを非導通する非導通状態を切り替える第1切替手段と、前記供給手段によって供給された期間信号が前記識別期間レベルの間に前記識別回路に対して識別結果を出力させる出力許可状態と前記供給手段によって供給された期間信号が前記非識別期間レベルの間に前記識別回路に対して該識別結果を出力させない出力禁止状態とを切り替える第2切替手段と、を有する請求項9に記載の電圧識別装置。
- 前記識別回路は、前記識別回路によって前記識別結果を示す電圧が印加される第3電圧線を更に有し、
前記第1切替手段を、
前記供給手段によって前記期間信号が供給されるように該供給手段に接続されたゲート端子を備え、かつ該ゲート端子に前記識別期間レベルの前記期間信号が供給されたときにソース端子及びドレイン端子間を導通状態にすることにより前記スイッチング回路と前記第2電圧線とを導通可能にさせ、該ゲート端子に前記非識別期間レベルの前記期間信号が供給されたときにソース端子及びドレイン端子間を非導通状態にすることにより前記スイッチング回路と前記第2電圧線とを非導通させるように該スイッチング回路と該第2電圧線との間に挿入されたNチャネル型電界効果トランジスタとし、
前記第2切替手段を、
前記供給手段によって前記期間信号が供給されるように該供給手段に接続されたゲート端子を備え、かつ該ゲート端子に前記識別期間レベルの前記期間信号が供給されたときにソース端子及びドレイン端子間を非導通状態にすることにより前記第1電圧線と前記第3電圧線とを非導通させ、該ゲート端子に前記非識別期間レベルの前記期間信号が供給されたときにソース端子及びドレイン端子間を導通状態にすることにより前記第1電圧線と前記第3電圧線とを導通させるように該第1電圧線と該第3電圧線との間に挿入されたPチャネル型電界効果トランジスタとした請求項10に記載の電圧識別装置。 - 前記識別期間を示す識別期間レベルと該識別期間以外の期間である非識別期間を示す非識別期間レベルとに遷移する期間信号を前記識別回路に供給する供給手段を更に含み、
前記制御手段は、前記期間信号が前記識別期間レベルの間に前記基準電流が生成されるように前記電源と前記基準電流生成回路との間を導通する導通状態及び前記期間信号が前記非識別期間レベルの間に前記基準電流が生成されないように前記電源と前記基準電流生成回路との間を非導通する非導通状態に切り替える第1切替手段を更に有し、
前記識別回路は、前記供給手段によって供給された期間信号が前記識別期間レベルの間に前記識別回路に対して識別結果を出力させる出力許可状態と前記供給手段によって供給された期間信号が前記非識別期間レベルの間に前記識別回路に対して該識別結果を出力させない出力禁止状態とを切り替える第2切替手段を有する請求項5〜請求項8の何れか1項に記載の電圧識別装置。 - 前記第1電圧線と前記第2電圧線との間に前記ミラー電流を流すために、前記基準電流生成回路と前記カレントミラー回路とに跨って配線されると共に前記基準電流生成回路によって前記基準電流に対応する定電圧が印加される定電圧線を更に含み、
前記識別回路は、前記識別回路によって前記識別結果を示す電圧が印加される第3電圧線を更に有し、
前記第1切替手段を、
前記供給手段によって前記期間信号が供給されるように該供給手段に接続されたゲート端子を備え、かつ該ゲート端子に前記識別期間レベルの前記期間信号が供給されたときにソース端子及びドレイン端子間を非導通状態にすることにより前記基準電流生成回路に対して前記電源電圧を供給可能に前記電源と前記基準電流生成回路とを導通させ、該ゲート端子に前記非識別期間レベルの前記期間信号が供給されたときにソース端子及びドレイン端子間を導通状態にすることにより前記基準電流生成回路に対して前記電源電圧を供給不能に前記電源と前記基準電流生成回路とを非導通させるように前記電源と前記基準電流生成回路との間に挿入されたPチャネル型電界効果トランジスタ、並びに前記供給手段によって前記期間信号が供給されるように該供給手段に反転論理器を介して接続されたゲート端子を備え、かつ該ゲート端子に前記識別期間レベルの前記期間信号の反転信号が供給されたときにソース端子及びドレイン端子間を非導通状態にすることにより前記ミラー電流が前記第1電圧線と前記第2電圧線との間に流れ、該ゲート端子に前記非識別期間レベルの前記非識別期間信号の反転信号が供給されたときにソース端子及びドレイン端子間を導通状態にすることにより前記ミラー電流が前記第1電圧線と前記第2電圧線との間に流れないように、前記定電圧線と前記第2電圧線との間に挿入されたNチャネル型電界効果トランジスタとを含めて構成し、
前記第2切替手段を、
前記供給手段によって前記期間信号が供給されるように該供給手段に接続されたゲート端子を備え、かつ該ゲート端子に前記識別期間レベルの前記期間信号が供給されたときにソース端子及びドレイン端子間を非導通状態にすることにより前記第1電圧線と前記第3電圧線とを非導通させ、該ゲート端子に前記非識別期間レベルの前記期間信号が供給されたときにソース端子及びドレイン端子間を導通状態にすることにより前記第1電圧線と前記第3電圧線とを導通させるように該第1電圧線と該第3電圧線との間に挿入されたPチャネル型電界効果トランジスタとした請求項12に記載の電圧識別装置。 - 請求項1〜請求項13の何れか1項に記載の電圧識別装置を含み、
前記識別対象電圧を、時計の指針を動作させるモータに供給される駆動用電流を遮断した際に発生する逆起電圧とした時計制御装置。 - 前記制御手段は、前記モータから前記逆起電圧が発生した際に前記識別対象電圧の大きさの識別が開始させるように前記識別回路を制御可能とする請求項14に記載の時計制御装置。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011016810A JP5714924B2 (ja) | 2011-01-28 | 2011-01-28 | 電圧識別装置及び時計制御装置 |
US13/347,922 US8610381B2 (en) | 2011-01-28 | 2012-01-11 | Voltage determination device and clock control device |
CN201210020264.4A CN102622027B (zh) | 2011-01-28 | 2012-01-29 | 电压识别装置以及时钟控制装置 |
US14/090,774 US9223335B2 (en) | 2011-01-28 | 2013-11-26 | Semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011016810A JP5714924B2 (ja) | 2011-01-28 | 2011-01-28 | 電圧識別装置及び時計制御装置 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2015049858A Division JP5989834B2 (ja) | 2015-03-12 | 2015-03-12 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012156963A JP2012156963A (ja) | 2012-08-16 |
JP5714924B2 true JP5714924B2 (ja) | 2015-05-07 |
Family
ID=46561988
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011016810A Active JP5714924B2 (ja) | 2011-01-28 | 2011-01-28 | 電圧識別装置及び時計制御装置 |
Country Status (3)
Country | Link |
---|---|
US (2) | US8610381B2 (ja) |
JP (1) | JP5714924B2 (ja) |
CN (1) | CN102622027B (ja) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20130271102A1 (en) * | 2012-04-12 | 2013-10-17 | Roger Lin | Power supply control structure |
JP6203103B2 (ja) | 2014-03-31 | 2017-09-27 | 株式会社東芝 | 高周波半導体装置 |
JP6320290B2 (ja) * | 2014-12-22 | 2018-05-09 | 株式会社東芝 | 半導体集積回路 |
CN111066248A (zh) * | 2017-11-06 | 2020-04-24 | 索尼半导体解决方案公司 | 电压转换电路、固体摄像元件及电压转换电路的控制方法 |
CN110545096B (zh) * | 2019-09-02 | 2023-09-15 | 成都锐成芯微科技股份有限公司 | 一种快速启动电路 |
Family Cites Families (48)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS56110073A (en) * | 1980-02-05 | 1981-09-01 | Citizen Watch Co Ltd | Electronic watch |
JPH07113863B2 (ja) * | 1985-06-29 | 1995-12-06 | 株式会社東芝 | 半導体集積回路装置 |
JPH0833457B2 (ja) * | 1986-08-29 | 1996-03-29 | シチズン時計株式会社 | 電子時計 |
JPH03230617A (ja) * | 1990-02-05 | 1991-10-14 | Toshiba Corp | 半導体集積回路 |
JPH0442609A (ja) * | 1990-06-07 | 1992-02-13 | Mitsubishi Electric Corp | オートクリア回路 |
JPH04306008A (ja) * | 1991-01-10 | 1992-10-28 | Nec Corp | 水晶発振回路 |
EP0913753A1 (en) * | 1997-10-29 | 1999-05-06 | STMicroelectronics S.r.l. | Electronic regulation circuit for driving a power device and corresponding protection method of such device |
US6147550A (en) * | 1998-01-23 | 2000-11-14 | National Semiconductor Corporation | Methods and apparatus for reliably determining subthreshold current densities in transconducting cells |
US6005303A (en) * | 1998-06-30 | 1999-12-21 | Intersil Corporation | Linear voltage regulator compatible with bipolar and MOSFET pass devices and associated methods |
JP3706515B2 (ja) * | 1998-12-28 | 2005-10-12 | 矢崎総業株式会社 | 電源供給制御装置および電源供給制御方法 |
JP2001044822A (ja) | 1999-08-03 | 2001-02-16 | Nec Shizuoka Ltd | Cmosインバータ回路 |
KR100368982B1 (ko) * | 1999-11-30 | 2003-01-24 | 주식회사 하이닉스반도체 | 씨모스 정전류 레퍼런스 회로 |
KR100817954B1 (ko) * | 2000-08-31 | 2008-03-31 | 시티즌 홀딩스 가부시키가이샤 | 온도보상형 발진기 |
US6737909B2 (en) * | 2001-11-26 | 2004-05-18 | Intel Corporation | Integrated circuit current reference |
US6775180B2 (en) * | 2002-12-23 | 2004-08-10 | Intel Corporation | Low power state retention |
US6954058B2 (en) * | 2003-03-18 | 2005-10-11 | Denso Corporation | Constant current supply device |
JP4751573B2 (ja) * | 2003-12-12 | 2011-08-17 | シチズンホールディングス株式会社 | アナログ電子時計 |
JP4461824B2 (ja) * | 2004-02-13 | 2010-05-12 | トヨタ自動車株式会社 | 自動車、自動車の制御方法、制御方法をコンピュータに実行させるためのプログラムを記録したコンピュータ読取可能な記録媒体 |
US6949900B1 (en) * | 2004-06-30 | 2005-09-27 | Silicon Laboratories Inc. | MCU control for brushless DC motor |
JP4726470B2 (ja) * | 2004-11-22 | 2011-07-20 | 旭化成エレクトロニクス株式会社 | 増幅回路、および、光受信装置 |
JP2006191482A (ja) * | 2005-01-07 | 2006-07-20 | Nec Micro Systems Ltd | ドライバ回路 |
JP4333646B2 (ja) * | 2005-07-06 | 2009-09-16 | トヨタ自動車株式会社 | 電動パワーステアリング装置 |
US7388444B2 (en) * | 2005-10-03 | 2008-06-17 | Linear Technology Corporation | Switching regulator duty cycle control in a fixed frequency operation |
US20070177412A1 (en) * | 2006-01-31 | 2007-08-02 | Power-One, Inc. | Charge pumped driver for switched mode power supply |
JP2007249712A (ja) | 2006-03-16 | 2007-09-27 | Fujitsu Ltd | リニアレギュレータ回路 |
JP4556926B2 (ja) * | 2006-08-07 | 2010-10-06 | 株式会社デンソー | 車両用発電制御装置 |
JP4340308B2 (ja) * | 2007-08-21 | 2009-10-07 | 株式会社沖データ | 基準電圧回路、駆動回路、プリントヘッドおよび画像形成装置 |
JP5657853B2 (ja) * | 2007-10-02 | 2015-01-21 | ピーエスフォー ルクスコ エスエイアールエルPS4 Luxco S.a.r.l. | 定電流源回路 |
JP4512632B2 (ja) * | 2007-12-19 | 2010-07-28 | Okiセミコンダクタ株式会社 | Dc−dcコンバータ |
US7977931B2 (en) * | 2008-03-18 | 2011-07-12 | Qualcomm Mems Technologies, Inc. | Family of current/power-efficient high voltage linear regulator circuit architectures |
US20090256534A1 (en) * | 2008-04-14 | 2009-10-15 | Twisthink, L.L.C. | Power supply control method and apparatus |
US7990119B2 (en) * | 2008-07-29 | 2011-08-02 | Telefonaktiebolaget L M Ericsson (Publ) | Multimode voltage regulator circuit |
KR101070031B1 (ko) * | 2008-08-21 | 2011-10-04 | 삼성전기주식회사 | 기준 전류 발생 회로 |
JP5297143B2 (ja) * | 2008-10-10 | 2013-09-25 | ルネサスエレクトロニクス株式会社 | 半導体装置及びrfidタグチップ |
JP5451094B2 (ja) * | 2009-02-02 | 2014-03-26 | スパンション エルエルシー | 充電回路、充電装置、電子機器及び充電方法 |
JP5691158B2 (ja) * | 2009-11-13 | 2015-04-01 | ミツミ電機株式会社 | 出力電流検出回路および送信回路 |
US8493795B2 (en) * | 2009-12-24 | 2013-07-23 | Samsung Electronics Co., Ltd. | Voltage stabilization device and semiconductor device including the same, and voltage generation method |
JP5368626B2 (ja) * | 2010-02-19 | 2013-12-18 | ルネサスエレクトロニクス株式会社 | 半導体集積回路装置 |
FR2957161B1 (fr) * | 2010-03-02 | 2012-11-16 | St Microelectronics Rousset | Circuit interne de tension d'alimentation d'un circuit integre |
JP5607963B2 (ja) * | 2010-03-19 | 2014-10-15 | スパンション エルエルシー | 基準電圧回路および半導体集積回路 |
JP5130316B2 (ja) * | 2010-04-23 | 2013-01-30 | 株式会社沖データ | 基準電圧発生回路とこれを用いた駆動装置、プリントヘッド及び画像形成装置 |
JP2012033029A (ja) * | 2010-07-30 | 2012-02-16 | Brother Ind Ltd | 電源装置及び画像形成装置 |
JP5562172B2 (ja) * | 2010-08-10 | 2014-07-30 | キヤノン株式会社 | 定電流回路及びそれを用いた固体撮像装置 |
US8841893B2 (en) * | 2010-12-16 | 2014-09-23 | International Business Machines Corporation | Dual-loop voltage regulator architecture with high DC accuracy and fast response time |
JP2012160048A (ja) * | 2011-02-01 | 2012-08-23 | Ricoh Co Ltd | 電源回路とその制御方法及び電子機器 |
ITMI20110584A1 (it) * | 2011-04-08 | 2012-10-09 | St Microelectronics Srl | Generatore di tensione a band-gap |
JP5867012B2 (ja) * | 2011-11-24 | 2016-02-24 | 株式会社ソシオネクスト | 定電圧回路 |
JP2013148571A (ja) * | 2011-12-19 | 2013-08-01 | Seiko Instruments Inc | ステッピングモータ制御回路、ムーブメント及びアナログ電子時計 |
-
2011
- 2011-01-28 JP JP2011016810A patent/JP5714924B2/ja active Active
-
2012
- 2012-01-11 US US13/347,922 patent/US8610381B2/en active Active
- 2012-01-29 CN CN201210020264.4A patent/CN102622027B/zh active Active
-
2013
- 2013-11-26 US US14/090,774 patent/US9223335B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US9223335B2 (en) | 2015-12-29 |
CN102622027B (zh) | 2015-12-02 |
JP2012156963A (ja) | 2012-08-16 |
CN102622027A (zh) | 2012-08-01 |
US20140091779A1 (en) | 2014-04-03 |
US8610381B2 (en) | 2013-12-17 |
US20120194105A1 (en) | 2012-08-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5714924B2 (ja) | 電圧識別装置及び時計制御装置 | |
JP5754343B2 (ja) | 低電圧検出回路 | |
TWI267869B (en) | Internal voltage generator of semiconductor memory device | |
JP5695392B2 (ja) | 基準電圧回路 | |
JP2004228713A (ja) | 電圧変換回路ならびにそれを備える半導体集積回路装置および携帯端末 | |
JP3902598B2 (ja) | 半導体回路装置 | |
JP2018088249A (ja) | 電源制御回路および環境発電装置 | |
JP5989834B2 (ja) | 半導体装置 | |
US7804333B2 (en) | Input buffer circuit | |
WO2011155007A1 (ja) | 電源検知回路 | |
US9473016B2 (en) | Semiconductor device and power source control method | |
JP2009282908A (ja) | レギュレータ | |
US20130002019A1 (en) | Circuit, Method for Operating a Circuit, and Use | |
JP5564869B2 (ja) | 半導体集積回路 | |
JP5526348B2 (ja) | 測定装置 | |
JP2015136003A (ja) | パワーオンリセット回路 | |
US20110175644A1 (en) | Semiconductor device and data processing system including the same | |
JP7018095B2 (ja) | 電源制御回路 | |
CN107769767B (zh) | 一种电阻修调电路及方法 | |
KR20150018093A (ko) | 반도체 장치의 드라이버 회로 | |
KR100968442B1 (ko) | 저전력 동작모드용 기준전압 발생 장치 | |
JP2022161838A (ja) | 半導体装置および半導体装置の診断方法 | |
JP2000209847A (ja) | 半導体集積回路 | |
JP2005227124A (ja) | 半導体集積回路 | |
KR20050056373A (ko) | 네가티브 워드라인 전압 검출 회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20131114 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140528 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140603 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140804 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150210 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150312 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5714924 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |