JP5461001B2 - データドライバ及びこれを備えた表示装置 - Google Patents
データドライバ及びこれを備えた表示装置 Download PDFInfo
- Publication number
- JP5461001B2 JP5461001B2 JP2008303321A JP2008303321A JP5461001B2 JP 5461001 B2 JP5461001 B2 JP 5461001B2 JP 2008303321 A JP2008303321 A JP 2008303321A JP 2008303321 A JP2008303321 A JP 2008303321A JP 5461001 B2 JP5461001 B2 JP 5461001B2
- Authority
- JP
- Japan
- Prior art keywords
- gamma voltage
- data signal
- gamma
- data
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0404—Matrix technologies
- G09G2300/0408—Integration of the drivers onto the display substrate
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0297—Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0209—Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0271—Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
- G09G2320/0276—Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
Description
110 シフトレジスタ
120 ラッチ部
130 インバータ部
140 コンバータ部
150 出力バッファ部
160 伝送ゲート回路
200 液晶表示パネル
210 表示部
220 ゲートドライバ
230 データドライバ
240 タイミングコントローラ
250 ガンマ電圧発生部
Claims (15)
- 複数のjビット(jは、1以上の自然数)からなるデータ信号のうち、第1グループに含まれる第1データ信号を反転させるインバータと、
第1変換回路と第2変換回路からなるコンバータと、を含み、
前記コンバータは、前記第1変換回路及び前記第2変換回路に共通して接続される2j個のガンマ電圧を受信する2j個のガンマ電圧ラインを有し、
前記第1変換回路は、複数の第1ガンマ電圧選択回路からなり、前記複数の第1ガンマ電圧選択回路の各々は、前記複数のデータ信号のうち、第2グループに含まれる第2データ信号を受信して前記2j個のガンマ電圧ラインのうち前記第2データ信号に対応するガンマ電圧を選択することにより第1ガンマ電圧を出力し、
前記第2変換回路は、複数の第2ガンマ電圧選択回路からなり、前記複数の第2ガンマ電圧選択回路の各々は、前記インバータに連結され、前記反転された第1データ信号を受信して前記2j個のガンマ電圧ラインのうち前記反転された第1データ信号に対応するガンマ電圧を選択することにより第2ガンマ電圧を出力するものであって、
前記第1ガンマ電圧選択回路の各々は、2j個のガンマ電圧ラインのうち、2i(iは、1以上の自然数)番目ガンマ電圧を受信する2i番目ガンマ電圧ラインと、2i−1番目ガンマ電圧を受信する2i−1番目ガンマ電圧ラインとの間に配置され、
前記第2ガンマ電圧選択回路の各々は、前記2j個のガンマ電圧ラインのうち、前記2i番目ガンマ電圧ラインと、前記2i−1番目ガンマ電圧ラインとの間に配置され、
前記第1ガンマ電圧選択回路が前記第2データ信号に応じて2i番目ガンマ電圧ラインを選択する場合に、前記第2ガンマ電圧選択回路は前記反転された第1データ信号に応じて2i番目ガンマ電圧ラインを選択することを特徴とするデータドライバ。 - 前記データドライバは、出力バッファをさらに備え、前記出力バッファは、前記第1変換回路及び前記第2変換回路に連結され、前記コンバータから出力された前記第1ガンマ電圧及び前記第2ガンマ電圧を一時的に格納した後に出力することを特徴とする請求項1に記載のデータドライバ。
- 前記第1ガンマ電圧選択回路の各々は、
受信された前記第2データ信号の最下位ビットに応答して、前記2i番目ガンマ電圧と前記2i−1番目ガンマ電圧のうち何れか一つを出力する第1電圧選択部と、
受信された前記第2データ信号の最下位ビットを除いた残りのビットに応答して前記第1電圧選択部から出力されたガンマ電圧を前記出力バッファに伝送または遮断する第1スイッチング部と、を含み、
前記第2ガンマ電圧選択回路の各々は、
前記反転された第1データ信号の最下位ビットに応答して、前記2i番目ガンマ電圧と前記2i−1番目ガンマ電圧のうち何れか1つを出力する、前記第1電圧選択部と反転された回路からなる第2電圧選択部と、
前記反転された第1データ信号の最下位ビットを除いた残りのビットに応答して、前記第2電圧選択部から出力されたガンマ電圧を前記出力バッファに伝送または遮断し、前記第1スイッチング部と反転された回路からなる第2スイッチング部と、を含むことを特徴とする請求項2に記載のデータドライバ。 - 前記第1電圧選択部は、
前記第2データ信号の最下位ビットを受信する制御端、前記2i番目ガンマ電圧ラインから前記2i番目ガンマ電圧を受信する入力端、及び前記第1電圧選択部の出力端子に連結した出力端を含む第1N型トランジスタと、
前記第2データ信号の最下位ビットを受信する制御端、前記2i−1番目ガンマ電圧ラインから前記2i−1番目ガンマ電圧を受信する入力端、及び前記第1電圧選択部の出力端子に連結された出力端を含む第1P型トランジスタと、を含み、
前記第2電圧選択部は、
前記反転された第1データ信号の最下位ビットを受信する制御端、前記2i番目ガンマ電圧ラインから前記2i番目ガンマ電圧を受信する入力端、及び前記第2電圧選択部の出力端子に連結した出力端を含む第2P型トランジスタと、
前記反転された第1データ信号の最下位ビットを受信する制御端、前記2i−1番目ガンマ電圧ラインから前記2i−1番目ガンマ電圧を受信する入力端、及び前記第2電圧選択部の出力端子に連結された出力端を含む第2N型トランジスタと、を含むことを特徴とする請求項3に記載のデータドライバ。 - 前記第1スイッチング部は、前記第1電圧選択部の出力端子と前記出力バッファの入力端子との間に直列に連結されたj−1個(jは、2以上の自然数)のトランジスタを含み、前記第2スイッチング部は、前記第2電圧選択部の出力端子と前記出力バッファの入力端子との間に直列に連結されたj−1個のトランジスタを含むことを特徴とする請求項3または4に記載のデータドライバ。
- 前記第1グループは、前記複数のデータ信号のうち、偶数番目のデータ信号からなり、前記第2グループは、奇数番目のデータ信号からなることを特徴とする請求項1乃至5のいずれか一項に記載のデータドライバ。
- 従属的に連結された複数のステージからなり、順次に制御信号を出力するシフトレジスタと、
前記シフトレジスタから出力された前記制御信号に応答して、前記複数のデータ信号を格納するラッチと、をさらに含み、
前記ラッチは、前記第1グループに含まれる前記第1データ信号を、前記インバータに供給し、前記第2グループに含まれる前記第2データ信号を、前記コンバータに供給することを特徴とする請求項1乃至6のいずれか一項に記載のデータドライバ。 - ゲート電圧を順次出力するゲートドライバと、
複数のガンマ電圧を出力するデータドライバと、
前記ゲート電圧に応答して、前記複数のガンマ電圧に対応する映像を表示する表示部と、を含み、
前記データドライバは、
複数のjビット(jは、1以上の自然数)からなるデータ信号のうち、第1グループに含まれる第1データ信号を反転させるインバータと、
第1変換回路と第2変換回路からなるコンバータと、を含み、
前記コンバータは、前記第1変換回路及び前記第2変換回路に共通して接続される2j個のガンマ電圧を受信する2j個のガンマ電圧ラインを有し、
前記第1変換回路は、複数の第1ガンマ電圧選択回路からなり、前記複数の第1ガンマ電圧選択回路の各々は、前記複数のデータ信号のうち、第2グループに含まれる第2データ信号を受信して前記2j個のガンマ電圧ラインのうち前記第2データ信号に対応するガンマ電圧を選択することにより第1ガンマ電圧を出力し、
前記第2変換回路は、複数の第2ガンマ電圧選択回路からなり、前記複数の第2ガンマ電圧選択回路の各々は、前記インバータに連結され、前記反転された第1データ信号を受信して前記2j個のガンマ電圧ラインのうち前記反転された第1データ信号に対応するガンマ電圧を選択することにより第2ガンマ電圧を出力するものであって、
前記第1ガンマ電圧選択回路の各々は、2j個のガンマ電圧ラインのうち、2i(iは、1以上の自然数)番目ガンマ電圧を受信する2i番目ガンマ電圧ラインと、2i−1番目ガンマ電圧を受信する2i−1番目ガンマ電圧ラインとの間に配置され、
前記第2ガンマ電圧選択回路の各々は、前記2j個のガンマ電圧ラインのうち、前記2i番目ガンマ電圧ラインと、前記2i−1番目ガンマ電圧ラインとの間に配置され、
前記第1ガンマ電圧選択回路が前記第2データ信号に応じて2i番目ガンマ電圧ラインを選択する場合に、前記第2ガンマ電圧選択回路は前記反転された第1データ信号に応じて2i番目ガンマ電圧ラインを選択することを特徴とする表示装置。 - 前記データドライバは、出力バッファをさらに備え、前記出力バッファは、前記第1変換回路及び前記第2変換回路に連結され、前記コンバータから出力された前記第1ガンマ電圧及び前記第2ガンマ電圧を一時的に格納した後に出力することを特徴とする請求項8に記載の表示装置。
- 前記2j個のガンマ電圧ラインに2j個のガンマ電圧を供給するガンマ電圧発生部をさらに含むことを特徴とする請求項8または9に記載の表示装置。
- 前記第1ガンマ電圧選択回路の各々は、
受信された前記第2データ信号の最下位ビットに応答して、前記2i番目ガンマ電圧と前記2i−1番目ガンマ電圧のうち何れか1つを出力する第1電圧選択部と、
受信された前記第2データ信号の最下位ビットを除いた残りのビットに応答して前記第1電圧選択部から出力されたガンマ電圧を前記出力バッファに伝送または遮断する第1スイッチング部と、を含み、
前記第2ガンマ電圧選択回路の各々は、
前記反転された第1データ信号の最下位ビットに応答して、前記2i番目ガンマ電圧と前記2i−1番目ガンマ電圧のうち何れか1つを出力する、前記第1電圧選択部と反転された回路からなる第2電圧選択部と、
前記反転された第1データ信号の最下位ビットを除いた残りのビットに応答して、前記第2電圧選択部から出力されたガンマ電圧を前記出力バッファに伝送または遮断し、前記第1スイッチング部と反転された回路からなる第2スイッチング部と、を含むことを特徴とする請求項9に記載の表示装置。 - 前記データドライバは、
従属的に連結された複数のステージからなり、順次に制御信号を出力するシフトレジスタと、
前記シフトレジスタから出力された前記制御信号に応答して、前記複数のデータ信号を格納するラッチと、をさらに含み、
前記ラッチは、前記第1グループに含まれる前記第1データ信号を前記インバータに供給し、前記第2グループに含まれる前記第2データ信号を前記コンバータに供給することを特徴とする請求項9に記載の表示装置。 - 前記表示部は、k×n個のデータラインを含み、
前記データドライバは、前記出力バッファと前記表示部との間に配置され、k個の伝送ゲート信号に応答してn個のガンマ電圧をn個のデータラインからなるk個のグループに順次印加する伝送ゲート回路をさらに含むことを特徴とする請求項12に記載の表示装置。 - 前記ゲートドライバと前記データドライバは、前記表示部が備えられた基板上に集積されることを特徴とする請求項8に記載の表示装置。
- 前記第1グループは、前記複数のデータ信号のうち、偶数番目のデータ信号からなり、前記第2グループは、奇数番目のデータ信号からなることを特徴とする請求項8乃至14のいずれか一項に記載の表示装置。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2008-0056901 | 2008-06-17 | ||
KR20080056901A KR101484291B1 (ko) | 2008-06-17 | 2008-06-17 | 데이터 드라이버 및 이를 갖는 표시장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009301000A JP2009301000A (ja) | 2009-12-24 |
JP5461001B2 true JP5461001B2 (ja) | 2014-04-02 |
Family
ID=41414305
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008303321A Expired - Fee Related JP5461001B2 (ja) | 2008-06-17 | 2008-11-28 | データドライバ及びこれを備えた表示装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US8599188B2 (ja) |
JP (1) | JP5461001B2 (ja) |
KR (1) | KR101484291B1 (ja) |
CN (1) | CN101609654B (ja) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2011086837A1 (en) | 2010-01-15 | 2011-07-21 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and electronic device |
CN102148005B (zh) * | 2010-02-10 | 2014-02-05 | 联咏科技股份有限公司 | 显示器的源极驱动装置 |
KR102218392B1 (ko) * | 2014-06-30 | 2021-02-23 | 엘지디스플레이 주식회사 | 표시장치 및 데이터 구동 집적회로 |
TWI646837B (zh) * | 2017-09-14 | 2019-01-01 | 友達光電股份有限公司 | 抗干擾顯示面板和抗干擾線路 |
CN108962180B (zh) * | 2018-09-19 | 2020-11-24 | 昆山龙腾光电股份有限公司 | 伽马切换电路和液晶显示装置 |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3669514B2 (ja) * | 1994-02-17 | 2005-07-06 | 富士通ディスプレイテクノロジーズ株式会社 | 液晶表示装置の駆動回路 |
JP3777614B2 (ja) * | 1996-06-20 | 2006-05-24 | セイコーエプソン株式会社 | 画像表示装置 |
US6304241B1 (en) | 1998-06-03 | 2001-10-16 | Fujitsu Limited | Driver for a liquid-crystal display panel |
JP2000029438A (ja) * | 1998-07-10 | 2000-01-28 | Fujitsu Ltd | 表示パネルの駆動方法、表示パネルの駆動回路及び表示装置 |
JP2000156639A (ja) | 1998-11-20 | 2000-06-06 | Fujitsu Ltd | 選択回路並びにこれを備えた半導体装置、d/a変換回路及び液晶表示装置 |
GB9827988D0 (en) * | 1998-12-19 | 1999-02-10 | Koninkl Philips Electronics Nv | Active matrix liquid crystal display devices |
JP2003241716A (ja) | 2002-02-14 | 2003-08-29 | Fujitsu Ltd | 液晶表示パネルの駆動回路 |
KR100474200B1 (ko) * | 2002-07-18 | 2005-03-10 | 주식회사 하이닉스반도체 | 플래시 메모리의 로우 디코더 및 이를 이용한 플래시메모리 셀의 소거 방법 |
KR100859666B1 (ko) * | 2002-07-22 | 2008-09-22 | 엘지디스플레이 주식회사 | 액정표시장치의 구동장치 및 구동방법 |
KR100905330B1 (ko) * | 2002-12-03 | 2009-07-02 | 엘지디스플레이 주식회사 | 액정표시장치의 데이터 구동 장치 및 방법 |
KR100894644B1 (ko) * | 2002-12-03 | 2009-04-24 | 엘지디스플레이 주식회사 | 액정표시장치의 데이터 구동 장치 및 방법 |
JP4424946B2 (ja) | 2003-09-03 | 2010-03-03 | 三菱電機株式会社 | 表示装置 |
US7215271B2 (en) * | 2004-06-30 | 2007-05-08 | Texas Instruments Incorporated | Method and apparatus for forming transient response characteristics |
JP2006173779A (ja) * | 2004-12-13 | 2006-06-29 | Sony Corp | デジタルアナログ変換回路および表示装置 |
JP4661324B2 (ja) | 2005-04-26 | 2011-03-30 | 日本電気株式会社 | デジタルアナログ回路とデータドライバ及び表示装置 |
KR20070111791A (ko) | 2006-05-19 | 2007-11-22 | 삼성전자주식회사 | 표시 장치, 그 구동 장치 및 방법 |
JP4611948B2 (ja) * | 2006-08-21 | 2011-01-12 | 株式会社 沖マイクロデザイン | 液晶表示装置の駆動回路 |
US8179389B2 (en) * | 2008-05-15 | 2012-05-15 | Himax Technologies Limited | Compact layout structure for decoder with pre-decoding and source driving circuit using the same |
-
2008
- 2008-06-17 KR KR20080056901A patent/KR101484291B1/ko not_active IP Right Cessation
- 2008-11-12 US US12/269,792 patent/US8599188B2/en not_active Expired - Fee Related
- 2008-11-28 JP JP2008303321A patent/JP5461001B2/ja not_active Expired - Fee Related
-
2009
- 2009-01-15 CN CN200910000186XA patent/CN101609654B/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
KR20090131107A (ko) | 2009-12-28 |
KR101484291B1 (ko) | 2015-01-20 |
CN101609654A (zh) | 2009-12-23 |
CN101609654B (zh) | 2013-12-25 |
US8599188B2 (en) | 2013-12-03 |
US20090309862A1 (en) | 2009-12-17 |
JP2009301000A (ja) | 2009-12-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101082909B1 (ko) | 게이트 구동 방법 및 그 장치와 이를 갖는 표시장치 | |
US9721494B2 (en) | Controller | |
US8411017B2 (en) | Shift register and a liquid crystal display device having the same | |
JP5036864B2 (ja) | 表示装置および携帯端末 | |
JP4943033B2 (ja) | 画像表示装置 | |
WO2009128280A1 (ja) | 表示装置および携帯端末 | |
KR20150082901A (ko) | 표시 장치 | |
US7663586B2 (en) | Reference voltage generation circuit, display driver, electro-optical device, and electronic instrument | |
JP2008020675A (ja) | 画像表示装置 | |
JP2007114771A (ja) | ゲート駆動回路及びこれを備える液晶表示装置 | |
KR20060003968A (ko) | 어레이 기판과 이를 갖는 표시 장치와, 이의 구동장치 및방법 | |
CN109949769B (zh) | 能够灰度扩展的显示装置 | |
JP5461001B2 (ja) | データドライバ及びこれを備えた表示装置 | |
WO2012053466A1 (ja) | 表示装置およびその駆動方法 | |
KR20130036909A (ko) | 표시 장치의 구동 방법 | |
JP2011133888A (ja) | 駆動回路及びこれを有する表示装置 | |
JP3764733B2 (ja) | 低電圧クロック信号を用いる連続パルス列発生器 | |
US6727876B2 (en) | TFT LCD driver capable of reducing current consumption | |
US8866723B2 (en) | Display device | |
KR102420545B1 (ko) | 게이트 구동회로를 포함하는 표시 장치 | |
KR101502174B1 (ko) | 제어 드라이버 및 이를 구비한 표시장치 | |
KR101255270B1 (ko) | 쉬프트 레지스터 및 그의 구동방법과 그를 이용한 표시장치 | |
KR101630335B1 (ko) | 액정표시장치 | |
KR101622641B1 (ko) | 액정 표시장치의 구동장치와 그 구동방법 | |
KR101352114B1 (ko) | 평판 표시 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20111128 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20121030 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20121213 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130408 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130416 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20130716 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20130719 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130807 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130827 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20131125 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20131217 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140115 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |