JP5461001B2 - データドライバ及びこれを備えた表示装置 - Google Patents

データドライバ及びこれを備えた表示装置 Download PDF

Info

Publication number
JP5461001B2
JP5461001B2 JP2008303321A JP2008303321A JP5461001B2 JP 5461001 B2 JP5461001 B2 JP 5461001B2 JP 2008303321 A JP2008303321 A JP 2008303321A JP 2008303321 A JP2008303321 A JP 2008303321A JP 5461001 B2 JP5461001 B2 JP 5461001B2
Authority
JP
Japan
Prior art keywords
gamma voltage
data signal
gamma
data
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2008303321A
Other languages
English (en)
Other versions
JP2009301000A (ja
Inventor
ツィ フェン ツァン
源 昶 丁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of JP2009301000A publication Critical patent/JP2009301000A/ja
Application granted granted Critical
Publication of JP5461001B2 publication Critical patent/JP5461001B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction

Description

本発明は、データドライバ及びこれを備えた表示装置に関し、より詳細には、表示パネル上に望ましい階調(gradation)を正常に表示することのできるデータドライバ及びこれを備えた表示装置に関する。
一般的に、液晶表示装置(Liquid Crystal Display:LCD)は、映像を表示する液晶表示パネルを具備し、液晶表示パネルに備えられた薄膜トランジスタの形態によって、ポリシリコン型LCDまたはアモルファス(Amorphous)シリコン型LCDに区分される。
ポリシリコン型LCDの場合、液晶表示パネルにゲート信号を供給するゲートドライバ及びガンマ電圧を供給するデータドライバが、薄膜工程を通して集積される。それだけではなく、液晶表示パネルには、タイミングコントローラ、ガンマ電圧発生部などがさらに集積される。
液晶表示パネルに集積されるデータドライバの構成を見ると、データドライバは、シフトレジスタ、ラッチ、コンバータ、及び出力バッファなどを含む。ここで、コンバータは、ガンマ電圧発生部から複数のガンマ電圧を受信し、複数のガンマ電圧のうちタイミングコントローラから供給されるデータ信号に対応するガンマ電圧を選択して出力する。
コンバータ内で複数のガンマ電圧を受信する複数のガンマ電圧ラインは、データ信号が印加される信号ラインと交差する。したがって、信号ラインに印加されるデータ信号と複数のガンマ電圧ラインに印加されるガンマ電圧との間でカップリングが発生し、その結果、ガンマ電圧が、データ信号の論理状態によって、上昇、または下降することとなる。それにより、コンバータでは、データ信号に対応する正常なガンマ電圧を出力することができなくなり、このようなガンマ電圧の変化によって液晶表示パネルは、望ましい階調(gradation)を正常に表示することができなくなる。
本発明は、上述の問題点に鑑みてなされたもので、その目的は、コンバータ内で発生するカップリング現象によって、正常に階調(gradation)が表示されなくなることを防止するためのデータドライバを提供することである。
本発明の他の目的は、上述したデータドライバを備えた表示装置を提供することである。
上述した目的を達成すべく、本発明によるデータドライバは、インバータ、コンバータ、及び出力バッファを含む。インバータは、複数のデータ信号のうち、第1グループに含まれる第1データ信号を反転させる。コンバータは、第1及び第2変換回路からなる。第1変換回路は、複数のデータ信号のうち、第2グループに含まれる第2データ信号を受信して、第1ガンマ電圧に変換する。第2変換回路は、第1変換回路に対して反転された回路からなり、反転された第1データ信号を受信して、第2ガンマ電圧に変換する。出力バッファは、コンバータから出力された第1及び第2ガンマ電圧を一時的に格納した後に出力する。
本発明による表示装置は、ゲート電圧を順次出力するゲートドライバ、複数のガンマ電圧を出力するデータドライバ、及びゲート電圧に応答して複数のガンマ電圧に対応する映像を表示する表示部を含む。データドライバは、インバータ、コンバータ、及び出力バッファを含む。インバータは、反転された第1のデータ信号を発生させるために、複数のデータ信号のうち、第1グループに含まれる第1データ信号を反転させる。コンバータは、第1及び第2変換回路からなる。第1変換回路は、複数のデータ信号のうち、第2グループに含まれる第2データ信号を受信して、第1ガンマ電圧に変換する。第2変換回路は、第1変換回路に対して反転された回路からなり、反転された第1データ信号を受信して第2ガンマ電圧に変換する。出力バッファは、コンバータから出力された第1及び第2ガンマ電圧を一時的に格納した後に出力する。
このようなデータドライバ及びこれを備えた表示装置によると、コンバータとラッチとの間に第1グループのデータ信号を反転させるインバータを具備し、コンバータは、反転されない第2グループのデータ信号をガンマ電圧に変換する第1変換回路、及び第1変換回路に対して反転された回路構成を有し、反転された第1グループのデータ信号をガンマ電圧に変換する第2変換回路から構成される。したがって、信号ラインとガンマ電圧ラインとの間にカップリング現象が生じ、ガンマ電圧が変化した場合にも、使用者は、ガンマ電圧の変化に関わらず正常な映像を認識できる。
以下、添付図面を参照して本発明の望ましい実施形態をより詳細に説明する。
図1は、本発明の第1の実施形態に係るデータドライバのブロック図である。
図1を参照すると、データドライバ100は、シフトレジスタ110、ラッチ部120、インバータ部130、コンバータ部140及び出力バッファ部150からなる。
シフトレジスタ110は、従属的に連結されたk(kは、2以上の自然数)個のステージからなる。この実施形態では、4個のステージ(SRC1、SRC2、SRC3、SRC4...)を例示する。シフトレジスタ110の各ステージには、クロック信号CKHが供給され、最初のステージSRC1には、水平開始信号STHが印加される。水平開始信号STHが印加される最初のステージSRC1の動作が開始されると、k個のステージ(SRC1、SRC2、SRC3、SRC4...)は、クロック信号(CKH)に応答して順次、制御信号を出力する。
ラッチ部120は、k個のラッチ121からなり、k個のラッチ121は、k個のステージ(SRC1、SRC2、SRC3、SRC4...)と一対一に対応して連結される。したがって、k個のラッチ121は、k個のステージ(SRC1、SRC2、SRC3、SRC4...)から順次出力された制御信号に応答して、k個のデータ信号(I−Data)を各々格納する。本発明の一例として、各データ信号は、6ビットからなる。
ラッチ部120は、格納されたk個のデータ信号(I−Data)のうち、第1グループに含まれる第1データ信号をインバータ部130に供給し、k個のデータ信号(I−Data)のうち、第2グループに含まれる第2データ信号をコンバータ部140に供給する。本発明の一例として、第1グループは、k個のデータ信号(I−Data)のうち、偶数番目のデータ信号を含んでもよく、第2グループは、k個のデータ信号(I−Data)のうち、奇数番目のデータ信号を含んでもよい。
インバータ部130は、k/2個のインバータ131からなり、ラッチ部120から供給されたk/2個のデータ信号を反転させて、コンバータ部140に印加する。
コンバータ部140は、ラッチ部120から供給された第2データ信号を第1ガンマ電圧に変換する複数の第1変換回路141、及びインバータ部130によって、反転された第1データ信号を第2ガンマ電圧に変換する複数の第2変換回路142からなる。ここで、第2変換回路142の各々は、第1変換回路141の各々に対し反転された回路になる。
コンバータ部140は、一定のレベル間隔で順次的に上げられた2個のガンマ電圧を受信する。ここで、jは、1以上の自然数であり、各データ信号のビット数である。本発明の一例として、各データ信号が6ビットからなるとすると、コンバータ部140は、64個のガンマ電圧V1〜V64を受信する。コンバータ部140の具体的な回路構成については、図2を参照してより具体的に後述する。
一方、出力バッファ部150は、k個のオぺアンプ(operational amplifier)151からなり、コンバータ部140からk個のガンマ電圧を受信して一時的に格納し、それと同時にk個のガンマ電圧を出力する。
図2は、図1に示されたコンバータ部の回路構成を示す回路図である。ただし、図2では、複数の第1変換回路のうち一つの第1変換回路、及びこれに隣接する第2変換回路のみを示している。
図2を参照すると、コンバータ部140は、一定のレベル間隔で順次的に上げられた2個のガンマ電圧(...V61、V62、V63、V64)を受信する2個のガンマ電圧ライン(...VL61、VL62、VL63、VL64)を具備する。2個のガンマ電圧ライン(...VL61、VL62、VL63、VL64)は、第1及び第2変換回路(141、142)に共通して連結される。
第1変換回路141は、複数の第1ガンマ電圧選択回路141cからなり、第2データ信号に応答して2個のガンマ電圧(...V61、V62、V63、V64)のうち第2データ信号に対応する第1ガンマ電圧を選択して出力する。第2変換回路142は、複数の第2ガンマ電圧選択回路142cからなり、反転された第1データ信号に応答して、2個のガンマ電圧(...V61、V62、V63、V64)のうち第1データ信号に対応する第2ガンマ電圧を選択して出力する。
第1ガンマ電圧選択回路141cの各々は、2個のガンマ電圧ライン(...VL61、VL62、VL63、VL64)のうち、2i(iは、1以上の自然数)番目のガンマ電圧を受信する2i番目ガンマ電圧ラインと、2i−1番目のガンマ電圧を受信する2i−1番目ガンマ電圧ラインとの間に配置される。したがって、第1ガンマ電圧選択回路141cの各々は、第2データ信号に応答して2i番目ガンマ電圧及び2i−1番目ガンマ電圧のうち、何れか1つを選択して出力する。
第1ガンマ電圧選択回路141cの各々は、第1電圧選択部141a及び第1スイッチング部141bからなる。第1電圧選択部141aは、受信された第2データ信号の最下位ビットD0に応答して、2i番目ガンマ電圧と2i−1番目ガンマ電圧のうち、何れか1つを出力する。
図2に示したように、第1電圧選択部141aは、第1N型トランジスタNT1及び第1P型トランジスタPT1からなる。第1N型トランジスタNT1は、第2データ信号の最下位ビットD0を受信する第1信号ラインに連結した制御端、2i番目ガンマ電圧ラインから2i番目ガンマ電圧を受信する入力端、及び第1電圧選択部141aの出力端子に連結した出力端を含む。
第1P型トランジスタPT1は、第2データ信号の最下位ビットD0を受信する第1信号ラインに連結した制御端、2i−1番目ガンマ電圧ラインから2i−1番目ガンマ電圧を受信する入力端、及び第1電圧選択部141aの出力端子に連結した出力端を含む。
第2データ信号が6ビットからなると仮定すると、第1スイッチング部141bは、受信された第2データ信号の最下位ビットを除いた残りの5ビット(D1、D2、D3、D4、D5)に応答して第1電圧の選択部141aから出力されたガンマ電圧を出力バッファ部150の方に伝送したり遮断したりする。そのため、第1スイッチング部141bは、第1電圧選択部141aの出力端子と出力バッファ部150(図1に図示)の入力端子(OPin)間に、直列で連結した第1乃至第5トランジスタ(ST1、ST2、ST3、ST4、ST5)を具備する。
第1乃至第5トランジスタST1〜ST5の制御端は、各々第2データ信号の残り5ビットD1〜D5を受信する第2乃至第6信号ラインに電気的に接続する。したがって、第1乃至第5トランジスタST1〜ST5は、残りの5ビットの論理状態によって、ターンオン、またはターンオフし、第1電圧選択部141aから出力されたガンマ電圧を伝送したり遮断したりする。
一方、各第2ガンマ電圧選択回路142cは、2個のガンマ電圧ライン(...VL61、VL62、VL63、VL64)のうち、2i番目ガンマ電圧ラインと2i−1番目ガンマ電圧ラインとの間に配置され、第1データ信号に応答して2i番目ガンマ電圧及び2i−1番目ガンマ電圧のうち何れか1つを選択して出力する。
第2ガンマ電圧選択回路142cの各々は、第1電圧選択部141aに対して反転された回路からなる第2電圧選択部142a、及び第1スイッチング部141bに対して反転された回路からなる第2スイッチング部142bからなる。第2電圧選択部142aは、反転された第1データ信号の最下位ビットD0に応答して2i番目ガンマ電圧と2i−1番目ガンマ電圧のうち何れか1つを選択して出力する。第2スイッチング部142bは、反転された第1データ信号の残りのビットD1〜D5に応答して、第2電圧選択部142aから出力されたガンマ電圧を出力バッファ150に伝送したり遮断したりする。
図2に示したように、第2電圧選択部142aは、第2P型トランジスタ(PT2)及び第2N型トランジスタ(NT2)からなる。
第2P型トランジスタ(PT2)は、反転された第1データ信号の最下位ビット(D0)を受信する第7信号ラインに連結した制御端、2i番目ガンマ電圧ラインから2i番目ガンマ電圧を受信する入力端及び第2電圧選択部142aの出力端子に連結した出力端を具備する。第2N型トランジスタ(NT2)は、反転された第1データ信号の最下位ビットD0を受信する第7信号ラインに連結した制御端、2i−1番目ガンマ電圧ラインから、2i−1番目ガンマ電圧を受信する入力端及び第2電圧選択部142aの出力端子に連結した出力端を具備する。
第1データ信号が6ビットからなると仮定すると、第2スイッチング部142bは、反転された第1データ信号の最下位ビットを除いた残り5ビットD1〜D5に応答して、第2電圧選択部142aから出力されたガンマ電圧を出力バッファ部150の方に伝送したり遮断したりする。そのため、第2スイッチング部142bは、第2電圧選択部142aの出力端子と出力バッファ部150の入力端子(OPin)との間に、直列に連結した第6乃至第10トランジスタ(ST6、ST7、ST8、ST9、ST10)を具備する。
第6乃至第10トランジスタST6〜ST10の制御端は、各々第1データ信号の残り5ビットD1〜D5を受信する第8乃至第12信号ラインに電気的に接続する。したがって、第6乃至第10トランジスタST6〜ST10は、残りの5ビットの論理状態にしたがって、ターンオン、又はターンオフし、第2電圧選択部142aから出力されたガンマ電圧を伝送したり遮断したりする。
図2に示した第1変換回路141に111111の第2データ信号が入力されると、複数の第1ガンマ電圧の選択回路141cに備えられた複数の第1電圧選択部141aは、最下位ビットD0の論理1に応答して対応する2個のガンマ電圧のうち、大きい方のガンマ電圧を選択して出力する。第2データ信号の残り5ビットD1〜D5の論理11111に応答して、複数の第1スイッチング部141bのうち、最後端の第1乃至第5トランジスタST1、ST2、ST3、ST4、ST5が全てターンオンとなり、最後端の第1電圧選択部141aから出力された第64ガンマ電圧V64のみが出力バッファ部150に供給される。これにより、第1変換回路141は、111111の第2データ信号に対応する第64ガンマ電圧V64を選択することができる。
本発明の一例では、111111の第1データ信号がインバータ部130を通して反転された後、000000の反転データ信号が第2変換回路142に供給されることとなる。複数の第2ガンマ電圧選択回路142cに備えられた複数の第2電圧選択部142aは、最下位ビットD0の論理0に応答して対応する2個のガンマ電圧のうち、大きい方のガンマ電圧を選択して出力する。そして、複数の第2ガンマ電圧選択回路142cに備えられた複数の第2スイッチング部142bのうち、残り5ビットD1〜D5の論理00000に応答して、最後端の第6乃至第10トランジスタST6、ST7、ST8、ST9、ST10が全てターンオンとなり、最後端の第2電圧選択部142aから出力された第64ガンマ電圧V64のみが出力バッファ部150に伝送される。これにより、第2変換回路142は、000000の反転データ信号を受信して111111の第1データ信号に対応する第64ガンマ電圧V64を選択することができる。
詳述した通り、64階調を表現するためには、第1及び第2データ信号が111111で発生した場合に、第1変換回路141には、111111の第2データ信号が印加され、第2変換回路142には、000000の反転された第1データ信号が印加される。したがって、ガンマ電圧ラインに印加されたガンマ電圧は、第1変換回路141内で111111の第2データ信号によって、電圧が上昇する方向でカップリングが発生する。特に、最下位ビットに連結された回路は他のビットに連結された回路よりも複雑な構成を有する為、最下位ビットが0の場合より最下位ビットが1の場合にカップリング現象によるガンマ電圧の変化幅が増加する。また、第2変換回路142内で、ガンマ電圧ラインに印加されたガンマ電圧は、000000の反転になった第1データ信号によって、電圧が下降する方向でカップリングが発生する。したがって、64階調を表現するにあたり、第1変換回路141では、第64ガンマ電圧ラインVL64に印加された正常な第64ガンマ電圧V64より高い第1ガンマ電圧が出力され、第2変換回路142では、正常な第64ガンマ電圧V64より低い第2ガンマ電圧が出力される。
しかし、カップリング現象によって第1及び第2変換回路141、142から各々正常でない値で出力された第1及び第2ガンマ電圧は、表示パネルに印加された後、相互に相殺作用を起こす。その結果、使用者は、表示パネル上に第64ガンマ電圧V64に対応する64階調が正常に表示されていることを認識できる。
このように第1及び第2変換回路141、142を互いに反転された回路で構成することにより、信号ラインとガンマ電圧ライン間のカップリング現象によりガンマ電圧が変化した場合にも、使用者は、階調の変化に関わらず正常に表示された映像を認識できる。
図3は、本発明の第2の実施形態に従う表示装置のブロック図であり、図4は、図3に示したデータドライバのブロック図である。ただし、図4に示した構成要素のうち、図1に示した構成要素と同一の構成要素に対しては、同一の参照符号を併記する。
図3を参照すると、表示装置は、映像を表示する液晶表示パネル200を含む。液晶表示パネル200を形成する基板には、映像を表示する表示部210が備わり、表示部210に隣接して、基板上には、ゲートドライバ220及びデータドライバ230が配置される。
表示部210は、基板上に備えられた複数のゲートラインGL1〜GLn、複数のデータラインDL1〜DLm、及び複数の画素を含む。複数のゲートラインGL1〜GLnは、複数のデータラインDL1〜DLmと絶縁されるように交差し、複数のゲートラインGL1〜GLnと複数のデータラインDL1〜DLmとが交差して形成された複数の画素領域には、複数の画素が各々配置される。
各画素は、ゲートラインGL1〜GLnのうち対応するゲートラインと、データラインDL1〜DLmのうち対応するデータラインとに連結された薄膜トランジスタTr、及び薄膜トランジスタTrの出力端に連結された液晶キャパシタC1cを含む。図示してはいないが、各画素は、ストレージキャパシタをさらに含んでもよい。
ゲートドライバ220及びデータドライバ230は、表示部210に複数の画素を形成するための薄膜工程を通して、基板上に集積される。ゲートドライバ220は、複数のゲートラインGL1〜GLnと電気的に接続され、データドライバ230は、複数のデータラインDL1〜DLmと電気的に接続される。
表示装置は、ゲートドライバ220及びデータドライバ230を駆動するための制御信号を出力するタイミングコントローラ240並びにデータドライバ230に複数のガンマ電圧V1〜V64を供給するガンマ電圧発生部250をさらに含む。本発明の一例として、タイミングコントローラ240及びガンマ電圧発生部250は、薄膜工程を通して基板上に集積される。
タイミングコントローラ240は、外部から制御信号O−CS及び映像信号O−Dataを受信して、ゲートドライバ220に垂直開始信号STV及びクロック信号CKVを供給し、データドライバ230に水平開始信号STH及びクロック信号CKHを供給する。
ゲートドライバ220は、互いに従属的に連結された複数のステージからなるシフトレジスタを含む。シフトレジスタは、ゲートオン電圧Von及びゲートオフ電圧Voffを受信し、垂直開始信号STVに応答して動作を開始し、クロック信号CKVによって順次ゲートオン電圧Vonを出力する。
データドライバ230は、図4に示した構成を有する。図4を参照すると、データドライバ230は、シフトレジスタ110、ラッチ部120、インバータ部130、コンバータ部140、出力バッファ部150、及び伝送ゲート回路160を含む。データドライバ230を説明するにあたり、図1との重複内容は省略する。
伝送ゲート回路160は、出力バッファ部150と、表示部210に備えられる複数のデータラインDL1〜DLmとの間に配置される。伝送ゲート回路160は、出力バッファ部150からk個のガンマ電圧を受信し、k個のガンマ電圧をマルチプレクシングする。
本発明の一例として、複数のデータラインDL1〜DLmは、第1乃至第3グループに分割されるとする。すなわち、第1グループは、3k−2番目データラインからなり、第2グループは、3k−1番目データラインからなり、第3グループは、3k番目データラインからなる。ここで、kは、1以上の自然数であり、m/3と同一な数である。
したがって、伝送ゲート回路160は、第1乃至第3グループのうち、第1グループに含まれるデータラインを選択してk個のガンマ電圧を印加し、次に第2グループに含まれたデータラインを選択してk個のガンマ電圧を印加し、最後に第3グループに含まれたデータラインを選択しk個のガンマ電圧を印加する。
データドライバ230に備わったコンバータ部140は、図2に示した回路と同一の構成からなる。すなわち、コンバータ部140は、互いに反転された回路で構成された第1及び第2変換回路141、142を具備する。したがって、信号ラインとガンマ電圧ラインとのカップリング現象によって、ガンマ電圧が変化しても、使用者は、階調の変化と関係なく正常に表示された映像を認識することができる。
本発明の第1の実施形態に係るデータドライバのブロック図である。 図1に図示されたコンバータ部の回路構成を表した回路図である。 本発明の第2の実施形態に係る表示装置のブロック図である。 図3に図示されたデータドライバのブロック図である。
符号の説明
100 データドライバ
110 シフトレジスタ
120 ラッチ部
130 インバータ部
140 コンバータ部
150 出力バッファ部
160 伝送ゲート回路
200 液晶表示パネル
210 表示部
220 ゲートドライバ
230 データドライバ
240 タイミングコントローラ
250 ガンマ電圧発生部

Claims (15)

  1. 複数のjビット(jは、1以上の自然数)からなるデータ信号のうち、第1グループに含まれる第1データ信号を反転させるインバータと、
    第1変換回路と第2変換回路からなるコンバータと、を含み、
    前記コンバータは、前記第1変換回路及び前記第2変換回路に共通して接続される2j個のガンマ電圧を受信する2j個のガンマ電圧ラインを有し、
    前記第1変換回路は、複数の第1ガンマ電圧選択回路からなり、前記複数の第1ガンマ電圧選択回路の各々は、前記複数のデータ信号のうち、第2グループに含まれる第2データ信号を受信して前記2j個のガンマ電圧ラインのうち前記第2データ信号に対応するガンマ電圧を選択することにより第1ガンマ電圧を出力し、
    前記第2変換回路は、複数の第2ガンマ電圧選択回路からなり、前記複数の第2ガンマ電圧選択回路の各々は、前記インバータに連結され、前記反転された第1データ信号を受信して前記2j個のガンマ電圧ラインのうち前記反転された第1データ信号に対応するガンマ電圧を選択することにより第2ガンマ電圧を出力するものであって、
    前記第1ガンマ電圧選択回路の各々は、2j個のガンマ電圧ラインのうち、2i(iは、1以上の自然数)番目ガンマ電圧を受信する2i番目ガンマ電圧ラインと、2i−1番目ガンマ電圧を受信する2i−1番目ガンマ電圧ラインとの間に配置され、
    前記第2ガンマ電圧選択回路の各々は、前記2j個のガンマ電圧ラインのうち、前記2i番目ガンマ電圧ラインと、前記2i−1番目ガンマ電圧ラインとの間に配置され、
    前記第1ガンマ電圧選択回路が前記第2データ信号に応じて2i番目ガンマ電圧ラインを選択する場合に、前記第2ガンマ電圧選択回路は前記反転された第1データ信号に応じて2i番目ガンマ電圧ラインを選択することを特徴とするデータドライバ。
  2. 前記データドライバは、出力バッファをさらに備え、前記出力バッファは、前記第1変換回路及び前記第2変換回路に連結され、前記コンバータから出力された前記第1ガンマ電圧及び前記第2ガンマ電圧を一時的に格納した後に出力することを特徴とする請求項1に記載のデータドライバ。
  3. 前記第1ガンマ電圧選択回路の各々は、
    受信された前記第2データ信号の最下位ビットに応答して、前記2i番目ガンマ電圧と前記2i−1番目ガンマ電圧のうち何れか一つを出力する第1電圧選択部と、
    受信された前記第2データ信号の最下位ビットを除いた残りのビットに応答して前記第1電圧選択部から出力されたガンマ電圧を前記出力バッファに伝送または遮断する第1スイッチング部と、を含み、
    前記第2ガンマ電圧選択回路の各々は、
    前記反転された第1データ信号の最下位ビットに応答して、前記2i番目ガンマ電圧と前記2i−1番目ガンマ電圧のうち何れか1つを出力する、前記第1電圧選択部と反転された回路からなる第2電圧選択部と、
    前記反転された第1データ信号の最下位ビットを除いた残りのビットに応答して、前記第2電圧選択部から出力されたガンマ電圧を前記出力バッファに伝送または遮断し、前記第1スイッチング部と反転された回路からなる第2スイッチング部と、を含むことを特徴とする請求項に記載のデータドライバ。
  4. 前記第1電圧選択部は、
    前記第2データ信号の最下位ビットを受信する制御端、前記2i番目ガンマ電圧ラインから前記2i番目ガンマ電圧を受信する入力端、及び前記第1電圧選択部の出力端子に連結した出力端を含む第1N型トランジスタと、
    前記第2データ信号の最下位ビットを受信する制御端、前記2i−1番目ガンマ電圧ラインから前記2i−1番目ガンマ電圧を受信する入力端、及び前記第1電圧選択部の出力端子に連結された出力端を含む第1P型トランジスタと、を含み、
    前記第2電圧選択部は、
    前記反転された第1データ信号の最下位ビットを受信する制御端、前記2i番目ガンマ電圧ラインから前記2i番目ガンマ電圧を受信する入力端、及び前記第2電圧選択部の出力端子に連結した出力端を含む第2P型トランジスタと、
    前記反転された第1データ信号の最下位ビットを受信する制御端、前記2i−1番目ガンマ電圧ラインから前記2i−1番目ガンマ電圧を受信する入力端、及び前記第2電圧選択部の出力端子に連結された出力端を含む第2N型トランジスタと、を含むことを特徴とする請求項3に記載のデータドライバ。
  5. 前記第1スイッチング部は、前記第1電圧選択部の出力端子と前記出力バッファの入力端子との間に直列に連結されたj−1個(jは、2以上の自然数)のトランジスタを含み、前記第2スイッチング部は、前記第2電圧選択部の出力端子と前記出力バッファの入力端子との間に直列に連結されたj−1個のトランジスタを含むことを特徴とする請求項3または4に記載のデータドライバ。
  6. 前記第1グループは、前記複数のデータ信号のうち、偶数番目のデータ信号からなり、前記第2グループは、奇数番目のデータ信号からなることを特徴とする請求項1乃至5のいずれか一項に記載のデータドライバ。
  7. 従属的に連結された複数のステージからなり、順次に制御信号を出力するシフトレジスタと、
    前記シフトレジスタから出力された前記制御信号に応答して、前記複数のデータ信号を格納するラッチと、をさらに含み、
    前記ラッチは、前記第1グループに含まれる前記第1データ信号を、前記インバータに供給し、前記第2グループに含まれる前記第2データ信号を、前記コンバータに供給することを特徴とする請求項1乃至6のいずれか一項に記載のデータドライバ。
  8. ゲート電圧を順次出力するゲートドライバと、
    複数のガンマ電圧を出力するデータドライバと、
    前記ゲート電圧に応答して、前記複数のガンマ電圧に対応する映像を表示する表示部と、を含み、
    前記データドライバは、
    複数のjビット(jは、1以上の自然数)からなるデータ信号のうち、第1グループに含まれる第1データ信号を反転させるインバータと、
    第1変換回路と第2変換回路からなるコンバータと、を含み、
    前記コンバータは、前記第1変換回路及び前記第2変換回路に共通して接続される2j個のガンマ電圧を受信する2j個のガンマ電圧ラインを有し、
    前記第1変換回路は、複数の第1ガンマ電圧選択回路からなり、前記複数の第1ガンマ電圧選択回路の各々は、前記複数のデータ信号のうち、第2グループに含まれる第2データ信号を受信して前記2j個のガンマ電圧ラインのうち前記第2データ信号に対応するガンマ電圧を選択することにより第1ガンマ電圧を出力し、
    前記第2変換回路は、複数の第2ガンマ電圧選択回路からなり、前記複数の第2ガンマ電圧選択回路の各々は、前記インバータに連結され、前記反転された第1データ信号を受信して前記2j個のガンマ電圧ラインのうち前記反転された第1データ信号に対応するガンマ電圧を選択することにより第2ガンマ電圧を出力するものであって、
    前記第1ガンマ電圧選択回路の各々は、2j個のガンマ電圧ラインのうち、2i(iは、1以上の自然数)番目ガンマ電圧を受信する2i番目ガンマ電圧ラインと、2i−1番目ガンマ電圧を受信する2i−1番目ガンマ電圧ラインとの間に配置され、
    前記第2ガンマ電圧選択回路の各々は、前記2j個のガンマ電圧ラインのうち、前記2i番目ガンマ電圧ラインと、前記2i−1番目ガンマ電圧ラインとの間に配置され、
    前記第1ガンマ電圧選択回路が前記第2データ信号に応じて2i番目ガンマ電圧ラインを選択する場合に、前記第2ガンマ電圧選択回路は前記反転された第1データ信号に応じて2i番目ガンマ電圧ラインを選択することを特徴とする表示装置。
  9. 前記データドライバは、出力バッファをさらに備え、前記出力バッファは、前記第1変換回路及び前記第2変換回路に連結され、前記コンバータから出力された前記第1ガンマ電圧及び前記第2ガンマ電圧を一時的に格納した後に出力することを特徴とする請求項8に記載の表示装置。
  10. 前記2j個のガンマ電圧ラインに2j個のガンマ電圧を供給するガンマ電圧発生部をさらに含むことを特徴とする請求項8または9に記載の表示装置。
  11. 前記第1ガンマ電圧選択回路の各々は、
    受信された前記第2データ信号の最下位ビットに応答して、前記2i番目ガンマ電圧と前記2i−1番目ガンマ電圧のうち何れか1つを出力する第1電圧選択部と、
    受信された前記第2データ信号の最下位ビットを除いた残りのビットに応答して前記第1電圧選択部から出力されたガンマ電圧を前記出力バッファに伝送または遮断する第1スイッチング部と、を含み、
    前記第2ガンマ電圧選択回路の各々は、
    前記反転された第1データ信号の最下位ビットに応答して、前記2i番目ガンマ電圧と前記2i−1番目ガンマ電圧のうち何れか1つを出力する、前記第1電圧選択部と反転された回路からなる第2電圧選択部と、
    前記反転された第1データ信号の最下位ビットを除いた残りのビットに応答して、前記第2電圧選択部から出力されたガンマ電圧を前記出力バッファに伝送または遮断し、前記第1スイッチング部と反転された回路からなる第2スイッチング部と、を含むことを特徴とする請求項に記載の表示装置。
  12. 前記データドライバは、
    従属的に連結された複数のステージからなり、順次に制御信号を出力するシフトレジスタと、
    前記シフトレジスタから出力された前記制御信号に応答して、前記複数のデータ信号を格納するラッチと、をさらに含み、
    前記ラッチは、前記第1グループに含まれる前記第1データ信号を前記インバータに供給し、前記第2グループに含まれる前記第2データ信号を前記コンバータに供給することを特徴とする請求項に記載の表示装置。
  13. 前記表示部は、k×n個のデータラインを含み、
    前記データドライバは、前記出力バッファと前記表示部との間に配置され、k個の伝送ゲート信号に応答して個のガンマ電圧をn個のデータラインからなるk個のグループに順次印加する伝送ゲート回路をさらに含むことを特徴とする請求項12に記載の表示装置。
  14. 前記ゲートドライバと前記データドライバは、前記表示部が備えられた基板上に集積されることを特徴とする請求項8に記載の表示装置。
  15. 前記第1グループは、前記複数のデータ信号のうち、偶数番目のデータ信号からなり、前記第2グループは、奇数番目のデータ信号からなることを特徴とする請求項8乃至14のいずれか一項に記載の表示装置。
JP2008303321A 2008-06-17 2008-11-28 データドライバ及びこれを備えた表示装置 Expired - Fee Related JP5461001B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2008-0056901 2008-06-17
KR20080056901A KR101484291B1 (ko) 2008-06-17 2008-06-17 데이터 드라이버 및 이를 갖는 표시장치

Publications (2)

Publication Number Publication Date
JP2009301000A JP2009301000A (ja) 2009-12-24
JP5461001B2 true JP5461001B2 (ja) 2014-04-02

Family

ID=41414305

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2008303321A Expired - Fee Related JP5461001B2 (ja) 2008-06-17 2008-11-28 データドライバ及びこれを備えた表示装置

Country Status (4)

Country Link
US (1) US8599188B2 (ja)
JP (1) JP5461001B2 (ja)
KR (1) KR101484291B1 (ja)
CN (1) CN101609654B (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011086837A1 (en) 2010-01-15 2011-07-21 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and electronic device
CN102148005B (zh) * 2010-02-10 2014-02-05 联咏科技股份有限公司 显示器的源极驱动装置
KR102218392B1 (ko) * 2014-06-30 2021-02-23 엘지디스플레이 주식회사 표시장치 및 데이터 구동 집적회로
TWI646837B (zh) * 2017-09-14 2019-01-01 友達光電股份有限公司 抗干擾顯示面板和抗干擾線路
CN108962180B (zh) * 2018-09-19 2020-11-24 昆山龙腾光电股份有限公司 伽马切换电路和液晶显示装置

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3669514B2 (ja) * 1994-02-17 2005-07-06 富士通ディスプレイテクノロジーズ株式会社 液晶表示装置の駆動回路
JP3777614B2 (ja) * 1996-06-20 2006-05-24 セイコーエプソン株式会社 画像表示装置
US6304241B1 (en) 1998-06-03 2001-10-16 Fujitsu Limited Driver for a liquid-crystal display panel
JP2000029438A (ja) * 1998-07-10 2000-01-28 Fujitsu Ltd 表示パネルの駆動方法、表示パネルの駆動回路及び表示装置
JP2000156639A (ja) 1998-11-20 2000-06-06 Fujitsu Ltd 選択回路並びにこれを備えた半導体装置、d/a変換回路及び液晶表示装置
GB9827988D0 (en) * 1998-12-19 1999-02-10 Koninkl Philips Electronics Nv Active matrix liquid crystal display devices
JP2003241716A (ja) 2002-02-14 2003-08-29 Fujitsu Ltd 液晶表示パネルの駆動回路
KR100474200B1 (ko) * 2002-07-18 2005-03-10 주식회사 하이닉스반도체 플래시 메모리의 로우 디코더 및 이를 이용한 플래시메모리 셀의 소거 방법
KR100859666B1 (ko) * 2002-07-22 2008-09-22 엘지디스플레이 주식회사 액정표시장치의 구동장치 및 구동방법
KR100905330B1 (ko) * 2002-12-03 2009-07-02 엘지디스플레이 주식회사 액정표시장치의 데이터 구동 장치 및 방법
KR100894644B1 (ko) * 2002-12-03 2009-04-24 엘지디스플레이 주식회사 액정표시장치의 데이터 구동 장치 및 방법
JP4424946B2 (ja) 2003-09-03 2010-03-03 三菱電機株式会社 表示装置
US7215271B2 (en) * 2004-06-30 2007-05-08 Texas Instruments Incorporated Method and apparatus for forming transient response characteristics
JP2006173779A (ja) * 2004-12-13 2006-06-29 Sony Corp デジタルアナログ変換回路および表示装置
JP4661324B2 (ja) 2005-04-26 2011-03-30 日本電気株式会社 デジタルアナログ回路とデータドライバ及び表示装置
KR20070111791A (ko) 2006-05-19 2007-11-22 삼성전자주식회사 표시 장치, 그 구동 장치 및 방법
JP4611948B2 (ja) * 2006-08-21 2011-01-12 株式会社 沖マイクロデザイン 液晶表示装置の駆動回路
US8179389B2 (en) * 2008-05-15 2012-05-15 Himax Technologies Limited Compact layout structure for decoder with pre-decoding and source driving circuit using the same

Also Published As

Publication number Publication date
KR20090131107A (ko) 2009-12-28
KR101484291B1 (ko) 2015-01-20
CN101609654A (zh) 2009-12-23
CN101609654B (zh) 2013-12-25
US8599188B2 (en) 2013-12-03
US20090309862A1 (en) 2009-12-17
JP2009301000A (ja) 2009-12-24

Similar Documents

Publication Publication Date Title
KR101082909B1 (ko) 게이트 구동 방법 및 그 장치와 이를 갖는 표시장치
US9721494B2 (en) Controller
US8411017B2 (en) Shift register and a liquid crystal display device having the same
JP5036864B2 (ja) 表示装置および携帯端末
JP4943033B2 (ja) 画像表示装置
WO2009128280A1 (ja) 表示装置および携帯端末
KR20150082901A (ko) 표시 장치
US7663586B2 (en) Reference voltage generation circuit, display driver, electro-optical device, and electronic instrument
JP2008020675A (ja) 画像表示装置
JP2007114771A (ja) ゲート駆動回路及びこれを備える液晶表示装置
KR20060003968A (ko) 어레이 기판과 이를 갖는 표시 장치와, 이의 구동장치 및방법
CN109949769B (zh) 能够灰度扩展的显示装置
JP5461001B2 (ja) データドライバ及びこれを備えた表示装置
WO2012053466A1 (ja) 表示装置およびその駆動方法
KR20130036909A (ko) 표시 장치의 구동 방법
JP2011133888A (ja) 駆動回路及びこれを有する表示装置
JP3764733B2 (ja) 低電圧クロック信号を用いる連続パルス列発生器
US6727876B2 (en) TFT LCD driver capable of reducing current consumption
US8866723B2 (en) Display device
KR102420545B1 (ko) 게이트 구동회로를 포함하는 표시 장치
KR101502174B1 (ko) 제어 드라이버 및 이를 구비한 표시장치
KR101255270B1 (ko) 쉬프트 레지스터 및 그의 구동방법과 그를 이용한 표시장치
KR101630335B1 (ko) 액정표시장치
KR101622641B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
KR101352114B1 (ko) 평판 표시 장치

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20111128

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20121030

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A712

Effective date: 20121213

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20130408

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130416

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20130716

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20130719

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130807

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130827

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20131125

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20131217

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20140115

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees