JP5337817B2 - 磁気抵抗効果素子、それを用いた磁気メモリセル及び磁気ランダムアクセスメモリ - Google Patents

磁気抵抗効果素子、それを用いた磁気メモリセル及び磁気ランダムアクセスメモリ Download PDF

Info

Publication number
JP5337817B2
JP5337817B2 JP2010541978A JP2010541978A JP5337817B2 JP 5337817 B2 JP5337817 B2 JP 5337817B2 JP 2010541978 A JP2010541978 A JP 2010541978A JP 2010541978 A JP2010541978 A JP 2010541978A JP 5337817 B2 JP5337817 B2 JP 5337817B2
Authority
JP
Japan
Prior art keywords
layer
ferromagnetic
magnetic
memory cell
effect element
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2010541978A
Other languages
English (en)
Other versions
JPWO2010067520A1 (ja
Inventor
純 早川
宏昌 高橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP2010541978A priority Critical patent/JP5337817B2/ja
Publication of JPWO2010067520A1 publication Critical patent/JPWO2010067520A1/ja
Application granted granted Critical
Publication of JP5337817B2 publication Critical patent/JP5337817B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y25/00Nanomagnetism, e.g. magnetoimpedance, anisotropic magnetoresistance, giant magnetoresistance or tunneling magnetoresistance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F10/00Thin magnetic films, e.g. of one-domain structure
    • H01F10/08Thin magnetic films, e.g. of one-domain structure characterised by magnetic layers
    • H01F10/10Thin magnetic films, e.g. of one-domain structure characterised by magnetic layers characterised by the composition
    • H01F10/12Thin magnetic films, e.g. of one-domain structure characterised by magnetic layers characterised by the composition being metals or alloys
    • H01F10/16Thin magnetic films, e.g. of one-domain structure characterised by magnetic layers characterised by the composition being metals or alloys containing cobalt
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F10/00Thin magnetic films, e.g. of one-domain structure
    • H01F10/32Spin-exchange-coupled multilayers, e.g. nanostructured superlattices
    • H01F10/324Exchange coupling of magnetic film pairs via a very thin non-magnetic spacer, e.g. by exchange with conduction electrons of the spacer
    • H01F10/3254Exchange coupling of magnetic film pairs via a very thin non-magnetic spacer, e.g. by exchange with conduction electrons of the spacer the spacer being semiconducting or insulating, e.g. for spin tunnel junction [STJ]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B61/00Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
    • H10B61/20Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having three or more electrodes, e.g. transistors
    • H10B61/22Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices comprising components having three or more electrodes, e.g. transistors of the field-effect transistor [FET] type
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B99/00Subject matter not provided for in other groups of this subclass
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D48/00Individual devices not covered by groups H10D1/00 - H10D44/00
    • H10D48/40Devices controlled by magnetic fields
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/10Magnetoresistive devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/80Constructional details
    • H10N50/85Materials of the active region
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F10/00Thin magnetic films, e.g. of one-domain structure
    • H01F10/32Spin-exchange-coupled multilayers, e.g. nanostructured superlattices
    • H01F10/324Exchange coupling of magnetic film pairs via a very thin non-magnetic spacer, e.g. by exchange with conduction electrons of the spacer
    • H01F10/3268Exchange coupling of magnetic film pairs via a very thin non-magnetic spacer, e.g. by exchange with conduction electrons of the spacer the exchange coupling being asymmetric, e.g. by use of additional pinning, by using antiferromagnetic or ferromagnetic coupling interface, i.e. so-called spin-valve [SV] structure, e.g. NiFe/Cu/NiFe/FeMn
    • H01F10/3272Exchange coupling of magnetic film pairs via a very thin non-magnetic spacer, e.g. by exchange with conduction electrons of the spacer the exchange coupling being asymmetric, e.g. by use of additional pinning, by using antiferromagnetic or ferromagnetic coupling interface, i.e. so-called spin-valve [SV] structure, e.g. NiFe/Cu/NiFe/FeMn by use of anti-parallel coupled [APC] ferromagnetic layers, e.g. artificial ferrimagnets [AFI], artificial [AAF] or synthetic [SAF] anti-ferromagnets

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Power Engineering (AREA)
  • Nanotechnology (AREA)
  • Hall/Mr Elements (AREA)
  • Mram Or Spin Memory Techniques (AREA)

Description

本発明は、トンネル磁気抵抗素子、及びそれを装備した低消費電力不揮発性磁気メモリに関するものである。
将来の高集積磁気メモリに適用されるトンネル磁気抵抗効果(Tunnel Magneto-Resistance effect:以下、TMR)素子として、Alの酸化物を絶縁層に用いたTMR素子(非特許文献1)、及び絶縁層に酸化マグネシウム(MgO)を用いたそれよりも数倍大きい磁気抵抗比が得られるTMR素子(非特許文献2)が知られている。さらに、磁性層にCoFeを用いたTMR素子及びそれを用いた低消費電力磁気メモリセル、磁気ランダムアクセスメモリが特許文献1に開示されている。さらに、CoFeBを代表例とした体心立方格子の磁気固定層と(100)配向のMgO障壁層を用いたTMR素子とそれを用いた磁気メモリセルと磁気ランダムアクセスメモリが特許文献2に開示されている。また、従来の不揮発性磁気メモリは、MOSFET上にTMR素子を形成したメモリセルにより構成される。スイッチングはMOSFETを利用し、ビット線とワード線に通電させることにより発生する電流誘起の空間磁場を使ってTMR素子の磁化方向を回転させて報を書込み、TMR素子の出力電圧により情報を読み出す方式である。
また、上記電流誘起の空間磁場を使った磁化回転のほかに、直接磁気抵抗効果素子に電流を流すことにより磁化を回転させる、いわゆるスピントランスファートルク磁化反転あるいは同義であるスピン注入磁化反転方式があり、例えば特許文献6あるいは特許文献3に開示されている。特許文献4には、外部からの侵入磁界に対して安定にスピントランスファートルク磁化反転動作させる目的で、非磁性層を介して複数の強磁性層を積層した自由層を適用したTMR素子が開示されている。また、磁気メモリの信頼性を向上させる目的で、TMR素子の側壁に絶縁膜を適用した例が特許文献5に開示されている。
T. Miyazaki and N. Tezuka, J. Magn. Magn. Mater. 139, L231 (1995) S. Yuasa. et al., Nature Material 3, 868(2004)
特開2006−269530号公報 特開2007−59879号公報 特開2002−305337号公報 特開2005−294376号公報 特開2004−349671号公報 米国特許第5,695,864号
高い信頼性をもつ低消費電力不揮発性磁気メモリの実現には、高出力TMR素子の自由層(記録層)において高い熱安定性と、スピントランスファートルク磁化反転による低電流書込み方式とを同時に満足するとともに350度以上の熱処理に耐えうる磁気抵抗効果素子技術を開発する必要がある。しかしながら、TMR素子では、それを構成する各層に含まれる元素が熱処理により拡散し、特にTMR素子の膜面垂直方向に均一に電流を流すためにTMR素子の側壁に形成される層間絶縁層にまで元素拡散が起こり、層間絶縁層の電圧耐性が劣化する。そのために、磁気抵抗効果素子と層間絶縁層の間に、熱処理による元素拡散を抑制できる層を形成する必要がある。
さらに、TMR素子の磁性層にCoFeB、絶縁層にMgOを使用した場合、320度以上の熱処理で製膜時は非晶質であるCoFeBが結晶化する。したがって、熱処理による元素拡散を抑制し、かつCoFeBの結晶化の均一性を促進できる層を提供する必要がある。
本発明の目的は、高い熱安定性と低電力書込み方式を満足し、所定値以上の熱処理に耐えうる磁気抵抗効果素子を提供することにある。
上記の目的を解決するため、本発明の磁気抵抗効果素子は、非晶質の非磁性金属層と非磁性金属層の上に形成された配向制御層と、配向制御層上に形成された、強磁性自由層と強磁性固定層と強磁性自由層と強磁性固定層の間に形成された絶縁層からなるTMR素子と、TMR素子の側壁と、配向制御層の側壁と、非磁性金属層の側壁と表面を被覆するMgOパシベーション層と、MgOパシベーション層を被覆する層間絶縁層と、TMR素子の膜面垂直方向に電流を流すための一対の電極層から構成される。
すなわち、本発明の構成においては、TMR素子の側壁をMgOパシベーション層により被覆することにより元素拡散を抑止し、層間絶縁層の電気特性の劣化を抑制するものである。さらに、本発明のより好適な構成において、このMgOパシベーション層を(001)配向することにより、320度以上で結晶化するTMR素子のCoFeBの結晶均一性を改善し、TMRの最良の効果を得ることができる。
本発明のTMR素子は、磁気メモリセルや磁気ランダムアクセスメモリに適用することができる。
本発明によると、350度以上の熱処理を行っても、層間絶縁層の電圧耐性を劣化させることなく、磁気抵抗効果素子の強磁性層を均一に結晶化でき、最良のTMRの効果をえることができる。そのTMR素子を磁気メモリに装備することにより、無限回の書換え耐性と不揮発性を保障する磁気メモリセルと磁気ランダムアクセスメモリを提供することができる。
第1の実施例に係わるTMR素子の構成を示した図である。 第1の実施例に係わるTMR素子の他の構成を示した図である。 第1の実施例に係わるTMR素子の他の構成を示した図である。 第1の実施例に係わるTMR素子の他の構成を示した図である。 第1の実施例に係わるTMR素子の他の構成を示した図である。 第1の実施例に係わるTMR素子のTMR比のアニール温度依存性を示した図である。 第2の実施例に係わる磁気メモリセルの構成例を示した図である。 第2の実施例に係わる磁気メモリセルの他の構成例を示した図である。 第2の実施例に係わる磁気メモリセルを用いたい磁気ランダムアクセスメモリの構成例を示した図である。 第1の実施例に係わるTMR素子の作製プロセスを説明するための図である。 第1の実施例に係わるTMR素子の強磁性固定層、強磁性自由層に用いることが可能な材料を示す表である。
以下、図面を参照して本発明の実施の形態を説明する。以下に述べるTMR素子では、その強磁性自由層の磁化反転(スイッチング)を空間的な外部磁界ではなく、主としてTMR素子中を流れるスピン偏極した電流のスピンが強磁性自由層の磁気モーメントにトルクを与えることにより行う。このスピン偏極した電流は、TMR素子に電流を流すこと自体で発生する。したがって、TMR素子に外部から電流を流すことによりスピントランスファートルク磁化反転は実現される。TMR素子の強磁性自由層の磁化方向を読み出すために流す読み出し電流は、磁化反転を起こすための書き込み電流より小さく設定される。以下では、スピントランスファートルク磁化反転の起こる電流密度の閾値をJcと定義し
た。
[実施例1]
図1は、第一の実施例に係わるTMR素子50の構成を示す断面模式図である。TMR膜1は、強磁性固定層300、絶縁層301、強磁性自由層302により構成されている。また、強磁性固定層300と強磁性自由層302の積層順が逆になってもかまわない。なお、強磁性固定層300、強磁性自由層302にはCoFeBを用いることが望ましい。CoFeB以外に、図11に示した表中のCoFeやCoFeNiなどの材料・組成や、Co−Fe系材料にBを添加した構成、Ni−Fe系材料にBを添加した構成、Co−Ni−Fe系材料にBを添加した構成を用いてもかまわない。また、添加元素はB以外にTa,Ru,Cu,Au,Ti,Cr,Ag,Al,Os,Re,C,O,N,Pd,Pt,Zr,Zn,Ir,W,Mo,Nbなどを単独で用いてもよいし複数用いてもよい。
絶縁層301は、岩塩構造の(001)配向MgO(酸化マグネシウム)を用いることが望ましいが、アルミニウム酸化物(Al―O)、アルミニウム窒化物(Al―N)、マグネシウム窒化物(Mg―N)、シリコン酸化物(Si−O)、シリコン窒化物(Si−N)、チタン酸化物(Ti−O)や、Ca,Ba,Sr,V,Ni,Fe,Co,Cu,Ru,Re,Os,Eu,Bi,Pb,ZnをMgO,Al−O、Al−N,Mg−N、Si−O、Si−N,Ti−Oに添加したものあるいはそれらの酸化物を用いてもかまわない。
強磁性固定層300または、強磁性自由層302の結晶配向性や結晶構造を制御するために、トンネル磁気抵抗効果膜1の下に配向制御層401が、さらに強磁性自由層302または、強磁性固定層300の上に保護層が形成されている。配向制御層401には、RuやTaなどの材料を用いた。このような材料を用いることにより、強磁性層にCoFeBを用いた場合に、均一性のよい原子レベルで平滑なCoFeB表面を形成可能であり、その上のMgOの(001)配向性を向上できる。配向制御層として、その他に非晶質の導電性材料を用いることができる。配向制御層の下には金属層400が形成されている。
金属層400に最も望ましい材料はTaであるが、TiNやCuN、TaNなどの非晶質構造をもつ金属層であることがよい。金属層400に非晶質構造を用いることにより、MgOパシベーション層200が容易に膜面垂直方向に(001)配向する。MgOパシベーション層200が、TMR膜1、配向制御層4001、保護膜402の側壁と金属層400の側壁と表面を被覆するように形成され、層間絶縁層201が、このMgOパシベーション層200を覆うように形成されている。電極500,501をTMR膜1の上下に接して備えて、TMR素子を構成している。
次に上述したTMR素子を磁気メモリセルや磁気ランダムアクセスメモリに適用した場合における情報書込みと情報読出し方法について説明する。まず情報書込みは、電極500と電極501の間に電圧あるいは電流を印加し、TMR膜1の膜面垂直方向に電流を流すことによって生成するスピン電流から発生するスピントランスファートルクを強磁性自由層302に作用させ、強磁性自由層302の磁化方向を反転させ、強磁性自由層302の磁化方向が強磁性固定層300に対して平行を“0”、反平行を“1”に磁気情報を記録する。
次に、TMR膜1の強磁性自由層302の磁化方向情報の読出しに用いるトンネル磁気抵抗比(TMR比)について説明する。強磁性自由層302と強磁性固定層300の磁化方向の相対角度を、電極500と電極501の間に電圧あるいは電流を印加し、TMR膜1から発生する電流あるいは電圧を読取ることによって強磁性自由層302の磁化方向が、強磁性固定層300の磁化方向に対して平行か反平行かを識別し、情報を読み出す。これはトンネル磁気抵抗効果とよばれる。トンネル磁気抵抗効果は強磁性固定層300と絶縁層301と強磁性自由層302の間の磁化方向に依存した抵抗の変化に起因する。例えば、強磁性固定層300の磁化方向に対して強磁性自由層302の磁化方向が平行なときTMR膜1の電圧は低く(電気抵抗が低く、電流は流れやすい)、反平行のときは電圧が高い(電気抵抗が高く、電流は流れにくい)。
ここで、図10にしたがって図1のTMR素子50の部分の作製プロセスについて、材料の特徴とともに詳細に述べる。ここでは、特に最良のTMR比、低電流スピントルク磁化反転の得られる場合のTMR膜構成例である、強磁性固定層300、強磁性自由層302にCoFeB、絶縁層301にMgOを組み合わせた場合について説明する。
工程(1);電極500を製膜する。電極500には、TiNやTi、AlやAlCu、またTaやTa/Ruなどを使用することが可能である。
工程(2);金属層400を製膜する。金属層400には、非晶質構造であることが望ましい。例えば、TaやTa/金属膜/Taなどの多層膜を用いることができる。
工程(3);配向制御層401を製膜する。配向制御層には、非結晶構造のTa膜などを用いることが望ましい。
工程(4);強磁性固定層300、絶縁層301、強磁性自由層302で構成されるトンネル磁気抵抗効果膜1を製膜する。ここで、強磁性固定層300、強磁性自由層302には、CoFeBを、絶縁膜301に(001)配向のMgOを適用する。ここで、強磁性固定層300にCoFeB膜を製膜時に非結晶構造に形成することにより、絶縁層301のMgO膜が良好な(001)配向を可能にすることが本プロセスの特徴である。
工程(5);保護膜402を製膜する。保護膜としては、Ru、TaやTa/Ru、Ta/Ru、MgO/Ta、MgO/Ta/Ru、MgO/Ru/Taなどの膜を使用する。
上記工程(1)〜(5)については、真空雰囲気から暴露せずに真空内でスパッタリング法を用いて連続積層製膜することが望ましい。また、全層あるいは一部の層は分子線エピタキシー法を用いて製膜してもよい。これにより、各層の界面への不純物吸着が抑制することができるため高品質なTMR素子50の作製が可能となる。この後に、後述する工程(10)のTMR比を向上させる目的である熱処理を施してもよい。熱処理中に磁界をTMR膜の積層方向に水平あるいは垂直方向に磁界を印加することでTMR比の向上が可能となる。
工程(6);所望の寸法のレジストやメタルマスクなどを用いて、それらをマスクにイオンミリングや反応性イオンエッチングを行いピラー状に形成する。この際、金属層400の表面や金属層400の表面から膜厚方向(膜面垂直方向)に少し深い位置でエッチングをストップすることにより、表面を金属層400で暴露させる。暴露された金属層400の表面や側面は、非晶質(アモルファス構造)であることが望ましい。さらに、TMR素子は、100×200nm2の平面寸法を有するが、この手法により45nm以下のさらに微細な幅をもつTMR素子を形成可能である。
工程(7);MgOパシベーション層200をピラーの側面と暴露した金属層400の表面を被覆する。金属層400の表面がアモルファス構造である場合、MgOパシベーション層200は、膜面垂直方向に(001)面が容易に配向する。
工程(8);MgOパシベーション層200を覆うように層間絶縁層201を形成する。この層間絶縁層201は、SiOや、SiN、AlO、AlNなどの絶縁膜からなり、CVDなどで製膜される。また、スパッタにより形成する場合もある。特にCVDで製膜される際は、200度以上の熱がかかる。
工程(9);最後に、電極501を形成する。電極501にはWや、Al、AlCu、Tiなどの材料が使用される。
工程(10);350度以上の熱処理を行う。これは、トンネル磁気抵抗効果素子50のTMR比向上とスピントルク磁化反転電流の低減効果を最大限に達成させる目的と、電極501形成後の電極中不純物処理や電気的特性の歩留まり向上や分布向上ために実施が必要とされる。熱処理中に磁界をTMR膜の積層方向に水平あるいは垂直方向に磁界を印加することでTMR比の向上が可能となる。このようにトンネル磁気抵抗効果素子50に350度以上の熱処理が施されると、配向制御層や強磁性層からの元素の拡散が起きる。特に、図2から図5に示したTMR素子の実施例に使用するMnやRuなどは拡散が顕著に起きる。このような元素拡散は、ピラーを覆う層間絶縁層まで広がり、層間絶縁層の耐圧など電気的特性の劣化が起こる。ここで、本実施例のMgOパシベーション層200は、このような元素拡散を抑制する機能を有する。また、工程(8)の層間絶縁層201の製膜の際に実施される加熱に対する元素拡散の影響を低減させることが可能となる。
ここで、熱処理によるTMR比の向上と結晶配向性の関係について図6に示す。TMR膜1が、強磁性固定層300、強磁性自由層302にCoFeB、絶縁層301にMgOを使用したCoFeB/MgO/CoFeBで形成される場合、熱処理することにより、製膜時非晶質であったCoFeBが、それらに挟まれた(001)配向したMgOをテンプレートに結晶化が進み、TMR比が最適化される。通常、CoFeBは320度あたりの温度で結晶化が始まる。CoFeBも含めてTMR膜1が全て(001)配向のCoFeB/MgO/CoFeBであるときにTMR比は、熱処理温度とともに増加し、その値は400度以上の温度で最大となる。しかし、これらが(001)配向以外の結晶が形成される場合、TMR比は低い熱処理温度で極大となりTMR比も減少する。CoFeBの結晶化は(001)配向したMgO絶縁層301をテンプレートに促進されるため、ピラー端部に(001)配向MgOパシベーション層が存在することにより、側壁からの結晶化が進み、CoFeBの結晶性が均一化される。これにより、各層の元素拡散の抑制だけでなく、CoFeBの結晶均一化を可能とし、層間絶縁膜の耐圧低下を防ぎ、TMR比の向上を可能とする。
なお、上述した実施例のTMR膜1の構成の他に図2から図5に示した構成を用いることも可能である。図2は、強磁性固定層300の磁化方向を安定して一方向に固定させるために、反強磁性層4011が強磁性固定層300に接する構成をもつTMR膜2である。反強磁性層4011には、MnIrやMnPtなどの材料をもちいることにより最良の特性を得られる。強磁性固定層300の磁化方向を安定して一方向に固定することにより、安定して情報の読出し書込みを行うことが可能となる。
図3は、強磁性固定層300が、Ruなどの非磁性層3002を介して磁化が反平行結合した2層の強磁性層3001と強磁性層3003により形成される積層フェリ固定層であるTMR膜3の構成例を示したものである。この構成により、図2よりさらに強磁性固定層300の磁化方向を一方向に安定して固定できるために、安定した読出し書込みを行うことができる。
図4は、強磁性自由層302が、非磁性層3022を介して磁化が反平行結合した2層の強磁性層3021と強磁性層3023により形成される積層フェリ自由層であるTMR膜4の例である。強磁性自由層に積層フェリ自由層を用いることにより電流密度が1MA/cm以下の低電流情報書込みを実現できるとともに、10年以上の情報記録保持を可能にする。
図5は、強磁性固定層300と強磁性自由層302のそれぞれが2層以上の強磁性層からなる構成をもつTMR膜5であり、ここでは、強磁性固定層が、強磁性固定層300と強磁性層3100の2層、強磁性自由層が、強磁性自由層302と強磁性層3102の2層からなる構成例を示す。ここで、強磁性層3100と強磁性層3102には、それらの磁化が膜面垂直方向に向いた垂直磁化膜を用いることができる。絶縁層301に接している強磁性固定層300と強磁性自由層302にはCoFeBを適用し、強磁性層3100と強磁性層3102に垂直磁化膜を設けることにより、CoFeBの磁化方向は垂直方向へ誘導される。このような構成にすることにより10年情報記録保持がさらに安定する。
この強磁性層3100や3102には、TbFeCo、GdFeCo、CoPt、FePt、CoFeBPt、CoFeBCr、CoCrPt、CoCr、CoPtB、FePtB、CoGd、CoFeBCrなどの材料を適用することができる。また、Co/Pt多層膜、CoFe/Pt多層膜、Fe/Pt多層膜、Co/Pd多層膜などを使用することが可能である。
[実施例2]
図7と図8は、第二の実施例としての磁気メモリセルの構成例を示す断面模式図である。図中TMR素子50に示した部分に、図1から図5に示したTMR素子を搭載する。
C−MOS100は、2つのn型半導体101,102と一つのp型半導体103からなる。n型半導体101にドレインとなる電極21が電気的に接続され、電極41及び電極47を介してグラウンドに接続されている。n型半導体102には、ソースとなる電極22が電気的に接続されている。さらに23はゲート電極であり、このゲート電極23のON/OFFによりソース電極22とドレイン電極21の間の電流のON/OFFを制御する。上記ソース電極22に電極45、電極44、電極43、電極42、電極500が積層され、金属層400を介して図1から図5のいずれかで構成されるトンネル磁気抵抗効果膜1〜5が接続されている。TMR膜1〜5と金属層400の間には配向制御層401が形成される。TMR膜1〜5の上には保護層402が積層され、さらに保護層402に接して電極501が形成される。電極501の上には、配線40が形成されているが、電極501と配線40の積層配線でビット線を構成することができる。また、配線40のみでビット線の構成することも可能である。図7は、TMR素子50が、電極42の直上に形成される例を、図8は、TMR素子50が、電極50と金属層400を電極42から引き出して形成される例を示す。これらの場合、MgOパシベーション200は、少なくともTMR膜1〜5、配向制御層401、保護層402の側壁を被覆するように形成されるが、金属層400を被覆するように構成されてもよい。層間絶縁膜201は、MgOパシベーション200を覆うように形成されることが望ましい。
上述した実施例の磁気メモリセルでは、トンネル磁気抵抗効果膜1〜5に流れる電流、いわゆるスピントランスファートルクによりトンネル磁気抵抗効果膜1〜5の強磁性自由層302の磁化方向を回転し磁気情報を記録する。スピントランスファートルクは、空間的な外部磁界ではなく主として、TMR素子中を流れるスピン偏極した電流のスピンがTMR膜1〜5の強磁性自由層302の磁気モーメントにトルクを与える原理である。このスピン偏極した電流は、TMR膜1〜5に電流を流すこと自身で発生するメカニズムをもつ。したがって、TMR膜1〜5に外部から電流を供給する手段を備え、その手段から電流を流すことによりスピントランスファートルク磁化反転は実現される。本実施例では、配線40と電極501あるいは配線40単独で構成されるビット線と電極47の間に電流が流れることにより、TMR膜1〜5中の強磁性自由層302にスピントランスファートルクが作用する。スピントランスファートルクにより書込みを行った場合、書込み時の電力は電流磁界を用いた場合に比べ百分の一程度まで低減可能である。
図9は、上述した磁気メモリセルを配置した磁気ランダムアクセスメモリの構成例を示す図である。このランダムアクセスメモリの任意の磁気メモリを選択する選択部を構成するゲート電極23とビットである配線40が、各磁気メモリセル60に電気的に接続されている。先に詳述した磁気メモリセルを配置することにより低消費電力で動作が可能であり、ギガビット級の高密度磁気メモリを実現可能である。
本発明は、トンネル磁気抵抗素子、及びそれを装備した低消費電力不揮発性磁気メモリとして極めて有用である。
1〜5…トンネル磁気抵抗効果膜、100…トランジスタ、101…第一のn型半導体、102…第二のn型半導体、103…p型半導体、21…ソース電極、22…ドレイン電極、23…ゲート電極、200…MgOパシベーション層、201…層間絶縁膜、300…強磁性固定層、301…絶縁層、302…強磁性自由層、3001…強磁性層、3002…非磁性層、3003…強磁性層、3021…強磁性層、3022…非磁性層、3023…強磁性層、40…配線(ビット線)、400…金属層、401…配向制御層、4011…反強磁性層、402…保護層、41…電極配線、42…電極配線、43…電極配線、44…電極配線、45…電極配線、47…電極配線、50…トンネル磁気抵抗効果素子、500…電極、501…電極、60…磁気メモリセル。

Claims (17)

  1. 非晶質の非磁性金属層と、
    前記非磁性金属層の上に形成された配向制御層と、
    前記配向制御層上に形成された、強磁性自由層と強磁性固定層と前記強磁性自由層と前記強磁性固定層の間に形成された絶縁層からなるトンネル磁気抵抗効果素子と、
    前記トンネル磁気抵抗効果素子の側壁と、前記配向制御層の側壁と、前記非磁性金属層の側壁と表面を被覆する酸化マグネシウムパシベーション層と、
    前記酸化マグネシウムパシベーション層を被覆する層間絶縁層と、
    前記トンネル磁気抵抗効果素子の膜面垂直方向に電流を流すための一対の電極層を有し、
    前記酸化マグネシウムパシベーション層は、膜面垂直方向に(001)結晶面である、
    ことを特徴とする磁気抵抗効果素子。
  2. 請求項1記載の磁気抵抗効果素子であって、
    前記絶縁層は、(001)配向の酸化マグネシウムからなり、
    前記強磁性自由層と前記強磁性固定層は、Co、Fe、Ni、Bの少なくとも一つを含有する膜から形成されることを特徴とする磁気抵抗効果素子。
  3. 請求項1記載の磁気抵抗効果素子であって、
    前記強磁性自由層と前記強磁性固定層は、Co、Fe、Ni、Bの少なくとも一つを含有する体心立方格子の強磁性層により形成されることを特徴する磁気抵抗効果素子。
  4. 請求項1記載の磁気抵抗効果素子であって、
    スピントランスファートルクにより前記強磁性自由層の磁化を反転させ、トンネル磁気抵抗効果により前記強磁性固定層の磁化方向に対する前記強磁性自由層の磁化方向を検知することを特徴とする磁気抵抗効果素子。
  5. 請求項1記載の磁気抵抗効果素子であって、
    前記強磁性固定層の磁化方向を固定するための反強磁性層を更に有することを特徴とする磁気抵抗効果素子。
  6. 請求項1記載の磁気抵抗効果素子であって、
    前記強磁性固定層は非磁性層を挟んで磁化方向が反平行に結合した第1の強磁性層と第2の強磁性層からなることを特徴とする磁気抵抗効果素子。
  7. 請求項1記載の磁気抵抗効果素子であって、
    前記強磁性自由層は非磁性層を挟んで磁化方向が反平行に結合した第1の強磁性層と第2の強磁性層からなることを特徴とする磁気抵抗効果素子。
  8. 請求項1記載の磁気抵抗効果素子であって、
    前記強磁性自由層と前記強磁性固定層は2層以上の強磁性層により形成されることを特徴とする磁気抵抗効果素子。
  9. 請求項記載の磁気抵抗効果素子であって、
    前記強磁性自由層と前記強磁性固定層の少なくとも一方の磁化方向が膜面垂直方向であることを特徴とする磁気抵抗効果素子。
  10. 非晶質の非磁性金属層と
    前記非磁性金属層の上に形成された配向制御層と、
    前記配向制御層上に形成された、強磁性自由層と強磁性固定層と前記強磁性自由層と前記強磁性固定層の間に形成された絶縁層からなるトンネル磁気抵抗効果素子と、
    前記トンネル磁気抵抗効果素子の側壁と、前記配向制御層の側壁と、前記非磁性金属層の側壁と表面を被覆する酸化マグネシウムパシベーション層と、
    前記酸化マグネシウムパシベーション層を被覆する層間絶縁層と、
    前記トンネル磁気抵抗効果素子の膜面垂直方向に電流を流すための一対の電極層と、
    前記トンネル磁気抵抗効果素子に流れる電流をオン・オフ制御するスイッチング素子とを有し、
    前記酸化マグネシウムパシベーション層は、膜面垂直方向に(001)結晶面である、
    ことを特徴とする磁気メモリセル
  11. 請求項10記載の磁気メモリセルであって、
    スピントランスファートルクにより前記強磁性自由層の磁化を反転させ、トンネル磁気抵抗効果により前記強磁性固定層の磁化方向に対する前記強磁性自由層の磁化方向を検知することを特徴とする磁気メモリセル。
  12. 請求項10記載の磁気メモリセルであって、
    前記絶縁層は、(001)配向の酸化マグネシウムからなり、前記強磁性自由層と前記強磁性固定層は、Co、Fe、Ni、Bの少なくとも一つを含有する膜から形成されることを特徴とする磁気メモリセル。
  13. 請求項10記載の磁気メモリセルであって、
    前記強磁性自由層と前記強磁性固定層は、Co、Fe、Ni、Bの少なくとも一つを含有する体心立方格子の強磁性層により形成されることを特徴する磁気メモリセル。
  14. 磁気抵抗効果素子に流れる電流をオン・オフ制御するスイッチング素子を各々備える磁気メモリセルが2次元アレイ状に配列されたメモリセル群と、
    前記メモリセル群の中の所望の前記磁気メモリセルを選択する選択部を有し、
    前記磁気抵抗効果素子は、
    非晶質の非磁性金属層と前記非磁性金属層の上に形成された配向制御層と、前記配向制御層上に形成された、強磁性自由層と強磁性固定層と前記強磁性自由層と前記強磁性固定層の間に形成された絶縁層からなるトンネル磁気抵抗効果素子と、前記トンネル磁気抵抗効果素子の側壁と、前記配向制御層の側壁と、前記非磁性金属層の側壁と表面を被覆する酸化マグネシウムパシベーション層と、前記酸化マグネシウムパシベーション層を被覆する層間絶縁層と、前記トンネル磁気抵抗効果素子の膜面垂直方向に電流を流すための一対の電極層を有し、
    前記酸化マグネシウムパシベーション層は、膜面垂直方向に(001)結晶面である、
    ことを特徴とする磁気ランダムアクセスメモリ
  15. 請求項14記載の磁気ランダムアクセスメモリであって、
    前記選択部によって選択された前記磁気メモリセルの前記磁気抵抗効果素子に電流を流し、スピントランスファートルクによって前記強磁性自由層の磁化を反転させて情報の書き込みを行うことを特徴とする磁気ランダムアクセスメモリ
  16. 請求項14記載の磁気ランダムアクセスメモリであって、
    前記絶縁層は、(001)配向の酸化マグネシウムからなり、
    前記強磁性自由層と強磁性固定層は、Co、Fe、Ni、Bの少なくとも一つを含有する膜から形成されることを特徴とする磁気ランダムアクセスメモリ。
  17. 請求項14記載の磁気ランダムアクセスメモリであって、
    前記強磁性自由層と前記強磁性固定層は、Co、Fe、Ni、Bの少なくとも一つを含有する体心立方格子の強磁性層により形成されることを特徴する磁気ランダムアクセスメモリ。
JP2010541978A 2008-12-10 2009-11-16 磁気抵抗効果素子、それを用いた磁気メモリセル及び磁気ランダムアクセスメモリ Expired - Fee Related JP5337817B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2010541978A JP5337817B2 (ja) 2008-12-10 2009-11-16 磁気抵抗効果素子、それを用いた磁気メモリセル及び磁気ランダムアクセスメモリ

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2008314551 2008-12-10
JP2008314551 2008-12-10
JP2010541978A JP5337817B2 (ja) 2008-12-10 2009-11-16 磁気抵抗効果素子、それを用いた磁気メモリセル及び磁気ランダムアクセスメモリ
PCT/JP2009/006122 WO2010067520A1 (ja) 2008-12-10 2009-11-16 磁気抵抗効果素子、それを用いた磁気メモリセル及び磁気ランダムアクセスメモリ

Publications (2)

Publication Number Publication Date
JPWO2010067520A1 JPWO2010067520A1 (ja) 2012-05-17
JP5337817B2 true JP5337817B2 (ja) 2013-11-06

Family

ID=42242518

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010541978A Expired - Fee Related JP5337817B2 (ja) 2008-12-10 2009-11-16 磁気抵抗効果素子、それを用いた磁気メモリセル及び磁気ランダムアクセスメモリ

Country Status (6)

Country Link
US (1) US8743593B2 (ja)
EP (1) EP2375465A1 (ja)
JP (1) JP5337817B2 (ja)
KR (1) KR101255474B1 (ja)
CN (1) CN102246327B (ja)
WO (1) WO2010067520A1 (ja)

Families Citing this family (36)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5786341B2 (ja) * 2010-09-06 2015-09-30 ソニー株式会社 記憶素子、メモリ装置
JP2013115413A (ja) 2011-12-01 2013-06-10 Sony Corp 記憶素子、記憶装置
CN104011862B (zh) * 2011-12-30 2017-07-18 英特尔公司 平衡垂直磁隧道结中的状态之间的能垒
US8946834B2 (en) * 2012-03-01 2015-02-03 Headway Technologies, Inc. High thermal stability free layer with high out-of-plane anisotropy for magnetic device applications
JP2013197345A (ja) 2012-03-21 2013-09-30 Toshiba Corp 磁気抵抗効果素子及び磁気メモリ
US9214624B2 (en) * 2012-07-27 2015-12-15 Qualcomm Incorporated Amorphous spacerlattice spacer for perpendicular MTJs
KR101266791B1 (ko) * 2012-09-21 2013-05-27 고려대학교 산학협력단 면내 전류와 전기장을 이용한 자기메모리 소자
US8913422B2 (en) * 2012-09-28 2014-12-16 Intel Corporation Decreased switching current in spin-transfer torque memory
TWI517463B (zh) * 2012-11-20 2016-01-11 佳能安內華股份有限公司 磁阻效應元件之製造方法
JP6137744B2 (ja) 2013-03-14 2017-05-31 株式会社東芝 磁気抵抗素子及び磁気メモリ
US9231194B2 (en) 2013-03-28 2016-01-05 Intel Corporation High stability spintronic memory
KR20140123340A (ko) * 2013-04-12 2014-10-22 삼성전자주식회사 자기 터널 접합을 갖는 반도체 소자의 형성 방법 및 관련된 소자
US9461242B2 (en) 2013-09-13 2016-10-04 Micron Technology, Inc. Magnetic memory cells, methods of fabrication, semiconductor devices, memory systems, and electronic systems
US9608197B2 (en) 2013-09-18 2017-03-28 Micron Technology, Inc. Memory cells, methods of fabrication, and semiconductor devices
KR102335062B1 (ko) * 2014-01-24 2021-12-02 도쿄엘렉트론가부시키가이샤 워크피스의 에칭­후 어닐링을 수행하는 방법 및 시스템
US10454024B2 (en) 2014-02-28 2019-10-22 Micron Technology, Inc. Memory cells, methods of fabrication, and memory devices
US9281466B2 (en) 2014-04-09 2016-03-08 Micron Technology, Inc. Memory cells, semiconductor structures, semiconductor devices, and methods of fabrication
US9269888B2 (en) 2014-04-18 2016-02-23 Micron Technology, Inc. Memory cells, methods of fabrication, and semiconductor devices
US9349945B2 (en) * 2014-10-16 2016-05-24 Micron Technology, Inc. Memory cells, semiconductor devices, and methods of fabrication
KR20160061746A (ko) 2014-11-24 2016-06-01 에스케이하이닉스 주식회사 전자 장치 및 그 제조 방법
US9768377B2 (en) 2014-12-02 2017-09-19 Micron Technology, Inc. Magnetic cell structures, and methods of fabrication
US9257970B1 (en) 2014-12-19 2016-02-09 Honeywell International Inc. Magnetic latch
US10439131B2 (en) 2015-01-15 2019-10-08 Micron Technology, Inc. Methods of forming semiconductor devices including tunnel barrier materials
KR20170012798A (ko) * 2015-07-24 2017-02-03 에스케이하이닉스 주식회사 전자 장치 및 그 제조 방법
US9735347B2 (en) 2015-09-02 2017-08-15 Kabushiki Kaisha Toshiba Magnetic memory device and method of manufacturing the same
JP6887686B2 (ja) * 2016-08-31 2021-06-16 国立大学法人東北大学 磁気トンネル接合素子を備える磁気メモリの製造方法
JP6679455B2 (ja) 2016-09-20 2020-04-15 キオクシア株式会社 磁気抵抗素子及び磁気メモリ
US9935261B1 (en) * 2017-04-05 2018-04-03 Headway Technologies, Inc. Dielectric encapsulation layer for magnetic tunnel junction (MTJ) devices using radio frequency (RF) sputtering
CN108735743A (zh) * 2017-04-14 2018-11-02 上海磁宇信息科技有限公司 一种超高密度随机存储器制造方法
KR102511867B1 (ko) 2017-12-26 2023-03-20 삼성전기주식회사 칩 전자부품
US11169226B2 (en) 2019-08-27 2021-11-09 Western Digital Technologies, Inc. Magnetic sensor bias point adjustment method
US11428758B2 (en) * 2019-08-27 2022-08-30 Western Digital Technologies, Inc. High sensitivity TMR magnetic sensor
CN112993151A (zh) * 2019-12-02 2021-06-18 中芯国际集成电路制造(上海)有限公司 半导体结构及其形成方法
CN111081867B (zh) * 2019-12-17 2023-04-18 中国科学院微电子研究所 一种stt-mram存储器单元及其制备方法
CN111863060B (zh) * 2020-07-20 2023-02-03 中国科学院微电子研究所 缓存器件及制作方法
US20230027792A1 (en) * 2021-07-23 2023-01-26 Taiwan Semiconductor Manufacturing Company, Ltd. Memory device and formation method thereof

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006019743A (ja) * 2004-06-30 2006-01-19 Headway Technologies Inc 磁気メモリ構造およびトンネル磁気抵抗効果型再生ヘッドならびにそれらの製造方法
JP2007294737A (ja) * 2006-04-26 2007-11-08 Hitachi Ltd トンネル磁気抵抗効果素子、それを用いた磁気メモリセル及びランダムアクセスメモリ
JP2009094104A (ja) * 2007-10-03 2009-04-30 Toshiba Corp 磁気抵抗素子
WO2010056721A1 (en) * 2008-11-11 2010-05-20 Seagate Technology Magnetic memory cells with radial barrier

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5695864A (en) 1995-09-28 1997-12-09 International Business Machines Corporation Electronic device using magnetic components
FR2817999B1 (fr) * 2000-12-07 2003-01-10 Commissariat Energie Atomique Dispositif magnetique a polarisation de spin et a empilement(s) tri-couche(s) et memoire utilisant ce dispositif
US6985384B2 (en) * 2002-10-01 2006-01-10 International Business Machines Corporation Spacer integration scheme in MRAM technology
JP4008857B2 (ja) * 2003-03-24 2007-11-14 株式会社東芝 半導体記憶装置及びその製造方法
JP2005294376A (ja) * 2004-03-31 2005-10-20 Toshiba Corp 磁気記録素子及び磁気メモリ
US7408749B2 (en) * 2004-08-23 2008-08-05 Hitachi Global Storage Technologies Netherlands B.V. CPP GMR/TMR structure providing higher dR
US20070258170A1 (en) * 2004-08-27 2007-11-08 Shinji Yuasa Magnetic Tunnel Junction Device and Method of Manufacturing the Same
JP4693450B2 (ja) 2005-03-22 2011-06-01 株式会社東芝 磁気抵抗効果素子および磁気メモリ
JP5096702B2 (ja) 2005-07-28 2012-12-12 株式会社日立製作所 磁気抵抗効果素子及びそれを搭載した不揮発性磁気メモリ
JP4384183B2 (ja) * 2007-01-26 2009-12-16 株式会社東芝 磁気抵抗素子および磁気メモリ

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006019743A (ja) * 2004-06-30 2006-01-19 Headway Technologies Inc 磁気メモリ構造およびトンネル磁気抵抗効果型再生ヘッドならびにそれらの製造方法
JP2007294737A (ja) * 2006-04-26 2007-11-08 Hitachi Ltd トンネル磁気抵抗効果素子、それを用いた磁気メモリセル及びランダムアクセスメモリ
JP2009094104A (ja) * 2007-10-03 2009-04-30 Toshiba Corp 磁気抵抗素子
WO2010056721A1 (en) * 2008-11-11 2010-05-20 Seagate Technology Magnetic memory cells with radial barrier

Also Published As

Publication number Publication date
KR20110094045A (ko) 2011-08-19
EP2375465A1 (en) 2011-10-12
JPWO2010067520A1 (ja) 2012-05-17
US8743593B2 (en) 2014-06-03
KR101255474B1 (ko) 2013-04-16
US20110233700A1 (en) 2011-09-29
CN102246327B (zh) 2013-11-27
CN102246327A (zh) 2011-11-16
WO2010067520A1 (ja) 2010-06-17

Similar Documents

Publication Publication Date Title
JP5337817B2 (ja) 磁気抵抗効果素子、それを用いた磁気メモリセル及び磁気ランダムアクセスメモリ
JP5096702B2 (ja) 磁気抵抗効果素子及びそれを搭載した不揮発性磁気メモリ
JP5143444B2 (ja) 磁気抵抗効果素子、それを用いた磁気メモリセル及び磁気ランダムアクセスメモリ
JP5470602B2 (ja) 磁気記憶装置
US9042165B2 (en) Magnetoresistive effect element, magnetic memory cell using same, and random access memory
US8362581B2 (en) Magnetic memory element and magnetic memory device
WO2010137679A1 (ja) 磁気抵抗効果素子及びそれを用いたランダムアクセスメモリ
US10608170B2 (en) Electric field assisted perpendicular STT-MRAM
US8592928B2 (en) Magnetic random access memory and method of manufacturing the same
TW200910348A (en) Storage element and memory
JP2009252878A (ja) 磁気記憶装置
JP2007201059A (ja) 磁気素子、磁気記録装置及び書き込み方法
JP2013115400A (ja) 記憶素子、記憶装置
JP2013115399A (ja) 記憶素子、記憶装置
JP2008153527A (ja) 記憶素子及びメモリ
JP2007048790A (ja) 記憶素子及びメモリ
JP2006295001A (ja) 記憶素子及びメモリ
US20240138267A1 (en) Domain wall displacement element, magnetic array, and method of manufacturing domain wall displacement element
JP2006295000A (ja) 記憶素子及びメモリ
US20110291209A1 (en) Magnetic memory device
JP5562946B2 (ja) トンネル磁気抵抗効果素子、それを用いた磁気メモリセル及びランダムアクセスメモリ
JP2008218736A (ja) 磁気記憶装置
US8518562B2 (en) Magnetic storage device
JP2009146995A (ja) 磁気記憶装置
JP5591888B2 (ja) 磁気抵抗効果素子及びそれを搭載した不揮発性磁気メモリ

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130423

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130618

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20130716

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20130805

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees