JP5118188B2 - アクティブマトリクス型表示装置 - Google Patents

アクティブマトリクス型表示装置 Download PDF

Info

Publication number
JP5118188B2
JP5118188B2 JP2010279844A JP2010279844A JP5118188B2 JP 5118188 B2 JP5118188 B2 JP 5118188B2 JP 2010279844 A JP2010279844 A JP 2010279844A JP 2010279844 A JP2010279844 A JP 2010279844A JP 5118188 B2 JP5118188 B2 JP 5118188B2
Authority
JP
Japan
Prior art keywords
scanning
period
scanning line
display device
subframe
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2010279844A
Other languages
English (en)
Other versions
JP2011100141A (ja
Inventor
誠 山倉
克己 足達
好則 古林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Panasonic Holdings Corp
Original Assignee
Panasonic Corp
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp, Matsushita Electric Industrial Co Ltd filed Critical Panasonic Corp
Priority to JP2010279844A priority Critical patent/JP5118188B2/ja
Publication of JP2011100141A publication Critical patent/JP2011100141A/ja
Application granted granted Critical
Publication of JP5118188B2 publication Critical patent/JP5118188B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • G09G3/2029Display of intermediate tones by time modulation using two or more time intervals using sub-frames the sub-frames having non-binary weights
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0216Interleaved control phases for different scan lines in the same sub-field, e.g. initialization, addressing and sustaining in plasma displays that are not simultaneous for all scan lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0224Details of interlacing
    • G09G2310/0227Details of interlacing related to multiple interlacing, i.e. involving more fields than just one odd field and one even field
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0261Improving the quality of display appearance in the context of movement of objects on the screen or movement of the observer relative to the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0266Reduction of sub-frame artefacts
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • G09G3/2033Display of intermediate tones by time modulation using two or more time intervals using sub-frames with splitting one or more sub-frames corresponding to the most significant bits into two or more sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2077Display of intermediate tones by a combination of two or more gradation control methods
    • G09G3/2081Display of intermediate tones by a combination of two or more gradation control methods with combination of amplitude modulation and time modulation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of El Displays (AREA)
  • Liquid Crystal (AREA)

Description

本発明は、アクティブマトリクス方式の表示装置、特に液晶、有機EL(エレクトロルミネッセンス)を用いた表示装置に関し、詳しくは時間的に重み付けられたサブフレーム期間における2値あるいは多値の電圧レベルの組み合わせにより多階調表示を行う表示装置に関するものである。
電池駆動による小型の携帯機器に用いられる表示装置には、より少ない消費電力が要求されている。そのような要求を満たす表示デバイスの代表格として、液晶や有機EL(エレクトロルミネッセンス)が知られている。これらの表示素子を用いたアクティブマトリクス方式の表示装置、典型的には3端子の薄膜トランジスタ(TFT)をスイッチング素子とする表示装置では、アナログの電圧あるいは電流によって画素の輝度を制御し階調表示を行うのが一般的である。例えば、液晶の場合はアナログの電圧を印加することによって、有機ELの場合はアナログの電流を流すことによって表示素子の輝度を変化させ階調表示している。
従来のアクティブマトリクス液晶パネルの構成を図10に示し、その階調表示方法を説明する。101はアクティブマトリクス方式の液晶パネルであり、信号線S1〜Snと、これと直交する走査線G1〜Gmと、その交点近傍にあるスイッチング素子からなる。Siはある信号線、Gjはある走査線、102はそれらの交点近傍にあるスイッチング素子、この場合は一般的な3端子の薄膜トランジスタ(TFT)の例である。103は液晶素子を示し、トランジスタ102と対峙する側に対向電極Vcomが形成される。104は蓄積容量であり液晶素子103の容量成分を補佐し、画質の劣化を防止している。その逆側の電極は別途Vstとして共通接続される場合が多い。これらのトランジスタ側の交点105が画素電極に相当する。
動作を簡単に説明すると、走査線Gjが1フレーム期間に一度高電位となり、トランジスタ102を導通させ、この時の信号線Siの電位まで画素電極105、つまり液晶容量103と蓄積容量104を対向電極Vcomに対して充電する。その後走査線Gjが低電位となってトランジスタ102が非導通となって、この充電された電位を1フレーム期間保つ。また、液晶は交流駆動するのが普通であるが、対向電極Vcomと蓄積容量の共通電極Vstを信号線Siに同期して反転したパルス状波形を加え、信号線Siの振幅を減少することも一般的に行われる。106は信号側のシフトレジスタおよびラッチであり、外部から入力されるクロック信号CKHとスタート信号STHにより、映像信号を順次サンプリングしシリアル−パラレル変換する。図10ではデジタル映像信号の例を示し、複数ビットの映像信号がD/A変換回路107によりアナログ信号に変えられ、オペアンプ108により電流増幅されて信号線S1〜Snに加えられる。走査側は外部より加えられるクロック信号CKVとスタート信号STVにより順次上から下へ走査するシフトレジスタ109と出力バッファ110からなり、走査線G1〜Gmをパルス波形で駆動する。
図11に各部の波形図を示す。HDは水平同期信号を示し、その周期は水平走査期間Hであり、前述のSTHとCKVの周期に等しい。これらの位相はパネル特性等により若干変えられる。入力信号はデジタル映像信号であり、CKHの周期でデータは変化する。FF1,FF2,FF3は信号側シフトレジスタのサンプリングパルスを示す。例えば、4ビット、16階調の場合では、データを16進数で表現すると、FF1には”0”、FF2には”7”、FF3には”F”がサンプリングされラッチされている。ラッチパルスのタイミングでこれをD/A変換すると、対向電位Vcomに対するパルス高さが変わり、これで階調を表現する。対向反転すれば液晶の交流駆動をする際に信号線の電圧振幅を約1/2にすることが可能で一般的に行われている。なお、図10の蓄積容量104を前段ゲート(図には示されていないがGj−1)とオーバーラップして形成し、前段のゲート側からパルス電圧を印加して、対向電位を一定に保ったまま対向反転同様に信号線の電圧振幅を約1/2に低減できる容量結合駆動がある(特許文献1)。あるいは蓄積容量104を前段ゲートにオーバーラップさせずに、ゲートとは独立に蓄積容量にパルス電圧を印加する容量結合駆動(特許文献2)の場合も同様の効果が得られる。
図12に走査線の選択順序を示す。横軸は時間、縦軸は選択ラインである。時間軸の最小幅は水平走査期間Hであり、表示ライン数は16である。図12のように、選択順序は0→1→2→・・・→15というように順次走査となっている。従って、16Hで1フレーム期間が完了し、次のフレームの書き込みが始まる。実際には、フレーム期間にはライン選択時間以外に垂直ブランキング期間が設けられるが、図12では省略している。なお、水平走査期間Hは図11のHDの周期に等しく、この時間内にアナログ信号が画素に書き込まれている。
次に、従来のアクティブマトリクス有機ELパネルの構成を図13に示す。図10の液晶パネルの場合と同機能のものは同一番号を付す。401はアクティブマトリクス方式の有機ELパネルであり、信号線S1〜Snと、これと直交する走査線G1〜Gmと、その交点近傍にあるスイッチング素子からなる。Siはある信号線、Gjはある走査線、402および403はそれらの交点近傍にある第1および第2のスイッチング素子であり、3端子の薄膜トランジスタ(TFT)を示している。404は補助容量であり、第1のトランジスタ402を介して第2のトランジスタ403のゲート電極に印加された信号線Siの電圧を保持する役割をする。405の位置は画素電極を示し、第2のトランジスタ403を介して電源供給線Vsに接続されている。406は有機EL素子であり、画素電極405と対向電極Vcomとの間に形成され、対向電極Vcomおよび電圧供給線Vsとの間に流れる電流により発光し、その電流制御により階調表示を行う。水平駆動回路および垂直駆動回路の動作については図1の液晶の場合と同様であり、走査線Gjを順次走査して第1のトランジスタ402を導通させ、信号線Siに出力されたアナログ電圧を第2のトランジスタ403のゲートと補助容量404に書き込んでいる。
以上のように、従来のアクティブマトリクス液晶パネル及び有機ELパネルでは、アナログ的に輝度を変調することで階調表示を行ってきた。そのため、水平駆動回路にはD/A変換回路が設けられ、パネルに対してアナログ量の電圧ないしは電流を出力する必要があった。しかしながら、D/A変換回路の後段には、負荷である信号線容量を充放電するための電流バッファとしてオペアンプを設ける必要があり、これが駆動回路全体の消費電力を増大させる要因であった。なぜなら、オペアンプは負荷を充放電していないときでもスタティックな電流が絶えず流れて続けており、しかも全信号線数に等しい数だけのオペアンプが存在するので、オペアンプのスタティック電流による消費電力の総和は大きくなり、これが駆動回路全体の消費電力の中で大きな割合を占めていた。
またアクティブマトリクス有機ELパネルの階調表示では、有機EL素子に流れる電流量により輝度を制御するため、パネルの表示品質は画素トランジスタの電流−電圧特性のばらつきに非常に敏感である。したがって、輝度ムラなどの画質低下を防ぐためには、パネル全体にわたりトランジスタ特性を均一に形成する必要がある。
これらの電力課題、画質課題を解決する1つの方法として、D/Aコンバータやオペアンプなどのアナログ回路を用いず、2値の固定電圧のみを用いて時間変調によりデジタル的に階調表示を行う駆動方法が知られている。本願ではこれをデジタル階調表示方式と呼ぶものとする。デジタル階調表示方式では、アナログ回路のスタティック電流による電力ロスがなく、また高画質に対して要求されるトランジスタ特性のばらつきも厳しくない。
図14に液晶の場合を例として、従来のデジタル階調表示方式の構成を示す。図14は図10に比較して、D/A変換回路およびオペアンプの代わりに、2値の固定電圧VH、VLを選択するアナログマルチプレクサすなわちデコーダ501とアナログスイッチ502が配置されている。デコーダとアナログスイッチは非常に簡単な回路で構成することができ、スタティックな電力消費がほとんどない。また、有機ELを用いたデジタル駆動の場合も図5と同様に、D/A変換回路およびオペアンプの代わりに、デコーダとアナログスイッチが配置される。特に有機ELにデジタル階調表示方式を適用すると、画素トランジスタの電流−電圧特性が多少ばらついても、2値の固定電圧に対する電流変動さえ抑えられれば、輝度ムラが生じない良質な画像を提供できるという利点がある。なお、走査側は図7のように順次走査を行うためのシフトレジスタ回路により構成され、図10のアナログ駆動と同じである。
次に、2値の固定電圧VH、VLにより階調を表示する方法を図15と共に説明する。全体画像を表示するフレーム期間を時間的に重み付けされた複数のサブフレーム期間に分け、それぞれのサブフレーム期間において液晶の場合は画素電極に、有機ELの場合は第2のトランジスタのゲート電極にVHまたはVLを加えることで、時間的なパルス幅変調を行っている。図15は、固定電圧が2値でサブフレームの数と入力データのビット数が一致している場合の例を示しており、入力データが4ビット、サブフレームの数が4である。入力データの最上位ビット(MSB)〜最下位ビット(LSB)に対応して、サブフレームSF4〜SF1をそれぞれ割り当てている。入力データと重み付けされたサブフレームSF1〜SF4における2値の固定電圧VH、VLの組み合わせにより16通りの階調表示を行っている。例えば、階調データが10進数で11、すなわち2進数で”1011”のとき、サブフレームSF3では”0”に対応するVLが選択され、サブフレームSF1、SF2、SF4では”1”に対応するVHが選択される。なお、液晶素子の透過率−電圧特性(T−V特性)や有機ELの発光輝度−電流特性に合わせて、”0”にVH、”1”にVLを対応させても良い。
従来のデジタル階調表示方式では、時間的に重み付けされたサブフレーム構造をとるために、図16に示すように走査線を選択する必要がある。図16はサブフレーム数が4の場合で、単純に走査線を上から下へ順次走査しており、サブフレームの時間的な重み付けを1:2:4:8とするために上位ビットほど長いサブフレーム期間を有している。このように、デジタル駆動で順次走査する場合のフレーム周期は、サブフレーム数をN、表示ライン数をL、水平走査期間をHとして
L(1+2+4+・・・+2の(N−1)乗)×H
=(2のN乗−1)HL
と表される。上式から分かるように、サブフレーム数Nが増えるとサブフレーム期間が2のN乗の項に起因して急激に大きくなる。特に最上位ビット(MSB)に対するサブフレーム期間は、他のラインの書き込みを行わない保持期間が非常に増大してしまう。この原因によりフレーム周期が増大してフリッカと呼ばれるちらつきが生じる。逆にフレーム周波数を一定とすると、水平走査周波数が大きくなって電力の増大を引き起こすという課題があった。
次に、デジタル階調表示方式に特有の画質課題である動画疑似輪郭について説明する。図17に動画疑似輪郭の発生原理を示す。固定電圧が2値、サブフレーム数が4、サブフレームの保持期間の比が1:2:4:8で16階調表示する場合において、動画表示を想定し、ある画素の2フレーム間の連続的な輝度変化を考える。図17では、説明を容易にするため、時間的に最上位ビットに対するサブフレームSF4から順に選択している。第1フレームでは階調”7”すなわち”0111”が表示され、第2フレームでは階調”8”すなわち”1000”が表示されたとする。この場合、2フレーム間では”01111000”が表示されることになる。人間の目には発光パターンが累積され時間的に平均化されるが、フレーム周波数が60Hz程度では”・1111・・・”の発光パターンに対して本来”7”あるいは”8”の輝度に見えるはずが、階調”16”の輝度に一瞬見えてしまう。このように、上位ビットの急激な変化が動画疑似輪郭をもたらす。これを防ぐためには一般的に、サブフレームの数を増やし、急激なビット変化を極力抑える手段が用いられる。例えば、図18のように、サブフレーム数を5とし、サブフレームの保持期間の比を1:2:4:4:4として適切に16階調を選ぶようにする。このとき、階調”7”から階調”8”へのビット変化が緩やかになり、この階調変化に関する動画疑似輪郭が低減する。ただし、階調”3”から階調”4”への動画疑似輪郭は残る。サブフレームの数をさらに増やせば、動画疑似輪郭をさらに低減できる。このように、動画疑似輪郭を低減しようとすればサブフレームの数を増やす必要があり、従ってフレーム周期が増大し、フレーム周波数を一定とすれば水平走査周波数が増大し、故に電力増大をもたらすという課題があった。
特開平3−35218号公報 特願平11−255228号
上記背景技術の課題を要約すれば以下の通りである。
(1)小型の電池駆動の携帯機器に用いられる表示装置、特にアクティブマトリクス方式の液晶及び有機EL等の表示装置において、D/Aコンバータやオペアンプ等のアナログ回路を用いずに、2値の固定電圧のみで時間的に重み付けられたサブフレームにより多階調表示を行うと、フレーム周期が増大しフリッカを発生したり、電力を増大する要因となっていた。
(2)また、動画疑似輪郭を低減するためにサブフレームの数を増やすと、さらに電力の増大を引き起こしていた。
本発明の目的は、サブフレームにより多階調表示を行い、しかもフレーム期間を短縮してフリッカの発生を防止するようにしたアクティブマトリックス型表示装置を提供することである。
また、本発明の他の目的は、サブフレームの数を増やすことなく、動画疑似輪郭を低減するようにしたアクティブマトリックス型表示装置を提供することである。
本発明は、マトリクス状に配置された複数の信号線と複数の走査線の各交点に対応して第1のスイッチング素子、前記第1のスイッチング素子に接続された第2のスイッチング素子、前記第2のスイッチング素子に接続された画素電極および前記第2のスイッチング素子に前記画素電極と異なる側に接続された電源供給線が形成された第1の基板と、前記第1の基板と発光層を介して対峙する対向電極が形成された第2の基板とを備え、複数の走査線を有するアクティブマトリックス表示装置の前記複数の走査線の中から1つの走査線を選択し、前記選択した1つの走査線に対して、1フレームを書き込み期間と保持期間からなる複数のサブフレームで構成し、前記保持期間の累積効果で階調表示を行うアクティブマトリックス型表示装置において、表示階調数よりも少ない複数の電圧レベルを予め準備しておき、デジタル画像データに応じて、前記複数の電圧レベルのうちのいずれかの値を選択して前記信号線を介して出力する信号線駆動回路と、前記複数の走査線のうち前記選択した1つの走査線に関する各サブフレーム毎の保持期間に、前記選択した1つの走査線以外の残余の走査線を、同一走査線に関して同一のサブフレームを書き込まないように前記表示装置の前記複数の走査線の配置順の上から下に順次走査するのでなく、前記複数の走査線の上から下への配置順に対してランダムに選択するとともに、1つの走査期間においては、対応する1つの走査線のみを選択する走査線駆動回路と、を有し、1フレーム期間全体としてみると、各走査線それぞれにおいて、実質的に前記複数のサブフレーム毎の書き込みが行われ、各サブフレーム毎の保持期間が確保されて階調表示駆動が行われることにより上位ビットにおけるサブフレーム期間の保持期間を利用して他の走査線のサブフレームを書き込むことを特徴とする。
好ましくは、前記複数の電圧レベルを2値とすることを特徴とする。
また好ましくは、前記複数の電圧レベルを3以上の複数値とすることを特徴とする。
また、前記信号線駆動回路が複数の前記電圧レベルから1値を選択して出力するアナログマルチプレクサを含んでもよい。
さらに、前記走査線駆動回路が入力されるアドレス信号に従って走査線を選択するデコーダを含んでもよい。
また、前記第1及び第2のスイッチング素子が3端子の薄膜トランジスタで構成されてもよい。
以上のように本発明によれば以下の効果を奏する。
(1)従来のアクティブマトリクス型表示装置、特に液晶、有機ELを用いたアクティブマトリクス型表示装置において、従来のデジタル階調表示方式に比べてフレーム期間を短縮でき、フリッカを大幅に低減できる効果がある。また、フレーム周波数を一定とすれば、水平走査期間が大きくすることができ、この時間に行う液晶パネル容量の充放電による電力を低減できる効果がある。
(2)D/A変換回路やオペアンプが不要でドライバ回路の構成を簡単にすることができ、これらで消費する電力を削減できる効果がある。
(3)従来のアナログ階調表示方式で要求されるほど高精度で均一な薄膜トランジスタの特性を必要とせず、トランジスタ特性ばらつきによる輝度ムラなどの画質劣化を低減できる効果がある。
(4)固定電圧を多値化することにより、電力を増大させずに階調性や動画疑似輪郭などの画質劣化を防ぐことが可能となる。
実施の形態1に係るアクティブマトリクス型液晶表示装置10の要部構成図である。 液晶表示装置10の電気的構成を示す回路図である。 実施の形態1における走査線の選択順序を示す駆動シーケンス図である。 実施の形態1における走査線の選択順序の変形例を示す駆動シーケンス図である。 実施の形態1における走査線の選択順序の変形例を示す駆動シーケンス図である。 実施の形態2に係る液晶表示装置10Aの電気的構成を示す回路図である。 実施の形態2における階調とサブフレームとの関係を示す図である。 実施の形態2における階調とサブフレームとの関係の変形例を示す図である。 実施の形態2における階調とサブフレームとの関係の変形例を示す図である。 従来のアクティブマトリクス液晶パネルにおけるアナログ階調表示の構成図である。 従来のアクティブマトリクス液晶パネルにおけるアナログ階調表示の波形図である。 従来のアナログ階調表示の走査線選択順序を示す図である。 従来のアクティブマトリクス有機ELパネルにおけるアナログ階調表示の構成図である。 従来のアクティブマトリクス液晶パネルにおけるデジタル階調表示の構成図である。 デジタル階調表示における階調とサブフレームの関係を示す図である。 従来のデジタル階調表示の走査線選択順序を示す図である。 デジタル階調表示における動画疑似輪郭の発生原理を示す図である。 従来のデジタル階調表示における動画疑似輪郭の低減方法を示す図である。
(実施の形態1)
図1は実施の形態1に係るアクティブマトリクス型液晶表示装置10の要部構成図であり、図2は液晶表示装置10の電気的構成を示す回路図である。本実施の形態1に係る液晶表示装置において、図10及び図14に示す従来例に対応する部分には同一の参照符号を付して、詳細な説明は省略する。この液晶表示装置10は、1フレームを書き込み期間と保持期間からなる複数のサブフレームSF1,SF2,…,SFn(総称するときは参照符号SFで示す)で構成し、保持期間の累積効果で階調表示を行うアクティブマトリックス型表示装置である。液晶表示装置10は、第1の基板11と、第1の基板11に対向して配置される第2の基板12と、基板11,12間に封止される液晶層103とを有する。第1の基板11の内側面には、マトリクス状に配置された複数の信号線S1,S2,…,Sn(信号線を総称するとは、参照符号Sで示す)と複数の走査線G1,G2,…,Gm(走査線を総称するときは、参照符号Gで示す)の各交点に対応してスイッチング素子としての薄膜トランジスタ102(TFT)、TFT102に接続された画素電極105および画素電極105に接続された蓄積容量104が形成されている。また、第2の基板12の内側面には、対向電極14が形成されている。
20は信号線駆動回路である。この信号線駆動回路20は、シフトレジスタ/ラッチ回路106(図面の簡略化のため、シフトレジスタとラッチを併せて1つのブロックとして示している)と、デコーダ501と、アナログスイッチ502とを有する。デコーダ501及びアナログスイッチ502は、アナログマルチプレクサを構成し、デジタル画像データに応じて2値の固定電圧VH、VLのいずれかを選択する働きをなす。このような構成により、信号線駆動回路20は、表示階調数よりも少ない複数(本実施の形態1では固定電圧VH、VLの2値)の電圧レベルを予め準備しておき、デジタル画像データに応じて、前記複数の電圧レベルのうちのいずれかの値を選択して信号線Sを介して出力する機能を果たすことになる。
また、30は走査線駆動回路である。この走査線駆動回路30は、アドレス信号ADVにより指定された走査線Gを選択するデコーダ803と、出力バッファ110とから構成されている。デコーダ803には制御回路(図示せず)から出力されるアドレス信号ADVが供給され、アドレス信号ADVによりアドレス指定された走査線が選択されるように構成されている。なお、アドレスの指定順序は、予め制御回路(図示せず)内のメモリに予め記憶されており、このメモリに基づき後述する所定の順序により走査線がランダム走査されることになる。
次いで、液晶表示装置10の駆動方法について説明する。実施の形態1では、全体画像を表示するフレーム期間を時間的に重み付けされた複数のサブフレーム期間に分け、それぞれのサブフレーム期間において2値の固定電圧VHまたはVLを選択出力することで、時間的なパルス幅変調を行っている。階調データとサブフレームにおける2値の固定電圧の組み合わせの関係は、例えば図15に示されるが、図15と異なる組み合わせであってもよい。
次いで、具体的な駆動シーケンスを図3に示す。この図3は第0番目の走査線〜第15番目の走査線の16本の走査線で、固定電圧が2値で、サブフレームの数と入力階調データのビット数が共に4で一致している場合の例を示している。図3(a)及び図3(c)は第0番目の走査線のサブフレームを示している。また、図3(b)及び図3(d)は走査線の選択順序を示している。なお、図3(a)及び図3(c)は全体で1フレーム期間を示しており、図3(c)は図3(a)に後続するものであるが、図面のスペース等を考慮して2つに分けて描いたに過ぎない。また、同様に、図3(b)及び図3(d)は全体で1フレーム期間を示しており、図3(d)は図3(b)に後続するものであるが、図面のスペース等を考慮して2つに分けて描いたに過ぎない。
以下、図3を参照しつつ、具体的な駆動方法について説明する。各サブフレームSF1〜SF4の期間は書き込み期間と保持期間からなり、書き込み期間はどのサブフレームにおいても1水平走査期間(1H)で一定であり、保持期間はサブフレームごとに水平走査期間の2の累乗倍の定数倍に重み付けされている。即ち、サブフレームSF1の保持期間は4Hとされ、サブフレームSF2の保持期間は8Hとされ、サブフレームSF3の保持期間は16Hとされ、サブフレームSF4の保持期間は32Hとされている。
ここで、本発明における駆動方法は、フレーム期間の短縮化を目的とするものである。そして、かかる目的達成のため、予め定めた1つの走査線(図3の場合では、第0番目の走査線に相当する)に関する各サブフレーム毎の保持期間に、前記予め定めた1つの走査線以外の残余の走査線(図3の場合では、第1番目〜第15番目の走査線に相当する)を、同一走査線に関して同一のサブフレームを書き込まないように予め定めた順序に従ってランダム走査し、1フレーム期間全体としてみると、全ての走査線に関してサブフレーム毎の書き込み及び保持期間が確保されて階調表示が行われることを特徴とする。
ここで、上記目的を達成するための具体的な走査線の選択順序を設定するに際して、先ず、サブフレーム期間を一般化しておく。Hを1水平走査期間、Nを全サブフレーム数、Kを正の整数とするとき、i番目のサブフレーム期間は、(ただし、i=1,2,・・・,N)
(1+2の(i−1)乗×NK)×H
と表される。上式の括弧内の第1項は書き込み期間を表し、第2項は保持期間を表している。保持期間は(2の累乗)×(定数K)×(サブフレーム数N)×(水平走査期間H)で表され、サブフレームごとに(2の累乗)の部分が1,2,4,8・・・と重み付けされる。保持期間にNKの項を含んでいるのは、後述するようにフレーム期間の短縮に役立つからである。
そして、1フレーム期間は、全サブフレーム期間の和であるので、
(N+NK(1+2+4+・・・+2の(N−1)乗))×H
=NH(1+K(2のN乗−1))
と表される。
図3(a),(c)の波形図においては、パルスの部分が書き込み期間、それ以外の部分が保持期間に相当する。
走査線の選択順序は、単純に上から下へ順次走査するのでなく、図3(b),(d)に示すように所定の順序で選択することにより、上位ビットにおけるサブフレーム期間の保持期間を利用して他のラインのサブフレームを書き込み、フレーム期間を短縮している。フレーム期間を短縮する具体的な方法は以下の手順で行う。
(1)表示走査線数の設定
1フレーム期間には、全てのサブフレームを書き込むために1ラインに対しN回の書き込み期間が必要である。従って、表示走査線数がLであるとき、1フレーム期間に1水平走査期間の(N×L)倍の書き込み期間が必要である。すなわち、書き込み期間はNHLで表される。保持期間を利用して他のラインの書き込みを行うとき、最も効率的なのは、
NH(1+K(2のN乗−1))=NHL
が成り立つときである。従って、表示走査線数を
L=1+K(2のN乗−1)
となるように選べばよい。
図3(b),(d)の例ではサブフレーム数がN=4であるから、表示走査線数はL=15K+1となる。Kは正の整数であり、K=1,2,3・・・とすると、L=16,31,46・・・となる。図3(b),(d)では、K=1として表示走査線数L=16、1フレーム期間がNHL=64Hとなっている。
(2)走査線の選択順序の設定
次いで、走査線の選択順序に関して詳細に説明する。図3はサブフレーム数がN=4、表示走査線数L=16(K=1)の場合であり、各サブフレーム期間は5H、9H、17H、33Hであり、1フレーム期間はこれらの和であって64Hとなる。先頭の第0番目の走査線に注目すると、時刻t=0から水平走査期間1Hの間に、最下位ビットに対するサブフレームSF1を書き込んでいる。その後、保持期間が4Hあって、次に第0番目の走査線のSF2を書き込む時刻はt=5Hとなる。このSF1の保持期間の間に、他の走査線のサブフレームを書き込んでいる。即ち、t=1Hで第15番目の走査線のSF2を、t=2Hで第13番目の走査線のSF3を、t=3Hで第9番目の走査線のSF4を、t=4Hで第1番目の走査線のSF1を書き込んでいる。換言すれば、書き込むサブフレームの順序がSF1→SF2→SF3→SF4→SF1・・・というように循環している。また、1つのサブフレーム、例えばSF4に注目すれば、選択順序は開始ラインを9として、9→10→11→・・・→15→0→1→・・・→8というように順次走査となっている。他のサブフレームについても、開始ラインが異なるだけで順次走査と言う点では同様である。各サブフレームの開始ラインは、0ライン目に対する各サブフレームの書き込み時刻が決まれば一義的に決まる。
このように、サブフレームの保持期間を利用して他のラインのサブフレームを書き込むように走査線を選択すれば、単純に順次走査してサブフレーム構造をとる場合に比べてフレーム期間をN/(2のN乗−1)倍に短縮できる。
例えば図3と図16は同じ表示走査線数、同じサブフレーム数であるが、順次走査の図16のフレーム周期は240Hであるのに対し、図3では64Hで済む。フレーム周期を短縮できればフリッカと呼ばれるちらつきを防止することができ、またフレーム周波数を一定とすれば水平走査期間を増大でき、この水平走査期間に行う液晶パネル容量の充放電による電力を低減できる。
上記の例では、サブフレームの保持期間の比をSF1:SF2:SF3:SF4=1:2:4:8としたけれども、本発明はこれに限定されるものではなく、例えばSF1:SF2:SF3:SF4=2:8:1:4に設定しても、上記と同様な考え方で走査線の選択順序を図4に示すようにすれば、フレーム期間の短縮化を図ることができる。
また、上記の例では、サブフレーム期間の選択順序がSF1→SF2→SF3→SF4→SF1・・・というように循環し、かつ1つのサブフレーム期間について見れば順次走査となるように走査線を選択したいたが、本発明はこれに限定されるものではなく、例えば図5に示すように、サブフレーム期間の選択順序がSF1→SF2→SF3→SF4→SF1・・・と循環するけれども、1つのサブフレーム期間について見れば順次走査とならないような選択を行うようにしてもよい。図5の場合、例えばSF4に注目すれば、選択順序は開始ラインを3として、3→5→7→9→→11→13→15→2→4→・・・14→3→5→というように2ラインおきの走査となっている。他のラインについても同様に2ラインおきの走査となっている。このような図5に示す走査線の選択であっても、フレーム期間の短縮化を図ることができる。なお、順次走査を行う方が、走査線を指定するアドレス回路を簡略化できる。
また、上記の例では、サブフレーム期間を重み付けの小さい順にSF1→SF2→SF3→SF4→SF1→・・・というように循環して走査線を選択したが、逆に重み付けの大きい順にSF4→SF3→SF2→SF1→SF4→・・・と循環してもよい。あるいは、重み付けの大きさに関係なく、例えばSF3→SF1→SF4→SF2→SF3→・・・というようにサブフレーム順序を自由に設定してもよい。
また上記の例ではサブフレームの循環する周期をサブフレーム数N=4に一致させて4H周期としたが、Nの倍数の範囲、例えばN=4の場合は8H周期で循環させても良い。またすべてのラインを複数のラインからなるブロックごとに、あるいは数ラインおきに、あるいは偶数ラインと奇数ラインとに分けるなどして、サブフレームの順序を異ならせてもよい。このような場合、サブフレームの各々について必ずしも順次走査とならないことがある。
(走査線の選択方法の要約)
上記走査線の選択方法を要約すれば、以下の3通りに大別することができる。
(1)複数の走査線のうち予め定めた1つの走査線に関する各サブフレーム毎の保持期間に、前記予め定めた1つの走査線以外の残余の走査線を、同一走査線に関して同一のサブフレームを書き込まないように予め定めた順序に従ってランダム走査して、1フレーム期間全体としてみると、各走査線それぞれにおいて、実質的に前記複数の各サブフレーム毎の書き込み・保持期間が確保されている。
この選択方法では、サブフレーム期間の選択順序が循環する場合と循環しない場合の両者が含まれる。また、サブフレームの各々について順次走査の場合とそうでない場合の両者が含まれる。この選択方法によれば、保持時間を有効利用することにより、フレーム期間を短縮できるという効果がある。
(2)サブフレーム期間の選択順序がSF1→SF2→・・・→SFn→SF1→SF2→・・・→SFnと循環するように走査線を選択する。
この選択方法では、サブフレームの各々について必ずしも順次走査とならないこともある。この選択方法によれば、上記の(1)の選択方法に比べて、保持時間をさらに有効利用でき、フレーム期間を最も短縮できるとともに、走査線を指定するアドレス回路を簡略化できるという効果がある。
(3)サブフレーム期間の選択順序がSF1→SF2→・・・→SFn→SF1→SF2→・・・→SFnと循環し、かつ1つの前記サブフレーム期間について見れば順次走査となるように走査線を選択する。この選択方法によれば、上記の(1),(2)の選択方法に比べて、走査線を指定するアドレス回路を、構成の簡単なカウンタ回路で構成できるという効果がある。
なお、上記の(1)〜(3)の選択方法は、走査線の選択方法の考え方が異なるものであるが、結果的には同一の駆動シーケンスとなる場合はある。
また、上記の例では、サブフレームの保持期間を(2の累乗)×(定数K)×(サブフレーム数N)×(水平走査期間H)としたが、(2の累乗)×(定数K)の部分を任意に設定してもよい。一般化すれば、重みの部分(定数K)×(2の累乗)をK(i)に置き換え、保持期間をNH・K(i)を表し、i番目のサブフレーム期間を、(ただし、i=1,2,・・・,N)
(1+N・K(i))×H
と表すことができる。また1フレーム期間は、全サブフレーム期間の和であるので、
NH(1+K(1)+K(2)+・・・+K(N))=NH(1+ΣK(i))
と表される。フレーム期間を短縮するためにこれをNHLと置けば、表示走査線数は
L=1+K(1)+K(2)+・・・+K(N)=1+ΣK(i)
となる。そして、この場合においても、上記のサブフレームの保持期間を(2の累乗)×(定数K)×(サブフレーム数N)×(水平走査期間H)する場合と同様な考え方に基づいて、走査線の選択順序を設定すればよい。
(実施の形態1の補足説明)
1)本実施の形態では液晶の交流駆動に関しては従来例と同様に対向反転駆動を仮定しており、固定電圧を2値としたが、対向を一定とする場合には固定電圧を正極性及び負極性でそれぞれ2値ずつ、合計4値とすることで適用可能である。なお、前段ゲートの容量結合駆動、あるいは蓄積容量を独立に制御する容量結合駆動を用いれば、固定電圧を2値のままで対向を一定にすることが可能である。
2)本実施例ではサブフレーム数N=4、定数K=1より表示ライン数をL=16としたが、これは表示可能な最大ライン数であって、実際にはこれより少ないライン数でもよい。例えば、表示可能な最大ライン数をL=16とし、実際に表示するライン数を15ラインとした場合には、どのラインも選択されない時間が4H分生じるだけである。
(実施の形態2)
図6は実施の形態2に係る液晶表示装置10Aの電気的構成を示す回路図である。本実施の形態2は、実施の形態1に類似し対応する部分には同一の参照符号を付す。上記実施の形態1では時間的に重み付けされた複数のサブフレームにおける2値の固定電圧の組み合わせで階調表示を行うようにしたが、本実施の形態2では、3値以上の固定電圧を組み合わで階調表示を行うことを特徴するものである。このことは、多値サブフレームによる階調表示、すなわちデジタルとアナログの併用により階調表示を行うことを意味する。
このように多値化した場合には、信号側駆動回路の固定電圧を選択するアナログマルチプレクサ(デコーダおよびスイッチ)の回路構成が複雑になるが、サブフレーム数を増やさずに表示階調数を増やせる利点がある。例えば、図7のように、3値4サブフレームで保持期間の比を1:2:4:8とした場合、1つの階調に対して取り得る固定電圧の自由度を2とすれば、最大31階調得られる。
一方、多値化によりサブフレーム数を少なくすることも可能である。例えば、図8のように、3値3サブフレームで保持期間の比を1:2:4とした場合、1つの階調に対して取り得る固定電圧の自由度を2とすれば、最大15階調得られる。サブフレーム数を少なくできればフレーム周期をさらに短縮することができ、フレーム周波数を一定とすれば水平走査周波数を低減でき、電力を低減することが可能である。ここで多値化する際、1つの階調に対して取り得る固定電圧の自由度を2とすることにより、隣り合う階調間での輝度飛びを防ぐことができ、階調−輝度特性において連続性を保つことができる。
また、図9のように、3値4サブフレームで保持期間の比を1:2:2:2として、隣り合う2つの階調での急激なビット変化が小さくなるように適切に階調を選べば、サブフレームを増やさずに動画疑似輪郭による画質劣化を抑えることが可能である。
なお、多値化した場合も2値の場合と同様に、対向反転駆動及び容量結合駆動を用いて、固定電圧の数を2倍にすることなく液晶の交流駆動が可能である。
(その他の事項)
上記実施の形態1,2では表示素子に液晶を用いて説明したが、表示素子が有機ELであっても実施の形態1,2の走査線の選択方法を同様に適用することができる。
本発明のアクティブマトリクス型表示装置は、特に液晶、有機ELを用いたアクティブマトリクス型表示装置に利用できる。
10 :液晶表示装置
20 :信号側駆動回路
30 :走査線駆動回路
101:液晶パネル
102,402,403:スイッチング素子
103:液晶層
104:蓄積容量
105,405:画素電極
106:シフトレジスタ及びラッチ
110:出力バッファ
401:アクティブマトリクス方式の有機ELパネル
404:補助容量
406:有機EL素子
501:デコーダ
502:アナログスイッチ
803:走査線選択デコーダ
S1,S2,S3,Si,Sn:信号線
G1,G2,G3,Gj,Gm:走査線
CKH:信号側クロック信号
STH:信号側スタート信号
CKV:走査側クロック信号
STV:走査側クロック信号
ADV:走査側アドレス信号
Vcom:対向電極
Vst:蓄積容量の共通電極
Vs:電源供給線
HD:水平同期信号
FF1,FF2,FF3:信号側シフトレジスタのサンプリングパルス
VH,VL,V1,V2,V3:固定電圧
SF1,SF2,SF3,SF4:サブフレーム期間

Claims (7)

  1. マトリクス状に配置された複数の信号線と複数の走査線の各交点に対応して第1のスイッチング素子、前記第1のスイッチング素子に接続された第2のスイッチング素子、前記第2のスイッチング素子に接続された画素電極および前記第2のスイッチング素子に前記画素電極と異なる側に接続された電源供給線が形成された第1の基板と、前記第1の基板と発光層を介して対峙する対向電極が形成された第2の基板とを備え、複数の走査線を有するアクティブマトリックス表示装置の前記複数の走査線の中から1つの走査線を選択し、前記選択した1つの走査線に対して、1フレームを書き込み期間と保持期間からなる複数のサブフレームで構成し、前記保持期間の累積効果で階調表示を行うアクティブマトリックス型表示装置において、
    表示階調数よりも少ない複数の電圧レベルを予め準備しておき、デジタル画像データに応じて、前記複数の電圧レベルのうちのいずれかの値を選択して前記信号線を介して出力する信号線駆動回路と、
    前記複数の走査線のうち前記選択した1つの走査線に関する各サブフレーム毎の保持期間に、前記選択した1つの走査線以外の残余の走査線を、同一走査線に関して同一のサブフレームを書き込まないように前記表示装置の前記複数の走査線の配置順の上から下に順次走査するのでなく、前記複数の走査線の上から下への配置順に対して非等差的に選択するとともに、1つの走査期間においては、対応する1つの走査線のみを選択する走査線駆動回路と、を有し、
    1フレーム期間全体としてみると、各走査線それぞれにおいて、実質的に前記複数のサブフレーム毎の書き込みが行われ、各サブフレーム毎の保持期間が確保されて階調表示駆動が行われることにより上位ビットにおけるサブフレーム期間の保持期間を利用して他の走査線のサブフレームを書き込むことを特徴とするアクティブマトリックス型表示装置。
  2. マトリクス状に配置された複数の信号線と複数の走査線の各交点に対応して第1のスイッチング素子、前記第1のスイッチング素子に接続された第2のスイッチング素子、前記第2のスイッチング素子に接続された画素電極および前記第2のスイッチング素子に前記画素電極と異なる側に接続された電源供給線が形成された第1の基板と、前記第1の基板と発光層を介して対峙する対向電極が形成された第2の基板とを備え、複数の走査線を有するアクティブマトリックス表示装置の前記複数の走査線の中から1つの走査線を選択し、前記選択した1つの走査線に対して、1フレームを書き込み期間と保持期間からなる複数のサブフレームで構成し、前記保持期間の累積効果で階調表示を行うアクティブマトリックス型表示装置において、
    表示階調数よりも少ない複数の電圧レベルを予め準備しておき、デジタル画像データに応じて、前記複数の電圧レベルのうちのいずれかの値を選択して前記信号線を介して出力する信号線駆動回路と、
    前記複数の走査線のうち前記選択した1つの走査線に関する各サブフレーム毎の保持期間に、前記選択した1つの走査線以外の残余の走査線を、同一走査線に関して同一のサブフレームを書き込まないように前記表示装置の前記複数の走査線の配置順の上から下に順次走査するのでなく、前記複数の走査線の上から下への配置順に対して擬似乱数的に選択するとともに、1つの走査期間においては、対応する1つの走査線のみを選択する走査線駆動回路と、を有し、
    1フレーム期間全体としてみると、各走査線それぞれにおいて、実質的に前記複数のサブフレーム毎の書き込みが行われ、各サブフレーム毎の保持期間が確保されて階調表示駆動が行われることにより上位ビットにおけるサブフレーム期間の保持期間を利用して他の走査線のサブフレームを書き込むことを特徴とするアクティブマトリックス型表示装置。
  3. 前記複数の電圧レベルを2値とすることを特徴とする請求項1または2に記載のアクティブマトリクス型表示装置。
  4. 前記複数の電圧レベルを3以上の複数値とすることを特徴とする請求項1または2に記載のアクティブマトリクス型表示装置。
  5. 前記信号線駆動回路が複数の前記電圧レベルから1値を選択して出力するアナログマルチプレクサを含むことを特徴とする請求項1または2に記載のアクティブマトリクス型表示装置。
  6. 前記走査線駆動回路が入力されるアドレス信号に従って走査線を選択するデコーダを含むことを特徴とする請求項1または2に記載のアクティブマトリクス型表示装置。
  7. 前記第1及び第2のスイッチング素子が3端子の薄膜トランジスタで構成されることを特徴とする請求項1または2に記載のアクティブマトリクス型表示装置。
JP2010279844A 2000-01-14 2010-12-15 アクティブマトリクス型表示装置 Expired - Fee Related JP5118188B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2010279844A JP5118188B2 (ja) 2000-01-14 2010-12-15 アクティブマトリクス型表示装置

Applications Claiming Priority (7)

Application Number Priority Date Filing Date Title
JP2000005503 2000-01-14
JP2000005503 2000-01-14
JP2000097305 2000-03-31
JP2000097305 2000-03-31
JP2000300063 2000-09-29
JP2000300063 2000-09-29
JP2010279844A JP5118188B2 (ja) 2000-01-14 2010-12-15 アクティブマトリクス型表示装置

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2001006940A Division JP2002175039A (ja) 2000-01-14 2001-01-15 アクティブマトリクス型表示装置及びその駆動方法

Publications (2)

Publication Number Publication Date
JP2011100141A JP2011100141A (ja) 2011-05-19
JP5118188B2 true JP5118188B2 (ja) 2013-01-16

Family

ID=27342037

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010279844A Expired - Fee Related JP5118188B2 (ja) 2000-01-14 2010-12-15 アクティブマトリクス型表示装置

Country Status (6)

Country Link
US (1) US6924824B2 (ja)
EP (1) EP1187087A4 (ja)
JP (1) JP5118188B2 (ja)
KR (1) KR100758622B1 (ja)
CN (1) CN1358297A (ja)
WO (1) WO2001052229A1 (ja)

Families Citing this family (73)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7088322B2 (en) * 2000-05-12 2006-08-08 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP4014831B2 (ja) * 2000-09-04 2007-11-28 株式会社半導体エネルギー研究所 El表示装置及びその駆動方法
US6956547B2 (en) * 2001-06-30 2005-10-18 Lg.Philips Lcd Co., Ltd. Driving circuit and method of driving an organic electroluminescence device
JP2003114646A (ja) 2001-08-03 2003-04-18 Semiconductor Energy Lab Co Ltd 表示装置及びその駆動方法。
EP1347432A1 (en) * 2002-03-18 2003-09-24 Koninklijke Philips Electronics N.V. Display of high quality pictures on a low performance display
KR20030080148A (ko) * 2002-04-04 2003-10-11 엘지전자 주식회사 패시브 매트릭스 유기 el 디스플레이 장치의 랜덤 스캔방법
JP2003302648A (ja) * 2002-04-09 2003-10-24 Hitachi Displays Ltd 液晶表示装置
US8421828B2 (en) * 2002-05-10 2013-04-16 Jasper Display Corp. Modulation scheme for driving digital display systems
JP4232520B2 (ja) * 2002-06-28 2009-03-04 セイコーエプソン株式会社 電気光学装置の駆動方法
GB0218172D0 (en) * 2002-08-06 2002-09-11 Koninkl Philips Electronics Nv Electroluminescent display device
KR100459135B1 (ko) * 2002-08-17 2004-12-03 엘지전자 주식회사 유기 el 디스플레이 패널 및 구동방법
TWI318490B (en) * 2002-08-30 2009-12-11 Semiconductor Energy Lab Current source circuit, display device using the same and driving method thereof
JP4595296B2 (ja) * 2002-09-18 2010-12-08 セイコーエプソン株式会社 電気光学装置、電子機器及びプロジェクタ
JP2004139042A (ja) * 2002-09-24 2004-05-13 Seiko Epson Corp 電子回路、電気光学装置、電気光学装置の駆動方法及び電子機器
EP1561202A1 (en) * 2002-10-31 2005-08-10 Koninklijke Philips Electronics N.V. Line scanning in a display
JP4172250B2 (ja) * 2002-11-01 2008-10-29 セイコーエプソン株式会社 電気光学装置、電気光学装置の駆動方法及び電子機器
JP2004233522A (ja) * 2003-01-29 2004-08-19 Seiko Epson Corp 電気光学装置の駆動方法、電気光学装置および電子機器
US20040222954A1 (en) * 2003-04-07 2004-11-11 Lueder Ernst H. Methods and apparatus for a display
JP2005275315A (ja) * 2004-03-26 2005-10-06 Semiconductor Energy Lab Co Ltd 表示装置、その駆動方法及びそれを用いた電子機器
KR101080350B1 (ko) 2004-04-07 2011-11-04 삼성전자주식회사 표시 장치 및 그 구동 방법
JP2006079589A (ja) * 2004-08-05 2006-03-23 Sanyo Electric Co Ltd タッチパネル
US20060077138A1 (en) * 2004-09-15 2006-04-13 Kim Hong K Organic light emitting display and driving method thereof
WO2006035953A1 (en) 2004-09-27 2006-04-06 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic device using the same
US7502040B2 (en) 2004-12-06 2009-03-10 Semiconductor Energy Laboratory Co., Ltd. Display device, driving method thereof and electronic appliance
US20060139265A1 (en) * 2004-12-28 2006-06-29 Semiconductor Energy Laboratory Co., Ltd. Driving method of display device
US20060158399A1 (en) 2005-01-14 2006-07-20 Semiconductor Energy Laboratory Co., Ltd. Driving method of display device
JP2006251315A (ja) * 2005-03-10 2006-09-21 Seiko Epson Corp 有機el装置及びその駆動方法並びに電子機器
CN100437728C (zh) * 2005-03-14 2008-11-26 友达光电股份有限公司 像素驱动电路、时序控制器和扫描方法
US7719526B2 (en) 2005-04-14 2010-05-18 Semiconductor Energy Laboratory Co., Ltd. Display device, and driving method and electronic apparatus of the display device
US8633919B2 (en) * 2005-04-14 2014-01-21 Semiconductor Energy Laboratory Co., Ltd. Display device, driving method of the display device, and electronic device
EP2264690A1 (en) 2005-05-02 2010-12-22 Semiconductor Energy Laboratory Co, Ltd. Display device and gray scale driving method with subframes thereof
JP2006330171A (ja) * 2005-05-24 2006-12-07 Sharp Corp 液晶表示装置
TWI417844B (zh) * 2005-07-27 2013-12-01 Semiconductor Energy Lab 顯示裝置,和其驅動方法和電子裝置
JP5121136B2 (ja) * 2005-11-28 2013-01-16 株式会社ジャパンディスプレイウェスト 画像表示装置、電子機器、携帯機器及び画像表示方法
KR101404582B1 (ko) * 2006-01-20 2014-06-09 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치의 구동방법
JP2007293264A (ja) * 2006-03-28 2007-11-08 Seiko Epson Corp 電気光学装置及びその駆動方法並びに電子機器
TWI337725B (en) * 2006-04-10 2011-02-21 Chimei Innolux Corp Data display method capable of releasing double image and improving mprt
US8111271B2 (en) * 2006-04-27 2012-02-07 Jasper Display Corporation Gray scale drive sequences for pulse width modulated displays
TWI352333B (en) * 2006-05-02 2011-11-11 Chimei Innolux Corp Gray scale circuit and the method thereof
KR100805609B1 (ko) * 2006-08-30 2008-02-20 삼성에스디아이 주식회사 유기전계발광 표시장치의 구동방법
JP5035671B2 (ja) * 2007-05-30 2012-09-26 奇美電子股▲ふん▼有限公司 表示装置の駆動装置および駆動方法
US20090115700A1 (en) * 2007-11-02 2009-05-07 Epson Imaging Devices Corporation Liquid crystal display device
JP2009163214A (ja) * 2007-11-02 2009-07-23 Epson Imaging Devices Corp 液晶表示装置
JP5798707B2 (ja) 2008-01-28 2015-10-21 セイコーエプソン株式会社 画像表示装置、その制御方法及び電子機器
JP2010054989A (ja) * 2008-08-29 2010-03-11 Mitsubishi Electric Corp 階調制御方法および表示装置
KR20130038231A (ko) * 2010-03-12 2013-04-17 퀄컴 엠이엠에스 테크놀로지스, 인크. 디스플레이의 리프레시 레이트의 증가를 가능하게 하기 위한 라인 승산
US20120254803A1 (en) * 2011-03-29 2012-10-04 Intersil Americas Inc. Switch multiplexer devices with embedded digital sequencers
CN103000159B (zh) * 2011-09-13 2015-06-24 联想(北京)有限公司 一种显示控制方法、显示控制装置及显示器
KR101969959B1 (ko) * 2012-05-25 2019-04-18 삼성디스플레이 주식회사 유기 발광 표시 장치의 디지털 구동 방법
US9406269B2 (en) 2013-03-15 2016-08-02 Jasper Display Corp. System and method for pulse width modulating a scrolling color display
KR20150057588A (ko) * 2013-11-20 2015-05-28 삼성디스플레이 주식회사 유기전계발광 표시장치 및 그의 구동방법
JP2015125427A (ja) * 2013-12-27 2015-07-06 三星ディスプレイ株式會社Samsung Display Co.,Ltd. 表示装置の駆動方法、および表示装置
KR102154814B1 (ko) * 2014-02-24 2020-09-11 삼성디스플레이 주식회사 유기전계발광 표시장치 및 그의 구동방법
KR102294133B1 (ko) 2015-06-15 2021-08-27 삼성디스플레이 주식회사 유기발광 디스플레이 장치의 스캔 드라이버, 유기발광 디스플레이 장치 및 이를 포함하는 디스플레이 시스템
US20180035090A1 (en) * 2016-03-15 2018-02-01 Sutherland Cook Ellwood, JR. Photonic signal converter
GB2553075B (en) * 2016-03-21 2019-12-25 Facebook Tech Llc A display
JP6933223B2 (ja) * 2016-10-27 2021-09-08 ソニーグループ株式会社 表示装置
DE112018002240T5 (de) * 2017-04-27 2020-01-09 Semiconductor Energy Laboratory Co., Ltd. Anzeigeeinheit, Anzeigevorrichtung und elektronisches Gerät
US11030942B2 (en) 2017-10-13 2021-06-08 Jasper Display Corporation Backplane adaptable to drive emissive pixel arrays of differing pitches
JP6870596B2 (ja) * 2017-11-30 2021-05-12 株式会社Jvcケンウッド 液晶表示装置及びその駆動方法
US10951875B2 (en) 2018-07-03 2021-03-16 Raxium, Inc. Display processing circuitry
US11710445B2 (en) 2019-01-24 2023-07-25 Google Llc Backplane configurations and operations
US11637219B2 (en) 2019-04-12 2023-04-25 Google Llc Monolithic integration of different light emitting structures on a same substrate
US11238782B2 (en) 2019-06-28 2022-02-01 Jasper Display Corp. Backplane for an array of emissive elements
CN110379363B (zh) * 2019-08-30 2021-07-20 成都辰显光电有限公司 显示面板的驱动方法及其驱动装置、显示装置
CN110517630B (zh) * 2019-08-30 2021-06-18 成都辰显光电有限公司 显示面板的驱动方法及其驱动装置、显示装置
US11436988B2 (en) 2019-11-12 2022-09-06 Joled Inc. Control method and control device
CN110796982A (zh) * 2019-11-15 2020-02-14 北京集创北方科技股份有限公司 影像显示的驱动方法、驱动芯片、驱动装置以及显示装置
US11626062B2 (en) 2020-02-18 2023-04-11 Google Llc System and method for modulating an array of emissive elements
US11538431B2 (en) 2020-06-29 2022-12-27 Google Llc Larger backplane suitable for high speed applications
US11282434B1 (en) * 2020-12-29 2022-03-22 Solomon Systech (China) Limited Driving method for active matrix display
WO2023287936A1 (en) 2021-07-14 2023-01-19 Google Llc Backplane and method for pulse width modulation
CN114089936A (zh) * 2021-11-03 2022-02-25 深圳Tcl新技术有限公司 显示驱动控制方法、装置、设备和存储介质

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB8728434D0 (en) 1987-12-04 1988-01-13 Emi Plc Thorn Display device
US5252959A (en) * 1989-02-20 1993-10-12 Seiko Epson Corporation Method and apparatus for controlling a multigradation display
JP2629360B2 (ja) 1989-06-30 1997-07-09 松下電器産業株式会社 液晶表示装置の駆動方法
US5414442A (en) * 1991-06-14 1995-05-09 Semiconductor Energy Laboratory Co., Ltd. Electro-optical device and method of driving the same
JPH06222330A (ja) * 1993-01-25 1994-08-12 Hitachi Ltd 液晶表示装置
EP0612184B1 (en) * 1993-02-19 1999-09-08 Asahi Glass Company Ltd. Display apparatus and a data signal forming method for the display apparatus
JP3108844B2 (ja) * 1993-12-14 2000-11-13 キヤノン株式会社 表示装置
US5748164A (en) * 1994-12-22 1998-05-05 Displaytech, Inc. Active matrix liquid crystal image generator
US6229515B1 (en) * 1995-06-15 2001-05-08 Kabushiki Kaisha Toshiba Liquid crystal display device and driving method therefor
JPH096287A (ja) * 1995-06-15 1997-01-10 Toshiba Corp 表示装置の駆動方法
US6100939A (en) * 1995-09-20 2000-08-08 Hitachi, Ltd. Tone display method and apparatus for displaying image signal
JP3679838B2 (ja) * 1995-09-20 2005-08-03 株式会社日立製作所 テレビジョン画像信号の階調表示方法およびその装置
US6157356A (en) * 1996-04-12 2000-12-05 International Business Machines Company Digitally driven gray scale operation of active matrix OLED displays
US5990629A (en) * 1997-01-28 1999-11-23 Casio Computer Co., Ltd. Electroluminescent display device and a driving method thereof
GB2327798B (en) 1997-07-23 2001-08-29 Sharp Kk Display device using time division grey scale display method
JPH1138928A (ja) * 1997-07-23 1999-02-12 Sharp Corp 表示装置
JPH1145070A (ja) * 1997-07-25 1999-02-16 Mitsubishi Electric Corp プラズマディスプレイパネルおよびその駆動方法
US6151001A (en) * 1998-01-30 2000-11-21 Electro Plasma, Inc. Method and apparatus for minimizing false image artifacts in a digitally controlled display monitor
JPH11296131A (ja) 1998-04-13 1999-10-29 Fuji Electric Co Ltd マトリクス表示ディスプレイの階調表示方法及びこの方法を用いた表示装置
JPH11327491A (ja) * 1998-05-11 1999-11-26 Matsushita Electric Ind Co Ltd 表示装置およびその駆動方法
JP3402277B2 (ja) 1999-09-09 2003-05-06 松下電器産業株式会社 液晶表示装置及び駆動方法
JP3823645B2 (ja) * 1999-12-09 2006-09-20 セイコーエプソン株式会社 電気光学装置の駆動方法、その駆動回路、電気光学装置および電子機器

Also Published As

Publication number Publication date
JP2011100141A (ja) 2011-05-19
KR20010112310A (ko) 2001-12-20
WO2001052229A1 (fr) 2001-07-19
CN1358297A (zh) 2002-07-10
EP1187087A1 (en) 2002-03-13
EP1187087A4 (en) 2002-09-18
KR100758622B1 (ko) 2007-09-13
US20030058195A1 (en) 2003-03-27
US6924824B2 (en) 2005-08-02

Similar Documents

Publication Publication Date Title
JP5118188B2 (ja) アクティブマトリクス型表示装置
US7403185B2 (en) Liquid crystal display device and method of driving the same
JP4232520B2 (ja) 電気光学装置の駆動方法
JP4206805B2 (ja) 電気光学装置の駆動方法
JP5576014B2 (ja) 液晶表示装置及びその駆動方法
JP2003271099A (ja) 表示装置および表示装置の駆動方法
JP4673803B2 (ja) 液晶表示装置の駆動装置及びその駆動方法
JP2002175039A (ja) アクティブマトリクス型表示装置及びその駆動方法
KR101278001B1 (ko) 액정표시장치와 그 구동방법
JP2004233522A (ja) 電気光学装置の駆動方法、電気光学装置および電子機器
JP2002108264A (ja) アクティブマトリクス表示装置及びその駆動方法
JP4003397B2 (ja) 液晶駆動装置、液晶駆動方法及び液晶表示装置
JP2002169517A (ja) アクティブマトリックス型液晶表示装置の駆動方法及び駆動装置
JP2006500613A (ja) アクティブマトリクスディスプレイ
JP5116202B2 (ja) 表示装置の駆動方法
KR101323469B1 (ko) 액정표시장치와 그 구동방법
JP4604455B2 (ja) 電気光学装置、電気光学装置の駆動方法及び電子機器
JP2002049361A (ja) アクティブマトリクス液晶表示装置及びその駆動方法
JP2004086155A (ja) 電気光学装置の駆動方法、電気光学装置および電子機器
JP4397576B2 (ja) 表示装置の駆動方法
KR101201332B1 (ko) 액정표시장치와 그 구동방법
JPH07120725A (ja) 液晶表示装置の駆動方法及び液晶表示装置
JP2011076102A (ja) 表示装置
JP2004233969A (ja) 電気光学装置の駆動方法、電気光学装置および電子機器
JP2007122080A (ja) 表示装置および表示装置の駆動方法

Legal Events

Date Code Title Description
RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20110608

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20110621

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120703

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120820

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120925

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20121018

R150 Certificate of patent or registration of utility model

Ref document number: 5118188

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20151026

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees