JP4917746B2 - 共通プラットホームを有する通信装置と通信方法 - Google Patents

共通プラットホームを有する通信装置と通信方法 Download PDF

Info

Publication number
JP4917746B2
JP4917746B2 JP2004270457A JP2004270457A JP4917746B2 JP 4917746 B2 JP4917746 B2 JP 4917746B2 JP 2004270457 A JP2004270457 A JP 2004270457A JP 2004270457 A JP2004270457 A JP 2004270457A JP 4917746 B2 JP4917746 B2 JP 4917746B2
Authority
JP
Japan
Prior art keywords
master controller
signal
modem
bus
shared memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2004270457A
Other languages
English (en)
Other versions
JP2005108213A (ja
Inventor
雲 植 徐
田 澤 林
珍 彦 李
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of JP2005108213A publication Critical patent/JP2005108213A/ja
Application granted granted Critical
Publication of JP4917746B2 publication Critical patent/JP4917746B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/163Interprocessor communication
    • G06F15/167Interprocessor communication using a common memory, e.g. mailbox
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/403Bus networks with centralised control, e.g. polling

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Software Systems (AREA)
  • Information Transfer Systems (AREA)
  • Computer And Data Communications (AREA)
  • Telephone Function (AREA)
  • Bus Control (AREA)
  • Memory System (AREA)
  • Dram (AREA)
  • Multi Processors (AREA)
  • Small-Scale Networks (AREA)

Description

本発明は通信装置と通信方法とに係り、さらに詳細には共通プラットホームの制御の下で動作する多数のプロセッサとアプリケーションとを備える通信装置と通信方法とに関する。
最近の半導体技術、無線技術及びソフトウェア技術の発展によって移動電話機やPDAのような移動通信装置で多様なアプリケーションが利用できるようになってきた。例えば、無線通信を使用するハンドヘルド電話機はPDA、カメラ、ゲーム装置などとして使うことができる。以前にこのようなアプリケーションは分離され独立した装置として使用された。このような多重アプリケーション通信装置は一つまたはそれ以上の処理装置を備える、一般的に、少なくとも2つの集積回路チップで構成されていた。
2つのチップのうち1つのチップは変調器/復調器(「モデム」)として動作する。このモデムチップは、基地局または他の通信装置と無線通信を行うための信号処理用のデジタル信号プロセッサ(DSP:Digital Signal Processor)を備える。
2つのチップのうち他の1つのチップは、多様な機能を行うCPUと、カメラ、映像取得装置、ディスプレイ(装置)、2D/3Dエンジン、メモリ、データベースのような周辺装置とを備えるアプリケーションプロセッサ(AP:Application Processor)である。
各アプリケーションまたは各周辺装置は異なるプラットホームで動作するので、前記CPUは各アプリケーション及び各周辺装置それぞれと各アプリケーションに独特の、そして特別のインターフェースを介して通信する。これらの相異なるインターフェースは一般的にAPチップ内に具現される。通信装置でAPチップとモデムチップそれぞれは対応する各プロセッサによって制御され、データとプログラムとを保存するためのローカルメモリ装置(例えば、RAMやROMなど)それぞれを備える。前記APチップと前記モデムチップそれぞれは、専用の運営システムまたはプラットホームで稼動する。前記APチップと前記モデムチップとの間での通信は共有されたインターフェースメモリと各インターフェースとを介してなされる。
図1は従来の通信装置の簡略化されたブロック図を示す。図1を参照すれば、通信装置はカメラ、LCD、ローカルメモリ(RAMとROM)のようなアプリケーションまたは周辺装置を動作させるためのモデム(チップ)とAP(チップ)とを備える。デュアルポート(または共有2ポート)SRAMはAPチップとモデムチップとの間の通信を容易にするための共有されたインターフェースメモリとして使われる。
各チップはローカルメモリ(RAMとROM)と前記共有されたインターフェースメモリとを制御するための専用のメモリコントローラを備える。
図2は図1の従来の通信装置の詳細なブロック図を示す。図に示すように、APチップ110はLCDモジュール120、カメラモジュール130及びメモリモジュール140のような周辺装置を制御するためのCPU 111を備える。各周辺装置/アプリケーションは専用の運営システムを備えるので、LCDモジュール120を制御するためのLCDモジュールコントローラ(LCDC)113、カメラモジュール130を制御するためのカメラモジュールコントローラ(CAMC)115及びメモリモジュール140を制御するためのメモリコントローラ(MEM CNTRL)117のような各アプリケーションのための分離されたインターフェースまたは制御ユニットがなければならない。
また、各アプリケーションはAPチップ110の相異なるピンアウトの相異なるバスを介してAPチップ110に接続される。例えば、LCDモジュール120は、LCDモジュールコントローラ113と接続するための30ピンバス接続手段を要求し、カメラモジュール130は、カメラモジュールコントローラ115と接続するための20ピンバス接続手段を要求し、メモリモジュール140は、メモリコントローラ117と接続するための50ピンバス接続手段を要求する。
モデムチップ150は無線通信を行うためのDSP 155とコプロセッサ151とを備える。DSP 155は内部インターフェース(IF)153を介してコプロセッサ151と通信する。モデムチップ150はメモリコントローラ157を介して外部メモリモジュール160と接続される。APチップ110とモデムチップ150との間の通信は共有メモリ(図示せず)を介してインターフェースライン170によって行われる。
個別的なメモリコントローラ(EX_IF)119,159はデュアルポート共有インターフェースメモリの各ポートを介して独立的にアクセスするために各APチップ110とモデムチップ150内に具現される。
図1と図2とに示したような多様なアプリケーションを有する移動電話機のような移動通信装置では、かなり多数のピンアウトと異なるバスと異なるインターフェースとに対する要求のためにAPチップ110の物理的な大きさは非常に大きい。
また、異なるプラットホームを有する多様なアプリケーションの動作はCPU 111によって一定のプロセシングを要求する。従って、電力消費は相対的に大きい。
よって、本発明が解決しようとする技術的な課題は、物理的な大きさと電力消耗とを最小化できる多重アプリケーションを備える移動通信装置と移動通信方法とを提供することである。
前記技術的課題を解決するための通信装置は、無線通信を行うためのデジタル信号プロセッサを備える信号変調器/復調器(モデム)と、共通バスを介して前記モデムと通信するインターフェースを含む複数の周辺装置を制御するためのCPUとマスターコントローラとを備えるAPとを備える。
前記モデムと前記APとによって共有されたメモリは、前記インターフェースを介して制御される。前記共有されたメモリはSDRAMである。前記複数の周辺装置は、映像撮影モジュール、ディスプレイ及びフラッシュメモリのうち少なくとも一つを含む。
前記マスターコントローラは、前記共通バスを介して前記複数の周辺装置によって共通に受信されうるパケット化された命令を出力して前記複数の周辺装置を制御し、前記パケット化された命令は、前記複数の周辺装置のうちの一つを選択するのに使われるモジュール装置選択信号を含む。
前記複数の周辺装置のうち選択された1つの装置は、前記パケット化された命令の受信を確認する信号を前記マスターコントローラに配信する。前記パケット化された命令は、前記モデムと前記APとによって共有されたメモリに対する書込み/読出し命令を含む。前記共有されたメモリから読み出されたデータは、ストローブ信号と共に前記APに伝送され、前記ストローブ信号は、前記読み出されたデータを前記マスターコントローラのレジスタにストローブする。
前記SDRAMは、複数のデータバンクと、前記マスターコントローラとインターフェーシングするインターフェースとを備える。前記SDRAMは、前記APと前記モデムとから出力されたアドレスデータを受信し、前記モデムと前記APとから出力されたアドレスに応答して保護信号を発生するための保護信号発生器を備える。
前記技術的課題を達成するための通信装置は、無線通信を行うためのデジタル信号プロセッサを備える信号変調器/復調器(モデム)と、第1バスを介して少なくとも1つの周辺装置と第2バスを介して前記モデム自体が共有したメモリとを制御するためのCPUとマスターコントローラとを備えるAPとを備える。前記マスターコントローラは、前記第2バスを介してフラッシュメモリを制御する。前記少なくとも1つの周辺装置は、映像撮影モジュールである。
前記マスターコントローラは、前記第1バスと第2バスのうち少なくとも一つを介して前記少なくとも1つの周辺装置と前記メモリとによって受信されうるパケット化された命令を出力して前記少なくとも1つの周辺装置と前記メモリのうち少なくとも一つとを制御し、前記パケット化された命令は、前記少なくとも1つの周辺装置のうち一つを選択するのに使われるモジュール装置選択信号を含む。
前記少なくとも1つの周辺装置のうち選択された周辺装置は、命令の受信を確認する信号を前記マスターコントローラに配信する。前記パケット化された命令は、前記モデムと前記APとによって共有されたメモリに対する書込み/読出し命令を含む。
前記共有されたメモリから読み出されたデータは、ストローブ信号と共に前記マスターコントローラに伝送され、前記ストローブ信号は、前記読み出されたデータを前記マスターコントローラのレジスタにストローブする。前記メモリは、SDRAMである。前記SDRAMは、複数のデータバンクと、前記マスターコントローラとインターフェーシングするインターフェースとを備える。
前記SDRAMは、前記APと前記モデムとから出力されたアドレスデータを受信し、前記モデムと前記APとから出力されたアドレスに応答して保護信号を発生するための保護信号発生器を備える。
前記技術的課題を達成するための通信装置に使用するためのAPは、複数の周辺装置から受信されたデータを処理するためのCPUと、共通バスを介して前記複数の周辺装置を制御して前記共通バスを介して信号変調器/復調器(モデム)とインターフェースするマスターコントローラとを備える。
前記APは、メモリをさらに備え、前記メモリは前記モデムと前記APとによって共有される。前記モデムと前記APとによって共有されるメモリは、SDRAMである。前記複数の周辺装置は、映像撮影モジュール、ディスプレイ及びフラッシュメモリのうち少なくとも一つを含む。
前記マスターコントローラは、前記共通バスを介して前記複数の周辺装置によって共通に受信されうるパケット化された命令を出力して前記複数の周辺装置を制御し、前記パケット化された命令は、前記複数の周辺装置のうち一つを選択するのに使われるモジュール装置選択信号を含む。
前記周辺装置のうち選択された1つの周辺装置は、前記パケット化された命令の受信を確認する信号を前記マスターコントローラに配信する。前記パケット化された命令は、前記モデムと前記APとによって共有されたメモリに対する書込み/読出し命令を含む。
前記共有されたメモリから読み出されたデータは、ストローブ信号と共に前記APに伝送され、前記ストローブ信号は、前記読み出されたデータを前記マスターコントローラにストローブする。前記SDRAMは、多数のデータバンクと、前記マスターコントローラとインターフェーシングするためのインターフェースとを備える。
前記SDRAMは、前記APと前記モデムとから出力されたアドレスデータを受信し、前記モデムと前記APとから同じアドレスデータを受信すると保護信号を発生する保護信号発生器を備える。
前記技術的課題を達成するための通信装置に使われるAPは、複数の周辺装置から受信されたデータを処理するためのCPUと、第1バスを介して前記複数の周辺装置を制御し、第2バスを介して信号変調器/復調器(モデム)とインターフェースするマスターコントローラとを備える。
前記APは、メモリをさらに備え、前記メモリは前記モデムと前記APとによって共有される。前記共有されたメモリはSDRAMである。
前記技術的課題を達成するための無線通信を行う信号変調器/復調器(モデム)及びCPUとマスターコントローラとを備えるAPを備える通信装置を制御する方法は、前記マスターコントローラの共通バスを介して複数の周辺装置を制御する段階と、前記共通バスを介して前記信号変調器/復調器とインターフェースする段階とを備える。
前記インターフェースする段階は、前記モデムと前記APとによって共有されたメモリをインターフェースする段階である。前記共有されたメモリはSDRAMである。
本発明の移動通信装置に使われる通信装置と通信方法とは、物理的な大きさと電力消耗とを最小化できる。
本発明と、本発明の動作上の利点、及び本発明の実施によって達成される目的を十分に理解するためには本発明の望ましい実施例を例示する添付図面及び添付図面に記載された内容を参照しなければならない。
以下、添付した図面を参照して本発明の望ましい実施例を説明することによって本発明を詳細に説明する。各図面に付された同一参照符号は同一部材を示す。
図3は本発明の望ましい実施例による通信装置のブロック図を示す。図3に示す通信装置は2つのICチップ(すなわち、APチップ310とモデムチップ350)と、2つのICチップ310,350の外部に位置する多数のアプリケーションモジュール330,335,320,340及び375とを備える。
モデムチップ350は基地局または他の互換性ある通信装置と無線通信をなすための信号を処理するDSP 395と変調器/復調器回路(図示せず)とを備える。
APチップ310はDMA(Direct Memory Access)312、ブリッジ313及び周辺装置314,315及び316のようなCPUに関連した内部機能を制御するCPU 311を備える。
DMA 312はCPU 311とは独立して、書込み/読出しのためにメモリ装置(共有メモリ375を含む)にアクセスできる。周辺装置314,315及び316はタイマ、パルス幅変調器、USB(Universal Serial Bus)装置、I2C装置及びI2S装置で具現されうる。
CPU 311は共通バス305を介してカメラモジュール330、2D/3Dエンジン335、ディスプレイ320、メモリモジュール340及び共有メモリ375のような多重外部アプリケーションを操作する。バスマスターコントローラ380は共通バス305を介して外部アプリケーションモジュール330,335,320,340及び375の動作を制御する。
共通命令構造を有する共通作動システムプラットホームが使われる。望ましくは、共通命令はパケット化され、各命令は制御下に多重モジュールのうちいずれか一つを選択するためのモジュール選択信号を含む。前記命令とモジュール選択プロセスとについては次に詳細に説明する。
共有メモリ375はモデムチップ350とAPチップ310との間でデータ通信のために使われる。共有メモリ375はモデムチップ350またはAP310内にあるメモリコントローラ(図示せず)によって制御されるデュアルポートSRAMでもある。
本発明の実施例では、共有メモリ375はシンクロナスSDRAMであることが望ましく、モデムチップ350は共有メモリ375を制御するためにバスマスターコントローラ390を使用する。
バスマスターコントローラ380,390は共有メモリ375と通信するために共通命令構造を共有する。APチップ310またはモデムチップ350に/から共有メモリ375から/へのインターフェースは同一である。
図4は図3の通信装置で使用可能なバスマスターコントローラのブロック図を示す。バスマスターコントローラ380はCPU 311とのデータ、制御及び信号用のバスインターフェース(Bus I/F)402を備える。
プロトコル変換器406とプロトコル信号コントローラ410とは現在のプロトコルによってデータと制御信号フローとを管理する。クロック処理装置404は外部アプリケーションモジュールを含む通信装置と同期を合わせるためのクロック信号を受信して分配する。アドレス翻訳器408はCPUからアドレスデータを受信してアクセスするアプリケーションモジュールに基づいてアドレスを翻訳する。翻訳されたアドレスはアドレスを命令にパケット化するパケット発生器416に伝送される。
パケット発生器416はプロトコル信号コントローラ410から出力される制御信号を受信してプロトコルによってデータを出力する。送信及び受信バッファ414はバスインターフェース402を介してCPUからデータを受信する。ステートマシンバッファ制御器412は前記現在のプロトコルによって送信及び受信バッファ414のデータ送受信タイミングと状態とを制御する。
データパック/アンパック装置418は共通データ構造の特別の幅によってデータを整列するのに使われる。マルチプレクサ420は双方向バス(DIO[n:0])305を介してアドレスまたはデータ信号を出力するためにマルチプレックスする。データは双方向バスDIO[n:0]を介して外部アプリケーションモジュールから読み出される。プロトコル信号コントローラ410は制御信号nCS[x:0],CnD,nRWを送って制御信号RESP,STAT[1:0]を受信する。
データと制御信号とは共通双方向305を介して伝送されて受信される。
動作中に、バスマスターコントローラ380は双方向バス305に接続されたアプリケーションモジュール(スレーブ)を制御するためのマスタとして動作する。バスマスターコントローラ380によって発生した集中化された命令は多数の外部スレーブ装置によって受信される。
プロトコル信号制御器410によって出力された制御信号は、スレーブ選択信号nCS[x:0]、命令信号CnD及び書込み/読出し信号nRWを含む。データ信号はデータまたはアドレス信号を出力するのに使われる双方向バスDIO[n:0]を介して出力される。
バスマスターコントローラ380はバスマスターコントローラ380から出力された命令(信号)受信の確認を示すための、そしてストローブ信号RESPと共にストローブ制御下で双方向バスDIO[n:0]を介してデータを入力するための多数の外部スレーブ装置のうち選択された1つの装置から出力されたプロトコル信号制御認識信号STAT[1:0]とストローブ信号RESPとを受信する。制御信号とデータ信号とはパケット発生器416によってパケットになる。
図7は共通バス305の制御信号を説明した目録である。チップ選択信号nCSは共通バス305に接続された外部スレーブ装置のうち一つを選択するために使われる。命令信号CnDはパケットが命令パケットであるか否か、またはデータパケットであるか否かを意味するのに使われる。書込み/読出し信号nRWは読出し動作または書込み動作を示すのに使われる。この書込み/読出し信号nRWはデータラインDIO[n:0]上でデータが流れる方向を制御するために使われる。
例えば、書込み動作が外部スレーブ装置のうち選択されたいずれか一つに書き込まれることを示す場合、データラインDIO[n:0]は前記バスマスターコントローラ380から外に行くことを示す。書込み/読出し信号nRWが読出し動作を示す場合、信号は共通バス305に接続された外部スレーブのうち選択された一つから読出され、データラインDIO[n:0]はバスマスターコントローラ380に入力されることを示す。
命令またはデータパケットは外部スレーブ装置を同期化させるのに使用される同期化クロックCLKを使用して同期化される。読出し動作時、選択された外部スレーブ装置から読み出されたデータは前記バスマスターコントローラ380に入力される。ストローブ信号RESPは外部スレーブ装置から読み出されたデータを前記バスマスターコントローラ380にストローブするために使われる。
選択された外部スレーブ装置が命令パケットを受信する場合、選択された外部スレーブ装置は自己が命令パケットを受信したことを示す認識信号STATをバスマスターコントローラ380に送る。
図8はバスマスターコントローラから出力された命令の命令パケット構造を示し、図9は命令パケットフィールドに関わる説明を示す。本発明の実施例により、パケット構造は4ビット幅を有し、パケットの最初の3つの位置(0,1,2)はフィールド定義と書込み/読出し動作とを一つ一つ列挙するために使われる。パケットでアドレスまたはデータは位置(3)から始まる。
マスタはスレーブ装置の内部レジスタ(図示せず)またはスレーブ装置によって供給される実際データをアクセスできる。例えば、フィールドRが0である場合にマスタは実際データをアクセスし、フィールドRが1である場合にマスタはスレーブ装置の内部レジスタをアクセスする。
フィールドTYは現在伝送される形態を示し、フィールドTYは2ビットより構成される。例えば、00は読出し伝送を示し、01は留保を示し、10は書込み伝送を示し、11は留保を示す。
フィールドCLは命令パケットの長さを示し、フィールドCLは2ビットより構成される。00は4×4ビットを示し、01は8×4ビットを示し、10は12×4ビットを示し、11は16×4ビットを示す。
フィールドDLはデータパケットの長さ(または大きさ)を示し、データパケットの大きさは2(DL)バイトである。従って、データパケットの大きさは1(DL=0)バイトないし32,768(DL=15)バイトになりうる。フィールドA〜Aは要求された伝送の開始アドレスより構成される。
バスマスターコントローラ380によって選択された外部スレーブ装置は認識信号STATをハイに上昇させて命令に応答する。
スレーブ装置は必須なレジスタまたはユーザ定義レジスタを含むレジスタを有する。レジスタから出力されたデータは読出し命令によってバスマスターコントローラによって読出すことができる。
選択された外部装置から読み出されたデータは、ストローブ信号RESPの立上がりエッジまたは立下がりエッジに応答してバスマスターコントローラ380のレジスタ(図示せず)に書き込まれる。図10はスレーブ装置の代表的な内部レジスタとそのデータマップとを示す。図11は選択されたアプリケーションモジュールからデータを読み出す動作を示すタイミング図である。図に示すように、バスマスターコントローラはクロック信号CLK、ハイである命令信号CnD、読出し動作を示す信号nRWを出力する。アプリケーションモジュールはnCS(図示せず)によって選択される。
命令はデータラインDIO[n:0]を介して伝送される。前述の通り、あらゆる制御信号、アドレス信号、またはデータ信号は共通バス305を介して伝送される。選択された外部スレーブ装置が前記命令を受信すれば、スレーブ装置は活性化された認識信号STATをバスマスターコントローラに伝送する。データはストローブ信号RESPと共に選択された外部装置から読み出されてデータラインDIO[n:0]に載せられる。データラインDOI[n:0]からのデータはストローブ信号を使用してバスマスターコントローラ380にストローブ(書込み)される。
バスマスターコントローラ380はデータ伝送動作の全面的な制御を行う。例えば、バスマスターコントローラ380は動作途中に新しい命令または他の伝送命令を出力して読出し動作を取り消すことができる。
図12はAPチップ310から選択されたアプリケーションモジュールにデータを書き込む動作を示すタイミング図である。
図に示すように、クロック信号CLKに同期され、バスマスターコントローラ380は命令信号CnDと伝送信号nRWとを出力する。命令とアドレス情報とは伝送信号nRWがハイを保持する間にデータラインDIO[n:0]上に位置する。
共通バス305に接続された目標外部アプリケーションモジュールはnCS(図示せず)によって選択され、書込み信号と受信された命令とをデコードする。命令は書込み信号とアドレスデータとを含む。現在のプロトコルでは、例えば4命令パケット後に、データはバスマスターコントローラ380から共通バス305とデータラインDIO[n:0]とを介してスレーブ装置の内部レジスタに伝送される。選択されたスレーブ装置は認識信号STATをハイに上昇させてデータパケットの受信を示す。
本発明の望ましい実施例によれば、APチップ310とモデムチップ350との間にデータ通信のために使われた共有メモリ375は、バスマスターコントローラ380によって制御される。
図13は本発明の実施例で使用可能な共有メモリ375を示す。共有メモリ375は多数のメモリセルのバンクA,B,C及びDを備えるSDRAMであることが望ましい。各バンクは次に詳述する関連したアドレスデコーダ、保護信号発生器及びバンクマックスを備える。
共有メモリ375は2つのポートA,Bを備える。Aポートはメモリインターフェースを介してAPチップ310のバスマスターコントローラ380に接続され、Bポートは共有メモリインターフェースを介してモデムチップ350のバスマスターコントローラ390と接続される。
図14は関連したアドレスデコーダ、保護信号発生器及びバンクマックス(MUX)を有するバンクAとバンクBの詳細図を示す。
アドレスラインは全ての関連した回路に共通に接続される。例えば、アクセスされるメモリセルのバンクAとバンクBとを確認するためのバンクマックスによって読み出された信号は、アドレスラインに伝送される。各保護信号発生器はポートAとポートBのアドレスラインを監視して、同じバンクのポートAとポートBとで同じアドレスが検出される場合に、保護信号nPROTは衝突状況を示すためにハイに上昇する。
メモリアクセスは保護信号nPROTがハイを保持する間は、同じメモリセルが同時にアクセスすることを防止するために停止する。
図15は本発明の望ましい実施例による共有メモリアクセス動作を示すタイミング図である。ローアドレス選択信号RAS、カラム選択信号CAS、アドレス、データ及びアクセス衝突信号nProtを含む(メモリインターフェースから出力された)メモリ制御信号がポートAとポートBとについて図示されている。また、APチップ310のバスマスターコントローラ380とモデムチップ350のバスマスターコントローラ390とから出力されたデコードされたメモリアクセス信号も図示されている。
タイミング図は、共通バス305のデータラインDIO[n:0]を介して伝送されたアクセスされたメモリのアドレスを含むパケット化された命令と共に読出し動作時、制御信号CnD,nRWがメモリアクセスを示すために上昇することを示す。
モジュール選択信号nCS(図示せず)は共有メモリ375で目標アプリケーションモジュールを設定する。すなわち、共有メモリ375は同じプラットホームと命令構造とを使用して制御され、異なる外部アプリケーションモジュールが接続された同じ共通バスを介して制御される。
ポートAとポートBのためのメモリインターフェースは、共有メモリ375がアクセスする選択されたアプリケーションモジュールを示すモジュール選択信号nCSを受信する。ポートAのためのメモリインターフェースは、共通バス305を介してAPチップ310のバスマスターコントローラから受信されたパケット化された命令からアドレス情報を抽出する。前述のような同じ過程がモデムチップ350のバスマスターコントローラ390とポートBのためのメモリインターフェースとで行われる。
抽出されたアドレスは、メモリバンク、バンクマックス及び共有メモリ375の保護信号発生器のアドレスデコーダによって受信される。図15を再び参照すれば、アドレス情報はローアドレスとコラムアドレスとしてデコードされる。ここで、ポートAとポートBとで2つのローアドレス選択信号が活性化(例えば、ローレベル)されれば、ローアドレスは2つのポートAとポートBとで同一である。
ポートAとポートBとで同じアドレスがぶつかれば、メモリアクセスがモデムチップ350と衝突を起こしているということを示すために保護信号発生器はポートBで保護信号nProt、例えばハイからローに遷移する保護信号を発生する。
ポートBで保護信号nProtはメモリアクセス命令の受信を認識するための認識信号STAT[0]をモデムチップ350で発生することを妨害し、ストローブ信号RESPを非活性レベルに保持させる役割を行う。
ポートAとポートBとで同時にRAS信号が存在しないか、あるいはコラムアドレス選択信号CASが同時に存在しない時、保護信号発生器は保護信号nProtを下げ、データは共有メモリ375から読み出される。
ポートBで認識信号STAT[0]はモデムチップ350にアクセス命令の受信を示すために上昇する。共有メモリ375から読み出されたデータは活性化されたストローブ信号RESP[0]と共に前記モデムチップ350に伝送される。SDRAM、保護信号発生器及びポートAとポートBのためのインターフェースは1つのチップで具現されることが望ましい。
マスタ/スレーブの使用により、パケット化された命令構造、多重アプリケーションは共通バスを介して集中化されたコントローラ(マスタ)によって動作させることができる。
相異なるアプリケーションモジュールのための専用インターフェースと専用バスは除去される。APチップ310のピン総数はかなり減少し、従ってAPチップ310の物理的な大きさも小さくなる。専用インターフェース/コントローラが除去されることによりAPチップ310のCPUのプロセスオーバーヘッドは減少する。
さらに、モデムチップ350で共通プラットホームの使用により、共有メモリ375の同期的なアクセスが容易である。
図5は本発明の望ましい他の実施例による通信装置のブロック図を示す。図3と図5とを参照すれば、共通バス305は2つの共通バス305A,305Bに代替される。共通バス305Aはカメラやディスプレイのような外部アプリケーションモジュールをアクセスするために使われ、共通バス305Bはフラッシュメモリと共有メモリと同じ外部メモリを接続するために使われる。
図5に示された通信装置の構造は、前述のように共通バスを介してメモリ以外に外部アプリケーションモジュールを共通に制御するのを容易にする。
メモリのための専用共通バス305Bはさらに柔軟なメモリ制御、またはさらに徹底した(集中的な)メモリ動作を許容する。共有メモリは前述のように動作するデュアルポートSDRAMより具現することができる。共有メモリはAPチップ310と前記モデムチップ350との間で通信する従来の方法で動作するデュアルポートSDRAMより具現することができる。
2つの共通バスを使用するカメラのような外部アプリケーションが制御されている間に、フラッシュメモリへのようなメモリのアクセスを容易にすることができる。
図6は本発明の望ましいさらに他の実施例による通信装置のブロック図を示す。図6の通信装置は2つの共通バス305A,305Bを備え、共通バス305Aはカメラモジュールのようなプロセス集中的なアプリケーションのために排他的に使われる。
メモリモジュールと共通メモリを含む他のあらゆるモジュールとは共通バス305Bに接続される。選択的に、フラッシュメモリと共に前記カメラモジュールは共通バス305Aに接続されうる。このような構造で、共通バス305Aはカメラモジュールとフラッシュメモリとの間で直接的に映像データの伝送を含むカメラアプリケーションのための専用バスとして使われる。
本発明は図面に図示された一実施例を参考に説明されたが、これは例示的なものに過ぎず、本技術分野の当業者ならばこれから多様な変形及び均等な他実施例が可能であるという点が理解されるであろう。従って、本発明の真の技術的保護範囲は請求範囲の技術的思想により決まるものである。
本発明は共通プラットホームの制御下に作動する多数のプロセッサとアプリケーションとを備える移動通信装置に適用できる。
従来の通信装置の簡略化されたブロック図を示す。 図1の従来の通信装置の詳細なブロック図を示す。 本発明の望ましい実施例による通信装置のブロック図を示す。 図3に示したバスマスターコントローラのブロック図を示す。 本発明の望ましい他の実施例による通信装置のブロック図を示す。 本発明の望ましいさらに他の実施例による通信装置のブロック図を示す。 図4に示したバスマスターコントローラによって使われる信号の定義目録を示す。 図4に示したバスマスターコントローラから出てくる命令パケットの構造を示す。 命令パケットフィールドの定義目録を示す。 スレーブ装置の内部レジスタの定義を示す。 スレーブ装置からバスマスターコントローラにデータを読み出す読出し動作のタイミング図を示す。 データ記入命令動作のタイミング図を示す。 本発明の実施例による通信装置内で使用できる共有メモリの構造を示す。 保護回路を有する共有メモリのメモリセルのバンクを示す。 本発明の実施例による共有メモリの書込み動作と読出し動作のタイミング図を示す。
符号の説明
305 共通バス
310 APチップ
311 CPU
312 DMA
313 ブリッジ
314,315,316 周辺装置
320 ディスプレイ
330 カメラモジュール
335 2D/3Dエンジン
340 メモリモジュール
350 モデムチップ
375 共有モデム
380,390 バスマスターコントローラ
395 DSP

Claims (17)

  1. 無線通信を行うためのデジタル信号プロセッサを備える信号変調器/復調器(モデム)と
    PUとマスターコントローラとを備えるアプリケーションプロセッサ(AP)と
    共通バスを介して前記マスターコントローラに連結される第1ポート及び前記モデムに連結される第2ポートを含む共有メモリと、
    前記共通バスを介して前記マスターコントローラに連結される複数のアプリケーションモジュールとを備え、
    前記CPUは、前記マスターコントローラを介して前記複数のアプリケーションモジュール及び前記共有メモリを制御し、
    前記マスターコントローラは、前記複数のアプリケーションモジュールによって共通に受信されうるパケット化された命令を生成し、前記共通バスを介して前記パケット化された命令を出力し前記パケット化された命令は、前記複数のアプリケーションモジュール及び前記共有メモリのうちの一つを選択するのに使われるモジュール装置選択信号を含むことを特徴とする通信装置。
  2. 前記共有メモリは、SDRAMであることを特徴とする請求項に記載の通信装置。
  3. 前記複数のアプリケーションモジュールは、映像撮影モジュール、ディスプレイ及びフラッシュメモリのうち少なくとも一つを含むことを特徴とする請求項1に記載の通信装置。
  4. 前記複数のアプリケーションモジュールのうち選択された1つの装置は、前記パケット化された命令の受信を確認する信号を前記マスターコントローラに配信することを特徴とする請求項1に記載の通信装置。
  5. 前記パケット化された命令は、前記モデムと前記APとによって共有された前記共有メモリに対する書込み/読出し命令を含むことを特徴とする請求項1に記載の通信装置。
  6. 前記共有メモリから読み出されたデータは、ストローブ信号と共に前記APに伝送され、前記ストローブ信号は、前記読み出されたデータを前記マスターコントローラのレジスタにストロービングすることを特徴とする請求項に記載の通信装置。
  7. 前記SDRAMは、複数のデータバンクと、前記マスターコントローラとインターフェーシングするインターフェースとを備えることを特徴とする請求項に記載の通信装置。
  8. 前記SDRAMは、前記APと前記モデムとから出力されたアドレスデータを受信し、前記モデムと前記APとから出力されたアドレスに応答して保護信号を発生するための保護信号発生器を備えることを特徴とする請求項に記載の通信装置。
  9. 無線通信を行うためのデジタル信号プロセッサを備える信号変調器/復調器(モデム)と
    PUと、マスターコントローラとを備えるアプリケーションプロセッサ(AP)と
    第1バスを介して前記マスターコントローラに連結される第1ポート及び前記モデムに連結される第2ポートを含む共有メモリと、
    第2バスを介して前記マスターコントローラに連結される少なくとも一つのアプリケーションモジュールとを備え、
    前記CPUは、前記マスターコントローラを介して前記少なくとも一つのアプリケーションモジュール及び前記共有メモリを制御し、
    前記マスターコントローラは、前記少なくとも一つのアプリケーションモジュール及び前記共有メモリによって受信されうるパケット化された命令を生成し、前記第1バスと第2バスのうち少なくとも一つを介して前記パケット化された命令を出力して前記少なくとも1つのアプリケーションモジュール及び前記共有メモリのうち少なくとも一つを制御し、前記パケット化された命令は、前記少なくとも1つのアプリケーションモジュール及び前記共有メモリのうち一つを選択するのに使われるモジュール装置選択信号を含むことを特徴とする通信装置。
  10. 前記マスターコントローラは、前記第2バスを介してフラッシュメモリを制御することを特徴とする請求項に記載の通信装置。
  11. 前記少なくとも1つのアプリケーションモジュールは、映像撮影モジュールであることを特徴とする請求項に記載の通信装置。
  12. 前記少なくとも1つのアプリケーションモジュールのうち選択されたアプリケーションモジュールは、命令の受信を確認する信号を前記マスターコントローラに配信することを特徴とする請求項に記載の通信装置。
  13. 前記パケット化された命令は、前記モデムと前記APとによって共有された前記共有メモリに対する書込み/読出し命令を含むことを特徴とする請求項に記載の通信装置。
  14. 前記共有メモリから読み出されたデータは、ストローブ信号と共に前記マスターコントローラに伝送され、前記ストローブ信号は、前記読み出されたデータを前記マスターコントローラのレジスタにストロービングすることを特徴とする請求項1に記載の通信装置。
  15. 前記共有メモリは、SDRAMであることを特徴とする請求項に記載の通信装置。
  16. 前記SDRAMは、複数のデータバンクと、前記マスターコントローラとインターフェーシングするインターフェースとを備えることを特徴とする請求項1に記載の通信装置。
  17. 前記SDRAMは、前記APと前記モデムとから出力されたアドレスデータを受信し、前記モデムと前記APとから出力されたアドレスに応答して保護信号を発生させるための保護信号発生器を備えることを特徴とする請求項1に記載の通信装置。
JP2004270457A 2003-09-20 2004-09-16 共通プラットホームを有する通信装置と通信方法 Expired - Fee Related JP4917746B2 (ja)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
KR2003-065412 2003-09-20
KR1020030065412 2003-09-20
US10/813,327 US7610061B2 (en) 2003-09-20 2004-03-30 Communication device and method having a common platform
US10/813327 2004-03-30

Publications (2)

Publication Number Publication Date
JP2005108213A JP2005108213A (ja) 2005-04-21
JP4917746B2 true JP4917746B2 (ja) 2012-04-18

Family

ID=34309474

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004270457A Expired - Fee Related JP4917746B2 (ja) 2003-09-20 2004-09-16 共通プラットホームを有する通信装置と通信方法

Country Status (7)

Country Link
US (1) US7610061B2 (ja)
JP (1) JP4917746B2 (ja)
KR (1) KR100618834B1 (ja)
CN (1) CN1619523B (ja)
DE (1) DE102004046612B4 (ja)
GB (1) GB2406410B (ja)
TW (1) TWI250744B (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106791152A (zh) * 2016-12-30 2017-05-31 广东欧珀移动通信有限公司 一种通信方法及移动终端

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100652747B1 (ko) 2005-07-16 2006-12-01 엘지전자 주식회사 공유버스를 구비한 이동 통신 단말기 및 그 공유 방법
TWI322354B (en) * 2005-10-18 2010-03-21 Via Tech Inc Method and system for deferred command issuing in a computer system
JP2007122310A (ja) * 2005-10-27 2007-05-17 Hitachi Kokusai Electric Inc データ処理装置
DE102006015789B4 (de) * 2006-04-04 2011-06-01 Infineon Technologies Ag Prozessor-Anordnung, Verfahren zum Austauschen von Konfigurationsdaten und/oder Kommunikationsdaten zwischen einem ersten Prozessor und mehreren zweiten Prozessoren und Computerprogrammelement
KR20070112950A (ko) * 2006-05-24 2007-11-28 삼성전자주식회사 멀티-포트 메모리 장치, 멀티-포트 메모리 장치를 포함하는멀티-프로세서 시스템, 및 멀티-프로세서 시스템의 데이터전달 방법
KR100793632B1 (ko) * 2006-08-23 2008-01-10 전자부품연구원 모듈 기반의 자동차 미디어 서버 장치 및 이를 이용한자동차용 미디어 시스템
US7983646B2 (en) * 2006-12-07 2011-07-19 Hewlett-Packard Development Company, L.P. Techniques to reduce radio frequency noise
KR100859600B1 (ko) * 2007-01-05 2008-09-23 전자부품연구원 멀티프로세서 시스템
EP2242265B1 (en) * 2008-01-31 2013-04-24 Mediatek Inc. A wireless communication receiver, a wireless communication receiving method and a television receiver
KR20100020220A (ko) * 2008-08-12 2010-02-22 한국전자통신연구원 메모리 공유 제어장치 및 메모리 공유 제어방법, 그리고 공유 메모리 접근방법
KR100991489B1 (ko) * 2010-03-19 2010-11-04 주식회사 텔레칩스 스택 메모리 구조의 무선통신 단말기
CN102202431B (zh) * 2010-03-25 2015-11-25 中兴通讯股份有限公司 增加3g通讯模块与应用处理器接口灵活性的装置和方法
USRE49652E1 (en) 2013-12-16 2023-09-12 Qualcomm Incorporated Power saving techniques in computing devices
US9996894B2 (en) * 2016-05-18 2018-06-12 Realtek Singapore Pte Ltd Image processing device, video subsystem and video pipeline
CN108073360B (zh) * 2016-11-15 2024-01-23 三星电子株式会社 包括存储装置的计算装置以及计算装置的操作方法
US11294641B2 (en) * 2017-05-30 2022-04-05 Dimitris Lyras Microprocessor including a model of an enterprise
US10939261B2 (en) * 2018-09-28 2021-03-02 Qualcomm Incorporated Techniques to interface and route packets in C-V2X devices
CN111565255B (zh) * 2020-04-27 2021-12-21 展讯通信(上海)有限公司 通信装置及调制解调器

Family Cites Families (36)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5010331A (en) * 1988-03-02 1991-04-23 Dallas Semiconductor Corporation Time-key integrated circuit
JPH06276205A (ja) * 1993-03-18 1994-09-30 Hitachi Ltd ネットワークシステム
US20020082043A1 (en) * 1994-05-19 2002-06-27 Kari-Pekka Wilska Device for personal communications, data collection and data processing, and a circuit card
US6026119A (en) * 1994-06-15 2000-02-15 Motorola, Inc. Wireless packet data communications modem and method of use therein
JP3169523B2 (ja) * 1995-01-27 2001-05-28 三菱電機株式会社 パーソナル通信装置
TW439380B (en) * 1995-10-09 2001-06-07 Hitachi Ltd Terminal apparatus
JPH09204392A (ja) * 1996-01-24 1997-08-05 Fujitsu Ltd バス変換制御装置
US5872940A (en) 1996-04-01 1999-02-16 Motorola, Inc. Programmable read/write access signal and method therefor
JPH09288888A (ja) * 1996-04-22 1997-11-04 Mitsubishi Electric Corp 半導体記憶装置
JPH10210165A (ja) 1997-01-23 1998-08-07 Olympus Optical Co Ltd 情報通信機器
US6101566A (en) * 1998-03-13 2000-08-08 Compaq Computer Corporation Computer system with bridge logic that includes an internal modular expansion bus and a common target interface for internal target devices
EP1119814B1 (en) * 1998-08-10 2003-05-02 Micron Technology, Inc. Processor or core logic unit with internal register for peripheral status
US6119179A (en) * 1998-08-28 2000-09-12 Pda Peripherals Inc. Telecommunications adapter providing non-repudiable communications log and supplemental power for a portable programmable device
JP3708729B2 (ja) * 1998-11-18 2005-10-19 富士通株式会社 半導体記憶装置
US6404231B1 (en) * 1999-02-16 2002-06-11 Ericsson Inc. Method and apparatus for electrically coupling digital devices
US6738845B1 (en) * 1999-11-05 2004-05-18 Analog Devices, Inc. Bus architecture and shared bus arbitration method for a communication device
WO2001058191A2 (en) * 2000-02-04 2001-08-09 Qualcomm Incorporated Interface between modem and subscriber interface module (sim)
JP2001282704A (ja) * 2000-03-31 2001-10-12 Fujitsu Ltd データ処理装置及びデータ処理方法とデータ処理システム
JP2002002975A (ja) * 2000-06-16 2002-01-09 Sharp Corp 画像形成機の給紙装置
US6785556B2 (en) * 2000-08-11 2004-08-31 Novatel Wireless, Inc. Method and apparatus for a software configurable wireless modem adaptable for multiple modes of operation
US7376769B1 (en) * 2000-09-14 2008-05-20 Intel Corporation Wireless computing device having an application and wireless subsystem and method therefore
JP2002197052A (ja) * 2000-12-26 2002-07-12 Matsushita Electric Ind Co Ltd バスモード切替え可能な通信装置
US6968453B2 (en) * 2001-01-17 2005-11-22 International Business Machines Corporation Secure integrated device with secure, dynamically-selectable capabilities
US6801755B2 (en) * 2001-03-29 2004-10-05 Intol Corporation Method and apparatus for providing a radio module for a computer system
JP2002297529A (ja) * 2001-03-30 2002-10-11 Sony Corp データ処理装置
JP2001339489A (ja) 2001-04-02 2001-12-07 Konica Corp 情報伝送装置
JP2002328845A (ja) * 2001-05-07 2002-11-15 Fujitsu Ltd 半導体集積回路及びicカードのセキュリティー保護方法
US6915142B1 (en) * 2001-09-21 2005-07-05 Novatel Wireless, Inc. Systems and methods for multi-mode wireless communication
US7502817B2 (en) * 2001-10-26 2009-03-10 Qualcomm Incorporated Method and apparatus for partitioning memory in a telecommunication device
US20030114152A1 (en) * 2001-12-18 2003-06-19 Gibbs Benjamin K. Wireless trickle SYNC device
US7290080B2 (en) 2002-06-27 2007-10-30 Nazomi Communications Inc. Application processors and memory architecture for wireless applications
US6874054B2 (en) * 2002-12-19 2005-03-29 Emulex Design & Manufacturing Corporation Direct memory access controller system with message-based programming
US20040203976A1 (en) * 2002-12-30 2004-10-14 Gupta Vivek G. Power management for nodes coupled to a communication link
US7574233B2 (en) * 2002-12-30 2009-08-11 Intel Corporation Sharing a radio frequency interface resource
KR100630071B1 (ko) * 2003-11-05 2006-09-27 삼성전자주식회사 다중 프로세서 환경에서의 dma를 이용한 고속 데이터전송 방법 및 그 장치
US7917673B2 (en) * 2003-09-20 2011-03-29 Samsung Electronics Co., Ltd. Communication device and method having a shared local memory

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106791152A (zh) * 2016-12-30 2017-05-31 广东欧珀移动通信有限公司 一种通信方法及移动终端
CN106791152B (zh) * 2016-12-30 2019-08-27 Oppo广东移动通信有限公司 一种通信方法及移动终端
US10455411B2 (en) 2016-12-30 2019-10-22 Guangdong Oppo Mobile Telecommunications Corp., Ltd. Communication method and mobile terminal

Also Published As

Publication number Publication date
TWI250744B (en) 2006-03-01
CN1619523A (zh) 2005-05-25
US7610061B2 (en) 2009-10-27
JP2005108213A (ja) 2005-04-21
DE102004046612A1 (de) 2005-04-28
CN1619523B (zh) 2012-05-30
TW200513074A (en) 2005-04-01
KR20050029257A (ko) 2005-03-24
KR100618834B1 (ko) 2006-08-31
US20050066074A1 (en) 2005-03-24
GB2406410A (en) 2005-03-30
GB2406410B (en) 2006-08-02
GB0420876D0 (en) 2004-10-20
DE102004046612B4 (de) 2010-12-30

Similar Documents

Publication Publication Date Title
JP4917746B2 (ja) 共通プラットホームを有する通信装置と通信方法
US7917673B2 (en) Communication device and method having a shared local memory
KR100272072B1 (ko) 동기형 다이나믹 램들을 활용한 고성능, 고대역폭 메모리 버스구조체
AU652707B2 (en) Bus interface logic for computer system having dual bus architecture
KR100847968B1 (ko) 컴퓨팅 시스템, 전자 통신 디바이스, 컴퓨팅 시스템 운영 방법 및 정보 처리 방법
EP2767908A1 (en) Method and system for improving serial port memory communication latency and reliability
US7426607B2 (en) Memory system and method of operating memory system
US7555625B2 (en) Multi-memory chip and data transfer method capable of directly transferring data between internal memory devices
US6434633B1 (en) Method and apparatus for facilitating AC-link communications between a controller and a slow peripheral of a codec
US7698524B2 (en) Apparatus and methods for controlling output of clock signal and systems including the same
KR20150145465A (ko) 메모리 시스템 및 이의 동작 방법
US7562193B2 (en) Memory with single and dual mode access
CN110008162B (zh) 一种缓冲接口电路及基于该电路传输数据的方法和应用
JP2001282704A (ja) データ処理装置及びデータ処理方法とデータ処理システム
KR100688495B1 (ko) 공유된 로컬 메모리를 구비하는 통신장치와 통신방법
US20020174290A1 (en) Memory accelerator, acceleration method and associated interface card and motherboard
US20040064662A1 (en) Methods and apparatus for bus control in digital signal processors
KR100690597B1 (ko) 이중모드 직접메모리접근을 지원하는 중앙처리장치를이용한 단일모드 직접메모리접근 구현 방법
JPS6294042A (ja) 通信制御装置
KR101285883B1 (ko) 다수의 프로세서 신호를 하나의 메모리로 전송하기 위한신호 처리 방법 및 장치
KR100703387B1 (ko) 메인프로세서를 이용한 td-버스와 p-버스 정합장치
JPH039453A (ja) データ転送制御装置
JPS6383854A (ja) デ−タ転送回路
KR20180078864A (ko) 메모리 시스템 및 이의 동작 방법
JP2004038560A (ja) データ転送方法およびキャッシュ機能付きマイクロコンピュータ

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20070829

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100316

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100614

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110301

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110601

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20110628

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20111012

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20111020

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120110

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120127

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150203

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees