KR100688495B1 - 공유된 로컬 메모리를 구비하는 통신장치와 통신방법 - Google Patents

공유된 로컬 메모리를 구비하는 통신장치와 통신방법 Download PDF

Info

Publication number
KR100688495B1
KR100688495B1 KR1020040024885A KR20040024885A KR100688495B1 KR 100688495 B1 KR100688495 B1 KR 100688495B1 KR 1020040024885 A KR1020040024885 A KR 1020040024885A KR 20040024885 A KR20040024885 A KR 20040024885A KR 100688495 B1 KR100688495 B1 KR 100688495B1
Authority
KR
South Korea
Prior art keywords
modem
memory
clock
shared memory
edges
Prior art date
Application number
KR1020040024885A
Other languages
English (en)
Other versions
KR20050029104A (ko
Inventor
서운식
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020040024885A priority Critical patent/KR100688495B1/ko
Priority to US10/880,110 priority patent/US7917673B2/en
Priority to TW093127132A priority patent/TWI255658B/zh
Priority to JP2004270456A priority patent/JP2005251158A/ja
Priority to DE102004046001A priority patent/DE102004046001B4/de
Priority to CN200410102342.0A priority patent/CN100550000C/zh
Publication of KR20050029104A publication Critical patent/KR20050029104A/ko
Application granted granted Critical
Publication of KR100688495B1 publication Critical patent/KR100688495B1/ko

Links

Images

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B01PHYSICAL OR CHEMICAL PROCESSES OR APPARATUS IN GENERAL
    • B01DSEPARATION
    • B01D35/00Filtering devices having features not specifically covered by groups B01D24/00 - B01D33/00, or for applications not specifically covered by groups B01D24/00 - B01D33/00; Auxiliary devices for filtration; Filter housing constructions
    • B01D35/30Filter housing constructions
    • CCHEMISTRY; METALLURGY
    • C02TREATMENT OF WATER, WASTE WATER, SEWAGE, OR SLUDGE
    • C02FTREATMENT OF WATER, WASTE WATER, SEWAGE, OR SLUDGE
    • C02F1/00Treatment of water, waste water, or sewage
    • C02F1/46Treatment of water, waste water, or sewage by electrochemical methods
    • C02F1/461Treatment of water, waste water, or sewage by electrochemical methods by electrolysis
    • C02F1/46104Devices therefor; Their operating or servicing
    • C02F1/4618Devices therefor; Their operating or servicing for producing "ionised" acidic or basic water
    • C02F2001/46185Devices therefor; Their operating or servicing for producing "ionised" acidic or basic water only anodic or acidic water, e.g. for oxidizing or sterilizing
    • CCHEMISTRY; METALLURGY
    • C02TREATMENT OF WATER, WASTE WATER, SEWAGE, OR SLUDGE
    • C02FTREATMENT OF WATER, WASTE WATER, SEWAGE, OR SLUDGE
    • C02F2103/00Nature of the water, waste water, sewage or sludge to be treated
    • C02F2103/42Nature of the water, waste water, sewage or sludge to be treated from bathing facilities, e.g. swimming pools
    • CCHEMISTRY; METALLURGY
    • C02TREATMENT OF WATER, WASTE WATER, SEWAGE, OR SLUDGE
    • C02FTREATMENT OF WATER, WASTE WATER, SEWAGE, OR SLUDGE
    • C02F2201/00Apparatus for treatment of water, waste water or sewage
    • C02F2201/002Construction details of the apparatus
    • C02F2201/005Valves
    • CCHEMISTRY; METALLURGY
    • C02TREATMENT OF WATER, WASTE WATER, SEWAGE, OR SLUDGE
    • C02FTREATMENT OF WATER, WASTE WATER, SEWAGE, OR SLUDGE
    • C02F2303/00Specific treatment goals
    • C02F2303/04Disinfection

Landscapes

  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Telephone Function (AREA)

Abstract

통신장치와 통신방법이 제공된다. 상기 통신장치는 무선통신들을 수행하기 위한 디지털 신호 프로세서를 구비하는 신호 변조기/복조기(모뎀); 복수의 주변장치들을 제어하기 위한 CPU를 구비하는 어플리케이션 프로세서(AP); 및 상기 모뎀과 상기 AP에 의하여 공유된 메모리를 구비한다. 상기 공유된 메모리는 공통 버스를 통하여 상기 AP와 상기 모뎀에 의하여 억세스된다. 상기 복수의 주변장치들은 영상 촬영 모듈, 디스플레이 장치와 플레쉬 메모리 중에서 적어도 하나를 구비한다.

Description

공유된 로컬 메모리를 구비하는 통신장치와 통신방법{Communication device and method having a shared local memory}
본 발명의 상세한 설명에서 인용되는 도면을 보다 충분히 이해하기 위하여 각 도면의 상세한 설명이 제공된다.
도 1은 종래의 통신장치의 간략화된 블록도를 나타낸다.
도 2는 도 1의 종래의 통신장치의 상세한 블록도를 나타낸다.
도 3은 본 발명의 바람직한 실시예에 따른 통신장치의 블록도를 나타낸다.
도 4는 통신장치와 처리장치에 접속된 공유된 로컬 메모리의 블락도를 나타낸다.
도 5는 본 발명의 바람직한 실시예에 따른 공유된 로컬 메모리로/로부터 데이터를 억세스하는 타이밍 도를 나타낸다.
도 6은 본 발명의 다른 바람직한 실시예에 따른 통신장치와 처리장치의 통신 타이밍 도를 나타낸다.
본 발명은 통신장치와 통신방법에 관한 것으로, 보다 상세하게는 공유 메모 리를 사용하는 다수개의 프로세서들과 어플리케이션들(applications)을 구비하는 통신장치와 통신방법에 관한 것이다.
최근의 반도체 기술, 무선 기술과 소프트웨어 기술의 발전에 의하여 이동전화기와 PDA와 같은 이동통신장치들에서 다양한 어플리케이션들을 이용할 수 있다. 예컨대, 무선통신을 사용하는 핸드헬드(handheld)전화기들은 PDA, 카메라, 게임 장치 등으로서 사용될 수 있다. 예전에 이러한 어플리케이션들은 분리된 독립된 장치들로서 사용되었다. 이러한 멀티-어플리케이션 통신장치들은 하나 또는 그 이상의 처리 장치들을 구비하는 일반적으로 적어도 두 개의 집적회로 칩들이었다.
상기 두 개의 칩들 중에서 하나의 칩은 변조기/복조기("모뎀")로서 작용한다. 상기 모뎀 칩은 기지국 또는 다른 통신장치들과 무선통신을 수행하기 위한 신호처리 목적으로 디지털 신호 프로세서(digital signal processor; DSP)를 구비한다.
상기 두 개의 칩들 중에서 다른 하나의 칩은 다양한 기능들을 수행하는 CPU와 카메라, 영상 취득장치, 디스플레이(장치), 2D/3D 엔진, 메모리, 데이터베이스 등과 같은 주변장치들을 구비하는 어플리케이션 프로세서(application processor; "AP")이다.
각 어플리케이션 또는 각 주변장치는 다른 플랫폼(platform)과 동작하므로, 상기 CPU는 어플리케이션들 각각과 주변장치들 각각과 각 어플리케이션에 독특한 그리고 특별한 인터페이스들을 통하여 통신한다. 상기 서로 다른 인터페이스들은 일반적으로 상기 AP 칩내에 구현된다. 상기 통신장치에서 상기 AP칩과 상기 모뎀 칩 각각은 대응되는 각 프로세서에 의하여 제어되고 데이터와 프로그램을 저장하기 위한 로컬 메모리 장치들(예컨대, RAM들과 ROM들)각각을 구비한다. 상기 AP칩과 상기 모뎀 칩 각각은 자신들의 운영시스템 또는 플랫폼을 가동한다. 상기 AP칩과 상기 모뎀 칩사이에서의 통신들은 공유된 인터페이스 메모리와 각 인터페이스를 통하여 이루어진다.
도 1은 종래의 통신장치의 간략화된 블록도를 나타낸다. 도 1을 참조하면, 상기 통신장치는 카메라, LCD디스플레이, 로컬 메모리(RAM과 ROM)와 같은 어플리케이션 또는 주변장치들을 작동시키기 위한 모뎀 칩과 어플리케이션 프로세서 칩을 구비한다. 듀얼-포트(dual-port; 또는 공유 2포트) SRAM은 상기 AP 칩과 상기 모뎀 칩사이의 통신을 용이하게 하기 위한 공유된 인터페이스 메모리로서 사용된다. 각 칩은 로컬 메모리(RAM과 ROM)와 상기 공유된 인터페이스 메모리를 제어하기 위한 자신만의 메모리 컨트롤러들을 구비한다.
도 2는 도 1의 종래의 통신장치의 상세한 블록도를 나타낸다. 도시된 바와 같이 상기 AP 칩(110)은 LCD 모듈(120), 카메라 모듈(130), 및 메모리 모듈(140)과 같은 주변장치들을 제어하기 위한 CPU(111)를 구비한다. 각 주변장치/어플리케이션은 자신의 운영시스템을 구비하므로, 상기 LCD모듈(120)을 제어기 위한 LCD 모듈 컨트롤러(113), 상기 카메라 모듈(130)을 제어하기 위한 카메라 모듈 컨트롤러 (115), 및 상기 메모리 모듈(140)을 제어하기 위한 메모리 컨트롤러(117)와 같은 각 어플리케이션을 위한 분리된 인터페이스들 또는 제어 유닛들이 있어야 한다.
또한, 각 어플리케이션은 상기 AP 칩(110)의 서로 다른 핀아웃들(pinouts)의 서로 다른 버스들을 통하여 상기 AP 칩(110)에 접속된다. 예컨대, LCD 모듈(120)은 상기 LCD 모듈 컨트롤러(113)에 접속되기 위하여 30-핀 버스 접속수단을 요구하고, 상기 카메라 모듈(130)은 상기 카메라 모듈 컨트롤러(115)에 접속되기 위하여 20-핀 버스 접속수단을 요구하고, 상기 메모리 모듈(140)은 상기 메모리 컨트롤러 (117)에 접속되기 위하여 50-핀 버스 접속수단을 요구한다.
상기 모뎀 칩(150)은 무선통신을 수행하기 위한 디지털 신호 프로세서(DSP; 155)와 코프로세서(coprocessor; 151)를 구비한다. 상기 DSP(155)는 내부 인터페이스(153)를 통하여 코프로세서(151)와 통신한다. 상기 모뎀 칩(150)은 메모리 컨트롤러(157)를 통하여 외부 메모리 모듈(160)과 접속된다. 상기 AP 칩(110)과 상기 모뎀 칩(150)사이의 통신은 공유(된) 메모리(미 도시)를 통하여 인터페이스 라인(interface line; 170)에 의하여 수행된다.
개별적인 메모리 컨트롤러들(119와 159)은 듀얼-포트(dual-port) 공유된 인터페이스(interface) 메모리의 각 포트들(ports)을 통하여 독립적으로 억세스하기 위하여 각 AP 칩(110)과 모뎀 칩(150)안에 구현된다.
도1과 도2에 도시된 바와 같은 다양한 어플리케이션들을 갖는 이동전화기와 같은 이동통신장치에서, 상당히 많은 수의 핀아웃들과 다른 버스들과 다른 인터페이스들에 대한 요구 때문에 상기 AP 칩(110)의 물리적인 크기는 상당히 크다. 또한, 다른 플랫폼들을 갖는 다양한 어플리케이션들의 동작은 CPU(111)에 의하여 일정한 프로세싱을 요구한다. 따라서 전력소비는 상대적으로 높다.
따라서 본 발명이 이루고자 하는 기술적인 과제는 물리적인 크기와 전력 소모를 최소화시킬 수 있는 통신장치와 통신방법을 제공하는 것이다.
상기 기술적 과제를 달성하기 위한 통신장치는 무선통신들을 수행하기 위한 디지털 신호 프로세서를 구비하는 신호 변조기/복조기(모뎀); 복수의 주변장치들을 제어하기 위한 CPU를 구비하는 어플리케이션 프로세서(AP); 및 상기 모뎀과 상기 AP에서 사용된 데이터를 저장하기 위한 공유 메모리를 구비하며, 상기 데이터는 상기 모뎀과 상기 AP에 의하여 억세스될 수 있다.
상기 공유 메모리는 공통 버스를 통하여 상기 AP와 상기 모뎀에 의하여 억세스된다. 상기 공유 메모리는 SDRAM 또는 DDR SDRAM인 것이 바람직하다. 상기 AP, 상기 모뎀 및 상기 공유 메모리는 공통 클락에 의하여 클락된다. 상기 데이터는 상기 공통 클락의 상승에지와 하강에지를 사용하여 상기 공유 메모리로/로부터 억세스된다. 상기 AP로/로부터 상기 공유 메모리로의 데이터 억세스는 상기 클락의 상승에지들을 이용하여 이루어지고 상기 모뎀으로/으로부터의 데이터 억세스는 상기 클락의 하강에지들을 이용하여 이루어진다.
상기 AP로/로부터 상기 공유 메모리로의 데이터 억세스는 상기 클락의 하강에지들을 이용하여 이루어지고, 상기 모뎀으로/으로부터의 데이터 억세스는 상기 클락의 상승에지들을 이용하여 이루어진다. 상기 AP로부터 상기 모뎀으로의 통신은 상기 클락의 하강에지와 상승에지의 하나의 에지를 이용하여 이루어지고, 상기 모뎀으로부터 상기 AP로의 통신은 상기 클락의 하강에지와 상승에지의 다른 하나의 에지를 이용하여 이루어진다.
상기 공유 메모리는 인터페이스 제어 데이터를 저장하기 하여 상기 AP와 상기 모뎀에 의하여 사용된다. 상기 공유 메모리는 SDRAM과 플레쉬 메모리를 포함하고, 상기 플레쉬 메모리는 NAND 형 플레쉬 메모리이다. 상기 복수의 주변장치들은 영상 촬영 모듈과 디스플레이 중에서 적어도 하나를 구비한다.
상기 기술적 과제를 달성하기 위한 무선 통신들을 수행하기 위한 신호 변조기/복조기(모뎀), 및 CPU를 구비하는 어플리케이션 프로세서(AP)를 구비하는 통신 시스템에서 공유 메모리를 억세싱(accessing)하는 방법은 공통 클락에 의하여 상기 AP, 상기 모뎀과 상기 공유 메모리를 클락킹하는 단계; 및 상기 클락의 상승에지들과 하강에지들 중에서 하나의 에지를 사용하는 상기 AP에 의하여 상기 공유 메모리로/로부터 CPU 데이터를 억세싱하고, 상기 AP가 사용하지 않는 상기 클락의 다른 에지들을 사용하는 상기 모뎀에 의하여 상기 공유메모리로/로부터 모뎀 데이터를 억세싱하는 단계를 구비한다.
상기 공유 메모리는 공통 버스를 통하여 상기 AP와 상기 모뎀에 의하여 억세스된다. 상기 공유 메모리는 SDRAM 또는 DDR SDRAM이다.
상기 AP로/로부터의 상기 공유 메모리의 데이터 억세스는 상기 클락의 상승에지들을 이용하여 수행되고, 상기 모뎀으로/으로부터의 상기 공유 메모리의 데이터 억세스는 상기 클락의 하강에지들을 이용하여 수행된다.
상기 통신 시스템에서 공유 메모리를 억세싱하는 방법은 상기 클락의 상승에지들과 하강에지들 중에서 어느 하나의 에지를 사용하는 상기 AP로부터 출력된 어 드레스 데이터를 AP 어드레스 레지스터에 저장하고, 상기 AP 어드레스 레지스터가 사용하지 않는 상기 클락의 다른 에지들을 사용하는 상기 모뎀으로부터 출력된 어드레스 데이터를 모뎀 어드레스 레지스터에 저장하는 단계를 더 구비한다.
상기 공유 메모리는 인터페이스 제어 데이터를 저장하기 하여 상기 AP와 상기 모뎀에 의하여 사용된다. 상기 공유 메모리는 SDRAM과 플레쉬 메모리를 포함하고, 상기 플레쉬 메모리는 NAND 형 플레쉬 메모리이다.
상기 통신 시스템에서 공유 메모리를 억세싱하는 방법은 상기 AP에 의하여 영상 촬영 모듈과 디스플레이 중에서 적어도 하나를 제어한다. 상기 통신 시스템에서 공유 메모리를 억세싱하는 방법은 상기 AP로부터 상기 클락의 상승에지들과 하강에지들 중에서 적어도 하나는 사용하는 상기 모뎀으로 통신하고, 상기 모뎀으로부터 상기 클락의 상승에지들과 하강에지들 중에서 다른 하나의 에지를 이용하는 AP로 통신하는 단계를 더 구비한다.
상기 기술적 과제를 달성하기 위한 통신장치는 CPU를 갖는 어플리케이션 프로세서; 무선통신들을 수행하기 위한 모뎀; 및 상기 어플리케이션 프로세서와 상기 모뎀을 인터페이싱하기 위한 인터페이스를 구비하며, 상기 어플리케이션 프로세서와 상기 모뎀은 공통 클락을 수신하고, 상기 어플리케이션 프로세서로부터 발생된 신호들은 상기 공통 클락의 제1 천이 에지들에 의하여 클락되고 상기 모뎀으로부터 발생된 신호들은 상기 공통 클락의 제2 천이 에지들에 의하여 클락되고, 상기 제1 천이 에지들과 상기 제2 천이 에지들은 서로 반대로 천이한다.
상기 통신장치는 상기 어플리케이션 프로세서와 상기 모뎀에 의하여 공유된 메모리를 더 구비하고, 상기 메모리는 상기 인터페이스에 의하여 인터페이스되고, 상기 인터페이스는 상기 공통 클락에 의하여 클락된다. 상기 어플리케이션 프로세서로부터 출력된 데이터는 상기 제1 천이 에지들에 클락킹되어 상기 메모리로 기입되고 상기 모뎀으로부터 출력된 데이터는 상기 제2 천이 에지들에 클락킹 (clocking)되어 상기 메모리로 기입된다.
상기 메모리는 제1어드레스 레지스터와 제2어드레스 레지스터를 구비하고, 상기 제1어드레스 레지스터는 상기 공통 클락의 상기 제1천이 에지들을 이용하여 어드레스들을 클락킹하고 상기 제2어드레스 레지스터는 상기 공통 클락의 상기 제2천이 에지들을 이용하여 어드레스들을 클락킹한다. 상기 메모리는 SDRAM 또는 상기 메모리는 플레쉬 메모리이거나 DDR메모리이다. 상기 메모리로/로부터 데이터 억세스는 상기 공통 클락의 하나의 클락 싸이클내에서 상기 어플리케이션 프로세서와 상기 모뎀으로부터 출력된 데이터를 포함한다.
상기 기술적 과제를 달성하기 위한 무선 통신들을 수행하기 위한 신호 변조기/복조기(모뎀), 및 CPU를 구비하는 어플리케이션 프로세서(AP)를 구비하는 통신 시스템에서 공유 메모리를 억세싱(accessing)하는 방법은 클락에 의하여 상기 AP, 상기 모뎀과 상기 공유 메모리를 클락킹하는 단계; 및 상기 클락의 상승에지들과 하강에지들을 사용하는 상기 AP와 상기 모뎀에 의하여 상기 공유 메모리를 억세싱하는 단계를 구비한다.
본 발명과 본 발명의 동작상의 이점 및 본 발명의 실시에 의하여 달성되는 목적을 충분히 이해하기 위해서는 본 발명의 바람직한 실시예를 예시하는 첨부 도 면 및 첨부 도면에 기재된 내용을 참조하여야만 한다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예를 설명함으로써, 본 발명을 상세히 설명한다. 각 도면에 제시된 동일한 참조부호는 동일한 부재를 나타낸다.
도 3은 본 발명의 바람직한 실시예에 따른 통신장치의 블록도를 나타낸다. 도 3에 도시된 통신장치(220)는 어플리케이션 프로세서(AP; 210), 모뎀(220), 및 공유(된) 로컬 메모리 장치(240)를 구비한다. 상기 모뎀(220)은 다른 호환성 있는 통신장치들 또는 기지국과 무선 통신을 수행하기 위한 신호들을 프로세싱 (processing)하기 위한 DSP와 변조기/복조기 회로를 구비한다.
상기 AP(210)는 브리지(bridge), 및 카메라(camera), 디스플레이(장치), USB 장치, 등과 같은 어플리케이션 주변장치들과 같은 CPU에 관련된 내부 기능들을 제어하는 CPU를 구비한다. 상기 AP(210)는 클락 동기회로(213)를 구비하는 메모리 컨트롤러(211)를 구비하고, 상기 모뎀(220)은 클락 동기회로(223)를 구비하는 메모리 컨트롤러(221)를 구비한다. 상기 각 클락 동기회로(213, 223)는 지연동기루프 (delay locked loop; DLL)로 구현되는 것이 바람직하다.
본 발명의 실시예에 따른 지연동기 회로들(213, 223)은 클락신호(CLK, CLKB)에 동기된다. 클락신호(CLKB)는 클락신호(CLK)와 동일한 클락신호이나, 클락신호 (CLKB)의 위상은 클락신호(CLK)의 위상의 반전된 위상이다.
도 4는 본 발명의 실시예에 따른 AP(210)와 모뎀(220)에 접속된 공유 로컬 메모리(240)의 블락도를 나타낸다. 상기 공유 로컬 메모리 장치(240)는 듀얼 어드 레스와 듀얼 출력포트들을 갖는 메모리(411), 바람직하게는 SDRAM, 더욱 바람직하게는 이중 데이터 율(double data rate; DDR)SDRAM을 구비한다. 메모리 장치(240)는 클락신호(CLK)의 상승에지와 하강에지 모두를 사용하여 메모리 데이터 억세스 (memory data access)를 지원한다.
본 발명의 실시예에 따라 상기 AP(210)와 연관된 데이터는 상기 클락신호(CLK)의 제1클락 에지를 사용하여 상기 로컬 메모리 장치(240)로 기입되거나 상기 로컬 메모리 장치(240)로부터 독출되고, 상기 모뎀(220)과 연관된 데이터는 상기 클락신호(CLK)의 제2클락에지를 사용하여 상기 로컬 메모리 장치(240)로 기입되거나 상기 로컬 메모리 장치(240)로부터 독출된다.
예컨대, 상기 AP(210)에 의하여 사용되는 상기 제1클락에지는 상승 클락에지 (clock edge)이고, 상기 모뎀(220)에 의하여 사용되는 상기 제2클락에지는 하강 클락에지이다. 상기 메모리(411)로/로부터 데이터를 억세싱(accessing)하기 위한 상기 AP(210) 또는 상기 모뎀(220)에 의하여 사용되는 상기 특별한 클락에지는 서로 변환될 수 있다.
어드레스 레지스터들(407과 409)각각은 상기 AP(210)의 어드레스 버퍼(401)와 상기 모뎀(220)의 어드레스 버퍼(403)에 번갈아 접속되는 버퍼(405)를 통하여 상기 AP(210)와 상기 모뎀(220)각각의 어드레스 출력포트에 접속된다.
어드레스 레지스터(409)와 상기 AP(210)의 어드레스 버퍼(401)는 클락신호 (CLK)의 상승에지에 의하여 활성화된다. 상기 어드레스 레지스터(407)와 상기 버퍼 (403)는 상기 클락신호(CLK)의 하강에지에 의하여 활성화된다. 상기 어드레스 레지 스터들(407과 409)로부터 출력되는 어드레스 데이터는 메모리(411)의 듀얼 어드레스 포트들(IP1, IP2)로 입력된다.
즉, 상기 AP(210)로부터 출력된 어드레스 데이터는 상기 클락신호(CLK)의 제1상승에지에서 상기 메모리(411)에 수신될 수 있고, 상기 모뎀(220)으로부터 출력된 어드레스 데이터는 상기 제1상승에지 바로 다음에 클락 싸이클의 하강에지에서 상기 메모리에서 수신될 수 있다.
상기 메모리(411)로/로부터 억세스된 데이터는 상기 메모리(411)와 쌍방향으로 통신하는 데이터 레지스터(413)로 전송된다. 상기 메모리(411)로 데이터를 기입하기 위하여, 데이터는 데이터 레지스터(413)에서 래치된 다음 상기 어드레스 레지스터들(407, 409)로부터 출력된 상기 어드레스에 상응하는 어드레스에 응답하여 상기 메모리(411)로 기입된다.
메모리(411)로부터 독출된 데이터는 데이터 레지스터(413)에 래치된 후 상기 AP(210) 또는 상기 모뎀(220)으로 출력된다.
도 5는 데이터 억세스 동작을 위한 클락킹 파형들을 나타내는 타이밍 도를 나타낸다. 도 5에 도시된 바와 같이 어드레스들(RA와 RB)은-바람직하게는 상기 AP(210)로부터 출력된-상기 클락신호(CLK)의 상승에지들에 클락된다. 어드레스들 (FA와 FB)은-바람직하게는 상기 모뎀(220)으로부터 출력된-상기 클락신호(CLK)의 하강에지들에 클락된다.
또한, 독출 명령 또는 기입 명령으로 사용되는 명령들(CR)은 상기 클락신호 (CLK)의 상승에지들에 클락되고, 명령들(CF)은 상기 클락신호(CLK)의 하강에지들에 클락된다. 데이터(RD와 FD)는 도시된 바와 같이 클락신호(CLK)의 상승 에지들과 하강 에지들에서 메모리(411)로/로부터 억세스된다.
도 6은 상기 AP(210)와 상기 모뎀(220)사이에서 통신을 위한 클락신호(CLK)의 양 에지들을 사용을 나타내는 타이밍 도이다. 본 발명의 실시예에 따라 상기 AP(210)는 클락신호(CLK)의 상승에지들을 이용하여 상기 모뎀(220)으로 신호들을 전송하고, 상기 모뎀(220)은 상기 클락신호(CLK)의 하강에지들을 이용하여 상기 AP (210)로 신호들을 전송한다.
도 6에 도시된 바와 같이 명령(신호)과 요구(신호)는 상기 클락신호(CLK)의 상승에지에서 상기 AP(210)로부터 상기 모뎀(220)으로 전송된다. 상기 모뎀(220)은 클락신호(CLK)의 다음 싸이클의 하강에지에서 상기 요구(신호)를 인식하고, 데이터 (FD0과 FD1)는 연속적인 클락 싸이클들의 하강 에지들에서 상기 모뎀(220)으로부터 출력되어 상기 AP(210)로 출력된다.
본 발명에 따른 실시예에서는 상기 AP(210)로부터 상기 모뎀(220)으로 통신하기 위한 에지로서 상승 에지들이 사용되고, 상기 모뎀(220)으로부터 상기 AP(210)로 통신하기 위한 에지로서 하강 에지들이 사용된다. 그러나 상기 상승에지들과 상기 하강에지들은 상기 AP(210)와 상시 모뎀(220)사이의 통신에 영향을 주지 않고 서로 교환될 수 있다.
본 발명의 다른 실시예에 따라, 상기 공유된 로컬 메모리는 상술한 바와 같이 상기 AP와 상기 모뎀과 관련된 데이터를 저장하기 위해서 사용되고, 더욱이 상기 AP와 상기 모뎀사이의 공유된 인터페이스 메모리로서 사용된다.
이러한 구조에서 CPU 데이터와 같은 AP와 관련된 데이터뿐만 아니라 인터페이스 제어 데이터는 상기 메모리(411)에 저장된다. 이러한 구조에서, 카메라들과 디스플레이들과 같은 접속된 어플리케이션들과 장치들과 통신을 위한 공통의 플랫폼들을 사용하여, 상기 AP, 상기 모뎀, 그리고 상기 공유된 메모리는 하나의 칩 또는 칩셋(chipset)으로 집적화될 수 있다.
본 발명에 따른 또 다른 실시예를 통하여, 상기 메모리(411)는 프로그램들과 영상 또는 비디오 파일들과 같은 데이터를 비휘발성으로 저장하는 것을 지원하는 플레쉬 메모리(flash memory)-바람직하게는 NAND 플레쉬 메모리-를 구비한다. 예컨대, 공유된 메모리(411)는 카메라에 의하여 촬영된 영상들을 저장하는 것과 같은 주변 기능들뿐만 아니라 CPU에 연관하여 사용된 데이터를 저장한다.
본 발명은 도면에 도시된 일 실시 예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 등록청구범위의 기술적 사상에 의해 정해져야 할 것이다.
상술한 바와 같이 이동통신 장치에 사용되는 통신장치와 통신방법은 물리적인 크기와 전력 소모를 최소화시킬 수 있는 효과가 있다.

Claims (33)

  1. 통신장치에 있어서,
    무선통신들을 수행하기 위한 디지털 신호 프로세서를 구비하는 신호 변조기/복조기(모뎀);
    복수의 주변장치들을 제어하기 위한 CPU를 구비하는 어플리케이션 프로세서 (AP); 및
    상기 모뎀과 상기 AP에서 사용된 데이터를 저장하기 위한 공유 메모리를 구비하며, 상기 데이터는 상기 모뎀과 상기 AP에 의하여 억세스될 수 있는 것을 특징으로 하는 통신장치.
  2. 제1항에 있어서, 상기 공유 메모리는 공통 버스를 통하여 상기 AP와 상기 모뎀에 의하여 억세스되는 것을 특징으로 하는 통신장치.
  3. 제1항에 있어서, 상기 공유 메모리는 SDRAM인 것을 특징으로 하는 통신장치.
  4. 제3항에 있어서, 상기 공유 메모리는 DDR SDRAM인 것을 특징으로 하는 통신장치.
  5. 제1항에 있어서, 상기 AP, 상기 모뎀 및 상기 공유 메모리는 공통 클락에 의하여 클락되는 것을 특징으로 하는 통신장치.
  6. 제5항에 있어서, 상기 데이터는 상기 공통 클락의 상승에지와 하강에지를 사용하여 상기 공유 메모리로/로부터 억세스되는 것을 특징으로 하는 통신장치.
  7. 제6항에 있어서, 상기 AP로/로부터 상기 공유 메모리로의 데이터 억세스는 상기 클락의 상승에지들을 이용하여 이루어지고 상기 모뎀으로/으로부터의 데이터 억세스는 상기 클락의 하강에지들을 이용하여 이루어지는 것을 특징으로 하는 통신장치.
  8. 제6항에 있어서, 상기 AP로/로부터 상기 공유 메모리로의 데이터 억세스는 상기 클락의 하강에지들을 이용하여 이루어지고, 상기 모뎀으로/으로부터의 데이터 억세스는 상기 클락의 상승에지들을 이용하여 이루어지는 것을 특징으로 하는 통신장치.
  9. 제6항에 있어서, 상기 AP로부터 상기 모뎀으로의 통신은 상기 클락의 하강에지와 상승에지의 하나의 에지를 이용하여 이루어지고, 상기 모뎀으로부터 상기 AP로의 통신은 상기 클락의 하강에지와 상승에지의 다른 하나의 에지를 이용하여 이루어지는 것을 특징으로 하는 통신장치.
  10. 제6항에 있어서, 상기 공유 메모리는 인터페이스 제어 데이터를 저장하기 하여 상기 AP와 상기 모뎀에 의하여 사용되는 것을 특징으로 하는 통신장치.
  11. 제1항에 있어서, 상기 공유 메모리는 SDRAM과 플레쉬 메모리를 포함하는 것을 특징으로 하는 통신장치.
  12. 제11항에 있어서, 상기 플레쉬 메모리는 NAND 형 플레쉬 메모리인 것을 특징으로 하는 통신장치.
  13. 제1항에 있어서, 상기 복수의 주변장치들은 영상 촬영 모듈과 디스플레이 중에서 적어도 하나를 구비하는 것을 특징으로 하는 통신장치.
  14. 무선 통신들을 수행하기 위한 신호 변조기/복조기(모뎀), 및 CPU를 구비하는 어플리케이션 프로세서(AP)를 구비하는 통신 시스템에서 공유 메모리를 억세싱 (accessing)하는 방법에 있어서,
    공통 클락에 의하여 상기 AP, 상기 모뎀과 상기 공유 메모리를 클락킹하는 단계; 및
    상기 클락의 상승에지들과 하강에지들 중에서 하나의 에지를 사용하는 상기 AP에 의하여 상기 공유 메모리로/로부터 CPU 데이터를 억세싱하고, 상기 AP가 사용하지 않는 상기 클락의 다른 에지들을 사용하는 상기 모뎀에 의하여 상기 공유메모리로/로부터 모뎀 데이터를 억세싱하는 단계를 구비하는 것을 특징으로 하는 통신 시스템에서 공유 메모리를 억세싱하는 방법.
  15. 제14항에 있어서, 상기 공유 메모리는 공통 버스를 통하여 상기 AP와 상기 모뎀에 의하여 억세스되는 것을 특징으로 하는 통신 시스템에서 공유 메모리를 억세싱하는 방법.
  16. 제14항에 있어서, 상기 공유 메모리는 SDRAM인 것을 특징으로 하는 통신 시스템에서 공유 메모리를 억세싱하는 방법.
  17. 제16항에 있어서, 상기 공유 메모리는 DDR SDRAM인 것을 특징으로 하는 통신 시스템에서 공유 메모리를 억세싱하는 방법.
  18. 제14항에 있어서, 상기 AP로/로부터의 상기 공유 메모리의 데이터 억세스는 상기 클락의 상승에지들을 이용하여 수행되고, 상기 모뎀으로/으로부터의 상기 공유 메모리의 데이터 억세스는 상기 클락의 하강에지들을 이용하여 수행되는 것을 특징으로 하는 통신 시스템에서 공유 메모리를 억세싱하는 방법.
  19. 제14항에 있어서, 상기 통신 시스템에서 공유 메모리를 억세싱하는 방법은 상기 클락의 상승에지들과 하강에지들 중에서 어느 하나의 에지를 사용하는 상기 AP로부터 출력된 어드레스 데이터를 AP 어드레스 레지스터에 저장하고, 상기 AP 어드레스 레지스터가 사용하지 않는 상기 클락의 다른 에지들을 사용하는 상기 모뎀 으로부터 출력된 어드레스 데이터를 모뎀 어드레스 레지스터에 저장하는 단계를 더 구비하는 것을 특징으로 하는 통신 시스템에서 공유 메모리를 억세싱하는 방법.
  20. 제14항에 있어서, 상기 공유 메모리는 인터페이스 제어 데이터를 저장하기 하여 상기 AP와 상기 모뎀에 의하여 사용되는 것을 특징으로 하는 통신 시스템에서 공유 메모리를 억세싱하는 방법.
  21. 제14항에 있어서, 상기 공유 메모리는 SDRAM과 플레쉬 메모리를 포함하는 것을 특징으로 하는 통신 시스템에서 공유 메모리를 억세싱하는 방법.
  22. 제21항에 있어서, 상기 플레쉬 메모리는 NAND 형 플레쉬 메모리인 것을 특징으로 하는 통신 시스템에서 공유 메모리를 억세싱하는 방법.
  23. 제14항에 있어서, 상기 통신 시스템에서 공유 메모리를 억세싱하는 방법은 상기 AP에 의하여 영상 촬영 모듈과 디스플레이 중에서 적어도 하나를 제어하는 것을 특징으로 하는 통신 시스템에서 공유 메모리를 억세싱하는 방법.
  24. 제14항에 있어서, 상기 통신 시스템에서 공유 메모리를 억세싱하는 방법은 상기 AP로부터 상기 클락의 상승에지들과 하강에지들 중에서 적어도 하나는 사용하는 상기 모뎀으로 통신하고, 상기 모뎀으로부터 상기 클락의 상승에지들과 하강에 지들 중에서 다른 하나의 에지를 이용하는 AP로 통신하는 단계를 더 구비하는 것을 특징으로 하는 통신 시스템에서 공유 메모리를 억세싱하는 방법.
  25. 통신장치에 있어서,
    CPU를 갖는 어플리케이션 프로세서;
    무선통신들을 수행하기 위한 모뎀; 및
    상기 어플리케이션 프로세서와 상기 모뎀을 인터페이싱하기 위한 인터페이스를 구비하며,
    상기 어플리케이션 프로세서와 상기 모뎀은 공통 클락을 수신하고,
    상기 어플리케이션 프로세서로부터 발생된 신호들은 상기 공통 클락의 제1 천이 에지들에 의하여 클락되고 상기 모뎀으로부터 발생된 신호들은 상기 공통 클락의 제2 천이 에지들에 의하여 클락되고, 상기 제1 천이 에지들과 상기 제2 천이 에지들은 서로 반대로 천이하는 것을 특징으로 하는 통신장치.
  26. 제25항에 있어서, 상기 통신장치는 상기 어플리케이션 프로세서와 상기 모뎀에 의하여 공유된 메모리를 더 구비하고, 상기 메모리는 상기 인터페이스에 의하여 인터페이스되고, 상기 인터페이스는 상기 공통 클락에 의하여 클락되는 것을 특징으로 하는 통신장치.
  27. 제26항에 있어서, 상기 어플리케이션 프로세서로부터 출력된 데이터는 상기 제1 천이 에지들에 클락킹되어 상기 메모리로 기입되고 상기 모뎀으로부터 출력된 데이터는 상기 제2 천이 에지들에 클락킹(clocking)되어 상기 메모리로 기입되는 것을 특징으로 하는 통신장치.
  28. 제26항에 있어서, 상기 메모리는 제1어드레스 레지스터와 제2어드레스 레지스터를 구비하고, 상기 제1어드레스 레지스터는 상기 공통 클락의 상기 제1천이 에지들을 이용하여 어드레스들을 클락킹하고 상기 제2어드레스 레지스터는 상기 공통 클락의 상기 제2천이 에지들을 이용하여 어드레스들을 클락킹하는 것을 특징으로 하는 통신장치.
  29. 제26항에 있어서, 상기 메모리는 SDRAM인 것을 특징으로 하는 통신장치.
  30. 제26항에 있어서, 상기 메모리는 플레쉬 메모리인 것을 특징으로 하는 통신장치.
  31. 제26항에 있어서, 상기 메모리는 DDR메모리인 것을 특징으로 하는 통신장치.
  32. 제26항에 있어서, 상기 메모리로/로부터 데이터 억세스는 상기 공통 클락의 하나의 클락 싸이클내에서 상기 어플리케이션 프로세서와 상기 모뎀으로부터 출력된 데이터를 포함하는 것을 특징으로 하는 통신장치.
  33. 무선 통신들을 수행하기 위한 신호 변조기/복조기(모뎀), 및 CPU를 구비하는 어플리케이션 프로세서(AP)를 구비하는 통신 시스템에서 공유 메모리를 억세싱 (accessing)하는 방법에 있어서,
    클락에 의하여 상기 AP, 상기 모뎀과 상기 공유 메모리를 클락킹하는 단계; 및
    상기 클락의 상승에지들과 하강에지들을 사용하는 상기 AP와 상기 모뎀에 의하여 상기 공유 메모리를 억세싱하는 단계를 구비하는 것을 특징으로 하는 통신 시스템에서 공유 메모리를 억세싱하는 방법.
KR1020040024885A 2003-09-20 2004-04-12 공유된 로컬 메모리를 구비하는 통신장치와 통신방법 KR100688495B1 (ko)

Priority Applications (6)

Application Number Priority Date Filing Date Title
KR1020040024885A KR100688495B1 (ko) 2004-04-12 2004-04-12 공유된 로컬 메모리를 구비하는 통신장치와 통신방법
US10/880,110 US7917673B2 (en) 2003-09-20 2004-06-29 Communication device and method having a shared local memory
TW093127132A TWI255658B (en) 2003-09-20 2004-09-08 Communication device and method having a shared local memory
JP2004270456A JP2005251158A (ja) 2003-09-20 2004-09-16 共有されたローカルメモリを備える通信装置とその通信方法
DE102004046001A DE102004046001B4 (de) 2003-09-20 2004-09-17 Kommunikationseinheit und Speicherzugriffsverfahren
CN200410102342.0A CN100550000C (zh) 2003-09-20 2004-09-20 具有共享本地存储器的通信装置和方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040024885A KR100688495B1 (ko) 2004-04-12 2004-04-12 공유된 로컬 메모리를 구비하는 통신장치와 통신방법

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1020030065412 Division 2003-09-20 2003-09-20

Publications (2)

Publication Number Publication Date
KR20050029104A KR20050029104A (ko) 2005-03-24
KR100688495B1 true KR100688495B1 (ko) 2007-03-02

Family

ID=37385828

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040024885A KR100688495B1 (ko) 2003-09-20 2004-04-12 공유된 로컬 메모리를 구비하는 통신장치와 통신방법

Country Status (1)

Country Link
KR (1) KR100688495B1 (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100719808B1 (ko) * 2005-07-01 2007-05-21 엠텍비젼 주식회사 메모리 공유 방법 및 메모리 공유 구조를 가지는 휴대용단말기
KR100725099B1 (ko) 2005-12-22 2007-06-04 삼성전자주식회사 멀티패쓰 억세스블 반도체 메모리 장치에서의 메모리확장구조
KR100799908B1 (ko) * 2006-08-21 2008-01-31 엠텍비젼 주식회사 메모리에 연결된 인터페이스 모듈
JP5419761B2 (ja) 2010-03-12 2014-02-19 アズビル株式会社 デバイス制御装置およびcpu

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08339326A (ja) * 1995-06-09 1996-12-24 Hitachi Ltd マルチプロセッサ装置
JP2002229848A (ja) * 2001-02-05 2002-08-16 Hitachi Ltd 共有メモリを備えたプロセッサシステム
WO2003009151A1 (en) 2001-07-18 2003-01-30 Koninklijke Philips Electronics N.V. Non-volatile memory arrangement and method in a multiprocessor device
JP2004030506A (ja) * 2002-06-28 2004-01-29 Nec Corp 携帯型通信端末及びそのメモリの共有方法
KR20040011513A (ko) 1995-10-09 2004-02-05 가부시끼가이샤 히다치 세이사꾸쇼 단말장치
KR20040106778A (ko) 2003-06-11 2004-12-18 엘지전자 주식회사 복수개의 프로세서를 갖는 이동통신 단말기의 메모리 공유장치 및 그 방법

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08339326A (ja) * 1995-06-09 1996-12-24 Hitachi Ltd マルチプロセッサ装置
KR20040011513A (ko) 1995-10-09 2004-02-05 가부시끼가이샤 히다치 세이사꾸쇼 단말장치
JP2002229848A (ja) * 2001-02-05 2002-08-16 Hitachi Ltd 共有メモリを備えたプロセッサシステム
WO2003009151A1 (en) 2001-07-18 2003-01-30 Koninklijke Philips Electronics N.V. Non-volatile memory arrangement and method in a multiprocessor device
JP2004030506A (ja) * 2002-06-28 2004-01-29 Nec Corp 携帯型通信端末及びそのメモリの共有方法
KR20040106778A (ko) 2003-06-11 2004-12-18 엘지전자 주식회사 복수개의 프로세서를 갖는 이동통신 단말기의 메모리 공유장치 및 그 방법

Also Published As

Publication number Publication date
KR20050029104A (ko) 2005-03-24

Similar Documents

Publication Publication Date Title
US7917673B2 (en) Communication device and method having a shared local memory
US8060708B2 (en) Multiprocessor system having an input/output (I/O) bridge circuit for transferring data between volatile and non-volatile memory
JP4917746B2 (ja) 共通プラットホームを有する通信装置と通信方法
KR100847968B1 (ko) 컴퓨팅 시스템, 전자 통신 디바이스, 컴퓨팅 시스템 운영 방법 및 정보 처리 방법
US6480929B1 (en) Pseudo-concurrency between a volatile memory and a non-volatile memory on a same data bus
US7233541B2 (en) Storage device
JP2013140152A (ja) スタックドメモリのためのバウンダリスキャンチェーン
US7426607B2 (en) Memory system and method of operating memory system
US20040076044A1 (en) Method and system for improving access latency of multiple bank devices
CN108304334B (zh) 应用处理器和包括中断控制器的集成电路
US5859649A (en) Data processing system having display controller with bursting direct memory access
KR100688495B1 (ko) 공유된 로컬 메모리를 구비하는 통신장치와 통신방법
KR19990062457A (ko) 다이나믹 램 내장 마이크로 프로세서 및 다이나믹 램 내장 마이크로 프로세서의 데이터 전송 방법
US5835787A (en) System for bi-directionally transferring a digital signal sample from a CODEC to a particular memory location and a second sample from memory to CODEC
US20180336147A1 (en) Application processor including command controller and integrated circuit including the same
US11451752B2 (en) Grid gain calculation circuit, image sensing device and operation method of the same
US6757752B2 (en) Micro controller development system
KR100189553B1 (ko) 정보저장장치와 컴퓨터 시스템간에 데이타를 인터페이싱하기위한회로
US6567898B1 (en) Memory controller and an information processing apparatus with improved efficiency
CN116895313A (zh) 用于控制异构时钟信号延迟模式的存储系统、操作该存储系统的方法以及存储控制器
Horgan Pr~'ssor Yuh Sun
KR20060106625A (ko) 메모리 제어 장치 및 전자 장치
JPH07175768A (ja) デュアルcpuシステム
JP2001160001A (ja) 半導体集積回路及びチップ間記憶部同期化方法
CN113961487A (zh) 加速存储器存取的电子装置及方法

Legal Events

Date Code Title Description
A107 Divisional application of patent
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120131

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee