KR100703387B1 - 메인프로세서를 이용한 td-버스와 p-버스 정합장치 - Google Patents

메인프로세서를 이용한 td-버스와 p-버스 정합장치 Download PDF

Info

Publication number
KR100703387B1
KR100703387B1 KR1020000020001A KR20000020001A KR100703387B1 KR 100703387 B1 KR100703387 B1 KR 100703387B1 KR 1020000020001 A KR1020000020001 A KR 1020000020001A KR 20000020001 A KR20000020001 A KR 20000020001A KR 100703387 B1 KR100703387 B1 KR 100703387B1
Authority
KR
South Korea
Prior art keywords
bus
data
communication
control
main processor
Prior art date
Application number
KR1020000020001A
Other languages
English (en)
Other versions
KR20010096078A (ko
Inventor
이승왕
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020000020001A priority Critical patent/KR100703387B1/ko
Publication of KR20010096078A publication Critical patent/KR20010096078A/ko
Application granted granted Critical
Publication of KR100703387B1 publication Critical patent/KR100703387B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/22Arrangements for supervision, monitoring or testing
    • H04M3/26Arrangements for supervision, monitoring or testing with means for applying test signals or for measuring
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/08Indicating faults in circuits or apparatus
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M2201/00Electronic components, circuits, software, systems or apparatus used in telephone systems
    • H04M2201/34Microprocessors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M2201/00Electronic components, circuits, software, systems or apparatus used in telephone systems
    • H04M2201/36Memories

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Monitoring And Testing Of Exchanges (AREA)
  • Communication Control (AREA)

Abstract

본 발명은 프로세서간의 TD-버스(Telephony Device-Bus)와 P-버스(Processor-Bus)를 통해 통신을 수행하기 위한 TD-버스와 P-버스 정합장치에 관한 것이다. 메인프로세서를 이용하여 TD-버스와 P-버스를 통해 통신을 수행할 수 있도록 정합하기 위한 장치에 있어서, 소정의 제어에 의해 상기 TD-버스와 연결 또는 차단을 수행하는 TD-버스 인터페이스와, 소정의 제어에 의해 P-버스와 연결 또는 차단을 수행하는 P-버스인터페이스와, 다수의 SCC(Serial Communication Controller)채널들을 이용하여 로컬버스를 점유하고, 로컬버스로부터 데이터를 수신하여 로컬메모리에 데이터를 저장하고, 상기 로컬메모리로부터 데이터를 독취하여 상기 TD-버스인터페이스로 출력하며, 로컬버스를 통해 P-버스와 통신을 위한 제어데이터를 출력하고, 상기 P-버스 인터페이스를 통해 P-버스와 IPC(Inter Processor Communication)통신중에 장애가 발생할 시 IPC 우회통신을 하도록 제어하는 메인 프로세서와, 상기 메인프로세서의 제어데이터와 제어 동작 시 발생되는 데이터 및 상기 메인프로세서와 프로서간에 송수신되는 데이터를 저장하는 로컬메모리와, 상기 로컬메모리의 접속허가신호와 상기 TD-버스인터페이스 및 P-버스 인터페이스의 연결 또는 차단제어신호를 출력하는 콘트롤 로직과, 초기화 시 필요한 각 프로세서의 초기화 데이터를 저장하고 있는 롬으로 구성한다.
IPC통신, TD-버스, 이더넷버스

Description

메인프로세서를 이용한 TD-버스와 P-버스 정합장치{TD-BUS AND P-BUS INTERFACE DEVICE BY USED MAIN PROCESSOR}
도 1은 종래의 교환기에 적용된 TD-버스와 P-버스 정합장치의 구성도
도 2는 본 발명의 실시예에 따른 메인프로세서를 이용한 TD-버스와 P-버스 정합장치의 구성도
본 발명은 프로세서간의 TD-버스(Telephony Device-Bus)와 P-버스(Processor-Bus)를 통해 통신을 수행하기 위한 TD-버스와 P-버스 정합장치에 관한 것이다.
일반적으로 교환기, 중계기 등의 장비들은 다수의 프로세서를 가지며, 프로세서간 통신을 수행하기 위한 P-버스와 하나의 프로세서에 종속되는 장치와 통신을 위한 TD-버스를 가진다. 이러한 구성중 교환기에 적용된 상기 TD-버스와 상기 P-버스 정합장치가 도 1에 도시되어 있다.
지금 도 1을 참조하면, 메인프로세서(10)는 제어동작에 필요한 데이터 또는 제어 시 발생되는 데이터를 로컬메모리(12)에 저장한다. 롬(14)은 교환기의 초기화 시 필요한 각 프로세서의 초기화 데이터를 저장하고 있다. TD-버스인터페이스(18)는 메인프로세서(10)의 제어에 의해 TD-버스와 접속 및 차단동작을 수행한다. 상기 메인프로세서(10)는 TD-버스를 통해 하위 프로세서나 장치와 통신 또는 제어를 수행한다. 상기 메인프로세서(10)는 프로세서간 통신이 필요한 경우 콘트롤 로직(16)으로 상기 로컬메모리(12)로 접속을 요구하고, 콘트롤 로직(16)으로부터 로컬메모리(12)에 접속허가신호를 수신하면 아이피시(IPC; Inter-Processor Communication) 통신을 위한 데이터를 로컬버스를 통해 상기 로컬메모리(12)에 저장한다. 그리고 DMAC(Direct Memory Access Controller)(20)는 상기 로컬메모리(12)를 제어할 시 필요한 데이터 또는 제어 시 발생되는 데이터를 임시 저장하도록 제어하고, P-버스 인터페이스(24)의 접속 및 차단 동작을 제어한다. 따라서 DMAC(20)는 메인프로세서(10)와 접속이 필요한 경우 콘트롤 로직(16)으로 상기 로컬메모리(12)에 접속을 요구하고, 콘트롤 로직(16)으로부터 상기 로컬메모리(12)에 접속허가신호를 수신하면 로컬버스를 통해 상기 로컬메모리(12)에 저장한다. 이때 콘트롤 로직(16)은 메인프로세서(10) 또는 DMAC(20)로 접속허가신호를 출력하여 로컬메모리(12)에 데이터가 기록되도록 한다.
메인프로세서(10)에서 DMAC(20)으로 데이터를 송신하는 경우 콘트롤 로직(16)에서는 로컬버스에 실린데이터를 로컬메모리(12)에 저장한다. 그리고 콘트롤 로직(16)은 저장이 종료되면 DMAC(20)가 로컬 메모리(12)에 저장된 데이터를 독취하도록 한다. 이와 반대로 DMAC(20)에 의해 로컬메모리(12)에 데이터 저장이 종료된 경우 메인프로세서(10)로 데이터 독취요구신호를 출력한다. 그러면 메인프로세서(10)는 로컬버스를 통해 로컬메모리(12)에 저장된 데이터를 메인프로세서(10)에서 직접 독취한다.
또한 콘트롤 로직(16)은 로컬점유신호를 수신하면 다른 프로세서에서 로컬버스에 데이터를 출력하지 못하도록 한다. 이때 메인프로세서(10)는 상기 로컬버스를 점유하여 TD-버스 인터페이스(18)를 통해 데이터를 수신하여 로컬메모리(12)에 저장하거나 로컬메모리(12)로부터 데이터를 독취하여 상기 TD-버스 인터페이스(18)를 통해 TD-버스로 출력하도록 한다. 그러므로 메인메모리(10)가 로컬버스를 점유하고 있는 동안에 DMAC(20)와 I/O 콘트롤러(22)는 상기 로컬메모리(12)에 접속하고자 할 경우 콘드롤로직(22)로부터 로컬버스의 사용허가를 받을 수 있다. 또한 I/O 콘트롤러(22)가 로컬버스를 점유한 경우 콘트롤 로직(16)은 메인프로세서(10)가 로컬버스를 점유하도록 한다.
이와같이 종래에는 P-버스 처리를 위해 DMAC(20)와 메인프로세서(10)가 로컬버스를 나누어 사용하므로 부하를 증가시키고 하위프로세서의 성능을 저해하는 문제가 있고, 또한 프로세서간 통신을 담당하는 P-버스는 장애발생 시 모든 프로세서 보드가 다운되어 통신장애가 발생하는 문제가 있었다.
따라서 본 발명의 목적은 프로세서간에 통신 시 메인프로세서에서 SCC채널을 할당하고 P-버스 통신을 제어하도록 하여 하드웨어를 간소화할 수 있는 TD-버스와 P-버스 정합장치를 제공함에 있다.
본 발명의 다른 목적은 프로세서간에 통신 시 P-버스의 장애가 발생될 시 우회통신채널을 사용하여 통신장애를 극복할 수 있는 TD-버스와 P-버스 정합장치를 제공함에 있다.
상기 목적을 달성하기 위한 본 발명의 TD-버스와 P-버스 정합장치에 있어서, 소정의 제어에 의해 TD-버스(Telephony Device Bus)와 연결 또는 차단을 수행하는 TD-버스 인터페이스와, 소정의 제어에 의해 P-버스(Processor Bus)와 연결 또는 차단을 수행하는 P-버스인터페이스와, 다수의 SCC(Serial Communication Controller)채널들을 이용하여 로컬버스를 점유하고, 로컬버스로부터 데이터를 수신하여 로컬메모리에 데이터를 저장하고, 상기 로컬메모리로부터 데이터를 독취하여 상기 TD-버스인터페이스로 출력하며, 로컬버스를 통해 P-버스와 통신을 위한 제어데이터를 출력하고, 상기 P-버스 인터페이스를 통해 P-버스와 IPC(Inter Processor Communication)통신중에 장애가 발생할 시 IPC 우회통신을 하도록 제어하는 메인 프로세서와, 상기 메인프로세서의 제어데이터와 제어 동작 시 발생되는 데이터 및 상기 메인프로세서와 프로서간에 송수신되는 데이터를 저장하는 로컬메모리와, 상기 로컬메모리의 접속허가신호와 상기 TD-버스인터페이스 및 P-버스 인터페이스의 연결 또는 차단제어신호를 출력하는 콘트롤 로직과, 초기화 시 필요한 각 프로세서의 초기화 데이터를 저장하고 있는 롬으로 구성함을 특징으로 한다.
이하 본 발명에 따른 바람직한 실시 예를 첨부한 도면을 참조하여 상세히 설명한다. 그리고 본 발명을 설명함에 있어서, 관련된 공지 기능 혹은 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명을 생략한다.
도 2는 본 발명의 실시예에 따른 메인프로세서를 이용한 TD-버스와 P-버스 정합장치의 구성도이다.
TD-버스 인터페이스(108)는 소정의 제어에 의해 TD-버스(Telephony Device Bus)와 연결 또는 차단을 수행한다. P-버스인터페이스(106)는 소정의 제어에 의해 P-버스(Processor-Bus)와 연결 또는 차단을 수행한다. 메인 프로세서(100)는 예를들어 MPC860 칩으로 이루어져 다수의 SCC(Serial Communication Controller)채널들을 이용하여 로컬버스를 점유하고, 상기 로컬버스로부터 데이터를 수신하여 로컬메모리(102)에 데이터를 저장하고, 상기 로컬메모리(102)로부터 데이터를 독취하여 TD-버스인터페이스(108)로 출력하며, 상기 로컬버스를 통해 P-버스와 통신을 위한 제어데이터를 출력하고, 상기 P-버스 인터페이스(106)를 통해 상기 P-버스와 IPC(Inter Processor Communication)통신중에 장애가 발생할 시 이더넷인터페이스(110)를 제어하여 IPC 우회통신을 하도록 제어한다. 상기 로컬메모리(102)는 상기 메인프로세서의 제어데이터와 제어 동작 시 발생되는 데이터 및 상기 메인프로세서와 프로서간에 송수신되는 데이터를 저장한다. 콘트롤 로직(104)은 상기 로컬메모리(102)의 접속허가신호와 상기 TD-버스인터페이스(108) 및 P-버스 인터페이스(106)의 연결 또는 차단제어신호를 출력한다. 상기 이더넷인터페이스(110)는 상기 메인프로세서(100)의 제어에 의해 상기 P-버스와 상기 IPC통신중에 장애가 발생할 시 이더넷버스를 연결하여 IPC우회통신을 하도록 제어한다. 롬(103)은 교환기의 초기화 시 필요한 각 프로세서의 초기화 데이터를 저장하고 있다.
상술한 도 2를 참조하여 본 발명의 바람직한 실시예의 동작을 상세히 설명한다.
먼저 초기화과정을 설명하면, 리세트 또는 전원이 온되는 상태를 초기화라 정의하며, 상기 메인프로세서(100)는 상기 롬(103)으로부터 초기화 데이터를 독취하여 상기 로컬메모리(102)에 저장한다. 상기 메인프로세서(100)는 필요한 프로그램을 세트하고 상기 TD-버스 인터페이스(108)를 제어하여 TD-버스를 통해 하위프로세서 또는 각 장치의 초기화 작업을 수행한다. 초기화작업이 종료되면 상기 콘트롤 로직(104)으로 P-버스 정지신호를 출력한다. 이때 정지신호는 상기 P-버스인터페이스(106)의 리셋단에 리셋신호를 인가한다. 그러면 상기 P-버스 인터페이스(106)는 정지신호를 수신하면 정지상태를 유지한다. 이렇게 하여 초기화가 종료되면 그리고 상기 메인프로세서(100)는 롬(103)에 접속을 요구하고 동시에 상기 콘트롤 로직(104)으로 로컬메모리(102)의 접속을 요구한다. 상기 콘트롤 로직(104)은 상기 메인프로세서(100)로 접속허가신호를 출력하며, 로컬메모리(102)를 인에이블하여 기록이 가능하도록 한다. 그런 후 상기 메인프로세서(100)는 상기 롬(103)으로부터 초기화 데이터를 읽어 상기 로컬메모리(102)에 저장하고 상기 콘트롤 로직(104)으로 저장종료신호를 출력한다. 상기 콘트롤 로직(104)이 저장종료신호를 수신하면 상기 로컬메모리(102)에 기록신호를 해제한다. 이렇게 초기화가 종료되면 TD-버스 작업을 수행하고 프로세서간에 통신을 하게 된다.
각 프로세서간의 통신동작을 설명하면, 상기 메인프로세서(100)는 제어동작에 필요한 데이터 또는 제어시 발생되는 데이터를 상기 로컬메모리(102)에 저장한다. 이때 상기 메인프로세서(100)는 상기 콘트롤 로직(104)으로 접속을 요구하고, 상기 콘트롤 로직(104)로부터 접속허가신호를 수신하면 상기 아이피씨 통신(IPC)을 위한 데이터를 상기 로컬버스를 통해 상기 로컬메모리(102)에 저장한다. 그리고 상기 콘트롤 로직(104)은 상기 P-버스 인터페이스(106)를 인에이블시켜 P-버스를 통해 프로세서간에 IPC통신을 수행할 수 있도록 한다.
상술한 바와 같이 본 발명은 메인프로세서를 사용하여 TD-버스(Telephony Device Bus)를 통해 텔레포니 디바이스를 제어하고 P-버스(Processor Bus)를 통해 상위 프로세서와 IPC(Inter Processor Communication)통신을 수행하도록 하여 정합장치를 간소화하여 비용을 절감할 수 있고, 또한 상기 IPC통신중 장애가 발생할 시 이더넷을 통해 우회통신을 하도록 하여 통신장애로 인한 통신중단을 방지할 수 있는 이점이 있다.

Claims (2)

  1. 프로세서간의 TD-버스(Telephony Device Bus)와 P-버스(Processor Bus)를 통해 통신을 수행하기 위한 TD-버스와 P-버스 정합장치에 있어서,
    소정의 제어에 의해 상기 TD-버스와 연결 또는 차단을 수행하는 TD-버스 인터페이스와,
    소정의 제어에 의해 P-버스와 연결 또는 차단을 수행하는 P-버스인터페이스와,
    다수의 SCC(Serial Communication Controller)채널들을 이용하여 로컬버스를 점유하고, 상기 로컬버스로부터 데이터를 수신하여 로컬메모리에 데이터를 저장하고, 상기 로컬메모리로부터 데이터를 독취하여 상기 TD-버스인터페이스로 출력하며, 로컬버스를 통해 P-버스와 통신을 위한 제어데이터를 출력하고, 상기 P-버스 인터페이스를 통해 상기 P-버스와 IPC(Inter Processor Communication)통신중에 장애가 발생할 시 IPC 우회통신을 하도록 제어하는 메인 프로세서와,
    상기 메인프로세서의 제어데이터와 제어 동작 시 발생되는 데이터 및 상기 메인프로세서와 프로서간에 송수신되는 데이터를 저장하는 로컬메모리와,
    상기 로컬메모리의 접속허가신호와 상기 TD-버스인터페이스 및 P-버스 인터페이스의 연결 또는 차단제어신호를 출력하는 콘트롤 로직과,
    초기화 시 필요한 각 프로세서의 초기화 데이터를 저장하고 있는 롬으로 구성함을 특징으로 하는 메인프로세서를 이용한 TD-버스와 P-버스 정합장치.
  2. 제1항에 있어서,
    상기 메인프로세서의 제어에 의해 상기 P-버스와 상기 IPC통신중에 장애가 발생할 시 이더넷버스를 연결하여 상기 IPC우회통신을 하도록 제어하는 이더넷인터페이스를 더 구비함을 특징으로 하는 메인프로세서를 이용한 TD-버스와 P-버스 정합장치.
KR1020000020001A 2000-04-17 2000-04-17 메인프로세서를 이용한 td-버스와 p-버스 정합장치 KR100703387B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020000020001A KR100703387B1 (ko) 2000-04-17 2000-04-17 메인프로세서를 이용한 td-버스와 p-버스 정합장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000020001A KR100703387B1 (ko) 2000-04-17 2000-04-17 메인프로세서를 이용한 td-버스와 p-버스 정합장치

Publications (2)

Publication Number Publication Date
KR20010096078A KR20010096078A (ko) 2001-11-07
KR100703387B1 true KR100703387B1 (ko) 2007-04-03

Family

ID=19664733

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000020001A KR100703387B1 (ko) 2000-04-17 2000-04-17 메인프로세서를 이용한 td-버스와 p-버스 정합장치

Country Status (1)

Country Link
KR (1) KR100703387B1 (ko)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR0182709B1 (ko) * 1996-04-19 1999-05-15 유기범 교환기에 있어서 프로세서간 통신방법
KR100202979B1 (ko) * 1996-06-19 1999-06-15 유기범 전전자 교환기에서 프로세서간 통신을 제어하기 위한 엠버스 절제 장치
KR19990085331A (ko) * 1998-05-15 1999-12-06 윤종용 둘 이상의 프로세서를 가지는 기기에서 티디버스와 아이피시버스의 병렬처리 장치 및 방법

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR0182709B1 (ko) * 1996-04-19 1999-05-15 유기범 교환기에 있어서 프로세서간 통신방법
KR100202979B1 (ko) * 1996-06-19 1999-06-15 유기범 전전자 교환기에서 프로세서간 통신을 제어하기 위한 엠버스 절제 장치
KR19990085331A (ko) * 1998-05-15 1999-12-06 윤종용 둘 이상의 프로세서를 가지는 기기에서 티디버스와 아이피시버스의 병렬처리 장치 및 방법

Also Published As

Publication number Publication date
KR20010096078A (ko) 2001-11-07

Similar Documents

Publication Publication Date Title
US5778195A (en) PC card
KR100592105B1 (ko) 공유 메모리의 분할 영역의 다중 억세스 제어 방법 및 공유메모리를 가지는 휴대형 단말기
JP4917746B2 (ja) 共通プラットホームを有する通信装置と通信方法
KR100630071B1 (ko) 다중 프로세서 환경에서의 dma를 이용한 고속 데이터전송 방법 및 그 장치
JP2008009817A (ja) 半導体装置及びデータ転送方法
JP3419334B2 (ja) データ処理装置および方法
KR100703387B1 (ko) 메인프로세서를 이용한 td-버스와 p-버스 정합장치
KR980013132A (ko) 고 처리 능력의 주변 구성 요소 상호 접속 버스를 가진 데이터 처리 및 통신 시스템
KR20060134555A (ko) 복수의 프로세서에 의한 메모리 공유 방법 및 장치
KR100592109B1 (ko) 공유 메모리의 분할 영역의 다중 억세스 제어 방법 및 공유메모리를 가지는 휴대형 단말기
US20030093594A1 (en) Apparatus and method for controlling block signal flow in a multi digital signal processor configuration from a shared peripheral direct memory controller to high level data link controller
KR19990085331A (ko) 둘 이상의 프로세서를 가지는 기기에서 티디버스와 아이피시버스의 병렬처리 장치 및 방법
JP6631370B2 (ja) マイクロコンピュータ及び電子制御装置
EP1459191B1 (en) Communication bus system
KR100298234B1 (ko) 다수의서브시스템간통신방법및그장치
KR940003845B1 (ko) 하위레벨 프로세서의 통화로계 버스 선택방법
KR100210813B1 (ko) 전전자 교환기의 패킷 핸들러 리셋 장치
JP3323430B2 (ja) 通信制御装置
JPS61271555A (ja) ダイレクトメモリアクセス転送方式
CN112685343A (zh) 一种双控sd卡通信的方法、装置及介质
JP4174272B2 (ja) デバイス制御装置
JPH0764849A (ja) プロセッサの共有メモリ制御装置
JPH06175970A (ja) データ通信制御回路
JPS6143747B2 (ko)
JPH04545A (ja) 通信制御回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130227

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140227

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20150226

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20160226

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee