JP4905448B2 - 半導体回路 - Google Patents
半導体回路 Download PDFInfo
- Publication number
- JP4905448B2 JP4905448B2 JP2008501499A JP2008501499A JP4905448B2 JP 4905448 B2 JP4905448 B2 JP 4905448B2 JP 2008501499 A JP2008501499 A JP 2008501499A JP 2008501499 A JP2008501499 A JP 2008501499A JP 4905448 B2 JP4905448 B2 JP 4905448B2
- Authority
- JP
- Japan
- Prior art keywords
- input
- electrode
- signal
- variable capacitance
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/60—Amplifiers in which coupling networks have distributed constants, e.g. with waveguide resonators
- H03F3/602—Combinations of several amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/213—A variable capacitor being added in the input circuit, e.g. base, gate, of an amplifier stage
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/378—A variable capacitor being added in the output circuit, e.g. collector, drain, of an amplifier stage
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
- Microwave Amplifiers (AREA)
Description
図9に示す増幅器90は、分配器として機能する第1のウィルキンソン型分配合成器と、増幅素子であるトランジスタTR1、TR2と、合成器として機能する第2のウィルキンソン型分配合成器とを有する。第1のウィルキンソン型分配合成器は、伝送線路L1、L2、容量素子C1、及びアイソレーション用抵抗R1で構成され、第2のウィルキンソン型分配合成器は、伝送線路L3、L4、容量素子C2、及びアイソレーション用抵抗R2で構成される。
図1は、本発明の一実施形態による半導体回路を適用した高出力増幅器10の構成例を概念的に示す図である。図1に示す高出力増幅器10は、ウィルキンソン型分配合成器によるパワー合成を基本とした合成型増幅器であり、例えば周波数変調方式を用いた無線システムに適用可能である。
transistor:高電子移動度トランジスタ)技術を適用した高出力増幅器20の出力パワーの周波数特性を示している。また、高出力増幅器20の出力パワーの周波数特性を実線により示すとともに、比較参照のために図9に示した高出力増幅器90の出力パワーの周波数特性を破線により示す。
Electro Mechanical Systems)などが適用可能である。要求される仕様やコスト等に応じて、これらの可変容量素子から適宜選択すれば良い。なお、電界効果トランジスタは、例えばCMOS、InP(indium phosphide)−HEMT、InP−HBT(hetero-junction
bipolar transistor:ヘテロ接合バイポーラトランジスタ)、GaN−HEMT、及びSiC(silicon
carbide)−HEMTなどが適用可能である。
Claims (9)
- 入力端子より入力される入力信号を分配し出力する第1のウィルキンソン型分配合成器と、
上記第1のウィルキンソン型分配合成器の出力を増幅する増幅素子と、
上記増幅素子の出力を合成し出力信号として出力端子から出力する第2のウィルキンソン型分配合成器とを備え、
上記第1及び第2のウィルキンソン型分配合成器における信号伝達経路の分岐点に可変容量素子を接続し、
上記可変容量素子の容量値を制御するための制御信号が入力される制御端子と、
上記入力信号を基に上記制御信号を生成して上記制御端子に供給する制御回路とを備えることを特徴とする半導体回路。 - 上記制御回路は、上記入力信号及び位相シフトされた入力信号が入力されるミキサと、
上記ミキサの出力が入力されるローパスフィルタと、
上記ローパスフィルタの出力が入力され、その電圧偏差及び電圧レベルを調整し上記制御信号として出力する調整回路とを備えることを特徴とする請求項1記載の半導体回路。 - 入力端子より入力される入力信号を分配し出力する第1のウィルキンソン型分配合成器と、
上記第1のウィルキンソン型分配合成器の出力を増幅する増幅素子と、
上記増幅素子の出力を合成し出力信号として出力端子から出力する第2のウィルキンソン型分配合成器とを備え、
上記第1及び第2のウィルキンソン型分配合成器における信号伝達経路の分岐点に可変容量素子を接続し、
上記可変容量素子の容量値を制御するための制御信号が入力される制御端子を備え、
上記入力信号の周波数に応じて、上記可変容量素子の容量値が制御されることを特徴とする半導体回路。 - 上記可変容量素子は、上記入力信号の周波数が低いときには容量値を大きくし、入力信号の周波数が高いときには容量値を小さくするように制御されることを特徴とする請求項3記載の半導体回路。
- 上記第1及び第2のウィルキンソン型分配合成器における信号伝達経路の分岐点に、容量素子を介して上記可変容量素子を接続したことを特徴とする請求項1又は3記載の半導体回路。
- 入力端子に一端が接続される第1及び第2の伝送線路、並びに上記第1及び第2の伝送線路に係る分岐点に一方の電極が接続され、他方の電極が接地される第1の可変容量素子を有する分配器と、
上記第1の伝送線路の他端に入力端が接続される第1の増幅素子と、
上記第2の伝送線路の他端に入力端が接続される第2の増幅素子と、
上記第1及び第2の増幅素子の出力端に一端がそれぞれ接続され、他端が出力端子に接続される第3及び第4の伝送線路、並びに上記第3及び第4の伝送線路に係る分岐点に一方の電極が接続され、他方の電極が接地される第2の可変容量素子を有する合成器と、
上記第1及び第2の可変容量素子の容量値を制御するための制御信号が入力される制御端子と、
上記入力端子より入力される入力信号を基に上記制御信号を生成して上記制御端子に供給する制御回路とを備えることを特徴とする半導体回路。 - 入力端子に一端が接続される第1及び第2の伝送線路、並びに上記第1及び第2の伝送線路に係る分岐点に一方の電極が接続され、他方の電極が接地される第1の可変容量素子を有する分配器と、
上記第1の伝送線路の他端に入力端が接続される第1の増幅素子と、
上記第2の伝送線路の他端に入力端が接続される第2の増幅素子と、
上記第1及び第2の増幅素子の出力端に一端がそれぞれ接続され、他端が出力端子に接続される第3及び第4の伝送線路、並びに上記第3及び第4の伝送線路に係る分岐点に一方の電極が接続され、他方の電極が接地される第2の可変容量素子を有する合成器と、
上記第1及び第2の可変容量素子の容量値を制御するための制御信号が入力される制御端子とを備え、
上記入力端子より入力される入力信号の周波数に応じて、上記第1及び第2の可変容量素子の容量値が制御されることを特徴とする半導体回路。 - 上記分配器は、上記第1及び第2の伝送線路に係る分岐点に一方の電極が接続される第1の容量素子をさらに有し、上記第1の可変容量素子の上記一方の電極が上記第1の容量素子の他方の電極に接続され、
上記合成器は、上記第3及び第4の伝送線路に係る分岐点に一方の電極が接続される第2の容量素子をさらに有し、上記第2の可変容量素子の上記一方の電極が上記第2の容量素子の他方の電極に接続されることを特徴とする請求項6又は7記載の半導体回路。 - 上記第1の可変容量素子及び上記第1の容量素子の相互接続点、並びに上記第2の可変容量素子及び上記第2の容量素子の相互接続点が上記制御端子にそれぞれ接続されることを特徴とする請求項8記載の半導体回路。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2006/302977 WO2007096940A1 (ja) | 2006-02-20 | 2006-02-20 | 半導体回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPWO2007096940A1 JPWO2007096940A1 (ja) | 2009-07-09 |
JP4905448B2 true JP4905448B2 (ja) | 2012-03-28 |
Family
ID=38437001
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008501499A Active JP4905448B2 (ja) | 2006-02-20 | 2006-02-20 | 半導体回路 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7750740B2 (ja) |
JP (1) | JP4905448B2 (ja) |
WO (1) | WO2007096940A1 (ja) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008211620A (ja) * | 2007-02-27 | 2008-09-11 | Advantest Corp | ドライバ回路 |
JP5521904B2 (ja) * | 2010-08-30 | 2014-06-18 | 富士通株式会社 | 信号増幅装置及び方法 |
JP5505286B2 (ja) | 2010-12-03 | 2014-05-28 | 富士通株式会社 | 差動増幅回路 |
US8791771B2 (en) | 2011-11-17 | 2014-07-29 | International Business Machines Corporation | Reconfigurable Wilkinson power divider and design structure thereof |
US20140368268A1 (en) * | 2013-06-18 | 2014-12-18 | Auriga Measurement Systems, LLC | Load Tuning Circuit For Pulse-Width / Pulse-Position Modulation Amplifier And Related Techniques |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6033608Y2 (ja) * | 1978-10-13 | 1985-10-07 | 日本電気株式会社 | 可変インピ−ダンス変換器 |
JPS63246014A (ja) * | 1987-04-01 | 1988-10-13 | Hitachi Ltd | 電力合成形fet増幅回路 |
JPH0537212A (ja) * | 1991-08-01 | 1993-02-12 | Mitsubishi Electric Corp | 電力分配合成器 |
JP2002344245A (ja) * | 2001-05-14 | 2002-11-29 | Nippon Telegr & Teleph Corp <Ntt> | マイクロ波周波数変調復調回路 |
JP2005333616A (ja) * | 2004-04-21 | 2005-12-02 | Mitsubishi Electric Corp | 周波数可変インピーダンス整合回路 |
JP2007166394A (ja) * | 2005-12-15 | 2007-06-28 | Nec Corp | 電力分配器、電力分配器の特性制御方法 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4823096A (en) * | 1988-01-11 | 1989-04-18 | Harris Corporation | Variable ratio power divider/combiner |
JPH03250807A (ja) * | 1990-02-27 | 1991-11-08 | Mitsubishi Electric Corp | 電力合成形多段増幅器 |
JPH10224157A (ja) * | 1997-02-04 | 1998-08-21 | Hitachi Denshi Ltd | 増幅器 |
JP3105846B2 (ja) * | 1997-09-18 | 2000-11-06 | エヌイーシーネットワーク・センサ株式会社 | 広帯域電力増幅器 |
JPH11251808A (ja) | 1998-02-27 | 1999-09-17 | Sony Corp | 携帯無線装置 |
JP2001244710A (ja) | 2000-12-25 | 2001-09-07 | Hitachi Ltd | 高周波装置及びこれを使用した移動無線器 |
JP3890952B2 (ja) * | 2001-10-18 | 2007-03-07 | ソニー株式会社 | 容量可変型キャパシタ装置 |
JP2003209447A (ja) | 2002-01-16 | 2003-07-25 | Shimada Phys & Chem Ind Co Ltd | 合成型高周波増幅器 |
JP2004056818A (ja) * | 2002-07-16 | 2004-02-19 | Matsushita Electric Ind Co Ltd | 発振器、pll回路、通信機器、発振方法 |
JP2005101946A (ja) * | 2003-09-25 | 2005-04-14 | Mitsumi Electric Co Ltd | 電力分配合成器 |
JP2005143089A (ja) * | 2003-10-15 | 2005-06-02 | Sharp Corp | バランス型増幅回路および高周波通信装置 |
-
2006
- 2006-02-20 WO PCT/JP2006/302977 patent/WO2007096940A1/ja active Application Filing
- 2006-02-20 JP JP2008501499A patent/JP4905448B2/ja active Active
-
2008
- 2008-08-20 US US12/195,051 patent/US7750740B2/en active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6033608Y2 (ja) * | 1978-10-13 | 1985-10-07 | 日本電気株式会社 | 可変インピ−ダンス変換器 |
JPS63246014A (ja) * | 1987-04-01 | 1988-10-13 | Hitachi Ltd | 電力合成形fet増幅回路 |
JPH0537212A (ja) * | 1991-08-01 | 1993-02-12 | Mitsubishi Electric Corp | 電力分配合成器 |
JP2002344245A (ja) * | 2001-05-14 | 2002-11-29 | Nippon Telegr & Teleph Corp <Ntt> | マイクロ波周波数変調復調回路 |
JP2005333616A (ja) * | 2004-04-21 | 2005-12-02 | Mitsubishi Electric Corp | 周波数可変インピーダンス整合回路 |
JP2007166394A (ja) * | 2005-12-15 | 2007-06-28 | Nec Corp | 電力分配器、電力分配器の特性制御方法 |
Also Published As
Publication number | Publication date |
---|---|
US20080303597A1 (en) | 2008-12-11 |
WO2007096940A1 (ja) | 2007-08-30 |
JPWO2007096940A1 (ja) | 2009-07-09 |
US7750740B2 (en) | 2010-07-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10686408B2 (en) | Four-way Doherty amplifier and mobile telecommunications base station | |
CN108702134B (zh) | 负载调制放大器 | |
JP2012029239A (ja) | ドハティ増幅器 | |
US11133781B2 (en) | Doherty amplifier and Doherty amplifier circuit | |
US10911003B2 (en) | Doherty amplifier | |
JP4905448B2 (ja) | 半導体回路 | |
CN108123690B (zh) | 多赫蒂放大器 | |
CN113826320B (zh) | 多赫蒂放大器和通信装置 | |
CN108233882B (zh) | 具有用于栅极偏压调制的包络信号整形的放大器装置 | |
US10658983B2 (en) | Amplifier and transmitter | |
JP5235750B2 (ja) | 歪補償回路 | |
US10326409B2 (en) | Inter-stage network for radio frequency amplifier | |
JP5913442B2 (ja) | ドハティ増幅器 | |
JP6949281B2 (ja) | アウトフェージング増幅器及び通信装置 | |
WO2012086015A1 (ja) | 増幅装置 | |
JP2013223116A (ja) | 歪み補償回路及び増幅器 | |
WO2022172868A1 (ja) | 電力増幅回路 | |
KR100858063B1 (ko) | 도허티 증폭기장치 | |
US20230283239A1 (en) | Doherty Amplifier | |
US20210167735A1 (en) | Doherty power amplifiers with improved peaking amplifier matching | |
JP2006319533A (ja) | 増幅器 | |
CN115606093A (zh) | 放大电路 | |
JP2012244545A (ja) | リニアライザ | |
JP2000223979A (ja) | リミッタ回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110628 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110819 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110920 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20111118 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20111213 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20111226 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150120 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4905448 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |