JP4897703B2 - 余分なものを取り除いたビット反転インターリーバー - Google Patents

余分なものを取り除いたビット反転インターリーバー Download PDF

Info

Publication number
JP4897703B2
JP4897703B2 JP2007548613A JP2007548613A JP4897703B2 JP 4897703 B2 JP4897703 B2 JP 4897703B2 JP 2007548613 A JP2007548613 A JP 2007548613A JP 2007548613 A JP2007548613 A JP 2007548613A JP 4897703 B2 JP4897703 B2 JP 4897703B2
Authority
JP
Japan
Prior art keywords
packet
bit
sequence
size
bits
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2007548613A
Other languages
English (en)
Other versions
JP2008526134A (ja
Inventor
パランキ、ラビ
クハンデカー、アーモド
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Qualcomm Inc
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of JP2008526134A publication Critical patent/JP2008526134A/ja
Application granted granted Critical
Publication of JP4897703B2 publication Critical patent/JP4897703B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2789Interleaver providing variable interleaving, e.g. variable block sizes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2757Interleaver with an interleaving rule not provided for in the subgroups H03M13/2703 - H03M13/2753
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/276Interleaving address generation

Description

この発明は一般に通信に関し、特に通信システムにおいてデータをインターリーブするための技術に関する。
通信システムにおいて、送信機は典型的にトラヒックデータのパケットをエンコードしコードビットのパケットを発生し、コードビットをインターリーブまたは順序付けし、インターリーブされたビットを変調して変調シンボルを発生する。次に、送信機は通信チャネルを介して変調シンボルを処理し送信する。データ送信は、熱雑音、干渉、擬似信号等のような通信チャネル内の機能的障害により劣化する。受信機は送信された変調シンボルの歪曲されたバージョンを得る。
エンコーディングとインターリービングは、受信されたシンボルの劣化の存在下で送信されたトラヒックデータを受信機がリカバーすることを可能にする。エンコーディングは受信機が受信されたトラヒックデータ内のエラーを検出可能にするエラー検出コーディングと、受信機が受信されたトラヒックデータ内のエラーを訂正することを可能にするフォワードエラー訂正(FEC)コーディングを含んでいてもよい。FECコーディングはコード化されたパケットに冗長度を発生する。この冗長度は、送信期間中にいくつかのエラーに遭遇したとしても受信機が送信されたトラヒックデータをリカバーすることを可能にする。インターリービングはパケット内のコードビットを順序付けまたはシャッフルするので、互いに近くにあるコードビットは送信期間中、時間、周波数、および/または空間において分離される。送信期間中にバーストエラーが生じるなら、これらのエラーは受信機においてデインターリーブした後バラバラに広がる。これはデコーディング性能を改良する。
インターリーバーは特定のサイズのパケットに対して良好な性能を得るようにしばしば設計される。(「サイズ」と「長さ」という用語は同義語であり、ここでは同義的に使用される。)通信システムが複数のパケットサイズをサポートするなら、異なるインターリーバーがしばしば設計され各パケットサイズに対して使用される。異なるパケットサイズに対する複数のインターリービングの使用は、特にシステムがワイドレンジのパケットサイズをサポートしているなら、送信機におけるインターリービングと受信機におけるデインターリービングを複雑にする可能性がある。
それゆえ、異なるサイズのパケットに対して効率的にインターリービングを実行するための技術の必要性がある。
余分なものを取り除いたビット反転インターリーバーを用いて異なるサイズのパケットをインターリーブするための技術がここに記載される。ビット反転インターリーバーはNbr入力ビットのパケットを取り込み、入力パケットのインデックスiにおけるビットがインターリーブされたパケットのインデックスjに配置される、但しjはiのビット反転値であるようにそれらのインデックスに基いてこれらのビットを順序付けする。ビットインターリーバーは2の累乗であるパケットサイズに対して作用する。余分なものを取り除いたビット反転インターリーバーはNの入力ビットのパケットを取り込み、ビット反転インターリーバーに類似して、それらのインデックスに基いてこれらのビットを順序付けする。しかしながら、Nは任意の値であってもよく2の累乗に制限されない。余分なものを取り除いたビット反転インターリーバーは異なるパケットサイズと可変コードレートをサポートし、さらに良好な拡散特性およびパンクチャリング特性を提供する。これは以下に記載するようにデコーディング性能を改良することができる。
データをインターリーブするための実施形態において、第1のサイズの入力データのパケットが受信される。パケットは、例えばパディングをパケットに付加することによりまたはパケットをメモリに書き込むためのアドレスを適切に発生することにより、2の累乗である第2のサイズに拡張される。拡張されたパケットは第2のサイズのビット逆転インターリーバーに従ってインターリーブされる。次に、インターリーブされたデータのパケットは、例えば、パディングを除去することによりまたはメモリからパケットをリードするためのアドレスを適切に発生することによりビット反転インターリーバーの出力を削ることにより形成される。
余分なものを取り除いたビット反転インターリーバーは、ターボコード、畳み込み符号、低密度パリティチェックコード(LDPC)等のような種々のタイプのFECコードと組み合わされて使用されてもよい。また、余分なものを取り除いたインターリービング技術は、リニアコングルエンシャルシーケンス(LCS)インターリーバー、擬似ランダムインターリーバー等のような他のタイプのインターリーバーに拡張されてもよい。これらの他のタイプのインターリーバーの場合、インターリーバーサイズは2の累乗であってもよいし、2の累乗でなくてもよい。
この発明の種々の観点と実施形態は以下にさらに詳細に記載される。
本発明の特徴、性質及び利点は、類似による参照文字が相応して、全体で特定する図面と関連して解釈されるときに後述される詳細な説明からさらに明らかになるであろう。
「例示」という単語はここでは、「例、インスタンス、または例証として機能する」ことを意味するために使用される。「例示」としてここに記載される任意の実施形態または設計は、他の実施形態または設計に対して好適であるまたは利点があるとして必ずしも解釈されるべきではない。
通信システムは、音声、パケットデータ等のような種々の通信サービスを提供するために広範囲に展開される。これらのシステムは利用可能なシステムリソースを共有することにより同時に複数のユーザーとの通信をサポートすることができる時分割多元接続、周波数分割多元接続および/または符号分割多元接続システムであってもよい。そのような多元接続の例は符号分割多元接続(CDMA)システム、マルチキャリアCDMA(MC−CDMA)、ワイドバンドCDMA(W−CDMA)、高速ダウンリンクパケットアクセス(HSDPA)、時分割多元接続(TDMA)システム、周波数分割多元接続(FDMA)システム、および直交周波数分割多重アクセス(OFDMA)システムを含む。
図1は無線通信システム内の送信機110の一実施形態のブロック図を示す。送信機110において、フレーミングユニット114はデータソース112からトラヒックデータ(または情報ビット)を受信し、情報ビットのパケットを形成し、各情報パケットをフォーマットして対応するデータパケットを発生する。各パケットのためのフォーマッティングは、例えば、(1)情報ビットの巡回冗長検査(CRC)を発生することと、(2)CRC値、ヘッダー、パディング、テールビット、等を情報ビットに付加することと、(3)スクランブリングコードを用いてすべてのビットをスクランブルしデータパケットを発生することを含んでいてもよい。エンコーダー116はコーディングスキームに従って各データパケットをエンコードし対応するコード化されたパケットを提供する。コーディングスキームはターボコード、畳み込みコード、LDPCコード、イレギュラーリピートアキュムレート(IRA)コード(これは、LDPCコードの部類とみなしてもよい)、ブロックコード、いくつかの他のFECコードまたはそれらの組み合わせを備えていてもよい。エンコーディングはコード化されたパケットにおいて冗長度を発生する。これはデータ送信の信頼性を増加する。
チャネルインターリーバー118はインターリービングスキームに基いて各コード化されたパケット内のコードビットをインターリーブ(すなわち、順序づけまたはシャッフル)し、対応するインターリーブされたパケットを提供する。インターリービングはコード化されたパケットに対して時間、周波数、および/または空間ダイバーシティを提供し、以下に記載するように実行されてもよい。パンクチャリングユニット120は各インターリーブされたパケット内のゼロまたはそれ以上のビットをパンクチャ(すなわち、削除)し、パケットのための所望のビット数を得る。エンコーダー116はパケット内のNのデータビットのためのNのコードビットを発生するベースコードを実施してもよい。ただし、N≧1であり、NはNおよびベースコードのコードレートに依存する。例えば、ベースコードがRbase=1/5のレートを有するなら、エンコーダー116は各データビットに対して5つのコードビットを発生し、N=5Nである。Nxのコードビットがパケットに対して送信されることになっているなら、Nτ<NCであり、パンクチャリングユニット120はN−Nτコードビットを削除し、そのパケットに対する残りのNxコードビットを提供する。従って、パケットのための実際のコードレートはR=ND/Nxであり、これはRbase=1/5のベースコードレートより高い。パンクチャリングユニット120は各インターリーブされたパケット内のアンパンクチャされたビットを含む出力パケットを提供する。
シンボルマッパー122は変調スキームに従って各出力パケットにビットをマップし、変調シンボルを供給する。シンボルマッピングは、(1)Bビットのセットをグループ化しBビットのバイナリ値を形成することにより、但しB≧1、および(2)各Bビットのバイナリ値を選択された変調スキームのための信号コンステレーション内のあるポイントにマッピングすることにより達成してもよい。各変調シンボルはBビットのセットのためのマップされた信号ポイントに対応する複素数値である。シンボルマッパー122は出力パケット毎に変調シンボルのパケットを提供する。
送信機ユニット(TMTR)124はシステムの設計に従って変調シンボルを処理しデータサンプルを発生する。例えば、送信機ユニット124は直交周波数分割多重(OFDM)変調、スペクトル拡散等を実行してもよい。送信機ユニット124はさらにデータサンプルを条件づけし(例えば、アナログに変換し、フィルターし、周波数アップコンバートする)、変調された信号を発生する。これはアンテナ126を介して送信される。
コントローラー130は送信機110において種々の処理ユニットの動作を制御する。例えば、コントローラー130は、各データパケットに使用するために特定のフォーマットを選択してもよい。選択されたフォーマットは、例えば、パケットのサイズ、パケットに使用するためのコーディングスキームまたはコードレート、パケットに使用するための変調スキーム等のようなデータパケットの種々のパラメーターに関連していてもよい。従って、コントローラー130は各パケットのための選択されたフォーマットに基いてフレーミングユニット114、エンコーダー116、チャネルインターリーバー118、パンクチャリングユニット120、シンボルデマッパー122のための種々の制御を発生してもよい。メモリユニット132はコントローラー130により使用されるプログラムコードおよびデータを記憶する。
図2はシステム内の受信機150の一実施形態のブロック図を示す。受信機150において、アンテナ152は送信機110から送信された信号を受信し、受信した信号を受信機ユニット(RCVR)154に供給する。受信機ユニット154は受信した信号を送信機ユニット124により実行される処理に相補的な方法で処理し、受信したシンボルを供給する。シンボルデマッパー156はパケットに使用される変調スキームに従って各パケットに対して受信したシンボルを復調し、復調されたデータのパケットを供給する。消去挿入ユニット158は、パンクチャされたコードビットのための消去を各パケットに挿入する。
消去はデコーディングプロセスにおいて適切な重みが与えられたダミー値である。
チャネルデインターリーバー160は各パケット内の復調されたデータを、チャネルインターリーバー118により実行されるインターリービングと相補的な方法でデインターリーブし、デインターリーブされたデータのパケットを供給する。デコーダー162は、デインターリーブされたデータの各パケットをデコードし、デコードされたデータのパケットをCRCチェッカー164に供給する。デコーダー162はエンコーダー116により実行されるエンコーディングに相補的な方法でデコーディングを実行する。例えば、デコーダー162は、エンコーダー116がターボエンコーディングを実行するならターボデコーダーであってもよいし、エンコーダーが畳み込みエンコーディングを実行するならビタビデコーダーであってもよいし、またはエンコーダー116がLDPCエンコーディングを実行するならLDPCデコーダーであってもよい。CRCチェッカー164は付加されたCRC値に基いて各デコードされたパケットをチェックし、パケットが正しくデコードされたかまたはエラーでデコードされたかどうかを決定する。CRCチェッカー164は正しくデコードされたパケットをデータシンク166に供給する。
コントローラー170は受信機150において種々の処理ユニットの動作を制御する。例えば、コントローラー170は各パケットのためのフォーマットが通知され、シンボルデマッパー156、消去挿入ユニット158、チャネルインターリーバー160およびデコーダー162のための適切な制御を発生してもよい。メモリユニット172はコントローラー170により使用されるプログラムコードおよびデータを記憶する。
図1の送信機110において、チャネルインターリーバーは、チャネルでインターリーバーによる相補的なデインターリービングの後でパケットに対して受信機150により遭遇されたビットエラーがパケットにわたって配信されるように各コード化されたパケット内のコードビットを順序付けする。ビットエラーの良好な配信はデコーディング性能を改良することができ、それゆえデータ送信性能を改良することができる。
チャネルインターリーバーは以下を供給しなければならない。
1.チャネルインターリービングの前に互いに接近しているコードビットがチャネルインターリービングの後で相隔てられるように良好な拡散特性。
2.エンコーダー116からの等分に離間されたコードビットが送信のために選択されるように規則的なまたはほぼ規則的なパンクチャンリングパターン。
良好な拡散特性はフェージング、マルチパス、干渉等のような有害な経路効果に対抗するためにより多くのダイバーシティを供給することができる。規則的なまたはほぼ規則的なパンクチャリングパターンはいくつかのコーディングスキームのための性能を改良することができる。規則的なパンクチャリングパターンは送信のためのシーケンスにおいて均等に離間されたビット(例えば、すべてのk番目のビット)を選択する。擬似ランダムパンクチャリングパターンのような不規則なパンクチャリングパターンは送信のためのシーケンスにおいて均一に離間されていないビットを選択する。不規則な(例えば擬似ランダム)パンクチャリングパターンの代わりに規則的なパンクチャリングパターンと組み合わされて使用されるとき、ターボコードのようないくつかのコーディングスキームはより良い性能を提供することができる。
一実施形態において、チャネルインターリーバー118は、異なるパケットサイズとコードレートに対して上述した所望の特性の両方を提供することができる余分なものを取り除いたビット反転インターリーバーとして実施される。余分なものを取り除いたビット反転インターリーバーは以下に記載するようにNbrコードビットのパケットを取り込み、それらのインデックスに基いてこれらのコードビットを順序付けする従来のビット反転インターリーバーに基いている。ビット反転インターリーバーは上述した2つの特性を提供するが2の累乗であるパケットサイズのみに対して動作する。従って、Nbr=2である。但しLは正の整数値である。余分なものを取り除いたビット反転インターリーバーはNコードビットのパケットを取り込み、それらのインデックスに基いてこれらのコードビットを順序付けする。この場合、Nは任意の整数値であってもよく2の累乗に制限されない。また、余分なものが取り除かれたビット反転インターリーバーは上述した2つの特性を有する。
図3は、16コードビットを有したコード化されたパケットに対する4ビット反転インターリーバーの動作を図解する。コード化されたパケット内の16のビット位置には0乃至15のインデックスが与えられる。コード化されたパケット内の16のコードビットはb0、b1、b2、...、b15として示される。この場合、コードビットbiはコード化されたパケット内のビットインデックスiに位置する。
ビット反転インターリービングは以下のように動作する。各コードビットb(但しi=0、1、...15)に対してコードビット6のインデックスiは4つのバイナリビットを用いてバイナリフォームで表される。次に4つのバイナリビットが反転されるので、インデックスiに対する第1、第2、第3、および第4のバイナリビットは、それぞれ第4、第3、第2、および第1のビット位置に移動される。4つの反転されたビットはj=π(i)のビット反転値を形成する。但しπ(i)はiのバイナリ表示のビット反転動作を示す。次に、インターリーブされたパケット内のビットインデックスjにおいてコードビットbが供給される。例えば、ビットインデックスi=3は「0011」としてバイナリフォームで表される。反転されたビットは「1100」であり、ビット反転値はj=12である。次に、コード化されたパケット内のコードビットb3はインターリーブされたパケット内のビットインデックス12にマップされる。図3はインターリーブされたパケット内の16のビット位置へのコード化されたパケット内の16のコードビットのマッピングを示す。
Lビット反転インターリーバーは以下の拡散特性を満足する。
|a−b|<2kなら|π(a)−π(b)|>2L-K-1 方程式(1)
但し、aおよびbはコード化されたパケットのための任意の2つのビットインデックスである。
|a−b|はビットインデックスaおよびbの間の距離を示す。
π(a)はビットインデックスaのためのビット反転値である。
π(b)はビットインデックスbのためのビット反転値である。
方程式(1)は、ビットインデックスaおよびbがそれらのkの最下位ビットの少なくとも1つにおいて異なるならπ(a)およびπ(b)はそれらのkの最上位ビットの少なくとも1つにおいて異なる。従って、コード化されたパケット内の2k未満のビット位置によって2つのコードビットが分離されるなら、これらの2つのコードビットはインターリーブされたパケット内の少なくとも2L-k-1ビット位置により分離される。例えばL=10でk=2なら、コード化されたパケット内において4未満のビット位置が互いに離れているコードビットは、インターリーブされたパケットにおいて少なくとも128ビットだけ分離されている。
L−ビット反転インターリーバーは規則的なまたはほぼ規則的なパンクチャリングパターンを提供する。インターリービングの後、インターリーブされたパケット内の第1のNbr/2コードビットは、2により割り切れるインデックスを有したコードビットである。同様にインターリーブされたパケット内の第1のNbr/4コードビットは4により割り切れるインデックスを有し、第1のNbr/8コードビットは8により割り切れるインデックスを有する。以下同様である。インターリーブされたパケット内のコードビットが次にパンクチャされるなら、第1のNbr/2コードビットを除くすべてをパンクチャすることは、コード化されたパケットにおいて2だけ離間されるコードビットの送信を生じるであろう。一般に、インターリーブされたパケット内の第1のNbr/2Kコードビットを除くパンクチャリングは、コード化されたパケットにおいて2だけ離間されるコードビットの送信を生じるであろう。従って、規則的なパンクチャリングパターンは、「パンクチャリング因数」が2の累乗または2kであるとき達成してもよく、Nbr/2のコードビットのみがコード化されたパケット内のNbrの合計コードの中で保持される。2の累乗でない他のパンクチャリング因数の場合、ほぼ規則的なパンクチャリングパターンがビット反転インターリーバーを用いて達成される。
図4は11のコードビットを有したコード化されたパケットに対する余分なものを取り除いた4ビットリバーサルインターリーバーの動作を図解する。コード化されたパケットの11のビット位置は0乃至10のインデックスが与えられる。コード化されたパケット内の11のコードビットはb0、b1、b2、...、b10である。この場合コードビットbiはコード化されたパケット内のビットインデックスiに位置する。
余分なものが取り除かれたビット反転インターリービングスキームは以下のように動作する。コード化されたパケットは長さ16に拡張される。これは11のコード化されたパケットサイズより大きい最も近い2の累乗である。パケット拡張は5つのパディングビットを付加することにより達成されてもよい。これは、16ビットを有した拡張されたパケットを形成するために11のコード化されたビットの終わりにおいてe11、e12、...、e15として示される。次に、図3を参照して上述したように通常の4ビット反転インターリービングが、拡張されたパケット内のビットに対して実行され、ビット反転されたパケットを得る。従って、拡張されたパケット内のインデックスiにおいてビットbiはビット反転されたパケット内のビットインデックスjにマップされる。但し、j=π(i)であり、π(i)はiに対するビット反転動作を示す。次に、ビット反転されたパケット内の5つのパディングビットが除去され11のコードビットを含むインターリーブされたパケットを得る。
余分なものが取り除かれた(L+1)ビット反転インターリーバーは以下の拡散特性を満足する。
|a−b|<2kなら、|π(a)−π(b)|>2L-k-1 方程式(2)
方程式(2)は、2つのコードビットがコード化されたパケット内の2未満のビット位置により分離されるなら、これらの2つのコードビットはインターリーブされたパケット内の少なくとも2L-k-1ビット位置により分離されることを示す。余分なものが取り除かれたビット反転インターリーバーにより得られる拡散因数はビット反転インターリーバーにより得られる拡散因数とほぼ同じである。余分なものが取り除かれたビット反転インターリーバーのさらなる利点は、異なるパケットサイズに使用してもよいということである。
また、余分なものが取り除かれたビット反転インターリーバーは規則的なまたはほぼ規則的なパンクチャリングパターンを供給する。インターリービングの後、インターリーブされたパケット内の第1のN/2コードビットは2により割り切れるインデックスを有し、インターリーブされたパケット内の第1のN/4コードビットは4により割り切れるインデックスを有し、第1のN/8コードビットは8により割り切れるインデックスを有する。以下同様である。インターリーブされたパケット内のコードビットが次にパンクチャされるなら、インターリーブされたパケット内の第1のN/2kを除くすべてをパンクチャすることは、コード化されたパケットにおいて2kビット位置だけ離間されたコードビットの送信を生じるであろう。従って、パンクチャリング因数が2の累乗であるとき、規則的なパンクチャリングパターンが得られ、パンクチャンリングパターンが2の累乗でないとき、ほぼ規則的なパンクチャンリングパターンが得られる。
図5は余分なものを取り除いたビット反転インターリービングを実行するためのプロセス500を示す。最初に、Nの入力ビットを含み、Nのサイズを有するパケットが受信される(ブロック510)。パケットサイズが2の累乗でないなら(すなわち、2L<N<2L+1なら)、余分なものを取り除くことを有した(L+1)ビット反転インターリーバーを用いてパケット内のNの入力ビットをインターリーブする。余分なものを取り除いたビット反転インターリービングを実行するために、パケットは最初に長さ2L+1に拡張される(ブロック512)。これは、パケットの終わりにおいて(2L+1−N)のパディングビットを付加することにより達成されてもよい。あるいは、以下に記載するように、パケット拡張はインターリービングのために使用されるビットアドレスを適切に発生することにより達成されてもよい。どんな場合でも、長さが2L+1の拡張されたパケットは、(L+1)ビット反転インターリーバーを用いてインターリーブされる(ブロック514)。次に、例えば、パケットに付加されているなら(2L+1−N)のパディングビットを削除することによりNのインターリーブされたビットを含むパケットが形成される(ブロック516)。
図6は図1の送信機110におけるチャネルインターリーバーの一実施形態であるチャネルインターリーバー118xのブロック図を示す。チャネルインターリーバー118xはメモリユニット610、アドレスジェネレーター620、およびルックアップテーブル630を含む。チャネルインターリーバー118xは(エンコーダー116からのコードビットである)入力ビットを受信し、これらの入力ビットをメモリユニット610のアドレスジェネレーター620により決定されるロケーションに記憶する。チャネルインターリーバー118xはメモリユニット610のアドレスジェネレーター620により決定されるロケーションからインターリーブされたビットを供給する。アドレスジェネレーター620は各入力パケットの開始の表示とそのサイズを受信し、入力ビットをメモリユニット610に書き込むための適切なアドレスを発生する。また、アドレスジェネレーター620はメモリユニット610からインターリーブされたビットを読むまたは検索するための適切なアドレスを発生する。
余分なものを取り除いたビット反転インターリーバーのためのインターリービングはいくつかの方法で実行されてもよい。第1の実施形態において、パケット内の入力ビットはリニアな順番でメモリユニット610に記憶され、インターリーブされた順番でメモリユニット610から検索される。この実施形態の場合、アドレスジェネレーター620は入力パケットの開始を受信し、パケットのためのシーケンシャルアドレスを発生する。
また、アドレスジェネレーター620はメモリユニット610からインターリーブされたビットを読むためのビット反転アドレスを発生する。第2の実施形態において、パケット内の入力ビットはインターリーブされた順番でメモリユニット610に記憶され、リニアな順番でメモリユニット610から検索される。この実施形態の場合、アドレスジェネレーター620は、入力パケットの開始を受信し、入力ビットをメモリユニット610に書き込むためのビット反転アドレスを発生する。また、アドレスジェネレーター620はメモリユニット610からインターリーブされたビットを読むためのシーケンシャルアドレスを発生する。
両方の実施形態の場合、入力パケットのパディングは必要とされないようにアドレスジェネレーター620はビット反転アドレスを発生することができる。ビット反転アドレスは以下のように発生されてもよい。入力パケットは0乃至N−1のインデックスにおいてNの入力ビットを含む。アドレスジェネレーター620はビット反転インターリーバーのための必要なビット数(L+1)を最初に決定する。但し、(L+1)は、N≦2L+1であるように最小の整数である。アドレスジェネレーター620内のカウンターはゼロにイニシャライズされる。次に、アドレスジェネレーター620はj=π(i)として暫定的なビット反転アドレスjを形成する。但し、π(i)は現在のカウント値iに対するビット反転動作である。ビット反転アドレスはN未満なら受け付けられ、そうでなければ拒絶される。ビット反転アドレスが受け付けられるならアドレスジェネレーター620はビット反転されたアドレスを供給する。いずれの場合においても、カウンターはインクリメントされ、新しいカウント値を用いて次の暫定的なビット反転アドレスを発生する。アドレス発生プロセスはすべてのNの有効なビット反転アドレスが発生されるまで続く。長さ2L+1までのパディングまたはパケット拡張はビット反転アドレスを適切に発生することにより効率的に達成される。
ビット反転アドレスは入力ビットをメモリユニット610に書き込むためにまたはメモリユニット610からインターリーブされたビットを読み出すためにアドレスジェネレーター620はビット反転アドレスを迅速に発生してもよい。あるいは、ビット反転アドレスはルックアップテーブル630に記憶されてもよいし必要に応じてアクセスされてもよい。
図6はまた他の方法で実施されてもよいチャネルインターリーバー118の一実施形態を示す。図2の受信機150におけるチャネルインターリーバー160は、図6に示される構造を用いて実施されてもよい。
余分なものを取り除いたビット反転インターリーバーは、ターボコード、畳み込みコード、LDPCコード等のような種々のタイプのFECコードと組み合わされて使用されてもよい。異なるFECコードのためのエンコーダー116、チャネルインターリーバー118、およびパンクチャリングユニット120のいくつかの例示実施形態は以下に記載される。
図7はエンコーダー116a、チャネルインターリーバー118a、およびパンクチャリングユニット120aのブロック図を示す。これらは、図1の送信機110におけるそれぞれエンコーダー116、チャネルインターリーバー118およびパンクチャリングユニットの一実施形態である。この実施形態の場合、エンコーダー116aはレート1/5並列−連結畳み込みコードを実施する。これは一般にターボコードと呼ばれる。エンコーダー116aは各データビットに対して5つのコードビットを提供する。
エンコーダー116aは2つの構成要素エンコーダー712aおよび712b、2つのマルチプレクサー(Mux)714aおよび714b、およびコードインターリーバー716を含む。エンコーダー116aは{x}として示されるNDのデータビットを含むデータパケットを受信し、NDのデータビットをコード化されたパケットのためのNDの系統的なビットのシーケンスとして供給する。構成要素エンコーダー712aはデータビット{x}を受信し、第1の生成多項式に従ってデータビットをエンコードし、{y1}として示されるNDのパリティビットの第1のシーケンスを発生する。また、構成要素エンコーダー712aは第2の生成多項式G(D)に従って同じデータをエンコードし、{Z1}として知られるNDのパリティビットの第2のシーケンスを発生する。コードインターリーバー716は特定のインターリービングスキームに従ってNのデータビットを受信しインターリーブする。例えば、コードインターリーバー716は、技術的に知られているようにLCSインターリービングスキーム、擬似ランダムインターリービングスキーム等を実施してもよい。構成要素エンコーダー712bは、コードインターリーバー716からNのインターリーブされたビットを受信し、第1の生成多項式G1(D)に従ってインターリーブされたビットをエンコードし、{y}として示されるNのパリティビットの第3のシーケンスを発生する。また、構成要素エンコーダー712bは第2の生成多項式G2(D)に従って同じインターリーブされたビットをエンコードし、{z2}として示されるNのパリティビットの第4のシーケンスを発生する。また、構成要素エンコーダー712aおよび712bはテールパリティビットを提供してもよい。
マルチプレクサー714aはパリティビットシーケンス{y}と{y}を受信し、第1の生成多項式G1(D)のためのパリティビットシーケンス{y}を提供する。シーケンス{y}における第1のNパリティビットはシーケンス{y}からであり、シーケンス{y}における最後のNDパリティビットはシーケンス{y}からである。同様に、マルチプレクサー714bはパリティビットシーケンス{z1}および{z2}を受信し、これら2つのシーケンスを一緒に多重化し、第2の生成多項式G2(D)のためのパリティビットシーケンス{z}を提供する。シーケンス{z}内の第1のNDのパリティビットはシーケンス{z1}からであり、シーケンス{z}内の最後のNDのパリティビットはシーケンス{z2}からである。
Dの入力ビットを有したデータパケットの場合、エンコーダー116aは(NDの入力ビットに等しい)NDの系統的なビットのシーケンス、第1生成多項式を用いて発生される2NDのパリティビット{y}、および第2生成多項式を用いて発生される2NDのパリティビット{z}のシーケンスを供給する。系統的なビットのシーケンスとパリティビットの2つのシーケンスは一緒になって、データパケットに対してエンコーダー116aにより発生されたコード化されたパケットの5NDのコードビットを構成する。
チャネルインターリーバー118aは余分なものを取り除いたビット反転インターリーバー722、724a、および724bを含む。これらの各々は、図6に示されるように実施されてもよい。インターリーバー722はNDの系統的なビット{x}のシーケンスに対して余分なものを取り除いたビット反転インターリービングを実行し、インターリーブされたシーケンス{xint}を提供する。インターリーバー722はサイズN’Dのビット反転インターリーバーを利用する。N’Dは、ND以上である最も近い2の累乗である。インターリーバー724aは、2NDのパリティビット{y}のシーケンスに対して余分なものを取り除いたビット反転インターリービングを実行し、インターリーブされたシーケンス{yint}を供給する。インターリーバー724aは、サイズ2N’Dのビット反転インターリーバーを利用する。2N’Dは2ND以上である最も近い2の累乗である。同様に、インターリーバー724bは、2NDのパリティビット{z}のシーケンスに対して余分なものを取り除いたビット反転インターリービングを実行し、インターリーブされたシーケンス{zint}を供給する。また、インターリーバー724bはサイズ2N’Dのビット反転インターリーバーを利用する。シーケンス{y}は、シーケンス{y1}からNDのパリティビットを含み、それに続いてシーケンス{y2}からNDのパリティビットを含むので、{yint}における偶数のインデックスされたパリティビットは{y1}からであり、{yint}における奇数のインデックスされたパリティビットは{y2}からである。同様に、{zint}における偶数のインデックスされたパリティビットは{z1}からであり、{zint}における奇数のインデックスされたパリティビットは{z2}からである。3つのシーケンス{xint}、{yint}、および{zint}はインターリーブされたパケットを形成する。
パンクチャリングユニット120aはパンクチャリングユニット732、734、736とマルチプレクサー738を含む。パンクチャリングユニット732は、シーケンス{xint}を受信し、ゼロまたはそれ以上のコードビットをパンクチャし、パンクチャされたシーケンス{xp}を供給する。パンクチャリングユニット734はシーケンス{yint}を受信し、シーケンス{zint}の終わりでゼロまたはそれ以上のコードビットをパンクチャまたは切り取り、パンクチャされたシーケンス{yp}を供給する。同様に、パンクチャリングユニット736はシーケンス{zint}を受信し、シーケンス{zint}の終わりでゼロまたはそれ以上のコードビットをパンクチャし、パンクチャされたシーケンス{zp}を供給する。余分なものを取り除いたビット反転インターリーバー734および736の場合、各シーケンスにおけるコードビットは、シーケンスの終わりで始まるシーケンスの始まりに向けて横断してパンクチャされる。シーケンス{xint}におけるインターリーブされた系統的なビットは典型的にパンクチャされないかまたは最後にパンクチャされる。
エンコーダーはパケット内のNDのデータビットに対してN=5NDコードビットを発生するレート1/5ターボコードを実施する。パンクチャするためのコードビットの数はコード化されたパケットサイズおよび出力パケットサイズにより決定されてもよい。所望の出力パケットサイズがNpであり、コード化されたパケットサイズがNなら、(N−N)コードビットがパンクチャされサイズNの出力パケットを得る。あるいは、パンクチャするためのコードビットの数は、コード化されたパケットのサイズと所望のコードレートにより決定されてもよい。これはR=ND/Npとして与えられる。コード化されたパケットサイズがNcで、所望のコードレートがRであるなら、(N−ND/R)のコードビットがパンクチャされ所望のコードレートを得る。例えば、1/3のコードレートは、(Nc−3ND)=2NDコードビットをパンクチャすることにより決定されてもよい。
パンクチャリングは種々の方法で実行されてもよい。1つのパンクチャリングスキームにおいて、(N−N)コードビットをパンクチャしてNのサイズの出力パケットを発生するために、シーケンス{zint}内のコードビットが最初にパンクチャされ、次に必要であればシーケンス{yint}内のコードビットがパンクチャされ、必要であれば、シーケンス{xint}内のコードビットが最後にパンクチャされる。シーケンス{zint}内のすべての2NDのコードビットがパンクチャされるとき、レート1/3ターボコードが得られる。他のパンクチャリングスキームにおいて、シーケンス{yint}における(N-N)/2のコードビットおよびシーケンス{zint}における(N−N)/2のコードビットがパンクチャされ、サイズNの出力パケットを得る。いずれの場合においても、マルチプレクサー738は3つのシーケンス{xp}、{yp}および{zp}を受信し、出力パケットに対してシーケンス{xp}を供給し、次に、シーケンス{yp}を供給し、最後にシーケンス{zp}を供給する。これは{s}として示される。
チャネルインターリーバー118aは、レート4/5、2/3、1/2、1/3、1/4および1/5を含む多くのコードレートに対してパリティビットのための規則的なパンクチャリングパターンを供給する。チャネルインターリーバー118aは他のコードレートに対してほぼ規則的なパンクチャリングパターンを供給する。上述するように、チャネルインターリーバー118aは良好な拡散特性を供給する。ターボデコーダーは、規則的なまたはほぼ規則的なパンクチャリングパターンと、チャネルインターリーバー118aにより供給される良好な拡散因数を用いて改良された性能を達成することができる。
また、パンクチャリングはチャネルインターリービングと組み合わされてもよい。それによって、アンパンクチャされることになっているビットはメモリに記憶されない。所定の余分なものを取り除いたビット反転インターリーバーの場合、インターリーバーからのKのインターリーブされたビットのみが出力パケットに対して供給されることになっているなら、インターリーブされたシーケンスにおいてKより大きいインデックスを有したコードビットはインターリーバーにより削除されてもよい。
図7はレート1/5ターボコードを実施するエンコーダー118aを示す。レート1/3ターボコードの場合、構成要素エンコーダー712aは単一生成多項式G(D)に基いてパリティビットの単一シーケンス{y1}を発生する。また、構成要素エンコーダー712b同じ生成多項式G(D)に基いてパリティビットの単一シーケンス{y2}を発生する。マルチプレクサー714aはシーケンス{y1}および{y2}を単一のシーケンス{y}に多重化する。余分なものを取り除いたビット反転インターリーバー724aはシーケンス{y}内のパリティビットをインターリーブし、インターリーブされたシーケンス{yint}を提供する。マルチプレクサー714b、余分なものを取り除いたビット反転インターリーバー724b、およびパンクチャリングユニット736はレート1/3ターボコードに対して必要とされない。
図8はエンコーダー116b、チャネルインターリーバー118b、およびパンクチャリングユニット120bのブロック図を示す。これらは、それぞれ送信機110におけるエンコーダー116、チャネルインターリーバー118およびパンクチャリングユニット120の他の実施形態である。この実施形態の場合、エンコーダー116bは、各データビットに対してMのコードビットを供給するレート1/M畳み込みコードを実施する。エンコーダー116bは畳み込みエンコーダー812およびマルチプレクサー814を含む。畳み込みエンコーダー812はデータビット{x}を受信し、Mの異なる生成多項式に従ってデータビットをエンコードし、{c}乃至{cM}として示されるコードビットのMのシーケンスを発生する。マルチプレクサー814は、Mのコードビットシーケンスを受信し、コード化されたパケットに対して最初にシーケンス{c1}を供給し、次にシーケンス{c2}を供給し、最後にシーケンス{cM}を供給する。これは{c}として示される。この多重化スキームは各生成多項式からのほぼ等しい数のコードビットが出力パケットに対して選択されることを保証する。
チャネルインターリーバー118bは図6に示されるように実施されてもよい余分なものを取り除いたビット反転インターリーバー822を含む。インターリーバー822は、コードビットシーケンス{c}に対して余分なものを取り除いたビット反転インターリービングを実行し、インターリーブされたシーケンス{cint}を供給する。インターリーバー822は、入力シーケンスサイズ以上の最も近い2の累乗であるサイズのビット反転インターリーバーを利用する。インターリーブされたシーケンス{cint}はインターリーブされたパケットを形成する。パンクチャリングユニット120bは、(例えば、シーケンス{cint}の終わりから始まる)インターリーブされたシーケンス{cint}内のゼロまたはそれ以上のコードビットをパンクチャするパンクチャンリングユニット832を含む。
図9はエンコーダー116c、チャネルインターリーバー118c、およびパンクチャリングユニット120cのブロック図を示す。これらは、それぞれ送信機110におけるエンコーダー116、チャネルインターリーバー118およびパンクチャリングユニット120のさらに他の実施形態である。この実施形態の場合、エンコーダー116cはLDPCエンコーダー912を含む。LDPCエンコーダー912はデータパケット{x}のためのデータビットを受信し、生成マトリクスに従ってデータビットをエンコードし、系統的ビットのシーケンスとしてデータビットを供給し、{q}として示されるパリティビットのシーケンスを供給する。生成マトリクスはパリティチェックマトリクスに基いて、そして所望の数のコードビットが発生されるように形成される。シーケンス{x}および{q}はコード化されたパケットを形成する。
チャネルインターリーバー118cは余分なものを取り除いたビット反転インターリーバー922および924を含む。これらの各々は図6に示されるように実施されてもよい。インターリーバー922は系統的なビット{x}のシーケンスに対して余分なものを取り除いたビット反転インターリービングを実行し、インターリーブされたシーケンス{xint}を供給する。インターリーバー924はパリティビット{q}のシーケンスに対して余分なものを取り除いたビット反転インターリービングを実行し、インターリーブされたシーケンス{qint}を供給する。インターリーバー922および924はそれぞれのシーケンスのための最小可能サイズのビット反転インターリーバーを利用する。シーケンス{xint}および{qint}はインターリーブされたパケットを形成する。パンクチャンリングユニット120cは、シーケンス{xint}および{qint}を受信して多重化するマルチプレクサー932を含み、所望のサイズの出力パケット{s}を供給する。シーケンス{x}および{q}は所望のサイズで集合的であるので、パンクチャリングは必要ない。
図9は系統的ビットおよびパリティビットを発生するLDPCコードの1つのタイプを示す。他のLDPCコードはパリティビットのみを発生してもよく、系統的ビットを発生しなくてもよい。この場合において、チャネルインターリーバーは、図8に対して上述した方法で、1つの余分なものを取り除いたビット反転インターリーバーを用いて実行されてもよい。
図7、図8、および図9は3つの異なるタイプのFECコードを有する余分なものを取り除いたビット反転インターリーバーの使用を示す。同様のインターリーバーを他のコードに対して使用してもよい。この場合、拡散特性および/または規則的なパンクチャリングパターンは重要である。ビット反転インターリーバーの特性が所望されるところならどこでも余分なものを取り除いたビット反転インターリーバーが使用されてもよいが、インターリーバーサイズは2の累乗ではない。
明確にするために、インターリービング技術は、2の累乗であるサイズを有するビット反転インターリーバーを使用する余分なものを取り除いたビット反転インターリーバーに対して特に記載した。また、これらの技術は、LCS−タイプインターリーバー、擬似ランダムインターリーバー等のような他のタイプのインターリーバーに対して使用されてもよい。例えば、所定のサイズのLCS−タイプインターリーバーまたは擬似ランダムインターリーバーは、異なるパケットサイズをサポートするために、余分なものを取り除くことと共に使用されてもよい。所定のサイズの任意の与えられたインターリーバーの場合、(例えばパディングを付加することによりまたは適切にアドレスを発生することにより)所定のサイズよりパケットサイズが小さいなら、入力パケットはインターリーバーサイズに拡張されてもよい。次に、インターリービングはインターリーバーにより通常の方法で実行されてもよい。次に、オリジナルのパケットサイズを有したインターリーブされたパケットは(例えば、パディングを除去することによりまたは適切にアドレスを発生することにより)余分なものを取り除くことにより形成される。また、インターリービング技術は2の累乗ではない他のインターリーバーサイズに対して使用されてもよい。
図1を参照して、パンクチャリングユニット120からの出力ビットはシンボルマッパー122により変調シンボルにマップされる。直交周波数分割多重アクセス(OFDMA)システムのようなOFDMベースシステムの場合、各OFDMシンボル期間において1つの変調シンボルが各サブバンドに送信されてもよい。変調シンボルの与えられたパケットは、複数(T)のOFDMシンボル期間に複数(S)のサブバンドに送信されてもよい。いくつかのシナリオの場合、最初に時間に対して変調シンボルを供給することにより、次に周波数に対して変調シンボルを供給することにより改良された性能を得てもよい。この場合、Tの変調シンボルは、Tのシンボル期間に第1のサブバンドに供給されてもよく、次のTの変調シンボルは、同じTのシンボル期間に第2のサブバンドに供給されてもよい。いくつかの他のシナリオの場合、最初に周波数に対して変調シンボルを供給することにより、次に時間に対して変調シンボルを供給することにより、改良された性能を得てもよい。この場合、Sの変調シンボルは、第1のOFDMシンボル期間にSのサブバンドに供給されてもよく、次のSの変調シンボルは、第2のOFDMシンボル期間にSのサブバンドに供給されてもよい。
ここに記載されたインターリービング技術は種々の手段により実施されてもよい。例えば、これらの技術はハードウエア、ソフトウエア、またはそれらの組み合わせにおいて実施されてもよい。ハードウエア実施の場合、インターリービングおよびデインターリービングを実行するように使用される処理ユニットは、1つ以上の特定用途向け集積回路(ASICs)、デジタルシグナルプロセッサー(DSPs)、デジタルシグナル処理装置(DSPDs)、プログラマブル論理装置(PLDs)、フィールドプログラマブルゲートアレイ(FPGAs)、プロセッサー、コントローラー、マイクロコントローラー、ここに記載された機能を実行するように設計された他の電子ユニットまたはそれらの組み合わせにおいて実施されてもよい。
ソフトウエア実施の場合、インターリービング技術は、ここに記載した機能を実行するモジュール(例えば、手続、機能等)を用いて実施してもよい。ソフトウエアコードは、メモリユニット(例えば、図1のメモリユニット132または図2のメモリユニット172)に記憶されてもよく、プロセッサー(例えば、図1のコントローラー130、または図2のコントローラー170)により実行されてもよい。メモリユニットはプロセッサー内部に実施してもよいし、プロセッサー外部に実施してもよい。
開示された実施形態の上述の記載は当業者がこの発明を製作または使用することを可能にするために提供される。これらの実施形態に対する種々の変更は当業者には容易に明白であり、ここに定義された包括的原理は、この発明の精神または範囲を逸脱することなく他の実施形態に適用されてもよい。従って、この発明は、ここに示される実施形態に限定されることを意図したものではなく、ここに開示された原理および新規な特徴と一致する最も広い範囲が許容されるべきである。
図1は、送信機のブロック図を示す。 図2は、受信機のブロック図を示す。 図3は、4ビットの反転インターリーバーの動作を図解する。 図4は4ビットの余分なものが取り除かれた反転インターリーバーの動作を図解する 図5は余分なものが取り除かれたビット反転インターリービングのためのプロセスを示す。 図6は、チャネルインターリーバーのブロック図を示す。 図7は、余分なものが取り除かれたビット反転インターリーバーを有したターボエンコーダーを示す。 図8は余分なものが取り除かれたビット反転インターリーバーを有した畳み込みエンコーダーを示す。 図9は余分なものが取り除かれたビット反転インターリーバーを有したLDPCエンコーダーを示す。

Claims (38)

  1. 通信システムにおいてデータをインターリーブする方法において、
    第1のサイズの入力データのパケットを受信することと、
    前記入力データのパケットにパディングを付加して前記パケットを第2のサイズに拡張することと、
    前記第2のサイズに関するビット反転インターリービングスキームに従って前記入力データのパケットをインターリーブすることと、ここにおいて、前記第2のサイズは2の累乗であり、前記第1のサイズより大きい、
    前記第1のサイズのインターリーブされたデータのパケットを形成することと、
    を備え、
    前記ビット反転インターリービングスキームは以下のように拡散特性を満足する:
    |a−b|<2kなら、|π(a)−π(b)|≧2L-k-1
    ただし、aおよびbはコード化されたパケットに関する任意の2つのビットインデックスであり、|a−b|は、インデックスaおよびbを有したビット間の距離を示し、π(a)はビットインデックスaに関するビット反転値であり、π(b)はビットインデックスbに関するビット反転値であり、Lは正の整数であり、kは正の整数である、方法。
  2. 前記インターリービングの後に前記パディングを除去することと、
    をさらに備えた、請求項1の方法。
  3. 前記入力データのパケットをインターリーブすることは、前記入力データのパケットをリニアな順番でメモリに書くことと、前記ビット反転インターリービングスキームにより決定されたインターリーブされた順番で前記メモリから前記入力データのパケットを読むことと、を備えた請求項1の方法。
  4. 前記入力データのパケットをインターリーブすることは、ビット反転インターリービングスキームにより決定されたインターリーブされた順番でメモリに入力データのパケットを書くことと、リニアな順番で前記メモリから前記入力データのパケットを読むことと、を備えた、請求項1の方法。
  5. フォワードエラー訂正(FEC)コードに従ってトラヒックデータのパケットをエンコードし、前記入力データのパケットを発生することをさらに備えた、請求項1の方法。
  6. ターボコードに従ってトラヒックデータのパケットをエンコードし前記入力データのパケットを発生することをさらに備えた、請求項1の方法。
  7. 畳み込みコードに従ってトラヒックデータのパケットをエンコードし、前記入力データのパケットを発生することをさらに備えた、請求項1の方法。
  8. 低密度パリティチェック(LDPC)コードに従ってトラヒックデータのパケットをエンコードし、前記入力データのパケットを発生することをさらに備えた、請求項1の方法。
  9. 前記インターリーブされたデータのパケットの一部を削除し出力データのパケットを発生することをさらに備えた、請求項1の方法。
  10. 前記インターリーブされたデータを変調シンボルにマッピングすることと、
    前記変調シンボルを複数の周波数サブバンドおよび複数のシンボル期間にマッピングすることであって、前記変調シンボルは一度に1つのシンボル期間の割合で前記複数のサブバンドに対してマップされることと、
    をさらに備えた、請求項1の方法。
  11. 前記インターリーブされたデータを変調シンボルにマッピングすることと、
    前記変調シンボルを複数の周波数サブバンド及び複数のシンボル期間にマッピングすることであって、前記変調シンボルは一度に1つの周波数サブバンドの割合で前記複数のシンボル期間に対してマップされることと
    をさらに備えた、請求項1の方法。
  12. 通信システムにおいてデータをインターリーブする方法において、
    第1のサイズの入力データのパケットを受信することと、
    前記入力データのパケットにパディングを付加して前記パケットを第2のサイズに拡張することと、
    前記第2のサイズに関する、リニアコングルエンシャルシーケンス(LCS)インターリービングスキームまたは擬似ランダムインターリービングスキームに従って前記第2のサイズのリニアデータのパケットをインターリーブすることと、;
    前記第1のサイズのインターリーブされたデータのパケットを形成することと、
    を備え、
    前記LCSまたは前記擬似ランダムインターリービングスキームは以下のように拡散特性を満足する:
    |a−b|<2kなら、|π(a)−π(b)|≧2L-k-1
    ただし、aおよびbはコード化されたパケットに関する任意の2つのビットインデックスであり、|a−b|は、インデックスaおよびbを有したビット間の距離を示し、π(a)はビットインデックスaに関するビット反転値であり、π(b)はビットインデックスbに関するビット反転値であり、Lは正の整数であり、kは正の整数である、方法。
  13. 無線通信システムにおける装置において、
    低密度パリティチェック(LDPC)コードに従ってトラフィックデータのパケットを符号化し入力データのパケットを発生するように動作可能なエンコーダと、
    第1のサイズの前記入力データのパケットを受信し、前記第1のサイズのインターリーブされたデータのパケットを供給するように機能的に作用するメモリユニットと、
    前記第1のサイズより大きい2の累乗である第2のサイズのためのビット反転インターリービングスキームに従って前記入力データのパケットをインターリーブするためにアドレスを発生するように機能的に作用するアドレスジェネレーターと、
    を備え、
    前記ビット反転インターリービングスキームは以下のように拡散特性を満足する:
    |a−b|<2kなら、|π(a)−π(b)|≧2L-k-1
    ただし、aおよびbはコード化されたパケットに関する任意の2つのビットインデックスであり、|a−b|は、インデックスaおよびbを有したビット間の距離を示し、π(a)はビットインデックスaに関するビット反転値であり、π(b)はビットインデックスbに関するビット反転値であり、Lは正の整数であり、kは正の整数である、装置。
  14. 前記インターリーブされたデータのパケットの一部を削除し出力データのパケットを発生するように機能的に作用するパンクチャリングユニットをさらに備えた、請求項13の装置。
  15. 通信システムにおける装置において、
    第1のサイズの入力データのパケットを受信する手段と、
    前記入力データのパケットにパディングを付加し前記パケットを第2のサイズに拡張する手段と、
    前記第1のサイズより大きい2の累乗である前記第2のサイズのためのビット反転インターリービングスキームに従って前記入力データのパケットをインターリーブする手段と、
    前記第1のサイズのインターリーブされたデータのパケットを形成する手段と、
    を備え、
    前記インターリーブする手段は以下のように拡散特性を満足する:
    |a−b|<2kなら、|π(a)−π(b)|≧2L-k-1
    ただし、aおよびbはコード化されたパケットに関する任意の2つのビットインデックスであり、|a−b|は、インデックスaおよびbを有したビット間の距離を示し、π(a)はビットインデックスaに関するビット反転値であり、π(b)はビットインデックスbに関するビット反転値であり、Lは正の整数であり、kは正の整数である、装置。
  16. 第1の順番で前記入力データのパケットをメモリに書き込む手段と、第2の順番で前記メモリから前記入力データのパケットを読み出す手段とをさらに備え、前記第1または第2の順番は、前記ビット反転インターリービングスキームにより決定される、請求項15の装置。
  17. ターボコード、畳み込みコードまたは低密度パリティチェック(LDPC)コードに従ってトラヒックデータのパケットをエンコードし、前記入力データのパケットを発生する手段をさらに備えた、請求項15の装置。
  18. 前記インターリーブされたデータのパケットの一部を削除し、出力データのパケットを発生する手段をさらに備えた、請求項15の装置。
  19. 第1のサイズの入力データのパケットを受信し、
    前記入力データのパケットにパディングを付加して前記パケットを第2のサイズに拡張し、
    前記第1のサイズより大きい2の累乗であり前記第2のサイズのためのビット反転インターリービングスキームに従って前記入力データのパケットをインターリーブし、
    前記第1のサイズのインターリーブされたデータのパケットを形成するように機能的に作用する命令を記憶し、
    前記ビット反転インターリービングスキームは以下のように拡散特性を満足する:
    |a−b|<2kなら、|π(a)−π(b)|≧2L-k-1
    ただし、aおよびbはコード化されたパケットに関する任意の2つのビットインデックスであり、|a−b|は、インデックスaおよびbを有したビット間の距離を示し、π(a)はビットインデックスaに関するビット反転値であり、π(b)はビットインデックスbに関するビット反転値であり、Lは正の整数であり、kは正の整数である、プロセッサー読み取り可能媒体。
  20. 通信システムにおいてデータを処理する方法において、
    ターボコードまたは低密度パリティチェック(LDPC)コードに従ってデータビットのシーケンスをエンコードし、第1のサイズの系統的ビットのシーケンスと第2のサイズのパリティビットの少なくとも1つのシーケンスを発生することと、
    前記系統的ビットのシーケンスに第1のパディングを付加して前記シーケンスを第1の所定のサイズに拡張することと、
    前記第1の所定のサイズに関する第1のインターリービングスキームに従って前記系統的ビットのシーケンスをインターリーブし、インターリーブされた系統的ビットのシーケンスを発生することであって、前記第1の所定のサイズは前記第1のサイズより大きいことと、
    パリティビットの前記少なくとも1つのシーケンスに第2のパディングを付加して前記少なくとも1つのシーケンスを第2の所定のサイズに拡張することと、
    前記第2の所定のサイズに関する第2のインターリービングスキームに従ってパリティビットの各シーケンスをインターリーブし、インターリーブされたパリティビットの対応するシーケンスを発生することであって、前記第2の所定のサイズは前記第2のサイズよりも大きいことと、
    前記インターリーブされた系統的ビットのシーケンスおよびインターリーブされたパリティビットの少なくとも1つのシーケンスを有したインターリーブされたデータのパケットを形成することと、
    を備え、
    前記第1のインターリービングスキームは以下のように拡散特性を満足する:
    |a−b|<2kなら、|π(a)−π(b)|≧2L-k-1
    ただし、aおよびbはコード化されたパケットに関する任意の2つのビットインデックスであり、|a−b|は、インデックスaおよびbを有したビット間の距離を示し、π(a)はビットインデックスaに関するビット反転値であり、π(b)はビットインデックスbに関するビット反転値であり、Lは正の整数であり、kは正の整数である、方法。
  21. 前記インターリーブされたパリティビットの少なくとも1つのシーケンスの一部を削除し出力パケットを発生することをさらに備えた、請求項20の方法
  22. 前記データビットのシーケンスをエンコードすることは、前記系統的ビットのシーケンスとして前記データビットのシーケンスを供給することと、それぞれの生成多項式を用いて前記パリティビットの少なくとも1つのシーケンスの各々を発生することを備えた、請求項20の方法。
  23. 通信システムにおける装置において、
    ターボコードまたは低密度パリティチェック(LDPC)コードに従ってデータビットのシーケンスをエンコードし第1のサイズの系統的ビットのシーケンスと第2のサイズのパリティビットの少なくとも1つのシーケンスを発生するように機能的に作用するエンコーダーと、
    前記系統的ビットのシーケンスに少なくとも第1のパディングを付加して前記シーケンスを第1の所定のサイズに拡張し、前記系統的ビットの少なくとも1つのシーケンスに第2のパディングを付加して前記少なくとも1つのシーケンスを第2の所定のサイズに拡張するフレーミングユニットと、
    前記系統的なビットのシーケンスをインターリーブし、インターリーブされた系統的なビットのシーケンスを供給するように機能的に作用する第1のインターリーバーであって、前記第1のインターリーバーは、前記第1のサイズ以上の前記第1の所定のサイズである、第1のインターリーバーと、
    パリティビットの各シーケンスをインターリーブし、インターリーブされたパリティビットの対応するシーケンスを供給するように機能的に作用する第2のインターリーバーであって、前記第2のインターリーバーは前記第2のサイズより大きい前記第2の所定のサイズである、第2のインターリーバーと、
    前記インターリーブされた系統的なビットのシーケンスと、前記インターリーブされたパリティビットの少なくとも1つのシーケンスを有したインターリーブされたデータのパケットを形成するように機能的に作用するマルチプレクサーと、
    を備え、
    前記第1のインターリーバは以下のように拡散特性を満足する:
    |a−b|<2kなら、|π(a)−π(b)|≧2L-k-1
    ただし、aおよびbはコード化されたパケットに関する任意の2つのビットインデックスであり、|a−b|は、インデックスaおよびbを有したビット間の距離を示し、π(a)はビットインデックスaに関するビット反転値であり、π(b)はビットインデックスbに関するビット反転値であり、Lは正の整数であり、kは正の整数である、装置。
  24. 前記インターリーブされたパリティビットの少なくとも1つのシーケンスの一部を削除し出力パケットを供給するように機能的に作用するパンクチャリングユニットをさらに備えた、請求項23の装置。
  25. 無線通信システムにおける装置において、
    ターボコードまたは低密度パリティチェック(LDPC)コードに従ってデータビットのシーケンスをエンコードし、第1のサイズの系統的なビットのシーケンスと第2のサイズのパリティビットの少なくとも1つのシーケンスを発生する手段と、
    前記系統ビットのシーケンスに少なくとも第1のパディングを付加して前記シーケンスを第1の所定のサイズに拡張する手段と、
    前記第1の所定のサイズに関する第1のインターリービングスキームに従って前記系統的なビットのシーケンスをインターリーブする手段であって、前記第1の所定のサイズは前記第1のサイズより大きい、手段と、
    前記系統ビットの少なくとも1つのシーケンスに第2のパディングを付加して前記少なくとも1つのシーケンスを第2の所定のサイズに拡張する手段と、
    前記第2の所定のサイズに関する第2のインターリービングスキームに従ってパリティビットの各シーケンスをインターリーブし、インターリーブされたパリティビットの対応するシーケンスを発生する手段であって、前記第2の所定のサイズは前記第2のサイズより大きい、手段と、
    前記インターリーブされた系統的なビットのシーケンスと前記インターリーブされたパリティビットの少なくとも1つのシーケンスを有したインターリーブされたデータのパケットを形成する手段と、
    を備え、
    前記インターリーブする手段の少なくとも1つは以下のように拡散特性を満足する:
    |a−b|<2kなら、|π(a)−π(b)|≧2L-k-1
    ただし、aおよびbはコード化されたパケットに関する任意の2つのビットインデックスであり、|a−b|は、インデックスaおよびbを有したビット間の距離を示し、π(a)はビットインデックスaに関するビット反転値であり、π(b)はビットインデックスbに関するビット反転値であり、Lは正の整数であり、kは正の整数である、装置。
  26. インターリーブされたパリティビットの少なくとも1つのシーケンスの一部を削除し出力パケットを発生する手段をさらに備えた、請求項25の装置。
  27. 通信システムにおいてデータを処理する方法において、
    畳み込みコードに従ってデータビットのシーケンスをエンコードし、第1のサイズのコードビットのシーケンスを発生することと、
    前記コードビットのシーケンスにパディングを付加して前記シーケンスを第2のサイズに拡張することと、
    前記第2のサイズのインターリービングスキームに従って前記コードビットのシーケンスをインターリーブし、インターリーブされたコードビットのシーケンスを発生することであって、前記第2のサイズは前記第1のサイズより大きいことと、
    前記インターリーブされたコードビットのシーケンスを有したインターリーブされたデータのパケットを形成することと、
    を備え、
    前記インターリービングスキームは以下のように拡散特性を満足する:
    |a−b|<2kなら、|π(a)−π(b)|≧2L-k-1
    ただし、aおよびbはコード化されたパケットに関する任意の2つのビットインデックスであり、|a−b|は、インデックスaおよびbを有したビット間の距離を示し、π(a)はビットインデックスaに関するビット反転値であり、π(b)はビットインデックスbに関するビット反転値であり、Lは正の整数であり、kは正の整数である、方法。
  28. 前記コードビットのシーケンスをインターリーブすることは、2の累乗である前記第2のサイズのためのビット反転インターリービングスキームに従って前記コードビットのシーケンスをインターリーブすることを備えた、請求項27の方法。
  29. 前記インターリーブされたコードビットのシーケンスの一部を削除し出力パケットを発生することをさらに備えた、請求項27の方法。
  30. 通信システムにおいてデータを処理する方法において、
    ターボコードに従ってデータビットのシーケンスをエンコードし、第1のサイズの系統的なビットのシーケンス、第2のサイズのパリティビットの第1のシーケンス、および前記第2のサイズのパリティビットの第2のシーケンスを発生することと、
    前記系統的ビットのシーケンスに第1のパディングを付加して前記シーケンスを第1の所定のサイズに拡張することと、
    前記第1の所定のサイズに関するビット反転インターリービングスキームに従って前記系統的なビットのシーケンスをインターリーブし、インターリーブされた系統的なビットのシーケンスを発生することであって、前記第1の所定のサイズは2の累乗であって前記第1のサイズより大きいことと、
    パリティビットの前記第1および第2のシーケンスに少なくとも第2のパディングを付加して前記第1および第2のシーケンスを第2の所定のサイズに拡張することと、
    前記第2の所定のサイズに関する前記ビット反転インターリービングスキームに従って前記パリティビットの第1のシーケンスをインターリーブし、インターリーブされたパリティビットの第1のシーケンスを発生することであって、前記第2の所定のサイズは2の累乗であって前記第2のサイズより大きいことと、
    前記第2の所定のサイズのための前記ビット反転インターリービングスキームに従って前記パリティビットの第2のシーケンスをインターリーブし、インターリーブされたパリティビットの第2のシーケンスを発生することと、
    前記インターリーブされた系統的なビットのシーケンスとインターリーブされたパリティビットの前記第1および第2のシーケンスを有したインターリーブされたデータのパケットを形成することと、
    を備え、
    前記ビット反転インターリービングスキームは以下のように拡散特性を満足する:
    |a−b|<2kなら、|π(a)−π(b)|≧2L-k-1
    ただし、aおよびbはコード化されたパケットに関する任意の2つのビットインデックスであり、|a−b|は、インデックスaおよびbを有したビット間の距離を示し、π(a)はビットインデックスaに関するビット反転値であり、π(b)はビットインデックスbに関するビット反転値であり、Lは正の整数であり、kは正の整数である、方法。
  31. 必要ならば、インターリーブされたパリティビットの前記第2のシーケンスの一部を削除し出力パケットを発生することをさらに備えた、請求項30の方法。
  32. 必要なら、インターリーブされたパリティビットの前記第1のシーケンスの一部を削除し前記出力パケットを発生することをさらに備えた、請求項31の方法。
  33. 通信システムにおいてデータをデインターリーブする方法において、
    第1のサイズの受信されたデータのパケットを取得することと、
    パンクチャされたデータに関する前記受信されたデータのパケットに消去を挿入することと、
    第2のサイズのためのビット反転インターリービングスキームに従って受信されたデータの前記パケットをデインターリーブすることであって、前記第2のサイズは前記第1のサイズより大きい2の累乗であることと、
    前記第1のサイズのデインターリーブされたデータのパケットを形成することと、
    を備え、
    前記ビット反転インターリービングスキームは以下のように拡散特性を満足する:
    |a−b|<2kなら、|π(a)−π(b)|≧2L-k-1
    ただし、aおよびbはコード化されたパケットに関する任意の2つのビットインデックスであり、|a−b|は、インデックスaおよびbを有したビット間の距離を示し、π(a)はビットインデックスaに関するビット反転値であり、π(b)はビットインデックスbに関するビット反転値であり、Lは正の整数であり、kは正の整数である、方法。
  34. ターボコード、畳み込みコード、または低密度パリティチェック(LDPC)コードのためのデコーディングスキームに従ってインターリーブされたデータの前記パケットをデコードし、デコードされたデータのパケットを発生することをさらに備えた、請求項33の方法。
  35. 無線通信システムにおける装置において、
    第1のサイズの受信されたデータのパケットを記憶し、前記第1のサイズのデインターリーブされたデータのパケットを供給するように機能的に作用するメモリユニットと、
    パンクチャされたデータに関する前記受信されたデータのパケットに消去を挿入するように動作可能な消去挿入ユニットと、
    第2のサイズのためのビット反転インターリービングスキームに従って前記受信されたデータのパケットをデインターリーブするためにアドレスを発生するように機能的に作用するアドレスジェネレーターであって、前記第2のサイズは前記第1のサイズより大きい2の累乗であるアドレスジェネレーターと、
    を備え、
    前記ビット反転インターリービングスキームは以下のように拡散特性を満足する:
    |a−b|<2kなら、|π(a)−π(b)|≧2L-k-1
    ただし、aおよびbはコード化されたパケットに関する任意の2つのビットインデックスであり、|a−b|は、インデックスaおよびbを有したビット間の距離を示し、π(a)はビットインデックスaに関するビット反転値であり、π(b)はビットインデックスbに関するビット反転値であり、Lは正の整数であり、kは正の整数である、装置。
  36. ターボコード、畳み込みコード、または低密度パリティチェック(LDPC)コードに従って前記インターリーブされたデータのパケットをデコードし、デコードされたデータのパケットを発生するように機能的に作用するデコーダーをさらに備えた、請求項35の装置。
  37. 無線通信システムにおける装置において、
    第1のサイズの受信されたデータのパケットを取得する手段と、
    パンクチャされたデータに関する前記受信されたデータのパケットに消去を挿入する手段と、
    第2のサイズのためのビット反転インターリービングスキームに従って前記受信されたデータのパケットをデインターリービングする手段であって、前記第2のサイズは前記第1のサイズより大きい2の累乗である、手段と、
    前記第1のサイズのデインターリーブされたデータのパケットを形成する手段と、
    を備え、
    前記ビット反転インターリービングスキームは以下のように拡散特性を満足する:
    |a−b|<2 k なら、|π(a)−π(b)|≧2 L-k-1
    ただし、aおよびbはコード化されたパケットに関する任意の2つのビットインデックスであり、|a−b|は、インデックスaおよびbを有したビット間の距離を示し、π(a)はビットインデックスaに関するビット反転値であり、π(b)はビットインデックスbに関するビット反転値であり、Lは正の整数であり、kは正の整数である、装置。
  38. ターボコード、畳み込みコード、または低密度パリティチェック(LDPC)コードのためのデコーディングスキームに従って前記インターリーブされたデータのパケットをデコードし、デコードされたデータのパケットを発生する手段をさらに備えた、請求項37の装置。
JP2007548613A 2004-12-22 2005-12-22 余分なものを取り除いたビット反転インターリーバー Expired - Fee Related JP4897703B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US11/022,485 US7543197B2 (en) 2004-12-22 2004-12-22 Pruned bit-reversal interleaver
US11/022,485 2004-12-22
PCT/US2005/047623 WO2006069392A1 (en) 2004-12-22 2005-12-22 Pruned bit-reversal interleaver

Publications (2)

Publication Number Publication Date
JP2008526134A JP2008526134A (ja) 2008-07-17
JP4897703B2 true JP4897703B2 (ja) 2012-03-14

Family

ID=36228605

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007548613A Expired - Fee Related JP4897703B2 (ja) 2004-12-22 2005-12-22 余分なものを取り除いたビット反転インターリーバー

Country Status (8)

Country Link
US (3) US7543197B2 (ja)
EP (1) EP1839395A1 (ja)
JP (1) JP4897703B2 (ja)
KR (3) KR20100082023A (ja)
CN (1) CN101124731B (ja)
CA (1) CA2590964C (ja)
TW (1) TWI389461B (ja)
WO (1) WO2006069392A1 (ja)

Families Citing this family (127)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7295509B2 (en) 2000-09-13 2007-11-13 Qualcomm, Incorporated Signaling method in an OFDM multiple access system
US9130810B2 (en) 2000-09-13 2015-09-08 Qualcomm Incorporated OFDM communications methods and apparatus
US8155178B2 (en) 2007-10-30 2012-04-10 Sony Corporation 16k mode interleaver in a digital video broadcasting (DVB) standard
GB2454193B (en) * 2007-10-30 2012-07-18 Sony Corp Data processing apparatus and method
US8885761B2 (en) 2003-03-25 2014-11-11 Sony Corporation Data processing apparatus and method
KR100713528B1 (ko) * 2004-03-12 2007-05-02 삼성전자주식회사 직교 주파수 분할 다중 접속 방식을 사용하는 통신시스템에서 서브 채널 신호 송신 장치 및 방법
US7392464B1 (en) * 2004-04-30 2008-06-24 Marvell International Ltd. Universal parity encoder
US7567621B2 (en) * 2004-07-21 2009-07-28 Qualcomm Incorporated Capacity based rank prediction for MIMO design
US9137822B2 (en) 2004-07-21 2015-09-15 Qualcomm Incorporated Efficient signaling over access channel
US9148256B2 (en) 2004-07-21 2015-09-29 Qualcomm Incorporated Performance based rank prediction for MIMO design
US7206886B2 (en) * 2005-02-24 2007-04-17 International Business Machines Corporation Data ordering translation between linear and interleaved domains at a bus interface
US9246560B2 (en) 2005-03-10 2016-01-26 Qualcomm Incorporated Systems and methods for beamforming and rate control in a multi-input multi-output communication systems
US9154211B2 (en) 2005-03-11 2015-10-06 Qualcomm Incorporated Systems and methods for beamforming feedback in multi antenna communication systems
US8446892B2 (en) 2005-03-16 2013-05-21 Qualcomm Incorporated Channel structures for a quasi-orthogonal multiple-access communication system
US9143305B2 (en) 2005-03-17 2015-09-22 Qualcomm Incorporated Pilot signal transmission for an orthogonal frequency division wireless communication system
US9461859B2 (en) 2005-03-17 2016-10-04 Qualcomm Incorporated Pilot signal transmission for an orthogonal frequency division wireless communication system
US9520972B2 (en) 2005-03-17 2016-12-13 Qualcomm Incorporated Pilot signal transmission for an orthogonal frequency division wireless communication system
US9184870B2 (en) 2005-04-01 2015-11-10 Qualcomm Incorporated Systems and methods for control channel signaling
US9036538B2 (en) 2005-04-19 2015-05-19 Qualcomm Incorporated Frequency hopping design for single carrier FDMA systems
US9408220B2 (en) 2005-04-19 2016-08-02 Qualcomm Incorporated Channel quality reporting for adaptive sectorization
US7685495B2 (en) 2005-05-12 2010-03-23 Qualcomm Incorporated Apparatus and method for channel interleaving in communications system
US8879511B2 (en) 2005-10-27 2014-11-04 Qualcomm Incorporated Assignment acknowledgement for a wireless communication system
US8611284B2 (en) 2005-05-31 2013-12-17 Qualcomm Incorporated Use of supplemental assignments to decrement resources
US8565194B2 (en) 2005-10-27 2013-10-22 Qualcomm Incorporated Puncturing signaling channel for a wireless communication system
US8462859B2 (en) 2005-06-01 2013-06-11 Qualcomm Incorporated Sphere decoding apparatus
US9179319B2 (en) 2005-06-16 2015-11-03 Qualcomm Incorporated Adaptive sectorization in cellular systems
US8599945B2 (en) 2005-06-16 2013-12-03 Qualcomm Incorporated Robust rank prediction for a MIMO system
US8885628B2 (en) 2005-08-08 2014-11-11 Qualcomm Incorporated Code division multiplexing in a single-carrier frequency division multiple access system
US20070041457A1 (en) 2005-08-22 2007-02-22 Tamer Kadous Method and apparatus for providing antenna diversity in a wireless communication system
US9209956B2 (en) 2005-08-22 2015-12-08 Qualcomm Incorporated Segment sensitive scheduling
US8644292B2 (en) 2005-08-24 2014-02-04 Qualcomm Incorporated Varied transmission time intervals for wireless communication system
US9136974B2 (en) 2005-08-30 2015-09-15 Qualcomm Incorporated Precoding and SDMA support
US9210651B2 (en) 2005-10-27 2015-12-08 Qualcomm Incorporated Method and apparatus for bootstraping information in a communication system
US8693405B2 (en) 2005-10-27 2014-04-08 Qualcomm Incorporated SDMA resource management
US7661037B2 (en) * 2005-10-27 2010-02-09 Samsung Electronics Co., Ltd. LDPC concatenation rules for IEEE 802.11n systems
US9225416B2 (en) 2005-10-27 2015-12-29 Qualcomm Incorporated Varied signaling channels for a reverse link in a wireless communication system
US9144060B2 (en) 2005-10-27 2015-09-22 Qualcomm Incorporated Resource allocation for shared signaling channels
US8582509B2 (en) 2005-10-27 2013-11-12 Qualcomm Incorporated Scalable frequency band operation in wireless communication systems
US8045512B2 (en) 2005-10-27 2011-10-25 Qualcomm Incorporated Scalable frequency band operation in wireless communication systems
US9172453B2 (en) 2005-10-27 2015-10-27 Qualcomm Incorporated Method and apparatus for pre-coding frequency division duplexing system
US9225488B2 (en) 2005-10-27 2015-12-29 Qualcomm Incorporated Shared signaling channel
US9088384B2 (en) 2005-10-27 2015-07-21 Qualcomm Incorporated Pilot symbol transmission in wireless communication systems
US8477684B2 (en) 2005-10-27 2013-07-02 Qualcomm Incorporated Acknowledgement of control messages in a wireless communication system
US8582548B2 (en) 2005-11-18 2013-11-12 Qualcomm Incorporated Frequency division multiple access schemes for wireless communication
KR100739182B1 (ko) * 2005-12-08 2007-07-13 엘지전자 주식회사 시공간 harq 기법을 제공하는 이동 통신 단말기 및 그방법
US7707479B2 (en) 2005-12-13 2010-04-27 Samsung Electronics Co., Ltd. Method of generating structured irregular low density parity checkcodes for wireless systems
US8831607B2 (en) 2006-01-05 2014-09-09 Qualcomm Incorporated Reverse link other sector communication
KR20070074256A (ko) * 2006-01-09 2007-07-12 삼성전자주식회사 셀룰러 망에서 릴레이를 통한 데이터 중계방법 및 이를지원하는 셀룰러 이동통신시스템
KR20070080392A (ko) * 2006-02-07 2007-08-10 삼성전자주식회사 저밀도 패러티 검사 부호의 천공 방법
WO2008034289A1 (en) * 2006-09-18 2008-03-27 Juntan Zhang Bit mapping scheme for an ldpc coded 32apsk system
US20110173509A1 (en) * 2006-09-18 2011-07-14 Availink, Inc. Bit mapping scheme for an ldpc coded 16apsk system
US8340070B2 (en) * 2006-10-03 2012-12-25 Qualcomm Incorporated Resource partitioning for wireless communication systems
KR101165638B1 (ko) * 2006-10-24 2012-07-17 엘지전자 주식회사 연속적인 길이를 제공하는 인터리버 제공 방법, 인터리빙방법 및 이에 의한 터보 인코더
US8266508B2 (en) 2007-06-08 2012-09-11 Telefonaktiebolaget L M Ericsson (Publ) Computational efficient convolutional coding with rate matching
US8683305B2 (en) * 2007-08-14 2014-03-25 Texas Instruments Incorporated Rate matching and scrambling techniques for control signaling
WO2009038350A1 (en) * 2007-09-21 2009-03-26 Lg Electronics Inc. Method of mapping physical resource to logical resource in wireless communication system
CN100589327C (zh) * 2007-09-25 2010-02-10 华为技术有限公司 编码、解码方法及编码器、解码器
CN101399554B (zh) * 2007-09-30 2012-03-21 华为技术有限公司 一种基于ldpc码的交织方法和解交织方法及其装置
PL2204002T3 (pl) 2007-10-30 2013-08-30 Sony Corp Urządzenie i sposób przetwarzania danych
PL2056464T3 (pl) * 2007-10-30 2013-04-30 Sony Corp Urządzenie i sposób przetwarzania danych
PL2056472T3 (pl) * 2007-10-30 2010-05-31 Sony Corp Urządzenie i sposób do przetwarzania danych
JP5247355B2 (ja) * 2007-10-31 2013-07-24 パナソニック株式会社 送信装置
US8494072B2 (en) * 2007-11-06 2013-07-23 Qualcomm Incorporated Frequency diverse control mapping of channel elements to resource elements
KR101387257B1 (ko) * 2007-11-22 2014-04-21 삼성전자주식회사 무선통신망에서 음성패킷을 전송하기 위한 장치 및 방법
US20090245423A1 (en) * 2008-03-28 2009-10-01 Qualcomm Incorporated De-Interlever That Simultaneously Generates Multiple Reorder Indices
US8572332B2 (en) 2008-03-28 2013-10-29 Qualcomm Incorporated De-interleaving mechanism involving a multi-banked LLR buffer
US8345794B2 (en) * 2008-04-29 2013-01-01 Qualcomm Incorporated Encoded control channel information interleaving
US8392786B2 (en) * 2008-05-07 2013-03-05 Broadcom Corporation LDPC coding systems for 60 GHz millimeter wave based physical layer extension
KR101558562B1 (ko) * 2008-05-26 2015-10-07 엘지전자 주식회사 터보코드를 이용한 데이터 전송장치 및 방법
GB2460459B (en) * 2008-05-30 2012-07-11 Sony Corp Data processing apparatus and method
US20100084472A1 (en) * 2008-10-02 2010-04-08 Silverbrook Research Pty Ltd Method of distinguishing first coding pattern from second coding pattern
US8127105B2 (en) * 2008-11-04 2012-02-28 Qualcomm Incorporated Parallel pruned bit-reversal interleaver
US20100111145A1 (en) * 2008-11-05 2010-05-06 Broadcom Corporation Baseband unit having bit repetitive encoded/decoding
US8209590B2 (en) * 2008-11-05 2012-06-26 Broadcom Corporation Header encoding/decoding
US8306064B2 (en) * 2009-01-12 2012-11-06 Trane International Inc. System and method for extending communication protocols
US8413010B1 (en) 2009-03-12 2013-04-02 Western Digital Technologies, Inc. Data storage device employing high quality metrics when decoding logical block address appended to a data sector
CN101510782B (zh) * 2009-03-20 2012-01-04 华为技术有限公司 译码方法和系统
US8560696B2 (en) * 2009-04-28 2013-10-15 Intel Corporation Transmission of advanced-MAP information elements in mobile networks
TWI427936B (zh) * 2009-05-29 2014-02-21 Sony Corp 接收設備,接收方法,程式,及接收系統
US8543884B2 (en) * 2009-06-16 2013-09-24 Qualcomm Incorporated Communications channel parallel interleaver and de-interleaver
US8638244B2 (en) 2009-08-31 2014-01-28 Freescale Semiconductor, Inc. Encoding module, apparatus and method for determining a position of a data bit within an interleaved data stream
US8397123B2 (en) * 2009-09-30 2013-03-12 Qualcomm Incorporated Recursive realization of polynomial permutation interleaving
JP5719998B2 (ja) * 2010-02-10 2015-05-20 パナソニックIpマネジメント株式会社 送信装置、受信装置、送信方法及び受信方法
US8683555B2 (en) * 2010-02-10 2014-03-25 Raytheon Company Systems and methods to prevent denial of service attacks
CN102792597A (zh) * 2010-03-08 2012-11-21 日本电气株式会社 纠错码解码装置、纠错码解码方法以及纠错码解码程序
JP5521722B2 (ja) * 2010-04-14 2014-06-18 沖電気工業株式会社 符号化装置、復号化装置、符号化・復号化システム、及び、プログラム
EP2706667A1 (en) * 2010-09-13 2014-03-12 Hughes Network Systems, LLC Method and apparatus for a parameterized interleaver design process
US8817912B1 (en) * 2010-10-27 2014-08-26 Marvell International Ltd. Phase-rotated tone-grouping modulation
CN102136888B (zh) * 2011-04-20 2013-02-20 大唐移动通信设备有限公司 一种子块解交织输入数据处理方法及装置
US8532112B2 (en) * 2011-09-23 2013-09-10 Lsi Corporation Interleaving for wideband code division multiple access
KR101685265B1 (ko) * 2011-12-08 2016-12-09 엘지전자 주식회사 무선랜 시스템에서 데이터 유닛 전송 방법 및 이를 지원하는 장치
KR102198773B1 (ko) * 2013-09-17 2021-01-05 삼성전자주식회사 송신 장치 및 그의 펑처링 방법
US9774352B2 (en) * 2013-09-17 2017-09-26 Samsung Electronics Co., Ltd. Transmitting apparatus, and puncturing method thereof
MX2016003553A (es) * 2013-09-26 2016-07-21 Sony Corp Dispositivo de procesamiento de datos y metodo de procesamiento de datos.
CN105556855A (zh) * 2013-09-26 2016-05-04 索尼公司 数据处理装置和数据处理方法
CA2924780A1 (en) * 2013-09-26 2015-04-02 Sony Corporation Data processing device and data processing method
KR20160061330A (ko) * 2013-09-26 2016-05-31 소니 주식회사 데이터 처리 장치 및 데이터 처리 방법
CA2924773A1 (en) * 2013-09-26 2015-04-02 Sony Corporation Data processing device and data processing method
JPWO2015045894A1 (ja) * 2013-09-26 2017-03-09 ソニー株式会社 データ処理装置、及びデータ処理方法
US9954708B2 (en) * 2013-11-15 2018-04-24 Intel Corporation Method and apparatus for frequency interleaving
WO2015137712A1 (en) 2014-03-14 2015-09-17 Samsung Electronics Co., Ltd. Method and apparatus for controlling interleaving depth
CN105874736B (zh) 2014-03-19 2020-02-14 华为技术有限公司 极性码的速率匹配方法和速率匹配装置
EP3113387B1 (en) * 2014-03-21 2019-05-22 Huawei Technologies Co., Ltd. Polar code rate-matching method and rate-matching device
CA2972655C (en) 2014-03-24 2020-10-20 Huawei Technologies Co., Ltd. Polar code rate matching method and polar code rate matching apparatus
CN107078832B (zh) * 2014-10-27 2018-12-18 索尼公司 一种装置
US9473177B2 (en) * 2014-11-26 2016-10-18 Freescale Semiconductor, Inc. Turbo decoder with a low-power input format and associated method
CN105811996B (zh) 2014-12-30 2019-12-06 华为技术有限公司 一种基于准循环ldpc的数据处理方法及系统
WO2016140516A2 (en) * 2015-03-02 2016-09-09 Samsung Electronics Co., Ltd. Transmitter and parity permutation method thereof
US10326474B2 (en) * 2015-03-02 2019-06-18 Samsung Electronics Co., Ltd. Transmitter and parity permutation method thereof
CA3209954A1 (en) * 2015-03-02 2016-09-09 Samsung Electronics Co., Ltd. Transmitter and parity permutation method thereof
KR101800415B1 (ko) * 2015-03-02 2017-11-23 삼성전자주식회사 송신 장치 및 그의 패리티 퍼뮤테이션 방법
FR3037746B1 (fr) 2015-06-19 2020-10-02 Inst Mines Telecom Procede de construction d'un entrelaceur pour turbo-encodeur
US10784901B2 (en) 2015-11-12 2020-09-22 Qualcomm Incorporated Puncturing for structured low density parity check (LDPC) codes
US11043966B2 (en) 2016-05-11 2021-06-22 Qualcomm Incorporated Methods and apparatus for efficiently generating multiple lifted low-density parity-check (LDPC) codes
US10454499B2 (en) 2016-05-12 2019-10-22 Qualcomm Incorporated Enhanced puncturing and low-density parity-check (LDPC) code structure
US9917675B2 (en) 2016-06-01 2018-03-13 Qualcomm Incorporated Enhanced polar code constructions by strategic placement of CRC bits
US10469104B2 (en) 2016-06-14 2019-11-05 Qualcomm Incorporated Methods and apparatus for compactly describing lifted low-density parity-check (LDPC) codes
WO2018146629A1 (en) * 2017-02-10 2018-08-16 Telefonaktiebolaget Lm Ericsson (Publ) Circular buffer rate matching for polar codes
FR3064138B1 (fr) 2017-03-20 2021-05-07 Orange Procedes et dispositifs de codage a rendement compatible
US20180367245A1 (en) * 2017-06-19 2018-12-20 Qualcomm Incorporated COMMUNICATION TECHNIQUES WITH SELF-DECODABLE REDUNDANCY VERSIONS (RVs) USING SYSTEMATIC CODES
CN109391348B (zh) * 2017-08-08 2020-06-02 维沃移动通信有限公司 循环冗余校验的方法和设备
EP3667962B1 (en) 2017-08-08 2022-10-26 Vivo Mobile Communication Co., Ltd. Method and device for cyclic redundancy check
US10972219B2 (en) * 2018-09-24 2021-04-06 Qualcomm Incorporated LDPC interleaver design for improved error floor performance
JP2021164092A (ja) * 2020-04-01 2021-10-11 株式会社スマート・ソリューション・テクノロジー 通信システム、通信端末、通信方法及びプログラム
CN114337927A (zh) * 2021-12-31 2022-04-12 Oppo广东移动通信有限公司 解码方法、装置、设备、存储介质、程序产品及通信芯片
CN116318552B (zh) * 2023-03-15 2023-09-22 归芯科技(深圳)有限公司 Turbo码的交织或解交织方法及其器件、通信芯片和装置
CN116566404B (zh) * 2023-07-11 2023-09-19 北京谷数科技股份有限公司 删余Turbo码交织映射关系的确定方法及装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000353965A (ja) * 1999-02-19 2000-12-19 Ntt Docomo Inc インターリービング方法、インターリービング装置、ターボ符号化方法及びターボ符号化装置
JP2002523915A (ja) * 1998-08-17 2002-07-30 ヒューズ・エレクトロニクス・コーポレーション 最適性能に近いターボコードインターリーバ
JP2002532941A (ja) * 1998-12-04 2002-10-02 クゥアルコム・インコーポレイテッド 線形合同シーケンスを使用するターボコードインタリーバ
WO2003003586A2 (en) * 2001-06-27 2003-01-09 Qualcomm Incorporated Turbo decoder with multiple scale selections
JP2004513536A (ja) * 2000-07-13 2004-04-30 クゥアルコム・インコーポレイテッド 最大距離ブロック符号化方式
WO2004038984A2 (en) * 2002-10-25 2004-05-06 Qualcomm, Incorporated Mimo system with multiple spatial multiplexing modes

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6871303B2 (en) * 1998-12-04 2005-03-22 Qualcomm Incorporated Random-access multi-directional CDMA2000 turbo code interleaver
KR100346170B1 (ko) 1998-12-21 2002-11-30 삼성전자 주식회사 통신시스템의인터리빙/디인터리빙장치및방법
KR100350459B1 (ko) 1998-12-26 2002-12-26 삼성전자 주식회사 통신시스템의인터리빙/디인터리빙장치및방법
FR2790621B1 (fr) * 1999-03-05 2001-12-21 Canon Kk Dispositif et procede d'entrelacement pour turbocodage et turbodecodage
US6314534B1 (en) * 1999-03-31 2001-11-06 Qualcomm Incorporated Generalized address generation for bit reversed random interleaving
CN1120594C (zh) * 2000-11-17 2003-09-03 北京邮电大学 权位倒置交织器
US6845482B2 (en) * 2001-02-28 2005-01-18 Qualcomm Incorporated Interleaver for turbo decoder
US7170849B1 (en) * 2001-03-19 2007-01-30 Cisco Systems Wireless Networking (Australia) Pty Limited Interleaver, deinterleaver, interleaving method, and deinterleaving method for OFDM data
KR100539862B1 (ko) 2001-04-04 2005-12-28 삼성전자주식회사 부호분할다중접속 이동통신시스템에서 데이타 송/수신장치및 방법
KR100860660B1 (ko) * 2002-01-09 2008-09-26 삼성전자주식회사 통신시스템의 인터리빙 장치 및 방법
BR0302968A (pt) 2002-02-06 2004-07-13 Samsung Electronics Co Ltd Intercalador e método de intercalação em um sistema de comunicação
US6636568B2 (en) * 2002-03-01 2003-10-21 Qualcomm Data transmission with non-uniform distribution of data rates for a multiple-input multiple-output (MIMO) system
EP1587217A1 (en) 2004-04-15 2005-10-19 Istituto superiore Mario Boella per le Tecnologie dell'Informazione e delle Telecomunicazioni Pruning methods for the generation of S-random interleavers
CN102170329B (zh) 2004-11-16 2014-09-10 高通股份有限公司 Mimo通信系统的闭环速率控制

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002523915A (ja) * 1998-08-17 2002-07-30 ヒューズ・エレクトロニクス・コーポレーション 最適性能に近いターボコードインターリーバ
JP2002532941A (ja) * 1998-12-04 2002-10-02 クゥアルコム・インコーポレイテッド 線形合同シーケンスを使用するターボコードインタリーバ
JP2000353965A (ja) * 1999-02-19 2000-12-19 Ntt Docomo Inc インターリービング方法、インターリービング装置、ターボ符号化方法及びターボ符号化装置
JP2004513536A (ja) * 2000-07-13 2004-04-30 クゥアルコム・インコーポレイテッド 最大距離ブロック符号化方式
WO2003003586A2 (en) * 2001-06-27 2003-01-09 Qualcomm Incorporated Turbo decoder with multiple scale selections
WO2004038984A2 (en) * 2002-10-25 2004-05-06 Qualcomm, Incorporated Mimo system with multiple spatial multiplexing modes

Also Published As

Publication number Publication date
US8156389B2 (en) 2012-04-10
WO2006069392A1 (en) 2006-06-29
CA2590964C (en) 2014-05-13
CN101124731B (zh) 2011-12-07
CN101124731A (zh) 2008-02-13
KR20100082023A (ko) 2010-07-15
KR20110009232A (ko) 2011-01-27
JP2008526134A (ja) 2008-07-17
EP1839395A1 (en) 2007-10-03
US8156390B2 (en) 2012-04-10
KR20070087100A (ko) 2007-08-27
US20090254795A1 (en) 2009-10-08
US7543197B2 (en) 2009-06-02
CA2590964A1 (en) 2006-06-29
US20090327843A1 (en) 2009-12-31
TWI389461B (zh) 2013-03-11
US20060156199A1 (en) 2006-07-13
TW200637172A (en) 2006-10-16

Similar Documents

Publication Publication Date Title
JP4897703B2 (ja) 余分なものを取り除いたビット反転インターリーバー
CN106603457B (zh) 基于ofdm的宽带电力线载波通信物理层信号处理方法
DK2165445T3 (en) Computer-efficient conversion rate coding with rate matching
US8543884B2 (en) Communications channel parallel interleaver and de-interleaver
JP3730238B2 (ja) 適用形チャネル符号化方法及び装置
JP3636708B2 (ja) 通信システムにおける符号を生成するための装置及び方法
KR100955305B1 (ko) 큐피피 인터리브를 갖는 병렬 터보 디코딩을 위한 공식적플렉서블 충돌 방지 메모리 억세싱
JP2004531138A (ja) ターボ復号器のためのバッファアーキテクチャ
JP2004531116A (ja) ターボデコーダ用インタリーバ
JP2008219892A (ja) データを符号化および復号化する方法および装置
US20090315742A1 (en) Interleaver for scrambling and information word
KR20220141768A (ko) 가변 길이 시그널링 정보 부호화를 위한 패리티 인터리빙 장치 및 이를 이용한 패리티 인터리빙 방법
JP4846785B2 (ja) インタリーブ方法
KR20220141766A (ko) 고정 길이 시그널링 정보 부호화를 위한 패리티 인터리빙 장치 및 이를 이용한 패리티 인터리빙 방법
US7873897B2 (en) Devices and methods for bit-level coding and decoding of turbo codes
Rashed et al. Transmission of voice signal: BER performance analysis of different FEC schemes based OFDM system over various channels
WO2008105588A1 (en) Transmitting device and method and receiving device and method in communication system
CN110557220B (zh) 一种物理层信道编码及解码方法
JP2008160169A (ja) 通信装置、ターボ符号器および通信方法
KR100645730B1 (ko) 매직 매트릭스를 이용한 인터리빙 방법
JP4972200B2 (ja) インタリーブ装置、通信装置及びインタリーブ方法

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20100729

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100810

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20101110

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20101117

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20101210

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20101217

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20101220

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110308

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110608

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110830

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20111031

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20111122

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20111222

R150 Certificate of patent or registration of utility model

Ref document number: 4897703

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150106

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees