이하 본 발명의 실시 예에 따라 첨부된 도면을 참조하여 설명하면 다음과 같다.
우선 후술될 본 발명의 실시 예에 따른 상세한 설명에서는 채널 부호기가 부호화 율 1/2과 3/4를 지원하며, 변조방식으로는 QPSK, 8PSK, 16QAM, 64QAM을 모두 서비스하는 것으로 가정한다. 상기한 가정을 적용할 때 본 발명의 실시 예에 따른 부호화 동작은 하기 <표 1>과 같이 구분될 수 있다.
부호화 율 |
변조방식 |
1/2 |
QPSK |
8PSK |
16QAM |
64QAM |
3/4 |
QPSK |
8PSK |
16QAM |
64QAM |
상기 부호화 율이 대칭인 1/2인 경우 채널 부호기는 1비트를 입력으로 하여 2비트를 출력한다. 상기 출력 비트들 중 1비트는 실질적인 데이타 비트인 시스티메틱 비트이고, 나머지 1비트는 에러를 감지하거나 보상하기 위한 패러티 비트이다. 상기 부호화 율이 비대칭인 3/4인 경우 채널 부호기는 3비트를 입력받아 4비트를 출력한다. 상기 출력 비트들은 3비트의 시스티메틱 비트들과 1비트의 패러티 비트로 이루어진다.
한편, 상기 <표 1>에서의 변조방식들 중 16QAM에 따른 한 심볼의 심볼 패턴은 [H,H,L,L]로 표현될 수 있으며, 64QAM에 따른 한 심볼의 심볼 패턴은 [H,H,M,M,L,L]로 표현할 수 있다. 즉, 상기 16QAM에서의 한 심볼은 4개의 심볼 비트들로 이루어지며, 상기 심볼 비트들 각각은 소정의 심볼 패턴(H 또는 L)을 가진다. 또한 64QAM에서의 한 심볼은 6개의 심볼 비트들로 이루어지며, 상기 심볼 비트들 각각은 소정 심볼 패턴(H 또는 M 또는 L)을 가진다, 상기 심볼 패턴에 있어 "H"는 신뢰도가 높은(High) 비트 위치(이하 "심볼 비트"라 칭함)이며, 상기 심볼 패턴에 있어 "L"은 상대적으로 신뢰도가 낮은(Low) 비트 위치이다. 상기 심볼 패턴에 있어 "M"은 신뢰도가 중간(Medium)인 비트 위치이다. 본 발명의 추구하고자 하는 목적은 부호화된 비트을 소정 심벌 패턴에 의해 심벌 매핑 시키는 경우 상대적으로 중요한 비트(예 : 시스티메틱 비트, 테일 비트)는 신뢰도가 높은 비트 위치에 매핑시키고, 상대적으로 덜 중요한 비트(예 : 패러티 비트, 테일 페러티)는 신뢰도가 상대적으로 낮은 비트 위치에 매핑시키는 것이다.
이하 상기 각각의 부호화 율과 상기 16QAM, 64QAM 변조방식에 의한 본 발명의 실시 예에 따른 심볼 매핑을 개략적으로 살펴보면 다음과 같다.
첫 번째로, 1/2 부호화 율과 16QAM 변조방식을 사용하는 경우 송신기에서는 2비트의 시스티메틱 비트들을 상기 심볼 패턴에 있어 두 개의 "H" 비트 위치에 매핑하고, 2비트의 패러티 비트들은 상기 심볼 패턴에 있어 두 개의 "L" 비트 위치에 매핑한다. 이때는 길이가 고정된 인터리버를 사용하는 것이 바람직하다.
두 번째로, 3/4 부호화 율과 16QAM 변조방식을 사용하는 경우 송신기에서는 고정 길이를 가지는 인터리버를 사용하거나 변동 길이를 가지는 인터리버를 사용할 수 있다. 상기 고정 길이를 가지는 인터리버를 사용하는 경우에 있어 시스티메틱 비트를 인터리빙하기 위한 인터리버의 길이와 패러티 비트를 인터리빙하기 위한 인터리버의 길이는 동일하다. 하지만, 상기 변동 길이를 가지는 인터리버를 사용하는 경우에 있어 시스티메틱 비트를 인터리빙하기 위한 인터리버의 길이와 패러티 비트를 인터리빙하기 위한 인터리버의 길이는 서로 상이할 수 있다.
먼저, 상기 고정 길이를 가지는 인터리버를 사용하는 경우에는 2비트의 시스티메틱 비트들을 인터리빙하여 상기 심볼 비트에 있어 두 개의 "H" 비트 위치에 매핑하고, 나머지 1비트의 시스티메틱 비트와 1비트의 패러티 비트는 인터리빙하여 상기 심볼 패턴에 있어 두 개의 "L" 비트 위치에 매핑한다. 따라서, 상기 인터리버의 길이를 고정하는 경우에는 각각의 인터리버로 입력되는 비트들의 수를 일치시키기 위한 별도의 구성이 요구된다. 한편, 상기한 설명에서는 2비트의 시스티메틱 비트들만을 인터리빙하는 것으로 기재를 하고 있으나 이는 인터리버의 길이에 의해 달라 질 수 있다. 즉, 후술되는 본 발명에서는 설명의 편의에 의해 2비트의 입력으로 한정하여 설명하고 있으나 4비트, 8비트 등과 같이 그 외의 비트들을 대상으로 하여 구현할 수 있음은 자명할 것이다.
하지만, 변동 길이를 가지는 인터리버를 사용하는 경우에는 입력되는 시스티메틱 비트 수와 패러티 비트 수에 의해 인터리버의 길이를 가변한다. 즉, 3비트의 시스티메틱 비트들을 인터리빙하여 상기 심볼 패턴에 있어 두 개의 "H" 비트 위치와 하나의 "L" 비트 위치에 매핑하고, 1비트의 패러티 비트는 상기 심볼 패턴에 있어 나머지 하나의 "L" 비트 위치에 매핑한다. 한편, 상기한 설명에서는 입력되는 비트들로 3비트의 시스티메틱 비트들과 1비트의 패러티 비트만을 인터리빙 대상으로 한정하여 설명하고 있으나 상기 인터리버의 길이에 의해 상기 비트들의 수는 결정될 수 있다. 즉, 상기 인터리버의 길이가 8비트인 경우에는 8비트를 그 대상으로 하여 구현할 수 있음은 자명할 것이다.
세 번째로, 1/2 부호화 율과 64QAM 변조방식을 사용하는 경우 송신기에서는 2비트의 시스티메틱 비트들을 상기 심볼 패턴에 있어 두 개의 "H" 비트 위치에 매핑하고, 나머지 1비트의 시스티메틱 비트는 상기 심볼 패턴에 있어 하나의 "M" 비트 위치에 매핑한다. 2비트의 패러티 비트들은 상기 심볼 패턴에 있어 두 개의 "L" 비트 위치에 매핑하고, 나머지 1비트는 상기 심볼 패턴에 있어 나머지 하나의 "M" 비트 위치에 매핑한다. 이때는 길이가 고정된 인터리버를 사용하는 것이 바람직하다.
네 번째로, 3/4 부호화 율과 64QAM 변조방식을 사용하는 경우 송신기에서는 고정 길이를 가지는 인터리버를 사용하거나 변동 길이를 가지는 인터리버를 사용할 수 있다. 상기 고정 길이를 가지는 인터리버를 사용하는 경우에는 시스티메틱 비트들이 상기 심볼 패턴에 있어 신뢰도가 높은 비트 위치들에 최대로 매핑될 수 있도록 상기 시스티메틱 비트들과 패러티 비트들의 전송 비율을 결정하여 전송한다.제1실시 예
삭제
도 2는 본 발명의 제1실시 예에 따른 부호분할다중접속 이동통신시스템의 송신기 구성을 도시하고 있는 도면이다.
먼저, 상기 도 2를 참조하여 본 발명의 제1실시 예에 따른 송신기 구성을 살펴보면, 채널 부호기(210)는 전송을 위한 데이타를 입력으로 하고, 상기 입력되는 데이타를 소정 코드를 이용하여 부호화한다. 상기 소정 코드는 상기 입력되는 데이타를 부호화함으로서 전송하고자 하는 비트들과 상기 비트들의 에러 제어 비트들을 출력하도록 하는 코드를 통칭한다. 일 예로서 상기 전송하고자 하는 비트들은 시스티메틱 비트(S)들이며, 상기 에러 제어 비트들은 패러티 비트들(P)이 될 수 있다. 상기 소정 코드로는 앞에서도 밝힌 바와 같이 터보 코드, 시스티메틱 컨벌루션날 코드 등이 존재한다.
분배기(Distributor)(212)는 상기 채널 부호기(210)로부터의 상기 시스티메틱 비트들과 상기 패러티 비트들을 입력으로 하고, 상기 시스티메틱 비트들과 상기 패러티 비트들을 복수의 인터리버들로 분배한다. 예컨대, 상기 복수의 인터리버로 두 개의 인터리버(214,216)가 존재할 시 상기 분배기(212)는 상기 시스티메틱 비트들과 상기 패러티 비트들을 동일한 비트 수를 가지도록 두 개의 비트 그룹들로 분배한다. 예컨대, 3/4를 부호화 율로 사용하고, 16QAM을 변조방식으로 사용하는 경우 두 개의 S 비트들은 제1인터리버(214)로 분배하며, 나머지 하나의 S 비트와 하나의 P 비트를 제2인터리버(216)로 분배한다. 따라서, 상기 두 개의 비트 그룹(비트 열)들 중 하나의 비트 그룹(비트 열)은 제1인터리버(Interleaver)(214)로 제공하며, 다른 하나의 비트 그룹(비트 열)은 제2인터리버(Interleaver)(216)로 제공한다. 하지만, 송신기에서 1/2와 같이 대칭 부호율을 사용하는 경우 상기 분배기(212)는 본 발명의 제1실시 예에 따른 필수 구성이 아니다. 그 이유는 1/2와 같이 대칭 부호율을 사용하는 경우에 있어 상기 시스티메틱 비트들과 상기 패러티 비트들이 동일한 비트 수로 제공됨에 따라 상기 시스티메틱 비트들은 상기 제1인터리버(214)로 제공되며, 상기 패러티 비트들은 상기 제2인터리버(216)로 제공되면 되기 때문이다. 이는 3/4와 같이 비대칭 부호율을 사용하더라도 상기 제1인터리버(214)와 상기 제2인터리버(216)가 고정 길이가 아닌 변동 길이를 지원하는 경우에도 동일하게 적용된다. 즉, 상기 분배기(212)는 비대칭 부호율과 고정 길이를 지원하는 상기 제1인터리버(214)와 상기 제2인터리버(216)를 사용하는 경우에만 필수 구성으로서 요구된다.
상기 제1인터리버(214)와 상기 제2인터리버(216)는 상기 분배기(212) 또는 상기 채널 부호기(210)로부터의 부호화 비트들을 입력으로 하고, 상기 입력되는 부호화 비트들을 인터리빙 한다. 상기 부호화 비트들은 상기 시스티메틱 비트들 또는 상기 패러티 비트들 또는 상기 시스티메틱 비트들과 상기 패러티 비트들이 혼합된 비트들이 될 수 있다. 상기 시스티메틱 비트들과 상기 패러티 비트들이 혼합된 비트들이 입력되는 경우는 상기 분배기(212)가 필수 구성으로서 요구되는 경우이다. 이 경우 상기 시스티메틱 비트들과 상기 패러티 비트들이 혼합된 비트들을 입력으로 하는 인터리버는 인터리빙을 수행하기 전에 중요도가 높은 시스티메틱 비트가 항상 일정한 위치에 존재하도록 하여야 한다. 이는 수신기에서 이루어지는 복호 동작을 용이하게 수행할 수 있도록 하기 위함이며, 상기 시스티메틱 비트의 일정한 위치는 상기 송신기에 의해 상기 수신기에게 통보되어야 한다.
상기 제1인터리버(214)의 길이와 상기 제2인터리버(216)의 길이의 합은 2(QPSK), 3(8PSK), 4(16QAM) 및 6(64QAM)으로 나누어 떨어져야 한다. 상기한 조건의 일 예로 총 합(Ltot)이 144비트라 가정할 시 하기의 <수학식 1>의 조건을 만족하여야 한다.
여기서, Lsys는 제1인터리버의 길이이며, Lpar은 제2인터리버의 길이를 나타낸다.
병/직렬 변환부(P/S 변환부)(218)는 상기 제1인터리버(214)로부터 인터리빙되어 출력되는 부호화 비트들과 상기 제2인터리버(216)로부터 인터리빙되어 출력되는 부호화 비트들을 병렬로 입력받아 상기 두 부호화 비트들을 직렬로 출력한다. 예컨대, 상기 제1인터리버(214)에 의해 중요도가 높은 부호화 비트들이 인터리빙되고, 상기 제2인터리버(216)에 의해 상대적으로 중요도가 낮은 부호화 비트들이 인터리빙되는 경우 상기 P/S 변환기(218)는 상기 제1인터리버(214)로부터의 입력을 출력한 후 상기 제2인터리버(216)로부터의 입력을 출력할 수 있다. 이는 이후 수행되는 변조 동작에서 상기 중요도가 높은 시스티메틱 비트들을 신뢰도가 높은 비트 위치에 매핑하기 위함이다. 상기 P/S 변환부(218)로부터의 출력 형태는 도 6에서 보여지고 있는 바와 같다. 상기 도 6에서 "H Part"는 일반적으로 중요도가 높은 비트들이고, "L Part"는 상대적으로 중요도가 낮은 비트들로 정렬된다. 상기 "H Part"와 상기 "L Part"는 고정 길이를 가지는 인터리버의 경우 대칭이 되고, 변동 길이를 가지는 인터리버의 경우에는 비대칭이 된다.
변조부(220)는 상기 P/S 변환기(218)로부터의 부호화 비트들을 소정 심벌 패턴에 있어 소정 신뢰도를 가지는 비트 위치들에 매핑시켜 상기 수신기로 전송한다. 예컨대, 상기 변조부(220)의 변조방식이 16QAM인 경우 상기 부호화 비트들은 [H,H,L,L]라는 구조의 심볼 패턴에 의해 심벌 매핑되며, 변조방식이 64QAM인 경우 상기 부호화 비트들은 [H,H,M,M,L,L]라는 구조의 심벌 패턴에 의해 심볼 매핑된다. 즉, 변조방식이 16QAM인 경우 4개의 부호화 비트들이 하나의 심볼에 매핑될 것이며, 변조방식이 64QAM인 경우에는 6개의 부호화 비트들이 하나의 심볼에 매핑될 것이다.
한편, 상기 도 2에서는 보이고 있지 않으나 부호분할다중접속 이동통신시스템의 송신기에서는 상기 채널 부호기(210)로부터의 부호화 비트들에 대해 반복(Repetition), 천공(Puncturing) 등의 동작을 통해 레이트 매칭을 수행하는 레이트 매칭부를 더 구비할 수 있다.
도 3은 상기 도 2에서 도시하고 있는 송신기에 대응한 본 발명의 제1실시 예에 따른 수신기 구성을 도시하고 있는 도면이다.
상기 도 3을 참조하여 본 발명의 제1실시 예에 따른 수신기의 구성을 살펴보면, 복조부(310)는 송신기로부터 수신되는 데이타를 입력으로 하고, 상기 입력되는 데이타를 상기 송신기의 변조부(220)에서 사용한 변조방식에 대응하는 복조 방식에 의해 복조를 수행한다.
직/병렬 변환부(S/P 변환부)(312)는 상기 복조부(310)로부터의 복조된 부호화 비트들을 직렬로 입력하고, 상기 부호화 비트들을 스위칭하여 병렬로 출력한다. 일 예로서 상기 송신기의 변조부(220)가 16QAM을 변조방식으로서 사용하는 경우 상기 S/P 변환부(312)는 2 비트 단위로 스위칭하여 최초 2 비트는 제1디인터리버(314)로 출력하며, 다음 2 비트는 제2디인터리버(316)로 출력한다. 한편, 상기 송신기의 변조부(220)가 64QAM을 변조방식으로서 사용하는 경우 상기 S/P 변환부(312)는 3 비트 단위로 스위칭하여 최초 3 비트는 상기 제1디인터리버(314)로 출력하며, 다음 3 비트는 상기 제2디인터리버(316)로 출력한다. 하지만, 상기 S/P 변환부(312)는 상기 송신기가 비대칭의 부호화 율과 가변 길이를 가지는 인터리버를 사용하는 경우에는 상기 가변 길이를 알고 있어야 한다. 이는 상기 S/P/ 변환부(312)가 상기 송신기의 제1인터리버(214)의 길이만큼의 부호화 비트들을 제1디인터리버(314)로 출력하고, 상기 송신기의 제2인터리버(216)의 길이만큼의 부호화 비트들을 제2디인터리버(316)로 출력하도록 하기 위함이다.
상기 제1디인터리버(314)와 상기 제2디인터리버(316)는 상기 S/P 변환부(312)로부터의 부호화 비트들을 입력으로 하고, 상기 부호화 비트들에 대한 디인터리빙 동작을 수행한다. 상기 제1디인터리버(314)와 상기 제2디인터리버(316)의 디인터리빙 동작은 상기 송신기의 인터리버(214,216)에서 수행되는 인터리빙 동작에 대응하여야 한다. 즉, 상기 제1디인터리버(314)와 상기 제2디인터리버(316)는 상기 송신기의 인터리버(214,216)가 수행하는 인터리빙 패턴을 미리 알고 있어야 함에 따라 상기 인터리빙 패턴 정보는 상기 송신기와 상기 수신기가 사전에 약속하여야 한다. 일 예로서 상기 송신기가 상기 인터리빙 패턴 정보를 시스템 정보로서 통신이 이루어지기 전에 미리 상기 수신기에게 알려줄 수 있다.
분류기(Classifier)(318)는 상기 제1디인터리버(314)와 상기 제2디인터리버(316)로부터의 디인터리빙된 부호화 비트들을 입력으로 하고, 상기 부호화 비트들을 하나의 출력으로 출력한다. 상기 부호화 비트들은 시스티메틱 비트들 또는 패러티 비트들 또는 상기 시스티메틱 비트들과 상기 패러티 비트들이 혼합된 비트들이 될 수 있다. 상기 시스티메틱 비트들과 상기 패러티 비트들이 혼합된 비트들이 입력되는 경우는 상기 분류기(318)가 필수 구성으로서 요구되는 경우이다. 이 경우 상기 시스티메틱 비트들과 상기 패러티 비트들이 혼합된 비트들을 입력으로 하여 디인터리빙을 수행하는 디인터리버로부터 출력되는 부호화 비트들은 중요도가 높은 시스티메틱 비트가 항상 일정한 위치에 존재하도록 하여야 한다. 상기 시스티메틱 비트의 위치는 앞에서의 인터리빙 패턴 정보와 마찬가지로 상기 송신기와 수신기에 의해 사전에 약속되어야 한다. 일 예로서 상기 송신기가 상기 시스티메틱 비트 위치 정보를 시스템 정보로서 통신이 이루어지기 전에 미리 상기 수신기에게 알려줄 수 있다. 예컨대, 상기 제1디인터리버(314)에 의해 중요도가 높은 부호화 비트들이 디인터리빙되고, 상기 제2디인터리버(316)에 의해 상대적으로 중요도가 낮은 부호화 비트들이 인터리빙되는 경우 상기 분류기(318)는 상기 제1디인터리버(314)로부터의 입력을 출력한 후 상기 제2디인터리버(316)로부터의 입력을 출력할 수 있다. 하지만, 상기 분류기(318)는 상기 송신기가 1/2와 같이 대칭의 부호화 율을 사용하는 경우에는 반드시 요구되는 구성은 아니다.
채널 복호부(320)는 상기 분류기(318) 또는 상기 제1디인터리버(314)와 상기 제2디인터리버(316)로부터의 부호화 비트들을 입력으로 하고, 상기 부호화 비트들을 소정 복호화 방식에 의해 복호화 하여 원하는 수신 비트들을 출력한다. 이때, 상기 소정 복호화 방식으로는 시스티메틱 비트들과 패러티 비트들을 입력으로 하여 상기 시스티메틱 비트들을 복호하는 방식을 사용하며, 상기 송신기의 부호화 방식에 의해 결정된다.
이하, 상기 도 2와 상기 도 3에 의해 살펴본 구성을 참조하여 본 발명의 제1실시 예에 따른 동작을 상세히 설명하면 다음과 같다.
상기 도 2를 참조하여 송신기의 동작을 상세히 설명하면 다음과 같다.
본 발명의 제1실시 예에 따른 송신기의 동작은 사용하는 부호화 율과 고정 길이를 가지는 인터리버를 사용하는 지 변동 길이를 가지는 인터리버를 사용하는 지에 의해 크게 세 개의 동작으로 구분될 수 있다. 그 첫 번째 동작이 대칭 부호화 율을 사용하는 경우이고, 그 두 번째 동작이 비대칭 부호화 율과 고정 길이를 가지는 인터리버를 사용하는 경우이며, 그 세 번째 동작이 비대칭 부호화 율과 변동 길이를 가지는 인터리버를 사용하는 경우이다. 따라서, 후술될 본 발명의 제1실시 예에 따른 상세한 동작은 상기한 세 가지 동작을 구분하여 설명하도록 한다.
제1동작 예(송신기)
이하 대칭 부호화 율을 사용하는 송신기의 동작을 상세히 설명한다.
전송하고자 하는 데이타는 채널 부호기(210)로 입력되어 소정 코드에 의해 부호화가 행하여진다. 즉, 상기 채널 부호기(210)는 부호화를 통해 상기 전송하고자 하는 데이타인 시스티메틱 비트들(S 비트들)과, 상기 전송하고자 하는 데이타의 에러 컨트롤을 위한 패러티 비트(P 비트들)를 출력한다. 이때, 상기 채널 부호기(210)는 1/2와 같이 대칭의 부호화 율을 사용함에 따라 상기 S 비트들과 상기 P 비트들을 동일한 비율로 출력한다. 상기 채널 부호기(210)로부터의 상기 S 비트들은 제1인터리버(214)로 제공되며, 상기 P 비트들은 제2인터리버(216)로 제공된다.
따라서, 상기 S 비트들은 상기 제1인터리버(214)에 의해 인터리빙되며, 상기 P 비트들은 상기 제2인터리버(216)에 의해 인터리빙된다. 상기 제1인터리버(214)와 상기 제2인터리버(216)의 인터리빙 패턴은 미리 정하여 지며, 상기 정하여진 인터리빙 패턴은 수신기에서도 알고 있어야 하는 정보이다.
상기 제1인터리버(214)와 상기 제2인터리버(216)로부터의 상기 인터리빙된 S 비트들과 상기 인터리빙된 P 비트들은 병/직렬 변환부(218)로 제공된다. 상기 병/직렬 변환부(218)로 제공된 상기 인터리빙된 S 비트들과 상기 인터리빙된 P 비트들은 하나의 출력으로 출력된다. 바람직하기로는 상기 인터리빙된 소정 비트 수의 S 비트들이 우선적으로 출력된 후 상기 인터리빙된 소정 비트 수의 P 비트들이 출력되도록 한다.
상기 병/직렬 변환부(218)로부터의 상기 인터리빙된 P 비트들과 상기 인터리빙된 S 비트들은 변조부(220)로 제공되어 소정 심볼 패턴에 의해 심볼 매핑되어 수신기로 전송한다. 예컨대, 상기 변조부(220)의 변조방식이 16QAM인 경우 상기 소정 심볼 패턴이 [H,H,L,L]라는 구조를 가짐으로 인터리빙된 2 비트의 S 비트들을 상기 소정 심볼 패턴에 있어 "H"의 비트 위치에 매핑하고, 인터리빙된 2 비트의 P 비트들을 상기 소정 심볼 패턴에 있어 "L"의 비트 위치에 매핑하여 수신기로 전송한다. 한편, 상기 변조부(220)의 변조방식이 64QAM인 경우 상기 소정 심볼 패턴이 [H,H,M,M,L,L]라는 구조를 가짐으로 인터리빙된 3 비트의 S 비트들을 상기 소정 심볼 패턴에 있어 두 개의 "H"의 비트 위치와 하나의 "M"의 비트 위치에 매핑하고, 인터리빙된 3 비트의 P 비트들을 상기 소정 심볼 패턴에 있어 하나의 "M"의 비트 위치와 두 개의 "L"의 비트 위치에 매핑하여 수신기로 전송한다.
제1동작 예(수신기)
이하 대칭 부호화 율을 사용하는 수신기의 동작을 상세히 설명한다.
송신기로부터 수신되는 데이타는 복조부(310)로 입력으로 하고, 상기 입력되는 데이타는 상기 송신기의 변조부(220)에서 사용한 변조방식에 대응하는 복조 방식에 의해 복조되어 부호화 비트들이 출력된다. 상기 복조부(310)로부터의 복조된 부호화 비트들은 직/병렬 변환부(S/P 변환부)(312)로 직렬로 입력되고, 상기 부호화 비트들은 상기 직/병렬 변환부(S/P 변환부)(312)에 의해 병렬로 출력된다. 일 예로서 상기 송신기의 변조부(220)가 16QAM 변조방식을 사용하는 경우 상기 S/P 변환부(312)는 최초 2 비트는 제1디인터리버(314)로 출력하며, 다음 2 비트는 제2디인터리버(316)로 출력한다. 한편, 상기 송신기의 변조부(220)가 64QAM 변조방식을 사용하는 경우 상기 S/P 변환부(312)는 최초 3 비트는 상기 제1디인터리버(314)로 출력하며, 다음 3 비트는 상기 제2디인터리버(316)로 출력한다.
상기 S/P 변환부(312)로부터의 부호화 비트들은 분류되어 상기 제1디인터리버(314)와 상기 제2디인터리버(316) 각각으로 입력되고, 상기 부호화 비트들에 대한 디인터리빙 동작을 수행한다. 상기 제1디인터리버(314)와 상기 제2디인터리버(316)의 디인터리빙 동작은 상기 송신기의 인터리버(214,216)에서 수행되는 인터리빙 동작에 대응하여야 한다. 즉, 상기 제1디인터리버(314)와 상기 제2디인터리버(316)는 상기 송신기의 인터리버(214,216)가 수행하는 인터리빙 패턴에 의해 디인터리빙을 수행한다.
상기 제1디인터리버(314)와 상기 제2디인터리버(316) 각각으로부터의 디인터리빙된 부호화 비트들은 복호기(320)로 제공되고, 상기 부호화 비트들을 소정 복호화 방식에 의해 복호화 하여 원하는 수신 비트들을 출력한다. 이때, 상기 소정 복호화 방식으로는 S 비트들과 P 비트들을 입력으로 하여 상기 S 비트들을 복호하는 방식을 사용하며, 상기 송신기의 부호화 방식에 의해 결정된다.
제2동작 예(송신기)
이하 비대칭 부호화 율과 고정 길이를 가지는 두 개의 인터리버들을 사용하는 송신기의 동작을 상세히 설명한다.
전송하고자 하는 데이타는 채널 부호기(210)로 입력되어 소정 코드에 의해 부호화가 행하여진다. 즉, 상기 채널 부호기(210)는 부호화를 통해 상기 전송하고자 하는 데이타인 시스티메틱 비트들(S 비트들)과, 상기 전송하고자 하는 데이타의 에러 컨트롤을 위한 패러티 비트(P 비트들)를 출력한다. 이때, 상기 채널 부호기(210)는 3/4와 같이 비대칭의 부호화 율을 사용함에 따라 상기 S 비트들과 상기 P 비트들을 상기 부호화 율에 따른 비율로 출력한다. 즉, 상기 채널 부호기(210)는 3비트의 S 비트들과 1비트의 P 비트를 출력한다.
상기 채널 부호기(210)로부터의 상기 S 비트들과 상기 P 비트는 분배기(212)로 제공되며, 상기 분배기(212)에 의해 상기 S 비트들과 상기 P 비트는 동일한 비트 수로 양분되어 출력된다. 즉, 16QAM을 변조방식으로 사용하는 경우 상기 분배기(212)는 2비트의 S 비트들을 제1인터리버(214)로 제공하며, 나머지 1비트의 S 비트와 1비트의 P 비트를 제2인터리버(216)로 제공한다.
상기 분배기(212)에서 발생할 수 있는 두 가지 경우에 대한 방법은 하기와 같다.
첫 번째 경우로서 시스티메틱 비트 수가 패러티 비트 수보다 많은 경우 상기 분배기는 제1인터리버(214)에 시스티메틱 비트들을 채우고 남는 비트들을 상기 패러티 비트들과 함께 제2인터리버(216)에 채운다. 두 번째 경우로서 시스티메틱 비트 수가 패러티 비트 수보다 적은 경우 상기 분배기는 제1인터리버에 시스티메틱 비트들을 채우고 모자라는 부분은 패러티 비트로 채우고, 나머지 패러티 비트들을 제2인터리버에 채운다.
따라서, 상기 2비트의 S 비트들은 상기 제1인터리버(214)에 의해 인터리빙되며, 상기 나머지 1비트의 S 비트와 상기 1비트의 P 비트는 상기 제2인터리버(216)에 의해 인터리빙된다. 상기 제1인터리버(214)와 상기 제2인터리버(216)의 인터리빙 패턴은 미리 정하여 지며, 상기 정하여진 인터리빙 패턴은 수신기에서도 알고 있어야 하는 정보이다. 또한, 상기 제2인터리버(216)는 상기 분배기(212)로부터 S 비트와 P 비트를 제공받아 인터리빙하기 전에 상기 S 비트의 위치를 미리 결정하도록 함으로서 수신기에서 복호시 S 비트와 P 비트의 분류가 효율적으로 이루어지도록 하기 위함이다. 예컨대, 상기 제2인터리버(216)에서 인터리빙할 S 비트는 앞에 위치하도록 하여 인터리빙을 수행함으로서 수신기에서는 디인터리빙 후 앞에 위치하는 비트를 S 비트로 추정할 수 있다.
상기 제1인터리버(214)에 의해 인터리빙된 S 비트들과 상기 제2인터리버(216)에 의해 S 비트와 P 비트가 인터리빙된 비트들은 병/직렬 변환부(218)로 제공된다. 상기 병/직렬 변환부(218)로 제공된 상기 인터리빙된 S 비트들과 상기 P 비트와 S 비트가 인터리빙된 비트들은 하나의 출력으로 출력된다. 바람직하기로는 상기 제1인터리버(214)로부터의 출력을 우선적으로 출력된 후 상기 제2인터리버(216)로부터의 출력을 연속하여 출력되도록 한다.
상기 병/직렬 변환부(218)로부터의 상기 인터리빙된 S 비트들과 상기 S 비트와 P 비트가 인터리빙된 비트들은 변조부(220)로 제공되어 소정 심볼 패턴에 의해 심볼 매핑되어 수신기로 전송한다. 예컨대, 상기 변조부(220)의 변조방식이 16QAM인 경우 상기 소정 심볼 패턴이 [H,H,L,L]라는 구조를 가짐으로 인터리빙된 2 비트의 S 비트들을 상기 소정 심볼 패턴에 있어 "H"의 비트 위치에 매핑하고, 상기 S 비트와 상기 P 비트가 인터리빙된 2 비트들을 상기 소정 심볼 패턴에 있어 "L"의 비트 위치에 매핑하여 수신기로 전송한다. 한편, 상기 변조부(220)의 변조방식이 64QAM인 경우 상기 소정 심볼 패턴이 [H,H,M,M,L,L]라는 구조를 가짐으로 상기 제1인터리버(214)에 의해 인터리빙된 3 비트의 S 비트들을 상기 소정 심볼 패턴에 있어 두 개의 "H"의 비트 위치와 하나의 "M"의 비트 위치에 매핑하고, 상기 제2인터리버(216)에 의해 인터리빙된 3 비트들을 상기 소정 심볼 패턴에 있어 하나의 "M"의 비트 위치와 두 개의 "L"의 비트 위치에 매핑하여 수신기로 전송한다.
전술한 고정식이란 두 개의 인터리버의 크기를 고정시키는 방식으로 부호화 율에 따라 변동할 필요가 없으므로 구현이 간단하다는 장점이 있다. 하지만, 64QAM 이상의 하이 오더 변조(high order modulation)의 경우처럼 신뢰도가 3단계 이상이 존재하게 되며 최적의 조건을 위반하는 경우가 발생할 수 있다는 것이 단점이다. 상기 최적의 조건은 중요도가 높은 비트는 중요도가 낮은 비트 보다 항상 높은 신뢰도 비트에 맵핑되는 조건을 의미한다. 그 이유는 S가 P보다 많은 경우, 남는 S는 제2인터리버(216)로 입력되어 P와 함께 인터리빙 된다. 이로 인해 제1인터리버(214)에 의해 인터리빙되는 S는 문제가 없지만 상기 제2인터리버(216)로 입력된 S는 낮은 신뢰도 비트에 맵핑될 수 있다. 이를 방지하기 위한 방법은 인터리버의 수를 증가시켜 3단계 신뢰도에 따라 그 담당을 나눌 수 있다. 하지만 인터리버의 수를 증가시키는 것은 이 발명의 확장된 개념이므로 더 자세한 설명은 이 발명의 핵심을 흐리게 할 수 있으므로 논하지 않는다. 그러나 고정 길이를 가지는 두 개의 인터리버를 사용하더라도 종래 송신기보다는 좋은 성능을 보인다.
제2동작 예(수신기)
이하 비대칭 부호화 율과 고정 길이를 가지는 디인터리버를 사용하는 수신기의 동작을 상세히 설명한다.
송신기로부터 수신되는 데이타는 복조부(310)로 입력되고, 상기 입력되는 데이타는 상기 송신기의 변조부(220)에서 사용한 변조방식에 대응하는 복조 방식에 의해 복조되어 부호화 비트들이 출력된다. 상기 복조부(310)로부터의 복조된 부호화 비트들은 직/병렬 변환부(S/P 변환부)(312)로 직렬로 입력되고, 상기 부호화 비트들은 상기 직/병렬 변환부(S/P 변환부)(312)에 의해 병렬로 출력된다. 일 예로서 상기 송신기가 16QAM을 변조방식으로 사용하는 경우에는 상기 S/P 변환부(312)는 최초 2 비트는 제1디인터리버(314)로 출력하며, 다음 2 비트는 제2디인터리버(316)로 출력한다. 여기서 최초 2 비트는 S 비트들로만 구성되며, 상기 다음 2 비트는 S 비트와 P 비트가 혼합된 형태로 구성된다. 또한, 64QAM의 경우에는 최초 3 비트는 제1디인터리버(314)로 출력하며, 다음 3 비트는 제2디인터리버(316)로 출력한다.
상기 S/P 변환부(312)로부터의 부호화 비트들은 분류되어 상기 제1디인터리버(314)와 상기 제2디인터리버(316) 각각으로 입력되고, 상기 부호화 비트들에 대한 디인터리빙 동작을 수행한다. 상기 제1디인터리버(314)와 상기 제2디인터리버(316)의 디인터리빙 동작은 상기 송신기의 인터리버(214,216)에서 수행되는 인터리빙 동작에 대응하여야 한다. 즉, 상기 제1디인터리버(314)와 상기 제2디인터리버(316)는 상기 송신기의 인터리버(214,216)가 수행하는 인터리빙 패턴에 의해 디인터리빙을 수행한다.
상기 제1디인터리버(314)와 상기 제2디인터리버(316) 각각으로부터의 디인터리빙된 부호화 비트들은 분류기(Classifier)(318)로 제공되어 S 비트들과 P 비트들이 구분되어 출력된다. 이때, 상기 제2디인터리버(316)로부터 출력되는 비트들은 S 비트와 P 비트들이 혼합되어 있음에 따라 상기 분류기(318)는 상기 디인터리빙된 비트들 중 어떠한 위치의 비트가 S 비트인지를 알고 있어야 한다.
상기 분류기(318)로부터의 부호화 비트들은 복호기(320)로 제공되고, 상기 부호화 비트들은 상기 복호기(320)에 의해 소정 복호화 방식에 의해 복호화 하여 원하는 수신 비트들을 출력한다. 이때, 상기 소정 복호화 방식으로는 S 비트들과 P 비트들을 입력으로 하여 상기 S 비트들을 복호하는 방식을 사용하며, 상기 송신기의 부호화 방식에 의해 결정된다.
제3동작 예(송신기)
이하 비대칭 부호화 율과 변동 길이를 가지는 인터리버를 사용하는 송신기의 동작을 상세히 설명한다.
전송하고자 하는 데이타는 채널 부호기(210)로 입력되어 소정 코드에 의해 부호화가 행하여진다. 즉, 상기 채널 부호기(210)는 부호화를 통해 상기 전송하고자 하는 데이타를 시스티메틱 비트들(S 비트들)로 출력하며, 상기 전송하고자 하는 데이타의 에러 컨트롤을 위한 패러티 비트(P 비트들)를 출력한다. 이때, 상기 채널 부호기(210)는 3/4와 같이 비대칭의 부호화 율을 사용함에 따라 상기 S 비트들과 상기 P 비트들을 상이한 비율로 출력한다. 즉, 상기 채널 부호기(210)는 3비트의 시스티메틱 비트들과 1비트의 패러티 비트를 출력한다. 상기 채널 부호기(210)로부터의 상기 S 비트들은 제1인터리버(214)로 제공되며, 상기 P 비트들은 제2인터리버(216)로 제공된다.
따라서, 상기 S 비트들은 상기 제1인터리버(214)에 의해 인터리빙되며, 상기 P 비트들은 상기 제2인터리버(216)에 의해 인터리빙된다. 상기 제1인터리버(214)와 상기 제2인터리버(216)의 인터리빙 패턴과 길이는 미리 정하여 지며, 상기 정하여진 인터리빙 패턴과 길이는 수신기에서도 알고 있어야 하는 정보이다. 상기 미리 정하여지는 길이는 상기 S 비트들과 상기 P 비트들의 비에 의해 결정할 수 있다.
상기 제1인터리버(214)와 상기 제2인터리버(216)로부터의 상기 인터리빙된 S 비트들과 상기 인터리빙된 P 비트들은 병/직렬 변환부(218)로 제공된다. 상기 병/직렬 변환부(218)로 제공된 상기 인터리빙된 S 비트들과 상기 인터리빙된 P 비트들은 하나의 출력으로 출력된다. 바람직하기로는 상기 병/직렬 변환부(218)는 상기 인터리빙된 S 비트들이 최대한 신뢰도가 높은 심볼들에 매핑될 수 있도록 상기 인터리빙된 S 비트들과 상기 인터리빙된 P 비트들을 출력하여야 한다.
상기 병/직렬 변환부(218)로부터의 상기 인터리빙된 P 비트들과 상기 인터리빙된 S 비트들은 변조부(220)로 제공되어 소정 비트 위치에 매핑되어 수신기로 전송한다.
예컨대, 상기 S 비트들을 입력으로 하는 제1인터리버(214)의 길이는 18 비트이고, 이에 대응한 P 비트들을 입력으로 하는 제2인터리버(216)의 길이는 6비트인 경우 상기 변조부(220)에서 소정 심볼 패턴에 의해 수행하는 심볼 매핑 동작은 하기와 같다.
먼저, 상기 변조부(220)의 변조방식이 16QAM인 경우 상기 소정 심볼 패턴이 [H,H,L,L]라는 구조를 가짐으로 인터리빙된 2 비트의 S 비트들을 상기 소정 심볼 패턴에 있어 "H"의 비트 위치에 매핑하고, 나머지 1 비트의 S 비트와 1 비트의 패러티 비트는 상기 소정 심볼 패턴에 있어 "L"의 비트 위치에 매핑하여 수신기로 전송한다.
다음으로, 상기 변조부(220)의 변조방식이 64QAM인 경우 상기 소정 심볼 패턴에 있어 [H,H,M,M,L,L]라는 구조를 가짐으로 첫 번째 변조에서 4:2의 비율에 의해 상기 S 비트들과 상기 P 비트들을 상기 소정 심볼 패턴에 대응하여 심볼 매핑하고, 두 번째 변조에서는 5:1의 비율에 의해 상기 S 비트들과 상기 P 비트들을 상기 소정 심볼 패턴에 대응하여 심볼 매핑한다. 세 번째 변조에서 4:2의 비율에 의해 상기 S 비트들과 상기 P 비트들을 상기 소정 심볼 패턴에 대응하여 심볼 매핑하고, 네 번째 변조에서는 5:1의 비율에 의해 상기 S 비트들과 상기 P 비트들을 상기 소정 심볼 패턴에 대응하여 심볼 매핑한다. 따라서, 4:2의 비율을 가지는 첫 번째와 세 번째 변조에서는 2 비트의 S 비트들을 상기 소정 심볼 패턴에 있어 두 개의 "H"의 비트 위치에 매핑하고, 나머지 2 비트의 S 비트들은 상기 소정 심볼 패턴에 있어 두 개의 "M"의 비트 위치에 매핑하며, 2 비트의 P 비트들은 상기 소정 심볼 패턴에 있어 두 개의 "L"의 비트 위치에 매핑하여 수신기로 전송한다. 한편, 5:1의 비율을 가지는 두 번째와 네 번째 변조에서는 2 비트의 S 비트들을 상기 소정 심볼 패턴에 있어 두 개의 "H"의 비트 위치에 매핑하고, 나머지 2 비트의 S 비트들은 상기 소정 심볼 패턴에 있어 두 개의 "M"의 비트 위치에 매핑하며, 마지막 1 비트의 S 비트와 1 비트의 P 비트는 상기 소정 심볼 패턴에 있어 두 개의 "L"의 비트 위치에 매핑하여 수신기로 전송한다.
전술한 비대칭 부호화 율과 64QAM을 변조방식을 사용하는 예를 표로서 보이면 하기 <표 2>와 같이 나타낼 수 있다.
|
H |
H |
M |
M |
L |
L |
첫 번째 변조 |
S |
S |
S |
S |
P |
P |
두 번째 변조 |
S |
S |
S |
S |
S |
P |
세 번째 변조 |
S |
S |
S |
S |
P |
P |
네 번째 변조 |
S |
S |
S |
S |
S |
P |
전술한 바와 같이 인터리버의 길이를 가변하는 경우는 두 개의 인터리버들의 크기를 부호화 율에 따라 제어(control)해야 하는 단점이 있다. 하지만, 부호화 율 또는 변조부의 차수에 관계없이 항상 최적의 조건으로 심벌 맵핑을 할 수 있다. 또한, 특별한 양으로 상기 S와 상기 P를 상기 두 개의 인터리버로 배분할 필요가 없으므로 분배기(212)가 없이 동작이 가능하게 된다.
제3동작 예(수신기)
이하 비대칭 부호화 율과 변동 길이를 가지는 디인터리버를 사용하는 수신기의 동작을 상세히 설명한다.
송신기로부터 수신되는 데이타는 복조부(310)로 입력으로 하고, 상기 입력되는 데이타는 상기 송신기의 변조부(220)에서 사용한 변조방식에 대응하는 복조 방식에 의해 복조되어 부호화 비트들이 출력된다. 상기 복조부(310)로부터의 복조된 부호화 비트들은 직/병렬 변환부(S/P 변환부)(312)로 직렬로 입력되고, 상기 부호화 비트들은 상기 직/병렬 변환부(S/P 변환부)(312)에 의해 병렬로 출력된다. 이때, 상기 송신기가 비대칭의 부호화 율과 가변 길이를 가지는 인터리버를 사용하는 경우에는 상기 가변 길이를 상기 S/P 변환부(312)가 알고 있어야 한다. 이는 상기 S/P 변환부(312)가 상기 송신기의 제1인터리버(214)의 길이만큼의 부호화 비트들을 제1디인터리버(314)로 출력하고, 상기 송신기의 제2인터리버(216)의 길이만큼의 부호화 비트들을 제2디인터리버(316)로 출력하도록 하기 위함이다.
상기 송신기의 변조부(220)가 16QAM 변조방식을 사용하는 경우 상기 S/P 변환부(312)는 최초 3 비트는 제1디인터리버(314)로 출력하며, 다음 1 비트는 제2디인터리버(316)로 출력한다. 한편, 상기 송신기의 변조부(220)가 64QAM 변조방식을 사용하는 경우 상기 S/P 변환부(312)는 상기 송신기의 병/직렬 변환부(218)에서 P 비트들과 S 비트들을 직렬로 출력하기 위해 사용된 S 비트들과 P 비트들의 비율에 의해 상기 복조부(310)로부터의 부호화 비트들을 분리하여 출력한다. 상기 비율은 상기 송신기의 제1인터리버(214)와 제2인터리버(216)에 의해 알 수 있다.
예컨대, 상기 송신기의 병/직렬 변환부(218)에서 S 비트들과 P 비트들의 비율, 즉 제1인터리버(214)와 상기 제2인터리버(216)의 길이로 4:2, 5:1, 4:2, 5:2를 사용하였다면 상기 S/P 변환기(312)는 첫 번째와 세 번째에서는 최초 4 비트를 제1디인터리버(314)로 출력하며, 다음 2 비트를 제2디인터리버(316)로 출력한다. 한편, 두 번째와 네 번째에서는 최초 5 비트를 상기 제1디인터리버(314)로 출력하며, 다음 1 비트는 상기 제2디인터리버(316)로 출력한다.
상기 S/P 변환부(312)로부터의 부호화 비트들은 분류되어 상기 제1디인터리버(314)와 상기 제2디인터리버(316) 각각으로 입력되고, 상기 부호화 비트들에 대한 디인터리빙 동작을 수행한다. 상기 제1디인터리버(314)와 상기 제2디인터리버(316)의 디인터리빙 동작은 상기 송신기의 인터리버(214,216)에서 수행되는 인터리빙 동작에 대응하여야 한다. 즉, 상기 제1디인터리버(314)와 상기 제2디인터리버(316)는 상기 송신기의 인터리버(214,216)가 수행하는 인터리빙 패턴에 의해 디인터리빙을 수행한다.
상기 제1디인터리버(314)와 상기 제2디인터리버(316) 각각으로부터의 디인터리빙된 부호화 비트들은 이미 상기 S/P 변환부(312)에 의해 S 비트와 P 비트로 분리되었음에 따라 복호기(320)로 제공되고, 상기 부호화 비트들을 소정 복호화 방식에 의해 복호화 하여 원하는 수신 비트들을 출력한다. 이때, 상기 소정 복호화 방식으로는 S 비트들과 P 비트들을 입력으로 하여 상기 S 비트들을 복호하는 방식을 사용하며, 상기 송신기의 부호화 방식에 의해 결정된다.
제2실시 예
도 4는 본 발명의 제2실시 예에 따른 HSDPA 이동통신시스템의 송신기 구성을 도시하고 있는 도면이다.
먼저, 상기 도 4를 참조하여 본 발명의 제2실시 예에 따른 송신기 구성을 살펴보면, 테일 비트 발생기(Tail Bits)(410)는 전송을 위한 데이타를 입력으로 하고, 상기 입력되는 데이타에 상기 입력되는 데이타에 대응한 테일 비트들을 추가한다.
채널 부호기(412)는 제어부(AMCS)(426)의 제어를 받아 상기 테일 비트가 추가된 데이타를 입력으로 하고, 상기 입력되는 데이타를 소정 코드를 이용하여 부호화한다. 상기 소정 코드는 상기 입력되는 데이타를 부호화함으로서 전송하고자 하는 비트들과 상기 비트들의 에러 제어 비트들을 출력하도록 하는 코드를 통칭한다. 일 예로서 상기 전송하고자 하는 비트들은 시스티메틱 비트(S)들이며, 상기 에러 제어 비트들은 패러티 비트들(P)이 될 수 있다. 상기 소정 코드로는 앞에서도 밝힌 바와 같이 터보 코드, 시스티메틱 컨벌루션날 코드 등이 존재한다.
레이트 매칭부(414)는 상기 채널 부호기(412)로부터의 부호화 비트들에 대해 반복(Repetition), 천공(Puncturing) 등의 동작을 통해 레이트 매칭을 수행한다.
분배기(Distributor)(416)는 상기 제어부(426)의 제어를 받아 상기 레이트 매칭부(414)로부터의 상기 시스티메틱 비트들과 상기 패러티 비트들을 입력으로 하고, 상기 시스티메틱 비트들과 상기 패러티 비트들을 복수의 인터리버들로 분배한다.
제1인터리버(418)와 제2인터리버(420)는 상기 분배기(416)로부터의 부호화 비트들을 입력으로 하고, 상기 입력되는 부호화 비트들을 인터리빙 한다. 상기 부호화 비트들은 상기 시스티메틱 비트들 또는 상기 패러티 비트들 또는 상기 시스티메틱 비트들과 상기 패러티 비트들이 혼합된 비트들이 될 수 있다. 상기 시스티메틱 비트들과 상기 패러티 비트들이 혼합된 비트들이 입력되는 경우는 상기 분배기(416)가 필수 구성으로서 요구되는 경우이다. 이 경우 상기 시스티메틱 비트들과 상기 패러티 비트들이 혼합된 비트들을 입력으로 하는 인터리버는 인터리빙을 수행하기 전에 중요도가 높은 시스티메틱 비트가 항상 일정한 위치에 존재하도록 하여야 한다. 이는 수신기에서 이루어지는 복호 동작을 용이하게 수행할 수 있도록 하기 위함이며, 상기 시스티메틱 비트의 항상 일정한 위치는 상기 송신기에 의해 상기 수신기에게 통보되어야 한다. 한편, 상기 제1인터리버(418)와 상기 제2인터리버(420)가 변동 길이를 가지는 경우에는 상기 제어부(426)로부터의 제어에 의해 동작한다. 즉, 상기 제1인터리버(418)와 상기 제2인터리버(420)가 변동 길이를 가지는 경우에는 상기 제어부(426)의 제어에 의해 상기 제1인터리버(418)와 상기 제2인터리버(420)의 길이가 정하여 진다.
병/직렬 변환부(P/S 변환부)(422)는 상기 제어부(426)의 제어를 받아 상기 제1인터리버(418)로부터 인터리빙되어 출력되는 부호화 비트들과 상기 제2인터리버(420)로부터 인터리빙되어 출력되는 부호화 비트들을 병렬로 입력받아 상기 두 부호화 비트들을 직렬로 출력한다. 예컨대, 상기 제1인터리버(418)에 의해 중요도가 높은 부호화 비트들이 인터리빙되고, 상기 제2인터리버(420)에 의해 중요도가 낮은 부호화 비트들이 인터리빙되는 경우 상기 P/S 변환기(422)는 상기 제1인터리버(418)로부터의 입력을 출력한 후 상기 제2인터리버(420)로부터의 입력을 출력할 수 있다. 이는 이후 수행되는 변조 동작에서 상기 중요도가 높은 시스티메틱 비트들을 하나의 심볼을 구성하는 비트들 중 신뢰도가 높은 비트 위치에 매핑하기 위함이다.
변조부(424)는 상기 P/S 변환기(422)로부터의 부호화 비트들을 소정 심볼 패턴에 의해 심볼 매핑시켜 상기 수신기로 전송한다. 예컨대, 상기 변조부(424)의 변조방식이 16QAM인 경우 상기 부호화 비트들은 [H,H,L,L]라는 구조의 심볼 패턴에 의해 심볼 매핑되며, 변조방식이 64QAM인 경우 상기 부호화 비트들은 [H,H,M,M,L,L]라는 구조의 심볼 패턴에 의해 심볼 매핑된다.
상기 제어부(426)는 본 발명의 실시 예에 따른 송신기의 각 구성들의 전반적인 동작을 제어한다. 먼저, 상기 제어부(426)는 현재의 무선 채널 상태에 의해 사용할 부호화 율과 변조방식을 결정한다. 상기 제어부(426)는 상기 결정한 상기 사용할 부호화 율에 의해 상기 터보 부호기(412)의 부호화 율을 제어하며, 상기 결정한 변조방식에 의해 상기 변조부(424)를 제어한다. 또한, 상기 제어(426)는 상기 결정한 부호화 율과 변조방식에 의해 상기 분배기(416)의 분배 패턴을 제어한다. 예컨대, 상기 제어부(426)는 복수의 인터리버로 두 개의 인터리버(214,216)가 존재할 시 상기 분배기(416)를 제어하여 상기 시스티메틱 비트들과 상기 패러티 비트들을 동일한 비트 수를 가지도록 두 개의 비트 그룹(비트 열)들로 분배하도록 한다. 따라서, 상기 두 개의 비트 그룹(비트 열)들 중 하나의 비트 그룹(비트 열)은 제1인터리버(Interleaver)(418)로 제공하며, 다른 하나의 비트 그룹(비트 열)은 제2인터리버(Interleaver)(420)로 제공한다. 만약, 상기 복수의 인터리버로 세 개의 인터리버들이 존재하는 경우 상기 제어부(426)는 상기 분배기(416)를 제어하여 상기 시스티메틱 비트들과 상기 패러티 비트들을 세 개의 비트 그룹(비트 열)들로 분배하도록 한다. 하지만, 송신기에서 1/2와 같이 대칭 부호율을 사용하는 경우 상기 분배기(416)는 본 발명의 실시 예에 따른 필수 구성이 아니다. 그 이유는 1/2와 같이 대칭 부호율을 사용하는 경우에 있어 상기 시스티메틱 비트들과 상기 패러티 비트들이 동일한 비트 수로 제공됨에 따라 상기 시스티메틱 비트들은 상기 제1인터리버(418)로 제공하며, 상기 패러티 비트들은 상기 제2인터리버(420)로 제공하면 되기 때문이다. 이는 3/4와 같이 비대칭 부호율을 사용하더라도 상기 제1인터리버(418)와 상기 제2인터리버(420)가 고정 길이가 아닌 변동 길이를 지원하는 경우에도 동일하게 적용된다. 즉, 상기 분배기(416)는 비대칭 부호율과 고정 길이를 지원하는 상기 제1인터리버(418)와 상기 제2인터리버(420)를 사용하는 경우에만 필수 구성으로서 요구된다.제3실시 예
삭제
도 5는 본 발명의 제3실시 예에 따른 부호분할다중접속 이동통신시스템의 송신기 구성을 도시하고 있는 도면이다. 상기 도 5에서 도시하고 있는 송신기는 별도의 병/직렬 변환부를 구비하지 않고, 인터리버에 의해 부호화 비트들이 직렬로 출력되는 구성이다.
상기 도 5를 참조하면, 전송하고자 하는 데이타는 채널 부호기(510)로 입력되어 소정 코드에 의해 부호화가 행하여진다. 즉, 상기 채널 부호기(510)는 부호화를 통해 상기 전송하고자 하는 데이타를 시스티메틱 비트들(S 비트들)로 출력하며, 상기 전송하고자 하는 데이타의 에러 컨트롤을 위한 패러티 비트(P 비트들)를 출력한다. 상기 채널 부호기(510)로부터의 S 비트들과 P 비트들은 인터리버(512)를 구성하는 제어부(514)로 제공된다. 상기 제어부(514)는 상기 채널 부호기(510)로부터 제공받은 S 비트들을 소정 어드레스를 부여하여 메모리(516)에 할당된 S 영역에 순차적으로 저장한다. 또한, 상기 제어부(514)는 상기 채널 부호기(510)로부터 제공받은 P 비트들을 소정 어드레스를 부여하여 상기 메모리(516)에 할당된 P 영역에 순차적으로 저장한다.
또한, 상기 제어부(514)는 상기 메모리(516)에 저장된 S 비트들과 P 비트들을 전송하기 위해 제어를 수행한다. 먼저, 상기 제어부(514)는 상기 메모리(516)에 저장된 S 비트들과 P 비트들을 전송하기 위해 상기 채널 부호기(510)에서 사용한 부호화 율과 변조부(518)에서 사용할 변조방식을 검사한다. 상기 검사에 의해 상기 부호화 율과 변조방식이 결정되면 상기 결정된 부호화 율과 변조방식에 의해 상기 메모리(516)에 저장된 S 비트들과 P 비트들을 독출한다.
예컨대, 상기 결정된 부호화 율이 1/2과 같이 대칭이고, 16QAM 또는 64QAM 변조방식을 사용하면 상기 제어부(514)는 상기 메모리(516)의 S 영역과 P 영역을 동일한 비율로 반복적으로 억세스 하여 동일한 비트 수의 S 비트와 P 비트들을 출력한다. 즉, 처음에는 상기 S 영역을 억세스 하여 2비트 또는 3비트의 S 비트들 독출하고, 다음에는 상기 P 영역을 억세스 하여 2비트 또는 3비트의 P 비트를 독출한다.
이 경우 상기 제어부(514)로부터 출력되는 2비트의 S 비트와 2비트의 P 비트는 변조부(518)로 제공되며, 상기 변조부(518)에 의해 16QAM 변조가 이루어진다. 즉, 상기 2비트의 S 비트는 상기 16QAM 변조를 위한 소정 심볼 패턴인 [H,H,L,L]에 있어 두 개의 "H"의 비트 위치에 매핑되며, 상기 2 비트의 P 비트는 두 개의 "L"의 비트 위치에 매핑된다.
하지만, 상기 결정한 부호화 율이 3/4와 같이 비대칭이고, 16QAM 변조방식을 사용하면 상기 제어부(514)는 상기 메모리(516)의 S 영역을 세 번 억세스할 때 상기 P 영역을 한번 억세스 함으로서 S 비트와 P 비트를 3:1의 비율로 출력한다.
이 경우 상기 제어부(514)로부터 출력되는 3비트의 S 비트들과 1비트의 P 비트는 상기 변조부(518)로 제공되며, 상기 변조부(518)에 의해 16QAM 변조가 이루어진다. 즉, 상기 2비트의 S 비트들은 상기 16QAM 변조를 위한 소정 심볼 패턴인 [H,H,L,L]에 있어 두 개의 "H"의 비트 위치에 매핑되며, 나머지 1비트의 S 비트와 상기 1 비트의 P 비트는 두 개의 "L"의 비트 위치에 매핑된다.
마지막으로, 상기 결정한 부호화 율이 3/4와 같이 비대칭이고, 64QAM 변조방식을 사용하면 상기 제어부(514)는 상기 메모리(516)의 S 영역과 상기 P 영역을 소정 비율에 의해 억세스 함으로서 S 비트와 P 비트를 출력한다. 이때 상기 메모리(516)의 총 억세스 횟수는 2(QPSK), 3(8PSK), 4(16QAM) 및 6(64QAM)으로 나누어 떨어져야 한다. 상기한 조건의 간단한 예로 총 억세스 횟수(Atot)이 144회라 가정할 시 하기의 <수학식 2>의 조건을 만족하여야 한다.
여기서, Asys는 S 영역의 억세스 횟수이며, Apar은 P 영역의 억세스 횟수를 나타낸다.
따라서, 64QAM 변조방식에서 한 심볼은 6비트로 구성되고, ASYS:Apar = 3:1이므로 두 심볼(12 비트)을 구성하기 위해서는 9비트의 S 비트들과 3비트의 P 비트들이 요구된다. 즉, 한 심볼 당 4.5비트의 S 비트들과 1.5비트의 P 비트들을 출력하여야 하나 정수 값이 아니므로 한 심볼 주기로 출력 비트 수를 변경한다. 예컨대, 한번은 4비트의 S 비트와 2비트의 P 비트를 출력하고, 다음에는 5비트의 S 비트와 1비트의 P 비트를 출력한다.
이 경우 상기 제어부(514)로부터 출력되는 S 비트들과 P 비트는 상기 변조부(518)로 제공되며, 상기 변조부(518)에 의해 64QAM 변조가 이루어진다. 상기 제어부(514)로부터 4비트의 S 비트와 2비트의 P 비트가 출력되는 경우에는 2비트의 S 비트를 상기 64QAM 변조를 위한 소정 심볼 패턴인 [H,H,M,M,L,L]에 있어 두 개의 "H"의 비트 위치에 매핑되며, 나머지 2비트의 S 비트는 두 개의 "M"의 비트 위치에 매핑된다. 한편, 2비트의 P 비트는 상기 소정 심볼 패턴인 [H,H,M,M,L,L]에 있어 두 개의 "L"의 비트 위치에 매핑된다. 한편, 상기 제어부(514)로부터 5비트의 S 비트와 1비트의 P 비트가 출력되는 경우에는 2비트의 S 비트는 상기 64QAM 변조를 위한 소정 심볼 패턴인 [H,H,M,M,L,L]에 있어 두 개의 "H"의 비트 위치에 매핑되며, 나머지 2비트의 S 비트는 두 개의 "M"의 비트 위치에 매핑된다. 한편, 1비트의 S 비트와 1비트의 P 비트는 상기 소정 심볼 패턴인 [H,H,M,M,L,L]에 있어 두 개의 "L"의 비트 위치에 매핑된다.
도 7은 본 발명의 실시 예에 따른 64 QAM을 변조방식의 부호기와 복호기를 사용하여 실험하였을 시의 심험 결과치를 보이고 있는 도면이며, 도 8은 본 발명의 실시 예에 따른 16 QAM을 변조방식의 부호기와 복호기를 사용하여 실험하였을 시의 실험 결과치를 보이고 있는 도면이다. 상기 도 7과 상기 도 8은 본 발명이 효과가 있음을 입증하는 실험 결과이다. 상기 실험은 제한된 조건에서 실행되었으나 그 효과를 보이기에는 충분하다 판단되는 조건 하에서 이루어 졌다. 상기 도 7과 상기 도 8에서의 결과는 비트당 잡음비(Eb/No)를 증가시키면서 비트 에러율(BER)이 비교되었다. 상기 실험에서는 종래에 비해 16QAM과 64QAM 모두 약 0.4dB 이상의 이득을 보였다.
상기 도 7과 상기 도 8의 실험치를 얻기 위한 실험조건으로는 AWGN, 터보 엔코더 입력 블록크기=5114 비트, 코딩율(coding rate)=1/2, 고정식 인터리버를 사용하였다.
전술한 제1 내지 제3실시 예들에서는 시스티메틱(systematic) 비트들과 패러티(parity) 비트들의 중요도(priority)를 고려한 심볼 매핑을 통해 시스템 성능을 향상시키는 방법(SMP, Symbol Mapping based on bit Priority)에 대해 제안하고 있다. 상기 SMP를 이용하면, 전송하는 데이타가 소정 비율로 에러가 발생할 경우 시스티메틱(systematic) 비트에 에러가 발생하는 것보다는 패러티(parity) 비트에 에러가 발생되는 것이 상대적으로 수신기에서는 더 정확하게 복호(decoding)될 수 있기 때문에 8PSK 이상의 고차(high order) 변조시 전반적인 성능의 향상을 가져온다. 전술한 제1 내지 제3실시 예에서 제안한 SMP는 부호율 n/k을 사용할 경우 한 변조 심볼을 구성하는 비트의 수가 k의 정수배가 되지 않으면 복수개의 심볼들을 고려하여 심볼 매핑을 해야 한다. 참고로, 상기 부호율 n/k는 n 비트의 정보비트들이 입력되어 k 비트의 부호화 비트들이 출력됨을 의미한다. 일 예로 부호율 3/4에 64QAM을 사용하는 경우 한 심볼은 6개의 비트들로 구성되며, 상기 6개의 비트들의 신뢰도 패턴은 [H H M M L L]로 표현된다. 이때, 전술한 SMP는 상기의 예에서 두개의 심볼에 걸쳐 심볼 매핑을 수행한다. 즉, 상기 심볼 매핑을 수행함에 있어 중요도가 높은 비트를 최대한 신뢰도가 높은 비트들에 할당하는 규칙에 따라 짝수 번째 심벌에는 4개의 시스티메틱(systematic) 비트들을 할당하고, 홀수 번째 심벌에는 5개의 시스티메틱(systematic) 비트들을 할당하는 식으로 동작한다. 하지만 고 부호율(high code rate)과 8PSK 이상의 고차(high order) 변조의 경우 전술한 SMP에서 제안된 방법과 다르면서 SMP와 거의 유사한 성능을 나타내는 심볼 매핑 방법들이 존재하며, 후술될 제4실시 예와 제5실시 예에서는 이를 체계적으로 제안한다.
후술된 제4실시 예와 제5실시 예에서는 부호율 R=n/k(n과 k는 서로 소)이고, 한 개의 심볼이 m(3 이상) 비트로 이루어진 변조방식의 경우를 생각한다. 상기 변조방식의 경우 한 심볼을 구성하는 비트들의 신뢰도는 각기 다르다.
이 때, m이 k의 정수 배이면 전술한 제1 내지 제3실시 예들의 SMP를 쉽게 적용할 수 있다. 일 예로 R=1/2이고 64QAM의 경우, k=2, m=6이다. 상기 m이 k의 정수 배이고, 한 심볼의 신뢰도 패턴은 [H H M M L L]이므로 SMP에 의해 처음 세 비트는 중요도가 높은 비트가 할당되고 나머지 세 비트에는 중요도가 낮은 비트가 할당된다.
하지만, m이 k의 정수배가 아닌 경우 SMP를 적용하기 위해서는 N개의 심볼들이 필요하며, 상기 N의 최소값은 N=LCM(m,k)/m로 구해진다. 여기서 LCM(m,k)는 m과 k의 최소공배수이다. 상기 N개의 심볼들은 N×m개의 비트들로 구성된다. 이 중 시스티매틱(systematic) 비트들의 수는 Bs=N×m×R이고 패러티(parity) 비트들의 수는 Bp=N×m×(1-R)개이다. 만약, 상기 패러티(parity) 비트들의 수 Bp가 한 심볼의 비트 수 m보다 크거나 같을 때는 전술한 제1 내지 제3실시 예들의 SMP에 의해 심볼 매핑이 이루어진다. 하지만, 상기 패러티(parity) 비트들의 수 Bp가 한 심볼의 비트 수 m보다 작을 때는 전술한 제1 내지 제3실시 예들의 SMP와 다른 심볼 매핑 방법을 사용하여야 하는데, 후술될 제4실시 예와 제5실시 예는 이를 제안한다.
후술될 본 발명에 따른 제4실시 예와 제5실시 예를 간단히 살펴보면, 상기 패러티(parity) 비트들의 수 Bp가 한 심볼의 비트 수 m보다 작을 때는 N-1개의 심볼에 (N-1)×m개의 시스티매틱(systematic) 비트들을 할당하고 나머지 한 심벌의 높은 신뢰도 비트들에 남은 Bs-(N-1)×m개의 시스티매틱(systematic) 비트들을 할당한다. 한편, 상기한 나머지 한 심벌의 낮은 신뢰도 비트들에 Bp개의 패러티(parity) 비트들을 할당한다. 단, 상기한 나머지 한 심벌의 상기한 N 심볼 내의 위치는 임의로 정할 수 있다.
먼저, 본 발명의 제4실시 예와 제5실시 예에 따른 송신기의 구성과 수신기의 구성을 도 9와 도 10을 참조하여 살펴보면 다음과 같다.
본 발명의 제4실시 예와 제5실시 예에 따른 부호분할다중접속 이동통신시스템의 송신기 구성은 도 9에서 도시하고 있다.
상기 도 9를 참조하여 본 발명의 제4실시 예와 제5실시 예에 따른 송신기 구성을 살펴보면, 전송하고자 하는 데이터(Data Source)는 CRC부(902)로 입력되어 에러 검사를 위한 CRC 비트들이 결합된다. 상기 CRC 비트들이 결합된 상기 데이터는 채널 부호기(904)에 전송을 위한 데이터로 입력된다. 상기 입력되는 데이터는 상기 채널 부호기(904)에 의해 소정 코드 및 소정 부호율을 이용하여 부호화된다. 이때, 상기 채널 부호기(904)는 상기 입력되는 데이터의 부호화를 위해 제어부(916)로부터의 제어를 받는다. 특히, 상기 제어부(916)는 상기 채널 부호기(904)로 부호화를 위해 사용할 상기 소정 코드 및 상기 부호율을 결정할 수 있다. 상기 소정 코드는 상기 입력되는 데이터를 부호화함으로써 전송하고자 하는 비트들과 상기 비트들의 에러 제어 비트들을 출력하도록 하는 코드를 통칭한다. 일 예로서 상기 전송하고자 하는 비트들은 시스티메틱 비트(S)들이며, 상기 에러 제어 비트들은 패러티 비트(P)들이 될 수 있다. 상기 소정 코드로는 앞에서도 밝힌 바와 같이 터보 코드(Turbo code), 시스티메틱 컨벌루션날(systematic convolutional code) 코드 등이 존재한다.
상기 채널 부호기(904)로부터의 상기 시스티메틱 비트들과 상기 패러티 비트들은 분배기(Distributor)(906)로 입력되고, 상기 시스티메틱 비트들과 상기 패러티 비트들은 상기 분배기(906)에 의해 복수의 인터리버들인 제1인터리버(908)와 제2인터리버(910)로 분배된다. 상기 분배기(906)는 상기 채널 부호기(904)로부터 제공되는 부호화 비트들을 분배함에 있어 상기 제어부(916)로부터의 제어를 받는다. 상기 부호화 비트들을 분배함에 있어 상기 제1인터리버(908)와 상기 제2인터리버(910)가 서로 다른 크기를 가진다면 상기 시스티메틱 비트들은 상기 제1인터리버(908)로 제공되며, 상기 패러티 비트들은 상기 제2인터리버(910)로 제공될 것이다. 하지만, 상기 제1인터리버(908)와 상기 제2인터리버(910)가 동일한 크기를 가진다면 상기 시스티메틱 비트들은 상기 제1인터리버(908)로 제공되며, 상기 제2인터리버(910)로는 상기 시스티메틱 비트들과 상기 패러티 비트들이 혼합되어 제공될 수 있다. 전술한 경우는 상기 채널 부호기(904)에서 사용된 부호율이 3/4와 같이 비대칭일 때 적용된다. 하지만, 부호율이 1/2과 같이 대칭인 경우에는 상기 분배기(906)의 구성이 필요 없다. 즉, 상기 채널 부호기(904)로부터 출력되는 시스티매틱 비트들은 상기 제1인터리버(908)로 제공하며, 상기 채널 부호기(904)로부터 출력되는 패러티 비트들은 상기 제2인터리버(910)로 제공하면 된다.
상기 제1인터리버(908)와 상기 제2인터리버(910)는 상기 분배기(906) 또는 상기 채널 부호기(904)로부터 제공되는 부호화 비트들을 상기 제어부(916)의 제어에 의해 소정 인터리빙 형식에 따라 인터리빙하여 출력한다. 예컨대, 상기 제1인터리버(908)와 상기 제2인터리버(910)가 서로 다른 크기로 구현이 되었거나 대칭의 부호율을 사용하는 경우라면 상기 시스티메틱 비트들은 상기 제1인터리버(908)에 의해 인터리빙되며, 상기 패러티 비트들은 상기 제2인터리버(910)에 의해 인터리빙된다. 하지만, 상기 제1인터리버(908)와 상기 제2인터리버(910)가 동일한 크기로 구현이 되었다면 상기 시스티메틱 비트들 중 일부 시스티메틱 비트들은 상기 제1인터리버(908)에 의해 인터리빙되며, 나머지 시스티메틱 비트들과 상기 패러티 비트들은 상기 제2인터리버(910)에 의해 인터리빙된다. 이 경우 상기 제2인터리버(910)로부터 인터리빙되어 출력되는 부호화 비트들은 중요도가 높은 시스티메틱 비트들과 상대적으로 중요도가 낮은 패러티 비트들이 섞여 있음에 따라 부호화 비트들의 중요도에 대응하여 신뢰도를 부여하는 심볼 매핑이 어렵게 된다. 따라서, 바람직하기로는 중요도가 높은 부호화 비트들과 상대적으로 중요도가 낮은 비트들을 구분하여 인터리빙하여야 한다.
상기 제1인터리버(908)와 상기 제2인터리버(910)로부터 인터리빙된 부호화 비트들은 병/직렬 변환부(P/S 변환부)(912)에 병렬로 입력된다. 상기 P/S 변환부(912)는 상기 제1인터리버(908)와 상기 제2인터리버(910)로부터의 인터리빙된 부호화 비트들을 병렬로 입력받아 상기 제어부(916)의 제어에 의해 상기 두 부호화 비트들을 직렬로 출력한다. 예컨대, 상기 제1인터리버(908)에 의해 중요도가 높은 부호화 비트들이 인터리빙되고, 상기 제2인터리버(910)에 의해 상대적으로 중요도가 낮은 부호화 비트들이 인터리빙되는 경우 상기 P/S 변환기(912)는 상기 제1인터리버(908)로부터의 입력을 출력한 후 상기 제2인터리버(910)로부터의 입력을 출력할 수 있다. 이는 이후 수행되는 변조 동작에서 상기 중요도가 높은 시스티메틱 비트들과 상기 중요도가 낮은 패러티 비트들을 구분하여 심볼에 매핑하기 위함이다.
상기 P/S 변환부(912)로부터의 부호화 비트들을 입력으로 하는 변조부(914)는 상기 제어부(916)의 제어를 받아 상기 입력으로 하는 부호화 비트들을 소정 심볼들에 매핑하여 출력한다. 이때, 상기 제어부(916)는 한 심볼에 매핑 가능한 비트 수(m)가 상기 부호화 비트 수(k)의 정수 배가 아닐 시 상기 부호화 비트들을 전송할 심볼들의 개수를 결정하고, 상기 결정한 개수의 심볼들에 상기 부호화 비트들을 분산하여 매핑되도록 상기 변조부(914)를 제어한다. 상기 부호화 비트들을 분산하여 매핑하는 실시 예들에 대한 상세한 설명은 후술될 것이다. 상기 변조부(914)는 상기 제어부(916)의 제어에 의해 상기 P/S 변환부(912)로부터의 부호화 비트들을 상기 결정한 심볼들에 분산하여 매핑한 후 전송한다.
상기 도 9에서는 보이고 있지 않으나 부호분할다중접속 이동통신시스템의 송신기에서는 상기 채널 부호기(904)로부터의 부호화 비트들에 대해 반복(Repetition), 천공(Puncturing) 등의 동작을 통해 레이트 매칭을 수행하는 레이트 매칭부를 더 구비할 수 있다.
본 발명의 제4실시 예와 제5실시 예에 따른 부호분할다중접속 이동통신시스템의 수신기 구성은 도 10에서 도시하고 있다.
상기 도 10을 참조하여 본 발명의 제4실시 예와 제5실시 예에 따른 수신기 구성을 살펴보면, 복조부(1002)는 송신기로부터 수신되는 데이터를 입력으로 하고, 상기 입력되는 데이터를 상기 송신기의 변조부(914)에서 사용한 변조 방식에 대응하는 복조 방식에 의해 복조를 수행한다. 이때, 상기 복조부(1002)는 본 발명의 실시 예에 따라 복수의 심볼들 단위로 매핑되어 전송되는 부호화 비트들을 복조한다.
직/병렬 변환부(S/P 변환부)(1004)는 상기 복조부(1002)로부터의 복조된 부호화 비트들을 직렬로 입력하고, 상기 부호화 비트들을 스위칭하여 병렬로 출력한다. 후술되어질 본 발명의 실시 예들의 경우 상기 S/P 변환부(1004)는 복수의 심볼들에 걸쳐 매핑되어 전송된 부호화 비트들을 입력으로 하게 된다. 따라서, 상기 S/P 변환부(1004)는 상기 복수의 심볼들에 걸쳐 매핑되어 전송된 부호화 비트들을 소정 매핑 패턴에 의해 스위칭하여 제1디인터리버(1006)와 제2인터리버(1008)로 출력한다. 예컨대, 후술될 본 발명의 제4실시 예의 경우 짝수 번째 심볼에 매핑된 복조 비트 6개와, 홀수 번째 심볼들에 매핑된 복조 비트들 중 처음 3비트는 상기 제1디인터리버(1006)로 출력한다. 그리고, 상기한 홀수 번째 심볼에 매핑된 나머지 3비트는 상기 제2디인터리버(1008)로 출력한다. 한편, 후술될 본 발명의 제5실시 예의 경우 짝수 번째 심볼에 매핑된 복조 비트 4개와, 홀수 번째 심볼들에 매핑된 복조 비트들 중 처음 1비트는 상기 제1디인터리버(1006)로 출력한다. 그리고, 상기한 홀수 번째 심볼에 매핑된 나머지 3비트는 상기 제2디인터리버(1008)로 출력한다. 단, 상기한 짝수 번째 심볼과 상기한 홀수 번째 심볼의 역할을 바꾼 것 역시 본 발명의 실시 예에 포함되는 것으로 한다.
상기 제1디인터리버(1006)와 상기 제2디인터리버(1008)는 상기 S/P 변환부(1004)로부터의 부호화 비트들을 입력으로 하고, 상기 부호화 비트들에 대한 디인터리빙 동작을 수행한다. 상기 제1디인터리버(1006)와 상기 제2디인터리버(1008)의 디인터리빙 동작은 상기 송신기의 인터리버(908, 910)에서 수행되는 인터리빙 동작에 대응하여야 한다. 즉, 상기 제1디인터리버(1006)와 상기 제2디인터리버(1008)는 상기 송신기의 인터리버(908,910)가 수행하는 인터리빙 패턴을 미리 알고 있어야 함에 따라 상기 인터리빙 패턴 정보는 상기 송신기와 상기 수신기가 사전에 약속하여야 한다. 일 예로서 상기 송신기가 상기 인터리빙 패턴 정보를 시스템 정보로서 통신이 이루어지기 전에 미리 상기 수신기에게 알려줄 수 있다.
채널 복호부(1010)는 상기 제1디인터리버(1006)와 상기 제2디인터리버(1008)로부터의 부호화 비트들을 입력으로 하고, 상기 부호화 비트들을 소정 복호화 방식에 의해 복호화 하여 원하는 수신 비트들을 출력한다. 이때, 상기 소정 복호화 방식으로는 시스티메틱 비트들과 패러티 비트들을 입력으로 하여 상기 시스티메틱 비트들을 복호하는 방식을 사용하며, 상기 송신기의 부호화 방식에 의해 결정된다.
CRC 검사부(1012)는 상기 채널 복호기(1010)로부터 출력되는 수신 비트들에 대한 CRC 검사를 통해 오류 발생 여부를 검사하고, 이를 상위 계층으로 보고함으로서 상기 송신기로 확인신호(ACK/NACK)를 송신하도록 한다.
도 11은 본 발명의 제4실시 예에서 제안하고 있는 64QAM의 신호 성상도를 보이고 있으며, 도 13은 본 발명의 제5실시 예에서 제안하고 있는 16QAM의 신호 성상도를 보이고 있다.
제4실시 예
먼저, 본 발명의 제4실시 예에 따른 송신기를 참조하여 부호율 R=3/4에 한 심볼이 6개의 비트들로 구성된 64QAM에 따른 동작을 상세히 설명하면 다음과 같다.
CRC 부(902)에 의해 CRC 비트들이 결합된 데이터는 채널 부호기(904)에 의해 3/4의 부호율로 부호화되어 출력된다. 따라서, 상기 채널 부호기(904)는 한 비트의 입력에 대응하여 3비트의 시스티매틱 비트들과 1비트의 패러티 비트를 출력한다. 상기 채널 부호기(904)로부터 3비트와 1비트 단위로 연속하여 출력되는 상기 시스티매틱 비트들과 상기 패러티 비트들은 분배기(906)로 입력된다. 상기 분배기(906)는 상기 채널 부호기(904)로부터의 시스티매틱 비트들을 제1인터리버(908)로 분배하고, 상기 채널 부호기(904)로부터의 패러티 비트들을 제2인터리버(910)로 분배한다. 이때, 상기 분배기(906)로부터 분배되는 시스티매틱 비트들과 패러티 비트들의 비율은 3:1이 된다. 따라서, 상기 시스티매틱 비트들은 상기 제1인터리버(908)에 의해 인터리빙되고, 상기 패러티 비트들은 상기 제2인터리버(910)에 의해 인터리빙된다. 상기 제1인터리버(908)와 상기 제2인터리버(910)로부터 각각 출력되는 상기 인터리빙된 시스티매틱 비트들과 상기 인터리빙된 패러티 비트들은 P/S 변환부(912)로 입력된다. 상기 P/S 변환부(912)는 상기 병렬로 입력되는 상기 시스티매틱 비트들과 상기 패러티 비트들을 하나의 출력으로 변조부(914)에 제공한다. 상기 변조부(914)는 상기 P/S 변환부(912)로부터 직렬로 제공되는 상기 시스티매틱 비트들과 상기 패러티 비트들을 제어부(916)로부터의 제어에 의해 심볼 단위로 복수의 심볼들에 매핑하여 출력한다.
상기 3:1의 비율로 입력되는 상기 시스티매틱 비트들과 상기 패러티 비트들을 복수의 심볼들에 매핑하기 위한 상기 변조부(914)와 상기 제어부(916)의 구체적인 동작을 살펴보면 다음과 같다. 이때, 앞에서도 밝힌 바와 같이 부호율(n/k)은 3/4이며, 64QAM을 변조방식으로 함에 따라 한 심볼을 구성하는 비트 수(m)는 6이 된다.
전술한 경우 제어부(916)는 상기 m(=6)이 상기 k(=4)의 정수 배가 아님에 따라 상기 시스티매틱 비트들과 상기 패러티 비트들을 전송하기 위해 요구되는 심볼들의 개수(N)를 계산한다. 상기 N은 "LMC(m,k)/m"에 의해 "2"로 결정된다. 즉, 상기 시스티매틱 비트들과 상기 패러티 비트들은 2개의 심볼들(12비트)에 걸친 매핑을 고려한다. 한편, 상기 제어부(916)는 상기 2개의 심볼들, 즉 12 비트들에 매핑될 시스티매틱 비트들의 수(Bs)와 패러티 비트들의 수(Bp)를 결정한다. 상기 Bs
는 "N×m×R"에 의해 "9"로 결정되며, 상기 Bp는 "N×m×(1-R)"에 의해 "3"으로 결정된다. 따라서, 상기 제어부(916)는 상기 Bp가 3개로 한 심볼의 비트 수 m(=6)보다 작으므로 본 발명의 제4실시 예에 따른 심볼 매핑을 제어를 수행한다. 즉, 상기 제어부(916)는 상술한 과정에 의해 결정된 N(=2)에 Bs(=9), Bp(=3)를 매핑하도록 변조부(914)를 제어한다. 상기 변조부(914)는 P/S 변환부(912)로부터 제공되는 시스티 매틱 비트들과 패러티 비트들을 상기 제어부(916)의 제어에 의해 2개의 심볼들을 구성하는 12개 비트에 매핑하여 수신기로 전송한다. 이 때, 상기 P/S 변환부(912)는 9비트의 시스티매틱 비트들이 출력되고, 연속하여 3비트의 패러티 비트들이 출력되는 형태를 가진다. 상기 한 심볼을 구성하는 6개의 비트들 각각은 소정의 신뢰도를 가지는데, 상기 변조부(914)는 상기 신뢰도를 감안하여 상기 시스티매틱 비트들과 상기 패러티 비트들을 매핑하는 것이 바람직할 것이다.
상기 변조부(914)에서 상기 제어부(916)의 제어에 의해 9비트의 시스티매틱 비트들과 3비트의 패러티 비트들을 2개의 심볼들을 구성하는 12개의 비트들에 매핑하는 예는 도 12에서 보이고 있다. 상기 도 12에서 보이고 있는 예는 짝수 번째 심볼에 상기 9비트의 시스티매틱 비트들 중 6비트의 시스티매틱 비트들을 매핑하고, 홀수 번째 심볼에는 신뢰도가 높은 3개의 비트들에 나머지 3개의 시스티매틱 비트들을 매핑한다. 그리고, 상기 홀수 번째 심볼에서 신뢰도가 상대적으로 낮은 3개의 비트 위치들에 상기 3비트의 패러티 비트들을 매핑한다. 상기 도 12에서는 신뢰도가 높은 비트 위치들을 "H"로 표현하였으며, 상대적으로 신뢰도가 낮은 비트 위치들에 대해서는 "L"로 표현하였다. 한편, 상기 도 12에서 "M"으로 표현되고 있는 비트 위치들은 중간 정도의 신뢰도를 가짐을 의미한다.
한편, 본 발명의 실시 예로서 상세히 설명하고 있지는 않으나 상기한 짝수 번째 심볼과 상기한 홀수 번째 심볼의 역할을 바꾸어 구현하는 것은 전술한 실시 예에 의해 자명할 것이다.
다음으로, 본 발명의 제4실시 예에 따른 수신기를 참조하여 부호율 R=3/4에 한 심볼이 6개의 비트들로 구성된 64QAM에 따른 동작을 상세히 설명하면 다음과 같다.
송신기로부터 수신되는 데이터는 복조부(1102)로 입력되고, 상기 입력되는 데이터는 상기 복조부(1002)에 의해 상기 송신기의 변조부(914)에서 사용한 변조 방식에 대응하는 복조 방식에 의해 복조가 이루어진다. 상기 복조된 부호화 비트들은 직/병렬 변환부(S/P 변환부)(1004)에 직렬로 입력된다. 상기 S/P 변환부(1004)는 상기 직렬로 입력되는 부호화 비트들을 소정 규칙에 의해 스위칭하여 병렬로 출력한다. 본 발명의 제4실시 예에 의하면 짝수 번째 심볼로부터 복조된 6비트의 부호화 비트들은 제1디인터리버(1006)로 출력하고, 홀수 번째 심볼로부터 복조된 6비트의 부호화 비트들 중 처음 3비트는 상기 제1디인터리버(1006)로 출력한다. 한편, 상기 홀수 번째 심볼로부터 복조된 6비트의 부호화 비트들 중 나머지 3비트는 제2디인터리버(1008)로 출력한다. 예컨대, 상기 제1인터리버(1006)로는 상기 짝수 번째 심볼과 상기 홀수 번째 심볼로부터 복조된 시스티매틱 비트들을 입력하고, 상기 제2디인터리버(1008)로는 상기 홀수 번째 심볼로부터 복조된 패러티 비트들을 입력한다. 한편, 본 발명의 실시 예로서 상세히 설명하고 있지는 않으나 상기한 짝수 번째 심볼과 상기한 홀수 번째 심볼의 역할을 바꾸어 구현하는 것은 전술한 실시 예에 의해 자명할 것이다.
상기 제1디인터리버(1006)와 상기 제2디인터리버(1008)는 상기 S/P 변환부(1004)로부터의 부호화 비트들에 대한 디인터리빙 동작을 수행한다. 이때, 상기 제1디인터리버(1006)와 상기 제2디인터리버(1008)의 디인터리빙 동작은 상기 송신기의 인터리버(908,910)에서 수행되는 인터리빙 동작에 대응하여야 한다.
상기 제1디인터리버(1006)와 상기 제2디인터리버(1008)로부터 디인터리빙된 부호화 비트들은 채널 복호기(1010)로 입력되며, 상기 부호화 비트들을 소정 복호화 방식에 의해 복호화 하여 원하는 수신 비트들을 출력한다. 이때, 상기 소정 복호화 방식은 상기 송신기의 부호화 방식에 의해 결정된다.
제5실시 예
먼저, 본 발명의 제5실시 예에 따른 송신기를 참조하여 부호율 R=5/8에 한 심볼이 4개의 비트들로 구성된 16QAM에 따른 동작을 상세히 설명하면 다음과 같다.
CRC 부(902)에 의해 CRC 비트들이 결합된 데이터는 채널 부호기(904)에 의해 5/8의 부호율로 부호화되어 출력된다. 따라서, 상기 채널 부호기(904)는 한 비트의 입력에 대응하여 5비트의 시스티매틱 비트들과 3비트의 패러티 비트들을 출력한다. 상기 채널 부호기(904)로부터 5비트와 3비트 단위로 연속하여 출력되는 상기 시스티매틱 비트들과 상기 패러티 비트들은 분배기(906)로 입력된다. 상기 분배기(906)는 상기 채널 부호기(904)로부터의 시스티매틱 비트들을 제1인터리버(908)로 분배하고, 상기 채널 부호기(904)로부터의 패러티 비트들을 제2인터리버(910)로 분배한다. 이때, 상기 분배기(906)로부터 분배되는 시스티매틱 비트들과 패러티 비트들의 비율은 5:3이 된다. 따라서, 상기 시스티매틱 비트들은 상기 제1인터리버(908)에 의해 인터리빙되고, 상기 패러티 비트들은 상기 제2인터리버(910)에 의해 인터리빙된다. 상기 제1인터리버(908)와 상기 제2인터리버(910)로부터 각각 출력되는 상기 인터리빙된 시스티매틱 비트들과 상기 인터리빙된 패러티 비트들은 P/S 변환부(912)로 입력된다. 상기 P/S 변환부(912)는 상기 병렬로 입력되는 상기 시스티매틱 비트들과 상기 패러티 비트들을 하나의 출력으로 변조부(914)에 제공한다. 상기 변조부(914)는 상기 P/S 변환부(912)로부터 직렬로 제공되는 상기 시스티매틱 비트들과 상기 패러티 비트들을 제어부(916)로부터의 제어에 의해 심볼 단위로 복수의 심볼들에 매핑하여 출력한다.
상기 5:3의 비율로 입력되는 상기 시스티매틱 비트들과 상기 패러티 비트들을 복수의 심볼들에 매핑하기 위한 상기 변조부(914)와 상기 제어부(916)의 구체적인 동작을 살펴보면 다음과 같다. 이때, 앞에서도 밝힌 바와 같이 부호율(n/k)은 5/8이며, 16QAM을 변조방식으로 함에 따라 한 심볼을 구성하는 비트 수(m)는 4가 된다.
전술한 경우 제어부(916)는 상기 m(=4)이 상기 k(=8)의 정수 배가 아님에 따라 상기 시스티매틱 비트들과 상기 패러티 비트들을 전송하기 위해 요구되는 심볼들의 개수(N)를 계산한다. 상기 N은 "LMC(m,k)/m"에 의해 "2"로 결정된다. 즉, 상기 시스티매틱 비트들과 상기 패러티 비트들은 2개의 심볼들(8비트)에 걸친 매핑을 고려한다. 한편, 상기 제어부(916)는 상기 2개의 심볼들, 즉 8 비트들에 매핑될 시스티매틱 비트들의 수(Bs)와 패러티 비트들의 수(Bp)를 결정한다. 상기 Bs는 "N×m×R"에 의해 "5"로 결정되며, 상기 Bp는 "N×m×(1-R)"에 의해 "3"으로 결정된다. 따라서, 상기 제어부(916)는 상기 Bp가 3개로 한 심볼의 비트 수 m(=4)보다 작으므로 본 발명의 제5실시 예에 따른 심볼 매핑을 제어를 수행한다. 즉, 상기 제어부(916)는 상술한 과정에 의해 결정된 N(=2)에 Bs(=5), Bp(=3)를 매핑하도록 변조부(914)를 제어한다. 상기 변조부(914)는 P/S 변환부(912)로부터 제공되는 시스티 매틱 비트들과 패러티 비트들을 상기 제어부(916)의 제어에 의해 2개의 심볼들을 구성하는 8개 비트에 매핑하여 수신기로 전송한다. 이 때, 상기 P/S 변환부(912)는 5비트의 시스티매틱 비트들이 출력되고, 연속하여 3비트의 패러티 비트들이 출력되는 형태를 가진다. 상기 한 심볼을 구성하는 4개의 비트들 각각은 소정의 신뢰도를 가지는데, 상기 변조부(914)는 상기 신뢰도를 감안하여 상기 시스티매틱 비트들과 상기 패러티 비트들을 매핑하는 것이 바람직할 것이다.
상기 변조부(914)에서 상기 제어부(916)의 제어에 의해 5비트의 시스티매틱 비트들과 3비트의 패러티 비트들을 2개의 심볼들을 구성하는 8 비트에 매핑하는 예는 도 14에서 보이고 있다. 상기 도 14에서 보이고 있는 예는 짝수 번째 심볼에 상기 5비트의 시스티매틱 비트들 중 4비트의 시스티매틱 비트들을 매핑하고, 홀수 번째 심볼에는 신뢰도가 높은 1개의 비트들에 나머지 1개의 시스티매틱 비트들을 매핑한다. 그리고, 상기 홀수 번째 심볼에서 나머지 3개의 비트들에 상기 3비트의 패러티 비트들을 매핑한다. 상기 도 14에서는 신뢰도가 높은 비트 위치들을 "H"로 표현하였으며, 상대적으로 신뢰도가 낮은 비트 위치들에 대해서는 "L"로 표현하였다.
한편, 본 발명의 실시 예로서 상세히 설명하고 있지는 않으나 상기한 짝수 번째 심볼과 상기한 홀수 번째 심볼의 역할을 바꾸어 구현하는 것은 전술한 실시 예에 의해 자명할 것이다.
다음으로, 본 발명의 제5실시 예에 따른 수신기를 참조하여 부호율 R=5/8에 한 심볼이 4개의 비트들로 구성된 16QAM에 따른 동작을 상세히 설명하면 다음과 같다.
송신기로부터 수신되는 데이터는 복조부(1102)로 입력되고, 상기 입력되는 데이터는 상기 복조부(1002)에 의해 상기 송신기의 변조부(914)에서 사용한 변조 방식에 대응하는 복조 방식에 의해 복조가 이루어진다. 상기 복조된 부호화 비트들은 직/병렬 변환부(S/P 변환부)(1004)에 직렬로 입력된다. 상기 S/P 변환부(1004)는 상기 직렬로 입력되는 부호화 비트들을 소정 규칙에 의해 스위칭하여 병렬로 출력한다. 본 발명의 제5실시 예에 의하면 짝수 번째 심볼로부터 복조된 4비트의 부호화 비트들은 제1디인터리버(1006)로 출력하고, 홀수 번째 심볼로부터 복조된 4비트의 부호화 비트들 중 처음 1비트는 상기 제1디인터리버(1006)로 출력한다. 한편, 상기 홀수 번째 심볼로부터 복조된 4비트의 부호화 비트들 중 나머지 3비트는 제2디인터리버(1008)로 출력한다. 예컨대, 상기 제1인터리버(1006)로는 상기 짝수 번째 심볼과 상기 홀수 번째 심볼로부터 복조된 5비트의 시스티매틱 비트들을 입력하고, 상기 제2디인터리버(1008)로는 상기 홀수 번째 심볼로부터 복조된 3비트의 패러티 비트들을 입력한다. 한편, 본 발명의 실시 예로서 상세히 설명하고 있지는 않으나 상기한 짝수 번째 심볼과 상기한 홀수 번째 심볼의 역할을 바꾸어 구현하는 것은 전술한 실시 예에 의해 자명할 것이다.
상기 제1디인터리버(1006)와 상기 제2디인터리버(1008)는 상기 S/P 변환부(1004)로부터의 부호화 비트들에 대한 디인터리빙 동작을 수행한다. 이때, 상기 제1디인터리버(1006)와 상기 제2디인터리버(1008)의 디인터리빙 동작은 상기 송신기의 인터리버(908,910)에서 수행되는 인터리빙 동작에 대응하여야 한다.
상기 제1디인터리버(1006)와 상기 제2디인터리버(1008)로부터 디인터리빙된 부호화 비트들은 채널 복호기(1010)로 입력되며, 상기 부호화 비트들을 소정 복호화 방식에 의해 복호화 하여 원하는 수신 비트들을 출력한다. 이때, 상기 소정 복호화 방식은 상기 송신기의 부호화 방식에 의해 결정된다.