JP4850902B2 - 表示素子及びその駆動方法並びにそれを備えた電子ペーパー - Google Patents

表示素子及びその駆動方法並びにそれを備えた電子ペーパー Download PDF

Info

Publication number
JP4850902B2
JP4850902B2 JP2008507332A JP2008507332A JP4850902B2 JP 4850902 B2 JP4850902 B2 JP 4850902B2 JP 2008507332 A JP2008507332 A JP 2008507332A JP 2008507332 A JP2008507332 A JP 2008507332A JP 4850902 B2 JP4850902 B2 JP 4850902B2
Authority
JP
Japan
Prior art keywords
display
liquid crystal
scanning
pixels
display unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2008507332A
Other languages
English (en)
Other versions
JPWO2007110948A1 (ja
Inventor
敏明 吉原
将樹 能勢
順二 富田
義久 黒崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Publication of JPWO2007110948A1 publication Critical patent/JPWO2007110948A1/ja
Application granted granted Critical
Publication of JP4850902B2 publication Critical patent/JP4850902B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3622Control of matrices with row and column drivers using a passive matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1347Arrangement of liquid crystal layers or cells in which the final condition of one light beam is achieved by the addition of the effects of two or more layers or cells
    • G02F1/13476Arrangement of liquid crystal layers or cells in which the final condition of one light beam is achieved by the addition of the effects of two or more layers or cells in which at least one liquid crystal cell or layer assumes a scattering state
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1347Arrangement of liquid crystal layers or cells in which the final condition of one light beam is achieved by the addition of the effects of two or more layers or cells
    • G02F1/13478Arrangement of liquid crystal layers or cells in which the final condition of one light beam is achieved by the addition of the effects of two or more layers or cells based on selective reflection
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/02Composition of display devices
    • G09G2300/023Display panel composed of stacked panels

Landscapes

  • Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Computer Hardware Design (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

本発明は、複数の表示部が積層された構造を有する表示素子及びその駆動方法並びにそれを備えた電子ペーパーに関する。
近年、各企業及び各大学等において、電子ペーパーの開発が盛んに進められている。電子ペーパーの利用が期待されている適用分野として、電子ブックを筆頭に、モバイル端末機器のサブディスプレイやICカードの表示部等の携帯機器分野がある。電子ペーパーに用いられる表示素子の一つに、コレステリック相が形成される液晶組成物(コレステリック液晶又はカイラルネマティク液晶と称される。以下、コレステリック液晶と言う)を用いた液晶表示素子がある。コレステリック液晶は、半永久的な表示保持特性(メモリ性)、鮮やかなカラー表示特性、高コントラスト特性、及び高解像度特性等の優れた特徴を有している。
図19は、コレステリック液晶を用いたフルカラー表示が可能な液晶表示素子51の断面構成を模式的に示している。液晶表示素子51は、表示面から順に、青色(B)表示部46bと、緑色(G)表示部46gと、赤色(R)表示部46rとが積層された構造を有している。図示において、上方の基板47b側が表示面であり、外光(実線矢印)は基板47b上方から表示面に向かって入射するようになっている。なお、基板47b上方に観測者の目及びその観察方向(破線矢印)を模式的に示している。
B表示部46bは、一対の上下基板47b、49b間に封入された青色(B)用液晶43bと、B用液晶層43bに所定のパルス電圧を印加するパルス電圧源41bとを有している。G表示部46gは、一対の上下基板47g、49g間に封入された緑色(G)用液晶43gと、G用液晶層43gに所定のパルス電圧を印加するパルス電圧源41gとを有している。R表示部46rは、一対の上下基板47r、49r間に封入された赤色(R)用液晶43rと、R用液晶層43rに所定のパルス電圧を印加するパルス電圧源41rとを有している。R表示部46rの下基板49r裏面には光吸収層45が配置されている。
各B、G、R用液晶層43b、43g、43rに用いられているコレステリック液晶は、ネマティック液晶にキラル性の添加剤(カイラル材ともいう)を数十wt%の含有率で比較的大量に添加した液晶混合物である。ネマティック液晶にカイラル材を比較的大量に含有させると、ネマティック液晶分子を強く螺旋状に捻ったコレステリック相を形成することができる。
コレステリック液晶は双安定性(メモリ性)を備えており、液晶に印加する電界強度の調節によりプレーナ状態、フォーカルコニック状態又はプレーナ状態とフォーカルコニック状態とが混在した中間的な状態のいずれかの状態をとることができ、一旦プレーナ状態、フォーカルコニック状態又はそれらが混在した中間的な状態になると、その後は無電界下においても安定してその状態を保持する。
プレーナ状態は、上下基板47、49間に所定の高電圧を印加して液晶層43に強電界を与えた後、急激に電界をゼロにすることにより得られる。フォーカルコニック状態は、例えば、上記高電圧より低い所定電圧を上下基板47、49間に印加して液晶層43に電界を与えた後、急激に電界をゼロにすることにより得られる。
プレーナ状態とフォーカルコニック状態とが混在した中間的な状態は、例えば、フォーカルコニック状態が得られる電圧よりも低い電圧を上下基板47、49間に印加して液晶層43に電界を与えた後、急激に電界をゼロにすることにより得られる。
このコレステリック液晶を用いた液晶表示素子51の表示原理を、B表示部46bを例にとって説明する。図20(a)は、B表示部46bのB用液晶層43bがプレーナ状態におけるコレステリック液晶の液晶分子33の配向状態を示している。図20(a)に示すように、プレーナ状態での液晶分子33は、基板厚方向に順次回転して螺旋構造を形成し、螺旋構造の螺旋軸は基板面にほぼ垂直になる。
プレーナ状態では、液晶分子33の螺旋ピッチに応じた所定波長の光が選択的に液晶層で反射される。液晶層の平均屈折率をnとし、螺旋ピッチをpとすると、反射が最大となる波長λは、λ=n・pで示される。
従って、B表示部46bのB用液晶層43bでプレーナ状態時に青色の光を選択的に反射させるには、例えばλ=480nmとなるように平均屈折率n及び螺旋ピッチpを決める。平均屈折率nは液晶材料及びカイラル材を選択することで調整可能であり、螺旋ピッチpは、カイラル材の含有率を調整することにより調節することができる。
図20(b)は、B表示部46bのB用液晶層43bがフォーカルコニック状態におけるコレステリック液晶の液晶分子33の配向状態を示している。図20(b)に示すように、フォーカルコニック状態での液晶分子33は、基板面内方向に順次回転して螺旋構造を形成し、螺旋構造の螺旋軸は基板面にほぼ平行になる。フォーカルコニック状態では、B用液晶層43bに反射波長の選択性は失われ、入射光の殆どが透過する。透過光はR表示部46rの下基板49r裏面に配置された光吸収層45で吸収されるので暗(黒)表示が実現できる。
プレーナ状態とフォーカルコニック状態とが混在した中間的な状態では、プレーナ状態とフォーカルコニック状態との存在割合に応じて反射光と透過光との割合が調整され、反射光の強度が変化する。従って、反射光の強度に応じた中間調表示が実現できる。
このように、コレステリック液晶では、螺旋状に捻られた液晶分子33の配向状態で光の反射量を制御することができる。上記のB用液晶層43bと同様にして、G用液晶層43g及びR用液晶層43rに、プレーナ状態時に緑又は赤の光を選択的に反射させるコレステリック液晶をそれぞれ封入してフルカラー表示の液晶表示素子51が作製される。液晶表示素子51は、メモリ性があり、画面書き換え時以外には電力を消費せずにフルカラー表示が可能である。
特開平10−48595号公報
一般に、表示素子の画面書き換えは短時間であることが望ましい。しかしながら、コレステリック液晶を用いた液晶表示素子は、画面書き換えのためのデータ書込み走査に要する時間が、ツイステッドネマティック(TN)液晶方式やスーパーツイステッドネマティック(STN)液晶方式などを用いた従来の液晶表示素子に比べて10〜100倍長い。このため、画面書き換えに0.5〜10秒程度の時間が掛かってしまい、画面の観察者は、画面書き換え時に画像内容を認識するのに長時間を費やさなければならないという問題が生じている。
本発明は、画面書き換え時に短時間で画像内容を認識できる表示素子及びその駆動方法、並びにそれを備えた電子ペーパーを提供することを目的とする。
上記目的は、複数の表示部が積層された表示素子において、複数の第1画素を備えた一の表示部と、前記一の表示部と積層され、前記複数の第1画素のそれぞれに対応配置された複数の第2画素を備えた他の表示部と、画像表示のある時点において、前記複数の第1画素のうち所定の第1画素を駆動するのとほぼ同時に、当該所定の第1画素に対応配置された第2画素とは別の所定の第2画素を駆動する駆動部とを有することを特徴とする表示素子によって達成される。
上記本発明の表示素子において、前記複数の第1画素はマトリクス状に配置され、前記複数の第2画素は前記複数の第1画素に対応してマトリクス状に配置され、前記駆動部は、前記複数の第1及び第2画素を行又は列単位で同時に駆動し、駆動行又は列を順次移動させて画像を表示させる線順次走査で動作することを特徴とする。
上記本発明の表示素子において、前記駆動部は、前記線順次走査での走査開始位置を前記一の表示部と前記他の表示部とで異ならせることを特徴とする。
上記本発明の表示素子において、前記駆動部は、前記線順次走査での走査方向を前記一の表示部と他の表示部とで逆にすることを特徴とする。
上記本発明の表示素子において、前記一の表示部に備えられ、前記駆動行又は列ごとに配置された複数の第1走査線と、前記他の表示部に備えられ、前記複数の第1走査線に対応して前記駆動行又は列ごとに配置された複数の第2走査線と、前記駆動部に備えられ、前記複数の第1走査線のうち所定の第1走査線及び当該所定の第1走査線に対応配置された第2走査線とは別の所定の第2走査線が共通接続された走査線駆動回路とを有することを特徴とする。
上記本発明の表示素子において、前記駆動部は、前記複数の第1及び第2画素を複数回駆動して多階調を表示させることを特徴とする。
上記本発明の表示素子において、前記一の表示部及び他の表示部のそれぞれは、対向配置された一対の基板と、前記基板間に封止された液晶とを有することを特徴とする。
上記本発明の表示素子において、前記液晶はコレステリック液晶であることを特徴とする。
上記本発明の表示素子において、前記一の表示部及び他の表示部と共に積層され、前記複数の第1及び第2画素のそれぞれに対応配置された複数の第3画素を備えたさらに他の表示部を有し、前記複数の第1乃至第3画素は、光を反射する状態、透過する状態、又はそれらの中間的な状態を示し、前記一の表示部、他の表示部及びさらに他の表示部のそれぞれが、青色、緑色又は赤色のいずれかの光を反射することを特徴とする。
上記本発明の表示素子において、前記一の表示部は、前記青色を反射し、前記他の表示部は、前記緑色を反射し、前記さらに他の表示部は、前記赤色を反射し、表示面側から前記一の表示部、他の表示部及びさらに他の表示部の順に積層されていることを特徴とする。
上記本発明の表示素子において、前記他の表示部の前記液晶の旋光性は、前記一の表示部及びさらに他の表示部の前記液晶の旋光性と異なることを特徴とする。
上記本発明の表示素子において、前記表示面側とは反対側の最下部に配置された光吸収層をさらに有することを特徴とする。
上記本発明の表示素子において、前記複数の第1及び第2画素のそれぞれは、セグメント型表示方式の表示セグメントであることを特徴とする。
また、上記目的は、所定の画像を表示する表示部を有する電子ペーパーにおいて、前記表示部は、上記本発明の表示素子を備えていることを特徴とする電子ペーパーによって達成される。
また、上記目的は、複数の第1画素と、前記複数の第1画素と積層され、前記複数の第1画素のそれぞれに対応配置された複数の第2画素とを駆動して画像を表示する表示素子の駆動方法において、画像表示のある時点において、前記複数の第1画素のうち所定の第1画素を駆動するのとほぼ同時に、当該所定の第1画素に対応配置された第2画素とは別の所定の第2画素を駆動することを特徴とする表示素子の駆動方法によって達成される。
上記本発明の表示素子の駆動方法において、マトリクス状に配置された前記複数の第1及び第2画素を行又は列単位で同時に駆動し、駆動行又は列を順次移動させて画像を表示させる線順次走査を行うことを特徴とする。
上記本発明の表示素子の駆動方法において、前記線順次走査での走査開始位置を前記第1画素と前記第2画素とで異ならせることを特徴とする。
上記本発明の表示素子の駆動方法において、前記線順次走査での走査方向を前記第1画素と前記第2画素とで逆にすることを特徴とする。
本発明によれば、画面書き換え時の画像内容を短時間で認識できるようになる。
[第1の実施の形態]
本発明の第1の実施の形態による表示素子及びその駆動方法並びにそれを備えた電子ペーパーについて図1乃至6を用いて説明する。本実施の形態では、表示素子として、青(B)、緑(G)及び赤(R)用コレステリック液晶を用いた液晶表示素子1を例にとって説明する。図1は、本実施の形態による液晶表示素子1の概略構成の一例を示している。図2は、図1において図左右方向に平行な直線で液晶表示素子1を切断した断面構成を模式的に示している。
図1及び図2に示すように、液晶表示素子1は、プレーナ状態で青色の光を反射するB用液晶層3bを備えたB表示部(第1表示部)6bと、プレーナ状態で緑色の光を反射するG用液晶層3gを備えたG表示部(第2表示部)6gと、プレーナ状態で赤色の光を反射するR用液晶層3rを備えたR表示部(第3表示部)6rとを有している。B、G、Rの各表示部6b、6g、6rは、この順に光入射面(表示面)側から積層されている。
B表示部6bは、対向配置された一対の上下基板7b、9bと、両基板7b、9b間に封止されたB用液晶層3bとを有している。B用液晶層3bは、青色を選択的に反射するように平均屈折率nや螺旋ピッチpが調整されたB用コレステリック液晶を有している。
G表示部6gは、対向配置された一対の上下基板7g、9gと、両基板7g、9g間に封止されたG用液晶層3gとを有している。G用液晶層3gは、緑色を選択的に反射するように平均屈折率nや螺旋ピッチpが調整されたG用コレステリック液晶を有している。
R表示部6rは、対向配置された一対の上下基板7r、9rと、両基板7r、9r間に封止されたR用液晶層3rとを有している。R用液晶層3rは、赤色を選択的に反射するように平均屈折率nや螺旋ピッチpが調整されたR用コレステリック液晶を有している。
B、G、R用の各液晶層3b、3g、3rを構成する液晶組成物は、ネマティック液晶混合物にカイラル材を10〜40wt%添加したコレステリック液晶である。カイラル材の添加率はネマティック液晶成分とカイラル材との合計量を100wt%としたときの値である。ネマティック液晶としては従来公知の各種のものを用いることができるが、液晶層3b、3g、3rの駆動電圧を比較的低くするには、誘電率異方性Δεが20≦Δε≦50であることが好ましい。また、コレステリック液晶の屈折率異方性Δnの値は、0.18≦Δn≦0.24であることが好ましい。屈折率異方性Δnがこの範囲より小さいと、プレーナ状態での各液晶層3b、3g、3rの反射率が低くなり、この範囲より大きいと、液晶層3b、3g、3rはフォーカルコニック状態での散乱反射が大きくなるほか、粘度も高くなり、応答速度が低下する。
また、B用及びR用のコレステリック液晶に添加されるカイラル材と、G用のコレステリック液晶に添加されるカイラル材とは、互いに旋光性が異なる光学異性体である。従って、B用及びR用のコレステリック液晶の旋光性は同じで、G用コレステリック液晶の旋光性と異なっている。
図3は、各液晶層3b、3g、3rのプレーナ状態での反射スペクトルの一例を示している。横軸は、反射光の波長(nm)を表し、縦軸は、反射率(白色板比;%)を表している。B用液晶層3bでの反射スペクトルは図中▲印を結ぶ曲線で示されている。同様に、G用液晶層3gでの反射スペクトルは■印を結ぶ曲線で示し、R用液晶層3rでの反射スペクトルは◆印を結ぶ曲線で示している。
図3に示すように、各液晶層3b、3g、3rのプレーナ状態での反射スペクトルの中心波長は、液晶層3b、3g、3rの順に長くなる。B、G、Rの各表示部6b、6g、6rの積層構造において、プレーナ状態におけるG用液晶層3gでの旋光性と、B用及びR用液晶層3b、3rでの旋光性とを異ならしているので、図3に示す青と緑、及び緑と赤の反射スペクトルが重なる領域では、例えば、B用液晶層3bとR用液晶層3rで右円偏光の光を反射させ、G用液晶層3gで左円偏光の光を反射させることができる。これにより、反射光の損失を低減させて、液晶表示素子1の表示画面の明るさを向上させることができる。
上基板7b、7g、7r、及び下基板9b、9g、9rは、透光性を有することが必要である。本実施の形態では、縦横の長さが10(cm)×8(cm)の大きさに切断した2枚のポリカーボネート(PC)フィルム基板を用いている。また、PC基板に代えてガラス基板やポリエチレンテレフタレート(PET)等のフィルム基板を使用することもできる。これらのフィルム基板は十分な可撓性を備えている。本実施の形態では、上基板7b、7g、7r及び下基板9b、9g、9rはいずれも透光性を有しているが、最下層に配置されるR表示部6rの下基板9rは不透光性であってもよい。
図1及び図2に示すように、B表示部6bの下基板9bのB用液晶層3b側には、図1の図中上下方向に延びる複数の帯状のデータ電極19bが並列して形成されている。なお、図2での符号19bは、複数のデータ電極19bの存在領域を示している。また、上基板7bのB用液晶層3b側には、図1の図中左右方向に延びる複数の帯状の走査電極(第1走査線)17bが並列して形成されている。図1に示すように、上下基板7b、9bを電極形成面の法線方向に見て、複数の走査電極17bとデータ電極19bとは、互いに交差して対向配置されている。本実施の形態では、320×240ドットのQVGA表示ができるように、透明電極をパターニングして0.24mmピッチのストライプ状の240本の走査電極17b(i)(但し、iは整数、1≦i≦m=240)及び320本のデータ電極19b(j)(但し、jは整数、1≦j≦n=320)を形成している。両電極17b(i)と19b(j)との各交差領域がそれぞれBピクセル(第1画素)12b(i,j)となる。複数のBピクセル12b(i,j)は240(=m)行×320(=n)列のマトリクス状に配置されている。
G表示部6gにも、B表示部6bと同様に240本の走査電極(第2走査線)17g(i)、320本のデータ電極19g(j)及びm行n列のマトリクス状に配列されるGピクセル(第2画素)12g(i,j)(不図示)が形成されている。R表示部6rにも同様に走査電極17r(i)、データ電極19r(j)及びRピクセル(第3画素)12r(i,j)(不図示)が形成されている。
各表示部6b、6g、6rの走査電極17b(i)、17g(i)、17r(i)同士は、上基板7bの基板面法線方向に見て、ほぼ同一位置に重なって配置されている。同様に、データ電極19b(j)、19g(j)、19r(j)同士は、上基板7bの基板面法線方向に見て、ほぼ同一位置に重なって配置されている。
従って、各表示部6b、6g、6rのi行j列のBピクセル12b(i,j)、Gピクセル12g(i,j)、Rピクセル12r(i,j)は、上基板7bの基板面法線方向に見て、ほぼ同一位置に重なって配置されている。1組のB、G、Rピクセル12b(i,j)、12g(i,j)、12r(i,j)で液晶表示素子1の1ピクセル12(i,j)が構成されている。ピクセル12(i,j)がマトリクス状に配列されて表示画面を形成している。
走査電極17b、17g、17r及びデータ電極19b、19g、19rの形成材料としては、例えばインジウム錫酸化物(Indium Tin Oxide;ITO)が代表的であるが、その他インジウム亜鉛酸化物(Indium Zic Oxide;IZO)等の透明導電膜、アルミニウムあるいはシリコン等の金属電極、又はアモルファスシリコンや珪酸ビスマス(Bismuth Silicon Oxide;BSO)等の透明導電膜等を用いることができる。
上基板7b、7g、7rには、複数の走査電極17b(1)〜17b(240)、17g(1)〜17g(240)、17r(1)〜17r(240)を駆動する走査電極用ドライバICが実装された走査電極駆動回路25が接続されている。また、下基板9b、9g、9rには、複数のデータ電極19b(1)〜19b(320)、19g(1)〜19g(320)、19r(1)〜19r(320)を駆動するデータ電極用ドライバICが実装されたデータ電極駆動回路27が接続されている。走査電極駆動回路25及びデータ電極駆動回路27を含んで駆動部24が構成されている。
走査電極駆動回路25は、制御回路23から出力された所定の信号に基づいて、走査電極17b(1)〜17b(240)のいずれか1本の走査電極17b(ib)、17g(1)〜17g(240)のいずれか1本の走査電極17g(ig)、17r(1)〜17r(240)のいずれか1本の走査電極17r(ir)を選択して、それら3本の走査電極17b(ib)、17g(ig)、17r(ir)に対して走査信号を同時に出力するようになっている。
一方、データ電極駆動回路27は、制御回路23から出力された所定の信号に基づいて、選択された走査電極17b(ib)上のBピクセル12b(ib,1)〜12b(ib,320)に対する画像データ信号をデータ電極19b(1)〜19b(320)のそれぞれに出力するようになっている。また、データ電極駆動回路27は、データ電極19b(1)〜19b(320)への画像データ信号の出力に同期して、選択された走査電極17g(ig)上のGピクセル12g(ig,1)〜12g(ig,320)に対する画像データ信号をデータ電極19g(1)〜19g(320)のそれぞれに出力するようになっている。また同様に、データ電極駆動回路27は、データ電極19b(1)〜19b(320)への画像データ信号の出力に同期して、選択された走査電極17r(ir)上のRピクセル12r(ir,1)〜12r(ir,320)に対する画像データ信号をデータ電極19r(1)〜19r(320)のそれぞれに出力するようになっている。
走査電極用及びデータ電極用ドライバICとして、例えばTCP(テープキャリアパッケージ)構造の汎用のSTN用ドライバICが用いられている。走査電極駆動回路25には、走査電極17b(又は、走査電極17g、17r)の数と同数の240本の走査電極用出力端子35(i)(但し、iは整数、1≦i≦m=240)が設けられている。
本実施の形態では、B、G、R用の各液晶層3b、3g、3rの駆動電圧をほぼ同じにしているので、1つの出力端子35(io)に、走査電極17b(ib)、17g(ig)、17r(ir)が共通接続されている。こうすることにより、B、G、R用の各表示部6b、6g、6r毎に走査電極駆動回路25を設ける必要がなくなるので液晶表示素子1の駆動回路の構成を簡略化することができる。また、走査電極用ドライバICの数を削減できるので液晶表示素子1の低コスト化を実現することができる。なお、B、G、R用の走査電極駆動回路25の出力端子35の共通化は、必要に応じて行えばよい。
データ電極駆動回路27はデータ電極19b、19g、19rの合計数と同数の出力端子36を有している。データ電極19b、19g、19rは、データ電極駆動回路27の所定の出力端子36に別個に接続されている。
本実施の形態による走査電極駆動回路25では、所定の出力端子35(io)と、当該出力端子35(io)に共通接続される走査電極17b(ib)、17g(ig)、17r(ir)との接続関係は、io=ib=ir、且つ、ig=241−ibとなっている。つまり、図1に示すように、B、R表示部6b、6rで図中上側に配置された走査電極17b(1)、17r(1)と、G表示部6gで図中下側に配置された走査電極17g(240)とが、走査電極駆動回路25の上側に配置された出力端子35(1)に共通接続されている。そして順次、B、R表示部6b、6rの上からi行目の走査電極17b(i)、17r(i)と、G表示部6gの(241−i)行目の走査電極17g(241−i)とが、走査電極駆動回路25の上からi番目の出力端子35(i)に共通接続されている。
本方式では一般に、走査電極17b、17g、17rの本数がm本の場合は、B、R表示部6b、6rのi行目の走査電極17b(i)、17r(i)と、G表示部6gの(m+1−i)行目の走査電極17g(m+1−i)とが、走査電極駆動回路25のi番目の出力端子35(i)に共通接続される。
各走査電極17b(i)は、フレキシブルケーブル34b内に設けられた複数配線(不図示)の一にそれぞれ接続され、フレキシブルケーブル34bを介して走査電極駆動回路25の各出力端子35(i)にそれぞれ電気的に接続されている。
同様に、各走査電極17r(i)は、フレキシブルケーブル34r内に設けられた複数配線(不図示)の一にそれぞれ接続され、フレキシブルケーブル34rを介して走査電極駆動回路25の各出力端子35(i)にそれぞれ電気的に接続されている。
各走査電極17g(i)は、フレキシブルケーブル34g内に設けられた複数配線(不図示)の一にそれぞれ接続され、フレキシブルケーブル34gを介して走査電極駆動回路25の各出力端子35(241−i)にそれぞれ電気的に接続されている。
このように、B、R表示部6b、6rの走査電極17b(i)、17r(i)が出力端子35(i)に接続されるのに対し、G表示部6gの走査電極17g(i)は、出力端子35(241−i)に接続させる必要がある。例えば、ケーブル内で配線同士が交差(クロス)せずに連設配置された、いわゆるストレート配線構造のストレートケーブルを用いる場合には、B、R表示部6b、6r用のフレキシブルケーブル34b、34rに対して、G表示部6g用のフレキシブルケーブル34gを180度ねじって、それぞれ端子間を接続すればよい。こうすることにより、走査電極17b(i)、17g(241−i)、17r(i)をまとめて出力端子35(i)に容易に接続できる。各フレキシブルケーブル34b、34g、34rの各端子は、熱圧着により各走査電極17b、17g、17r及び走査電極駆動回路25の出力端子35に接続されている。
各フレキシブルケーブル34b、34g、34rは例えばフィルム(薄膜)形状を有し十分な可撓性を備えているので、液晶表示素子1は全体としても十分な可撓性を備えている。
両電極17b、19b上には機能膜として、それぞれ絶縁膜や液晶分子の配列を制御するための配向膜(いずれも不図示)がコーティングされていることが好ましい。絶縁膜は、電極17b、19b間の短絡を防止したり、ガスバリア層として液晶表示素子1の信頼性を向上させたりする機能を有している。また、配向膜には、ポリイミド樹脂、ポリアミドイミド樹脂、ポリエーテルイミド樹脂、ポリビニルブチラール樹脂及びアクリル樹脂等の有機膜や、酸化シリコン、酸化アルミニウム等の無機材料を用いることができる。本実施の形態では、例えば電極17b、19b上の基板全面には、配向膜が塗布(コーティング)されている。配向膜は絶縁性薄膜と兼用されてもよい。
図2に示すように、上下基板7b、9bの外周囲に塗布されたシール材21bにより、B用液晶層3bは両基板7b、9b間に封入されている。また、B用液晶層3bの厚さ(セルギャップ)は均一に保持する必要がある。所定のセルギャップを維持するには、樹脂製又は無機酸化物製の球状スペーサをB用液晶層3b内に散布したり、柱状スペーサをB用液晶層3b内に複数形成したりする。本実施の形態の液晶表示素子1においても、B用液晶層3b内にスペーサ(不図示)が挿入されてセルギャップの均一性が保持されている。B用液晶層3bのセルギャップは、3μm≦d≦6μmの範囲であることが好ましい。セルギャップがこれより小さいとプレーナ状態での液晶層3bの反射率が低くなり、これより大きいと駆動電圧が高くなりすぎる。
G表示部6g及びR表示部6rは、B表示部6bと同様の構造を有しているため、説明は省略する。R表示部6rの下基板9rの外面(裏面)には、可視光吸収層15が設けられている。可視光吸収層15が設けられているので、B、G、Rの各液晶層3b、3g、3rで反射されなかった光が効率よく吸収される。従って、液晶表示素子1はコントラスト比の高い表示を実現できる。なお、可視光吸収層15は必要に応じて設ければよい。
次に、液晶表示素子1の駆動方法について図4乃至図6を用いて説明する。図4は、液晶表示素子1の駆動波形の一例を示している。図4(a)は、コレステリック液晶をプレーナ状態にさせるための駆動波形であり、図4(b)は、コレステリック液晶をフォーカルコニック状態にさせるための駆動波形である。図4(a)及び図4(b)において、図上段は、データ電極駆動回路27から出力されるデータ信号電圧波形Vdを示し、図中段は、走査電極駆動回路25から出力される走査信号電圧波形Vsを示し、図下段は、B、G、R用の各液晶層3b、3g、3rのいずれかのピクセル12b、12g、12rに印加される印加電圧波形Vlcを示している。また、図4(a)及び図4(b)において、図の左から右に時間経過を表し、図の上下方向は電圧を表している。
図5は、コレステリック液晶の電圧−反射率特性の一例を示している。横軸はコレステリック液晶に印加される電圧値(V)を表し、縦軸はコレステリック液晶の反射率(%)を表している。図5に示す実線の曲線Pは、初期状態がプレーナ状態におけるコレステリック液晶の電圧−反射率特性を示し、破線の曲線FCは、初期状態がフォーカルコニック状態におけるコレステリック液晶の電圧−反射率特性を示している。
ここでは、図1に示すB表示部6bの第1列目のデータ電極19b(1)と第1行目の走査電極17b(1)との交差部の青(B)ピクセル12b(1,1)に所定の電圧を印加する場合を例にとって説明する。図4(a)に示すように、第1行目の走査電極17b(1)が選択される選択期間T1の前側の約1/2の期間では、データ信号電圧Vdが+32Vとなるのに対し走査信号電圧Vsが0Vとなり、後側の約1/2の期間では、データ信号電圧Vdが0Vとなるのに対し走査信号電圧が+32Vとなる。このため、Bピクセル12b(1,1)のB用液晶層3bには、選択期間T1の間に±32Vのパルス電圧が印加される。図5に示すように、コレステリック液晶に所定の高電圧VP100(例えば、32V)が印加されて強い電界が生じると、液晶分子の螺旋構造は完全にほどけ、全ての液晶分子が電界の向きに従うホメオトロピック状態になる。従って、Bピクセル12b(1,1)のB用液晶層3bの液晶分子は選択期間T1では、ホメオトロピック状態になる。
選択期間T1が終了して非選択期間T2になると、第1行目の走査電極17b(1)には、例えば+28V又は+4Vの電圧が選択期間T1の1/2の周期で印加される。一方、1列目のデータ電極19b(1)には、所定のデータ信号電圧Vdが印加される。図5(a)では、例えば+32V及び0Vの電圧が選択期間T1の1/2の周期で第1列目のデータ電極19b(1)に印加されている。このため、Bピクセル12b(1,1)のB用液晶層3bには、非選択期間T2の間に±4Vのパルス電圧が印加される。これにより、非選択期間T2の間では、Bピクセル12b(1,1)のB用液晶層3bに生じる電界はほぼゼロになる。
液晶分子がホメオトロピック状態のときに液晶印加電圧がVP100(±32V)からVF0(±4V)に変化して急激に電界がほぼゼロになると、液晶分子は螺旋軸が両電極17b(1)、19b(1)に対してほぼ垂直な方向に向く螺旋状態になり、螺旋ピッチに応じた光を選択的に反射するプレーナ状態になる。従って、Bピクセル12b(1,1)のB用液晶層3bはプレーナ状態になって光を反射するため、Bピクセル12b(1,1)には青が表示される。
一方、図4(b)に示すように、選択期間T1の前側の約1/2の期間及び後側の約1/2の期間で、データ信号電圧Vdが24V/8Vとなるのに対し、走査信号電圧Vsが0V/+32Vとなると、Bピクセル12b(1,1)のB用液晶層3bには、±24Vのパルス電圧が印加される。図5に示すように、コレステリック液晶に所定の低電圧VF100b(例えば、24V)が印加されて弱い電界が生じると、液晶分子の螺旋構造が完全には解けない状態になる。非選択期間T2になると、第1行目の走査電極17b(1)には、例えば+28V/+4Vの電圧が選択期間T1の1/2の周期で印加され、データ電極19b(1)には、所定のデータ信号電圧Vd(例えば+24V/8V)の電圧が選択期間T1の1/2の周期で印加される。このため、Bピクセル12b(1,1)のB用液晶層3bには、非選択期間T2の間に、−4V/+4Vのパルス電圧が印加される。これにより、非選択期間T2の間では、Bピクセル12b(1,1)のB用液晶層3bに生じる電界はほぼゼロになる。
液晶分子の螺旋構造が完全には解けない状態において、コレステリック液晶の印加電圧がVF100b(±24V)からVF0(±4V)に変化して急激に電界がほぼゼロになると、液晶分子は螺旋軸が両電極17b(1)、19b(1)に対してほぼ平行な方向に向く螺旋状態になり、入射光を透過するフォーカルコニック状態になる。従って、Bピクセル12b(1,1)のB用液晶層3bはフォーカルコニック状態になって光を透過する。なお、図5に示すように、VP100(V)の電圧を印加して、液晶層に強い電界を生じさせた後に、緩やかに電界を除去しても、コレステリック液晶はフォーカルコニック状態にすることができる。
上記駆動電圧、駆動方法は一例であり、室温で、両電極17b(1)、19b(1)間に30〜35Vのパルス状電圧を実効時間20msの間印加すると、B用液晶層3bのコレステリック液晶は選択反射状態(プレーナ状態)となり、15〜22Vのパルス状の電圧を実効時間20msの間印加すると、良好な透過状態(フォーカルコニック状態)となる。
また、室温で、両電極17b(1)、19b(1)間に図5に示す破線の枠Bの範囲内のパルス状電圧(±22〜±30V)を実効時間20msの間印加した後に、±4Vのパルス状電圧を印加して、両電極17b(1)、19b(1)間に発生する電界を急激にほぼゼロにすると、B用液晶層3bのコレステリック液晶はプレーナ状態とフォーカルコニック状態とが混在した中間的な状態となる。この状態では、Bピクセル12b(1,1)には中間調が表示される。
また、Bピクセル12b(1,1)の液晶層3bの初期状態がプレーナ状態の場合には、室温で、両電極17b(1)、19b(1)間に図5に示す破線の枠Aの範囲内のパルス状電圧(±4〜±15V)を実効時間20msの間印加した後に、±4Vのパルス状電圧を印加して、両電極17b(1)、19b(1)間に発生する電界を急激にほぼゼロにしても、B用液晶層3bのコレステリック液晶はプレーナ状態とフォーカルコニック状態とが混在した中間的な状態となり、Bピクセル12b(1,1)には中間調が表示される。
上述のBピクセル12b(1,1)の駆動と同様にして緑(G)ピクセル12g(1,1)及び赤(R)ピクセル12r(1,1)を駆動することにより、3つのB、G、Rピクセル12b(1,1)、12g(1,1)、12r(1,1)を積層したピクセル12(1,1)にカラー表示をすることができる。また、第1行から第240行までの走査電極17b(1)〜17b(240)、17g(1)〜17g(240)、17r(1)〜17r(240)をいわゆる線順次駆動(線順次走査)させて1行毎に各データ電極19b、19g、19rのデータ電圧を書き換えることにより、ピクセル12(1,1)からピクセル12(240,320)までの全てに表示データを出力して1フレーム(表示画面)分のカラー表示が実現できる。
上述したように、走査電極駆動回路25の所定の出力端子35(io)と、当該出力端子35(io)に共通接続される走査電極17b(ib)、17g(ig)、17r(ir)との接続関係は、io=ib=ir、且つ、ig=241−ibとなっている。従って、本実施の形態による液晶表示素子1の駆動方法では、画像表示のある時点において、B、R表示部6b、6rのi行目のB、Rピクセル12b(i,1)〜12b(i,320)、12r(i,1)〜12r(i,320)を駆動するのとほぼ同時に、(241−i)行目のGピクセル12g(241−i,1)〜12g(241−i,320)を駆動する。つまり、B、R表示部6b、6rとG表示部6gとでは、線順次走査での走査開始位置が異なり、また走査方向が逆になる。
走査が開始されると、B、R表示部6b、6rの1行目の走査電極17b(1)、17r(1)及びG表示部6gの240行目の走査電極17g(240)が同時に選択されてそれぞれに走査信号電圧Vsが印加される。また同時に、それぞれの走査電極17b(1)、17g(240)、17r(1)上に並列されたB、G、Rピクセル12b(1,1)〜12b(1,320)、12g(240,1)〜12g(240,320)、12r(1,1)〜12r(1,320)に対応したデータ信号電圧Vdがデータ電極駆動回路27からデータ電極19b(1)〜19b(320)、19g(1)〜19g(320)、19r(1)〜19r(320)に印加される。従って、1行目のB、Rピクセル12b(1,1)〜12b(1,320)、12r(1,1)〜12r(1,320)の液晶層3b、3rが駆動されるのとほぼ同時に、240行目のGピクセル12g(240,1)〜12g(240,320)の液晶層3gが駆動される。
これ以降、B、R表示部6b、6rでは、走査電極17b、17rが図1の図中上から下に順次走査される。G表示部6gでは、走査電極17gが図1の図中下から上に順次走査される。従って、i行目のB、Rピクセル12b(i,1)〜12b(i,320)、12r(i,1)〜12r(i,320)の液晶層3b、3rが駆動されるのとほぼ同時に、(241−i)行目のGピクセル12g(241−i,1)〜12b(241−i,320)の液晶層3gが駆動される。
図6は、本実施の形態による線順次走査で1フレームの画像を表示させる途中の画面状態を示している。図6では、積層された表示部6b、6g、6rをそれぞれの表示状態が分かるようにずらして図示している。各表示部6b、6g、6rの左側にそれぞれ配置された矢印は、各表示部6b、6g、6rの走査電極17b、17g、17rの走査方向を示している。各矢印が示すように、B、R表示部6b、6rでは、走査電極17b、17rは上から下に順次走査され、G表示部6gでは走査電極17gは下から上に順次走査されている。これにより、B、R表示部6b、6rでは画像が上から下に向かって形成され、G表示部6gでは画像が下から上に向かって形成される。
このように、本実施の形態によれば、B、R表示部6b、6rとG表示部6gとで線順次走査の走査開始位置を上記のように異ならせると共に走査方向を逆にしているので、1フレーム期間の半分が経過した時点で、表示画面の上半分にはB、R表示部6b、6rの重なった画像が表示され、下半分にはG表示部6gの画像が表示される。これにより、表示画面の全ての領域にB、R表示部6b、6r又はG表示部6gのいずれかの画像が表示される。
従って、全ての表示部6b、6g、6rで走査開始位置及び走査方向を同じにする場合に比べて、画面の観察者が画面書き換え時に画像内容を短時間で認識できるようになる。本実施の形態によれば、画面の観察者が画像内容を認識するのに要する時間を従来の約半分にすることができる。
次に、液晶表示素子1の製造方法の一例について簡単に説明する。
縦横の長さが10(cm)×8(cm)の大きさに切断した2枚のポリカーボネート(PC)フィルム基板上にITO透明電極を形成してエッチングによりパターニングし、0.24mmピッチのストライプ状の電極(走査電極17又はデータ電極19)をそれぞれ形成する。320×240ドットのQVGA表示ができるよう、2枚のPCフィルム基板7、9上にそれぞれストライプ状の電極が形成される。次に、2枚のPCフィルム基板7、9上のそれぞれのストライプ状の透明電極17、19上にポリイミド系の配向膜材料をスピンコートにより約700Åの厚さに塗布する。次に、配向膜材料が塗布された2枚のPCフィルム基板7、9を90℃のオーブン中で1時間のベーク処理を行い、配向膜を形成する。次に、一方のPCフィルム基板7又は9上の周縁部にエポキシ系のシール材21をディスペンサを用いて塗布して所定の高さの壁を形成する。
次いで、他方のPCフィルム基板9又は7に4μm径のスペーサ(積水ファインケミカル社製)を散布する。次いで、2枚のPCフィルム基板7、9を貼り合わせて160℃で1時間加熱し、シール材を硬化する。次に、真空注入法によりB用コレステリック液晶を注入した後、エポキシ系の封止材で注入口を封止し、B表示部6bを作製する。同様の方法により、G、R表示部6g、6rを作製する。
次に、図2に示すように、表示面側からB、G、R表示部6b、6g、6rをこの順に積層する。次いで、R表示部6rの下基板9r裏面に可視光吸収層15を配置する。次に、積層したB、G、R表示部6b、6g、6rの走査電極17b、17g、17rの端子部及びデータ電極19b、19g、19rの端子部にTCP(テープキャリアパッケージ)構造の汎用のSTN用ドライバICをフレキシブルケーブルを介して接続し、さらに電源回路及び制御回路23を接続する。こうしてQVGA表示が可能な液晶表示素子1が完成する。なお図示は省略するが、完成された液晶表示素子1に入出力装置及び全体を統括制御する制御装置(いずれも不図示)を設けることにより電子ペーパーが完成する。
以上説明したように、本実施の形態によれば、B、R表示部6b、6rとG表示部6gとで線順次走査での走査開始位置を異ならせ、走査方向を逆にしているので、1フレーム期間の半分が経過した時に表示画面全体にB、R表示部6b、6rの画像又はG表示部6gの画像のいずれかを表示することができる。従って、液晶表示素子1及びそれを用いた電子ペーパーでは、画面の観察者が画面書き換え時に画像内容を短時間で認識できるようになる。
[第2の実施の形態]
本発明の第2の実施の形態による表示素子及びその駆動方法並びにそれを備えた電子ペーパーについて図7乃至図16を用いて説明する。本実施の形態は、第1の実施の形態と同一の装置構成を有しながら、コレステリック液晶の累積応答特性を利用して多階調表示が可能な液晶表示素子を用いている。コレステリック液晶にパルス電圧を複数回印加すると、累積応答特性により、プレーナ状態からフォーカルコニック状態、又はフォーカルコニック状態からプレーナ状態に遷移させることができる。
図7はコレステリック液晶の累積応答特性を示すグラフである。横軸はコレステリック液晶へ印加する電圧パルスの数を表している。縦軸は、コレステリック液晶がフォーカルコニック状態での明度を0としプレーナ状態での明度を255とした規格値での明度を表している。図中◆印を結ぶ曲線Aは、プレーナ状態のコレステリック液晶に図5の破線枠A(中間調領域A)内の所定の電圧パルスを複数回印加した場合のパルス印加数と明度との関係を示している。図中■印を結ぶ曲線Bは、コレステリック液晶に図5の破線枠B(中間調領域B)内の所定の電圧パルスを複数回印加した場合のパルス印加数と明度との関係を示している。
図7の曲線Aに示すように、コレステリック液晶の初期状態がプレーナ状態の場合、図5の中間調領域A内の所定のパルス電圧を連続的に印加することにより、コレステリック液晶はパルス印加回数に応じて次第にプレーナ状態(明度255)からフォーカルコニック状態(明度0)に遷移する。一方、図7の曲線Bに示すように、図5の中間調領域B内の所定のパルス電圧を連続的に印加することにより、コレステリック液晶は初期状態に関わらず、パルス電圧の印加回数に応じて次第にフォーカルコニック状態(明度0)からプレーナ状態(明度255)に遷移する。従って、パルス電圧の印加回数を調整することにより、所望の階調を表示することができる。
図7に示すように、0から255までの明度変化は、曲線Aの方が曲線Bより緩やかである。従って、多階調表示のためには、図5の中間調領域Bよりも中間調領域Aの累積応答を利用する方が、容易に高階調で高い色再現性や色均一性を実現できる。そこで、本実施の形態では、コレステリック液晶の中間調領域Aでの累積応答を利用した多階調表示方法を採用している。
次に、本実施の形態による多階調表示の具体的方法について図8乃至図15を用いて説明する。以下、第1の実施の形態による液晶表示素子1の青(B)ピクセル12b(1,1)にレベル7(青)〜レベル0(黒)の8階調のいずれかを表示させる場合を例にとって説明する。なお、レベル7はピクセル内のコレステリック液晶がプレーナ状態になって高反射率となる階調であり、レベル0は同液晶がフォーカルコニック状態になって低反射率となる階調である。図8は、Bピクセル12b(1,1)にレベル7(青)を表示させる方法を示している。同様に、図9乃至図15はそれぞれレベル6〜レベル0を表示させる方法を示している。
各図8乃至図15の上段左端に示す長方形は、Bピクセル12b(1,1)の外形を模式的に示しており、その内方の数値は所望の階調を示している。また、その右側には、Bピクセル12b(1,1)が累積応答処理で所望の階調に至るまでのステップが、時系列を示す矢印と、ピクセル内に示す階調の変化とで示されている。各図の下段は、累積応答処理の各ステップでのBピクセル12b(1,1)に印加されるパルス電圧Vlcを示している。
図示のとおり、本例ではステップS1からステップS5の5ステップで累積応答処理が行われる。ステップS1では、ピクセルの現在の表示階調をリセットするために、コレステリック液晶をフォーカルコニック状態にするレベル0に対応したパルス電圧Vlc(=±24V)が印加時間T1(=2.0ms)で印加される。各図8乃至図15に示すように、ステップS1でのリセット処理は、所望階調がレベル7〜0のいずれの場合についても行われる。
次いで、ステップS2では、印加時間T2(=2.0ms)でレベル7又はレベル0のいずれかに対応するパルス電圧Vlcが印加される。図8乃至図14に示すように、所望の階調がレベル7及びレベル6〜1(中間調)のいずれかの場合には、±32Vのパルス電圧Vlcを印加する。これにより、図5の中間調領域Aでの累積応答を利用するためにコレステリック液晶を予めプレーナ状態にさせることができる。
また、図15に示すように、所望の階調がレベル0の場合には、ステップS2において、±24Vのパルス電圧Vlcを印加する。レベル0の場合には、累積応答を利用する必要がないのでステップS2の時点でコレステリック液晶をフォーカルコニック状態にすることができる。
続くステップS3〜ステップS5では、所定のパルス電圧Vlcが所定の印加時間T3〜T5で印加される。図8乃至図15に示すように、各ステップS3〜S5では、中間調領域Aでの累積応答を利用してコレステリック液晶をプレーナ状態からフォーカルコニック状態の方向に遷移させる電圧値のパルス電圧Vlcか、あるいはコレステリック液晶の状態を変化させずにその状態を維持させる電圧値のパルス電圧Vlcが印加される。本例では、コレステリック液晶をプレーナ状態からフォーカルコニック状態の方向に遷移させる電圧値として±24Vを用いている。また、コレステリック液晶の状態を変化させずにその状態を維持させる電圧値として±12Vを用いている。
さらに、各ステップS3〜S5では、パルス電圧の印加時間T3〜T5の長さをそれぞれ異ならせている。コレステリック液晶は、印加するパルス電圧の電圧値を変えるだけでなく、パルス幅を変えてもコレステリック液晶の状態を変えることができる。図5の中間調領域A内では、印加パルス電圧のパルス幅を長くしてもコレステリック液晶をフォーカルコニック状態の方向に遷移させることができる。そこで本例では、ステップS3でのパルス電圧印加時間T3を2.0msとし、ステップS4でのパルス電圧印加時間T4を1.5msとし、ステップS5でのパルス電圧印加時間T5を1.0msとしている。
なお、パルス電圧印加時間T1乃至T5を制御するには、走査電極駆動回路25及びデータ電極駆動回路27を駆動するクロックの周波数を低くして出力周期を長くすることで実現できる。パルス幅の切り替えは、アナログ的にクロック周波数そのものを切換えるよりも、論理的にドライバに入力するクロック生成部の分周比を変えて行うのがより安定する。
こうすることにより、2種類(±24Vと±12V)のパルス電圧値と、時系列に並ぶ3種類(2.0ms、1.5ms、1.0ms)のパルス幅とを組合せて、2(=8)通りの駆動パターンが得られる。表1は、以上説明した駆動パターンをまとめた一覧表である。表1は、ステップS1〜S5においてBピクセル12b(1,1)に印加されるパルス電圧のパルス幅(印加期間)(ms)を示し、また各ステップS1〜S5において印加されるパルス電圧の電圧値(V)をレベル7(青)〜レベル0(黒)までの階調毎に示している。
Figure 0004850902
Bピクセル12b(1,1)にレベル7の階調(青)を表示させるには、コレステリック液晶に対し、表1及び図8に示すように、ステップS3〜S5の全てにおいて±12Vのパルス電圧Vlcを印加する。ステップS2で±32Vのパルス電圧Vlcが印加されてコレステリック液晶は既にプレーナ状態でレベル7の階調が得られているので、ステップS3〜S5では前の状態を維持する±12Vのパルス電圧Vlcを印加することにより、レベル7の階調が表示される。
Bピクセル12b(1,1)にレベル6の階調を表示させるには、コレステリック液晶に対し、表1及び図9に示すように、ステップS3及びS4で±12Vのパルス電圧Vlcを印加してステップS4まではプレーナ状態(レベル7)に維持しておく。そして、次のステップS5で±24Vのパルス電圧Vlcを1.0msだけコレステリック液晶に印加してフォーカルコニック状態側に所定量遷移させ、一段階低いレベル6の階調を実現する。
Bピクセル12b(1,1)にレベル5の階調を表示させるには、コレステリック液晶に対し、表1及び図10に示すように、ステップS3では±12Vのパルス電圧Vlcを印加してレベル7に維持しておく。そして、次のステップS4で±24Vのパルス電圧Vlcを1.5msだけコレステリック液晶に印加してフォーカルコニック状態側に所定量遷移させる。ステップS4では、ステップS5に比べて1.5倍長い時間±24Vのパルス電圧Vlcを印加するので、図9に示したレベル6より一段階低いレベル5の階調が実現される。その後のステップS5では、±12Vのパルス電圧Vlcを印加してレベル5の状態を維持する。
Bピクセル12b(1,1)にレベル4の階調を表示させるには、コレステリック液晶に対し、表1及び図11に示すように、ステップS3では±12Vのパルス電圧Vlcを印加してレベル7に維持しておく。そして、次のステップS4で±24Vのパルス電圧Vlcを1.5msだけコレステリック液晶に印加して二段階低いレベル5の階調に変更する。さらに、次のステップS5で±24Vのパルス電圧Vlcを1.0msだけ印加してコレステリック液晶をフォーカルコニック状態側にさらに遷移させ、レベル5より一段階低いレベル4の階調を実現する。
Bピクセル12b(1,1)にレベル3の階調を表示させるには、コレステリック液晶に対し、表1及び図12に示すように、ステップS3において±24Vのパルス電圧Vlcを2.0msだけ印加する。これにより、コレステリック液晶はプレーナ状態(レベル7)からフォーカルコニック状態側に大きく遷移して、四段階低いレベル3の階調が得られる。ステップS3でレベル3の階調が得られるので、ステップS4、S5では前の状態を維持する±12Vのパルス電圧Vlcを印加してレベル3の階調が表示される。
Bピクセル12b(1,1)にレベル2の階調を表示させるには、コレステリック液晶に対し、表1及び図13に示すように、ステップS3において±24Vのパルス電圧Vlcを2.0msだけ印加する。これによりレベル3の階調が得られる。次いでステップS4では前の状態を維持する±12Vのパルス電圧Vlcを印加してレベル3の階調を維持させる。次に、ステップS5で±24Vのパルス電圧Vlcを1.0msだけ印加してコレステリック液晶をフォーカルコニック状態側にさらに遷移させ、レベル3より一段階低いレベル2の階調を実現する。
Bピクセル12b(1,1)にレベル1の階調を表示させるには、コレステリック液晶に対し、表1及び図14に示すように、ステップS3において±24Vのパルス電圧Vlcを2.0msだけ印加してレベル3の階調を得る。次いでステップS4でさらに±24Vのパルス電圧Vlcを1.5msだけ印加して二段階低いレベル1の階調を得る。ステップS5では前の状態を維持する±12Vのパルス電圧Vlcを印加してレベル1の階調を維持させてレベル1の階調を表示させる。
Bピクセル12b(1,1)にレベル0(黒)を表示させるには、コレステリック液晶に対し、表1及び図15に示すように、ステップS3〜S5の全てで±24Vのパルス電圧Vlcを印加してフォーカルコニック状態に遷移させると共にその状態を維持させる。
なお、ステップとステップとの間の非駆動期間には、第1の実施の形態の図4で説明しように±4V又は±8Vのパルス電圧Vlcをコレステリック液晶に印加するようにしてもよい。
本実施の形態による多階調表示方法では、完全な黒状態(レベル0)とする場合にも、パルス電圧Vlcを繰り返し複数回印加するようにしている。これにより、1回のパルス電圧の印加では微弱な散乱反射が残存してかすんだ黒になりがちなのに対し、黒濃度が良好な高コントラストの表示を実現できる。また、パルスの電圧値も低く済むため、非選択領域のクロストークもより安定して回避できる。
なお、本例は8階調であるが、ステップ数を増やすことにより16階調又はそれ以上の階調数も表示することができる。ステップ数を1つ増やす毎に階調数を2倍にすることができる。
上述のBピクセル12b(1,1)の駆動と同様にして緑(G)ピクセル12g(1,1)及び赤(R)ピクセル12r(1,1)を駆動することにより、3つのB、G、Rピクセル12b(1,1)、12g(1,1)、12r(1,1)を積層したピクセル12(1,1)に512色(8階調の場合)又はそれ以上の多階調表示をすることができる。
以上説明した多階調表示方法では、マルチレベルの駆動波形を生成できる特殊仕様のドライバICを必要とせず、安価な2値の汎用ドライバを用いた多階調表示が可能となる。従って、多階調(多色)表示と低コストとの両立が可能となる。
次に、上述の本実施の形態による多階調表示方法を用いた液晶表示素子1の駆動方法について図16(a)乃至図16(c)を用いて説明する。上述の多階調表示方法において表示階調をリセットするステップS1では、全ての走査電極17b、17g、17rを同時に選択して、全てのデータ電極19b、19g、19rに±24Vのパルス電圧Vlcを2.0msだけ印加してレベル0の階調を得る。
次に、1フレーム目にステップS2を実行する。図16(a)は、線順次走査で1フレーム目を表示させる途中の画面状態を示している。図16(a)では、積層された表示部6r、6g、6bをそれぞれの表示状態が分かるよう上から下にずらして図示している。各表示部6b、6g、6rの右側にそれぞれ配置された矢印は、各表示部6b、6g、6rの走査電極17b、17g、17rの走査方向を示している。各矢印が示すように、B、R表示部6b、6rでは、走査電極17b、17rは上から下に順次走査され、G表示部6gでは走査電極17gは下から上に順次走査されている。これにより、B、R表示部6b、6rでは階調が上から下に向かって表示され、G表示部6gでは階調が下から上に向かって表示される。図中各表示部6b、6g、6rを横切る直線37b、37g、37rは所定の時間における走査位置を例示している。
このように、第1の実施の形態と同様に、B、R表示部6b、6rとG表示部6gとで線順次走査の走査開始位置を上記のように異ならせると共に走査方向を逆にしているので、1フレーム目の半分が経過した時点で、表示画面の上半分には、B表示部6bの上半分のピクセル12b(1,1)〜12b(120,320)のそれぞれに所定のレベル7又は0の階調と、R表示部6rの上半分のピクセル12r(1,1)〜12r(120,320)のそれぞれに所定のレベル7又は0の階調とが重なった画像が表示される。
一方、下半分にはG表示部6gの下半分のピクセル12g(121,1)〜12g(240,320)のそれぞれに所定のレベル7又は0の階調の画像が表示される。これにより、表示画面の全ての領域にB、R表示部6b、6r又はG表示部6gのいずれかのレベル7又は0の階調が表示される。
この段階でも、表示すべき多階調画像が白黒2値の領域を多く含んでいるような場合には、観察者は、全ての表示部6b、6g、6rで走査開始位置及び走査方向を同じにする場合に比べて、画面書き換え時に画像内容を極めて短時間で認識できるようになる。
次に、2フレーム目にステップS3を実行する。図16(b)は、線順次走査で2フレーム目を表示させる途中の画面状態を図16(a)と同様にして示している。図16(b)の各矢印が示すように、B、R表示部6b、6rでは、走査電極17b、17rは下から上に順次走査され、G表示部6gでは走査電極17gは上から下に順次走査されている。つまり、各表示部は1フレーム目と逆方向に走査される。これにより、B、R表示部6b、6rでは階調が下から上に向かって表示され、G表示部6gでは階調が上から下に向かって表示される。
このように、B、R表示部6b、6rとG表示部6gとで線順次走査の走査開始位置を上記のように異ならせると共に走査方向を逆にしているので、2フレーム目の半分が経過した時点で、表示画面の下半分には、B表示部6bの下半分のピクセル12b(121,1)〜12b(240,320)のそれぞれに所望の階調あるいは所望の階調に至る途中の階調が表示され、R表示部6rの下半分のピクセル12r(121,1)〜12r(1240,320)のそれぞれにも所望の階調あるいは所望の階調に至る途中の階調が表示される。表示画面の下半分には、既に1フレーム目でG表示部6gの下半分のピクセル12g(121,1)〜12g(240,320)のそれぞれに所定のレベル7又は0の階調が表示されている。従って、表示画面の下半分には、これらのB、R表示部6b、6rとG表示部6gの階調が重なった画像が表示される。
一方、上半分にはG表示部6gの上半分のピクセル12g(1,1)〜12g(120,320)のそれぞれに所望の階調あるいは所望の階調に至る途中の階調が表示される。表示画面の上半分には、既に1フレーム目でB表示部6bの上半分のピクセル12b(1,1)〜12b(120,320)のそれぞれのレベル7又は0の階調と、R表示部6rの上半分のピクセル12r(1,1)〜12r(120,320)のそれぞれのレベル7又は0の階調とが重なった画像が表示されている。従って、表示画面の上半分には、これらのB、R表示部6b、6rとG表示部6gの階調が重なった画像が表示される。
これにより、2フレーム目の半分が経過した時点で、表示画面の全ての領域にB、G、R表示部6b、6g、6rが重なった所望の階調またはそれに至る途中の階調が表示される。観察者は、表示画像の内容にもよるがこの段階で画像内容を認識できるようになる。
次に、3フレーム目にステップS4を実行する。図16(c)は、線順次走査で3フレーム目を表示させる途中の画面状態を図16(a)と同様にして示している。3フレーム目の動作も上記1又は2フレーム目と同様であるが、3フレーム目の半分が経過した時点で、所望の階調が表示される度合が高くなるので画像認識の程度も高くなる。さらに、図示は省略するが、同様にして、4フレーム目にステップS5を実行する。観察者は、最も遅くとも4フレーム目の書き換え時間の半分の時点で十分に画像を認識することができる。なお、各表示部6b、6g、6rへのデータの転送は、走査方向及び走査開始位置に応じて制御する。
このように本実施の形態による液晶表示素子1の駆動方法では、第1の実施の形態による液晶表示素子1の駆動方法と同様に、B、R表示部6b、6rとG表示部6gとで線順次走査での走査開始位置を異ならせ、走査方向を逆にする。加えて、本実施の形態による液晶表示素子1の駆動方法は、フレーム毎に同一の表示部6b、6g、6rで走査方向を逆にする点に特徴を有している。
本実施の形態による液晶表示素子1の駆動方法によれば、B、R表示部6b、6rとG表示部6gとで線順次走査での走査開始位置を異ならせ、走査方向を逆にしているので、各フレームにおいてフレーム期間の半分が経過した時に表示画面全体で走査電極17b、17r又は走査電極17gのいずれか一方が走査される。従って、全ての表示部6b、6g、6rで走査開始位置及び走査方向を同じにする場合に比べて、画面の観察者が画面書き換え時に画像内容を短時間で認識できるようになる。
さらに、本実施の形態による液晶表示素子1の駆動方法によれば、フレーム毎に同一表示部6b、6g、6rで走査方向を逆にしている。従って、画面の観察者が画像書き換え時に内容を認識するのに要する時間をより短くできる。特に、多階調(多色)表示時における画面の観察者の画像認識時間がより短縮される。なお、フレーム毎に同一表示部6b、6g、6rで走査方向を変えることは必要に応じて行えばよい。
[第3の実施の形態]
本発明の第3の実施の形態による表示素子及びその駆動方法並びにそれを備えた電子ペーパーについて図17及び図18を用いて説明する。図17は、本実施の形態による液晶表示素子101の概略構成の一例を示している。
本実施の形態による液晶表示素子101は、第1の実施の形態による液晶表示素子1に対して、走査電極駆動回路25及びデータ電極駆動回路27が表示部6b、6g、6r毎に個別に設けられている点に特徴を有している。上述の点を除いた液晶表示素子101の構成は、上記第1の実施の形態の液晶表示素子1と同様であるため説明は省略する。なお、第1の実施の形態と同一の機能、作用を奏する構成要素には同一の符号を付して詳細な説明は省略する。
B表示部6b用の走査電極駆動回路25bは、B表示部6bの複数の走査電極17bに電気的に接続されている。G表示部6g用の走査電極駆動回路25gは、G表示部6gの複数の走査電極17gに電気的に接続されている。R表示部6r用の走査電極駆動回路25rは、R表示部6rの複数の走査電極17rに電気的に接続されている。
B表示部6b用のデータ電極駆動回路27bは、B表示部6bの複数のデータ電極19bに電気的に接続されている。G表示部6g用のデータ電極駆動回路27gは、G表示部6gの複数のデータ電極19gに電気的に接続されている。R表示部6r用のデータ電極駆動回路27rは、R表示部6rの複数のデータ電極19rに電気的に接続されている。
次に、液晶表示素子101の駆動方法について図18を用いて説明する。図18は、B、G、R表示部6b、6g、6rの線順次走査での走査開始位置及び走査方向を示している。図18において、横線38b、38g、38rは各表示部6b、6g、6rの走査開始位置を示し、矢印は各表示部6b、6g、6rの走査方向を示している。
図18に示すように、本実施の形態では各表示部6b、6g、6r毎に線順次走査での走査開始位置38b、38g、38rを表示画面の3分の1ずつずらしている。例えばR表示部6rでは1行目の走査電極17r(1)から走査が開始され、G表示部6gでは81行目の走査電極17g(81)から走査が開始され、B表示部6bでは161行目の走査電極17b(161)から走査が開始される。また、全ての表示部6b、6g、6rで走査電極17b、17g、17rを上から下に順次走査する。B、G表示部6b、6gでは、240行目の走査電極17b(240)、17g(240)を走査した後に、1行目の走査電極17b(1)、17g(1)を走査する。各表示部6b、6g、6rへのデータの転送は、走査方向、走査開始位置に応じて制御する。
1フレーム期間の3分の1経過時には、表示画面の上部3分の1にはR表示部6rの画像が表示され、中部3分の1にはG表示部6gの画像が表示され、下部3分の1にはB表示部6bの画像が表示される。
本実施の形態によれば、各表示部6b、6g、6r毎に線順次走査での走査開始位置38b、38g、38rを表示画面の3分の1ずつずらしているので、1フレーム期間の3分の1経過時に表示画面全体にB、G、R表示部6b、6g、6rの画像のいずれかを表示することができる。従って、全ての表示部6b、6g、6rで走査開始位置を同じにする場合に比べて、画面の観察者が画面書き換え時に画像内容を短時間で認識できるようになる。画面の観察者が画像内容を認識するのに要する時間は表示する画像によって異なるが、例えば文字のみからなる画像を表示させる場合には、画面の観察者は従来の約3分の1の時間で画像内容を認識することができる。
本発明は、上記実施の形態に限らず種々の変形が可能である。
例えば、上記実施の形態では、表示素子としてコレステリック液晶を用いた液晶表示素子を例に挙げて説明したが、本発明はこれに限られず、複数の表示部が積層された構造を有する表示素子に適用できる。
上記実施の形態では、駆動方式として線順次駆動(線順次走査)方式を例に挙げて説明したが、駆動方式として点順次駆動方式を用いてもよい。
上記実施の形態では、B、G、R表示部6b、6g、6rが積層された3層構造の液晶表示素子を例に挙げて説明したが、本発明はこれに限られず、2層又は4層以上の構造の液晶表示素子にも適用できる。
また、上記実施の形態では、プレーナ状態で青、緑又は赤色の光を反射する液晶層3b、3g、3rを備えた表示部6b、6g、6rを有する液晶表示素子を例に挙げて説明したが、本発明はこれに限られず、プレーナ状態でシアン、マゼンタ又はイエローの光を反射する液晶層を備えた表示部を3層有する液晶表示素子にも適用できる。
上記実施の形態では、パッシブマトリクス型の液晶表示素子を例に挙げて説明したが、本発明はこれに限らず、ピクセル毎に薄膜トランジスタ(TFT)またはダイオードなどのスイッチング素子が備えられたアクティブマトリクス型の液晶表示素子にも適用できる。また、本発明はパッシブマトリクス型やアクティブマトリクス型などの駆動方式を用いたマトリクス型表示方式の液晶表示素子に限らず、表示したいセグメントだけに独立に電圧を印加するスタティック型や表示セグメントを時系列的にタイミングを合わせて駆動するダイナミック(マルチプレックス)型などの駆動方式を用いたセグメント型表示方式の液晶表示素子にも適用できる。
上記実施の形態では、走査電極17b、17g、17rが行ごとに配置され、データ電極19b、19g、19rが列ごとに配置された液晶表示素子を例に挙げて説明したが、本発明はこれに限らず、走査電極17b、17g、17rが列ごとに配置され、データ電極19b、19g、19rが行ごとに配置された液晶表示素子にも適用できる。当該液晶表示素子は、走査電極17b、17g、17rを列単位で駆動し、駆動列を順次移動させて画像を表示させる線順次走査で動作させることができる。
また、第1及び第2の実施の形態では、G表示部6gの線順次走査での走査開始位置及び走査方向をB、R表示部6b、6rと異ならせた。これは、緑色の光が最も視感度が高いためである。しかしながら本発明はこれに限らず、B表示部6b又はR表示部6rの線順次走査での走査開始位置及び走査方向を他の表示部と異ならせてもよい。
第2の実施の形態では、階調表示のために4フレームで1画像を表現したが、本発明はこれに限られない。1フレーム期間内に同一走査電極17を4回駆動して当該走査電極17上のピクセル12に対してステップS2乃至S5を実行してももちろんよい。この場合には、当該1フレーム期間は第2の実施の形態の4倍になるものの当該1フレーム期間の半分の時点で画像を認識できるようになる。
第3の実施の形態では、各表示部6b、6g、6r毎に線順次走査での走査開始位置38b、38g、38rが表示画面の3分の1ずつずれていればよい。従って、例えばR表示部6rでは161行目の走査電極17r(161)から走査が開始され、G表示部6gでは81行目の走査電極17g(81)から走査が開始され、B表示部6bでは1行目の走査電極17b(1)から走査が開始されてもよい。
本発明の第1の実施の形態による液晶表示素子1の概略構成を示す図である。 本発明の第1の実施の形態による液晶表示素子1の断面構成を模式的に示す図である。 液晶表示素子のプレーナ状態での反射スペクトルの一例を示す図である。 本発明の第1の実施の形態による液晶表示素子1の駆動波形の一例を示す図である。 コレステリック液晶の電圧−反射率特性の一例を示す図である。 本発明の第1の実施の形態による液晶表示素子1の線順次走査で1フレームの画像を表示させる途中の画面状態を示す図である。 コレステリック液晶の累積応答特性を示すグラフである。 本発明の第2の実施の形態による多階調の表示方法においてレベル7(青)を表示する方法を示す図である。 本発明の第2の実施の形態による多階調の表示方法においてレベル6を表示する方法を示す図である。 本発明の第2の実施の形態による多階調の表示方法においてレベル5を表示する方法を示す図である。 本発明の第2の実施の形態による多階調の表示方法においてレベル4を表示する方法を示す図である。 本発明の第2の実施の形態による多階調の表示方法においてレベル3を表示する方法を示す図である。 本発明の第2の実施の形態による多階調の表示方法においてレベル2を表示する方法を示す図である。 本発明の第2の実施の形態による多階調の表示方法においてレベル1を表示する方法を示す図である。 本発明の第2の実施の形態による多階調の表示方法においてレベル0(黒)を表示する方法を示す図である。 本発明の第2の実施の形態による液晶表示素子1の線順次走査で1フレームの画像を表示させる途中の画面状態を示す図である。 本発明の第3の実施の形態による液晶表示素子101の概略構成を示す図である。 本発明の第3の実施の形態による液晶表示素子101の表示部6b、6g、6rの走査開始位置及び走査方向を示す図である。 従来のフルカラー表示可能な液晶表示素子の断面構成を模式的に示す図である。 従来の液晶表示素子の一液晶層の断面構成を模式的に示す図である。
符号の説明
1、51、101 液晶表示素子
3b、43b B用液晶層
3g、43g G用液晶層
3r、43r R用液晶層
6b、46b B表示部
6g、46g G表示部
6r、46r R表示部
7b、7g、7r、47b、47g、47r 上基板
9b、9g、9r、49b、49g、49r 下基板
12 ピクセル
12b 青(B)ピクセル
12g 緑(G)ピクセル
12r 赤(R)ピクセル
15 可視光吸収層
17r、17g、17b 走査電極
19r、19g、19b データ電極
21、21b、21b、21r シール材
23 制御回路
24 駆動部
25、25r、25g、25b 走査電極駆動回路
27、27r、27g、27b データ電極駆動回路
33 液晶分子
34b、34g、34r フレキシブルケーブル
35、36 出力端子
37r、37g、37b 走査位置
38r、38g、38b 走査開始位置
41b、41g、41r パルス電圧源
43 液晶層

Claims (5)

  1. 複数の表示部が積層された表示素子において、
    複数の第1画素を備えた一の表示部と、
    前記一の表示部と積層され、前記複数の第1画素のそれぞれに対応配置された複数の第2画素を備えた他の表示部と、
    画像表示のある時点において、前記複数の第1画素のうち所定の第1画素を駆動するのとほぼ同時に、当該所定の第1画素に対応配置された第2画素とは別の所定の第2画素を駆動する駆動部とを有し、
    前記複数の第1画素はマトリクス状に配置され、
    前記複数の第2画素は前記複数の第1画素に対応してマトリクス状に配置され、
    前記駆動部は、前記複数の第1及び第2画素を行又は列単位で同時に駆動し、駆動行又は列を順次移動させて画像を表示させる線順次走査で動作し、前記線順次走査での走査開始位置を前記一の表示部と前記他の表示部とで異ならせ、
    前記一の表示部に備えられ、前記駆動行又は列ごとに配置された複数の第1走査線と、
    前記他の表示部に備えられ、前記複数の第1走査線に対応して前記駆動行又は列ごとに配置された複数の第2走査線と、
    前記駆動部に備えられ、前記複数の第1走査線のうち所定の第1走査線及び当該所定の第1走査線に対応配置された第2走査線とは別の所定の第2走査線が共通接続された走査線駆動回路とをさらに有すること
    を特徴とする表示素子。
  2. 請求項記載の表示素子において、
    前記駆動部は、前記線順次走査での走査方向を前記一の表示部と他の表示部とで逆にすること
    を特徴とする表示素子。
  3. 請求項1又は2に記載の表示素子において、
    前記駆動部は、前記複数の第1及び第2画素を複数回駆動して多階調を表示させること
    を特徴とする表示素子。
  4. 請求項1乃至のいずれか1項に記載の表示素子において、
    前記一の表示部及び他の表示部のそれぞれは、対向配置された一対の基板と、前記基板間に封止された液晶とを有すること
    を特徴とする表示素子。
  5. 所定の画像を表示する表示部を有する電子ペーパーにおいて、
    前記表示部は、請求項1乃至のいずれか1項に記載の表示素子を備えていること
    を特徴とする電子ペーパー。
JP2008507332A 2006-03-29 2006-03-29 表示素子及びその駆動方法並びにそれを備えた電子ペーパー Expired - Fee Related JP4850902B2 (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2006/306494 WO2007110948A1 (ja) 2006-03-29 2006-03-29 表示素子及びその駆動方法並びにそれを備えた電子ペーパー

Publications (2)

Publication Number Publication Date
JPWO2007110948A1 JPWO2007110948A1 (ja) 2009-08-06
JP4850902B2 true JP4850902B2 (ja) 2012-01-11

Family

ID=38540888

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2008507332A Expired - Fee Related JP4850902B2 (ja) 2006-03-29 2006-03-29 表示素子及びその駆動方法並びにそれを備えた電子ペーパー

Country Status (3)

Country Link
US (1) US8232952B2 (ja)
JP (1) JP4850902B2 (ja)
WO (1) WO2007110948A1 (ja)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009031420A (ja) * 2007-07-25 2009-02-12 Nec Lcd Technologies Ltd 液晶表示装置及び電子表示装置
CN101828214A (zh) * 2007-10-15 2010-09-08 富士通株式会社 具有简单矩阵型的显示元件的显示装置以及简单矩阵驱动器
WO2009050778A1 (ja) * 2007-10-15 2009-04-23 Fujitsu Limited ドットマトリクス型の表示素子を有する表示装置
JP5163652B2 (ja) * 2007-10-15 2013-03-13 富士通株式会社 ドットマトリクス型の表示素子を有する表示装置およびその駆動方法
JP2009163092A (ja) * 2008-01-09 2009-07-23 Fujitsu Ltd 液晶表示素子の駆動方法および液晶表示装置
JP5332339B2 (ja) * 2008-06-25 2013-11-06 富士通株式会社 表示装置
JP2011164163A (ja) * 2010-02-05 2011-08-25 Fujitsu Ltd 反射型液晶表示素子
JP2011197625A (ja) * 2010-02-26 2011-10-06 Fujitsu Ltd 液晶表示装置および液晶駆動方法
US8698852B2 (en) 2010-05-20 2014-04-15 Semiconductor Energy Laboratory Co., Ltd. Display device and method for driving the same
JP2012211982A (ja) * 2011-03-31 2012-11-01 Fujitsu Ltd 液晶表示装置及びその駆動方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003098506A (ja) * 2001-09-21 2003-04-03 Optrex Corp メモリ性液晶表示装置の駆動方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5499126A (en) * 1993-12-02 1996-03-12 Ois Optical Imaging Systems, Inc. Liquid crystal display with patterned retardation films
JPH1048595A (ja) 1996-08-05 1998-02-20 Toshiba Corp 液晶表示装置
JP3433074B2 (ja) * 1997-11-18 2003-08-04 株式会社東芝 液晶表示装置
JP2001100176A (ja) * 1999-09-30 2001-04-13 Minolta Co Ltd 液晶表示装置及びその駆動方法
JP2001281620A (ja) 2000-03-29 2001-10-10 Minolta Co Ltd 液晶表示装置及び液晶表示素子の駆動方法
JP2001281621A (ja) * 2000-03-31 2001-10-10 Minolta Co Ltd 液晶表示装置およびその駆動方法
JP2003344827A (ja) * 2002-05-29 2003-12-03 Sharp Corp 液晶表示装置
JP2004013121A (ja) * 2002-06-11 2004-01-15 Optrex Corp 液晶表示装置の駆動方法
JP3854905B2 (ja) 2002-07-30 2006-12-06 株式会社 日立ディスプレイズ 液晶表示装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003098506A (ja) * 2001-09-21 2003-04-03 Optrex Corp メモリ性液晶表示装置の駆動方法

Also Published As

Publication number Publication date
WO2007110948A1 (ja) 2007-10-04
US20090027326A1 (en) 2009-01-29
JPWO2007110948A1 (ja) 2009-08-06
US8232952B2 (en) 2012-07-31

Similar Documents

Publication Publication Date Title
JP4850902B2 (ja) 表示素子及びその駆動方法並びにそれを備えた電子ペーパー
JP5245821B2 (ja) 液晶表示素子及びその駆動方法並びにそれを備えた電子ペーパー
US8144091B2 (en) Liquid crystal display element, driving method of the same, and electronic paper having the same
JP4915418B2 (ja) 表示素子、それを備えた電子ペーパー、それを備えた電子端末機器及びそれを備えた表示システム並びに表示素子の画像処理方法
JP5071388B2 (ja) 液晶表示素子及びその駆動方法並びにそれを備えた電子ペーパー
US7830479B2 (en) Liquid crystal display and electronic paper utilizing the display
US8199140B2 (en) Display device
JP5126062B2 (ja) 液晶表示素子およびその製造方法並びにそれを備えた電子ペーパー
JP4968262B2 (ja) 液晶表示素子及びそれを用いた電子ペーパー
JP5056843B2 (ja) 液晶表示素子及びその駆動方法、及びそれを用いた電子ペーパー
JP5168350B2 (ja) 表示素子、電子機器および携帯電話機
US20010038373A1 (en) Liquid crystal display driving method and liquid crystal display device
JP2013097296A (ja) 液晶表示装置および液晶表示素子の駆動方法
JP5141556B2 (ja) 液晶表示素子及びそれを用いた電子ペーパー
WO2009087756A1 (ja) 表示装置及びその駆動方法
JP2012123319A (ja) 液晶表示装置および液晶表示素子の駆動方法
JP5125276B2 (ja) 表示装置
JP2011095634A (ja) 液晶表示装置
JP2004347764A (ja) 液晶表示素子の駆動方法
TW200815873A (en) Liquid crystal display element and electronic paper using the same
TW200815841A (en) Liquid crystal display element, process for producing the same and electronic paper having the element

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110802

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110915

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20111018

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20111019

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20141028

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees