JP4533365B2 - 走査駆動回路とこれを利用した有機電界発光表示装置 - Google Patents

走査駆動回路とこれを利用した有機電界発光表示装置 Download PDF

Info

Publication number
JP4533365B2
JP4533365B2 JP2006277770A JP2006277770A JP4533365B2 JP 4533365 B2 JP4533365 B2 JP 4533365B2 JP 2006277770 A JP2006277770 A JP 2006277770A JP 2006277770 A JP2006277770 A JP 2006277770A JP 4533365 B2 JP4533365 B2 JP 4533365B2
Authority
JP
Japan
Prior art keywords
signal
terminal
switching element
clock
scanning
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2006277770A
Other languages
English (en)
Other versions
JP2007279667A (ja
Inventor
東 蓉 申
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Mobile Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Mobile Display Co Ltd filed Critical Samsung Mobile Display Co Ltd
Publication of JP2007279667A publication Critical patent/JP2007279667A/ja
Application granted granted Critical
Publication of JP4533365B2 publication Critical patent/JP4533365B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • G09G3/3241Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
    • G09G3/325Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror the data current flowing through the driving transistor during a setting phase, e.g. by using a switch for connecting the driving transistor to the data driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/18Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages
    • G11C19/182Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes
    • G11C19/184Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes with field-effect transistors, e.g. MOS-FET
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters

Description

本発明は有機電界発光表示装置に関し、特に電流書込み型有機電界発光装置に利用される走査駆動回路に関する。
最近、陰極線管(Cathode Ray Tube)の短所である重さと体積を減らすことができる各種平板表示装置が開発されている。平板表示装置では液晶表示装置(Liquid Crystal Display)、電界放出表示装置(Field Emission Display)、プラズマ表示パネル(Plasma Display Panel)、及び有機電界発光表示装置(Organic Light Emitting Display)などがある。
平板表示装置の中で有機電界発光表示装置は、電子と正孔との再結合によって光を発生する有機発光ダイオードを利用して映像を表示する。このような有機発光表示装置は早い応答速度を持つと同時に低い消費電力で駆動されるという長所がある。
一般的な有機発光表示装置は、画素ごとに形成されるトランジスタを利用してデータ信号に対応する電流を有機発光ダイオードに供給することで有機発光ダイオードから光が発生する。
このような従来の有機発光表示装置は、データ線にデータ信号を供給するためのデータ駆動部と、走査線に走査信号を順次に供給するための走査駆動部と、発光制御線に発光制御信号を供給するための発光制御駆動部と、データ線、走査線、及び発光制御線に接続される複数の画素を具備する画素部と、を具備する。
画素部に含まれた各画素は、走査線に走査信号が供給されたとき選択されてデータ線を介してデータ信号の供給を受ける。データ信号の供給を受けた画素は、データ信号に対応する所定輝度の光を生成しながら所定の映像を表示する。ここで、画素の発光時間は発光制御線を介して供給される発光制御信号によって制御される。
ここで、有機発光表示装置が大型パネルであるほど、サイズ、重さ、及び製造費用を低減するために走査駆動部または発光制御駆動部がパネルに実装されなければならない。
しかし、従来の走査駆動部または発光制御駆動部は、PMOSトランジスタ及びNMOSトランジスタで構成されるため、パネルに実装されにくかった。そして、従来の発光制御駆動部は、クロック信号の一周期以上ごとに出力信号を生成するために高速で駆動しにくい。また、PMOSトランジスタ及びNMOSトランジスタで構成された従来の走査駆動部または発光制御駆動部は出力信号を生成するとき所定の静電流(Static Current)が流れるので、消費電力が大きくなるという問題点がある。
大韓民国特許出願公開第10−2005−0121357号明細書
したがって、本発明は、能動駆動方式の電流書込み型有機電界発光表示装置で、走査信号を提供する第1走査駆動部と、発光制御信号を提供する第2走査駆動部で構成された走査駆動回路において、トランジスタの閾値電圧を補償して輝度のバラつきを補償し、走査信号によって発光制御信号を生成して低電力を消費する前記第2走査駆動部を具備してスタティック電流(static current)が流れる経路を無くすことで、消費電力が小さい走査駆動回路とこれを利用した有機電界発光表示装置を提供することにその目的がある。
前記目的を果たすために本発明の第1側面は、走査信号を生成する複数の走査信号生成手段から構成される第1走査駆動部と、発光制御信号を生成する複数の発光制御生成手段から構成される第2走査駆動部と、を含み、前記複数の走査信号生成手段は互いに直列に配列され、前記各走査信号生成手段は、入力信号または隣接する前記走査信号生成手段から生成される走査信号と、第1クロック信号および第2クロック信号と、の入力を受けて走査信号を生成し、前記複数の発光制御信号生成手段は互いに直列に配列され、前記各発光制御信号生成手段は、前記2つの走査信号生成手段から順次に生成される2個の走査信号と、第1クロック信号および/または第2クロック信号と、の入力を受けて一つの発光制御信号を生成することを特徴とする
また、本発明の第2側面は走査線、データ線、および発光信号線に接続されるように位置される複数の画素を含む画素部と、前記データ線にデータ信号を供給するデータ駆動回路と、走査信号を生成する複数の走査信号生成手段から構成される第1走査駆動部と、発光制御信号を生成する複数の発光制御生成手段から構成される第2走査駆動部と、を含む走査駆動回路と、を含み前記複数の走査信号生成手段は互いに直列に配列され、前記各走査信号生成手段は、入力信号または隣接する前記走査信号生成手段から生成される走査信号と、第1クロック信号および第2クロック信号と、の入力を受けて走査信号を生成し、前記複数の発光制御信号生成手段は互いに直列に配列され、前記各発光制御信号生成手段は、前記2つの走査信号生成手段から順次に生成される2個の走査信号と、第1クロック信号および/または第2クロック信号と、の入力を受けて一つの発光制御信号を生成することを特徴とする。
このような本発明によれば、走査駆動回路においてトランジスタの閾値電圧を補償して輝度のバラつきを補償し、走査信号によって発光制御信号を生成して低電力を消費する第2走査駆動部を具備してスタティック電流が流れうる経路を無くすことで、消費電力を最小化することができるという長所がある。
以下、添付された図面を参照して本発明の実施形態をより詳しく説明する。
図1は、本発明の実施形態による有機電界発光表示装置を示す構成図である。
図1を参照して説明すれば、本発明による有機電界発光表示装置は、画像を表現する画像表示部100、データ信号を伝達するデータ駆動回路200、走査信号及び発光制御信号を伝達する走査駆動回路300を含む。
画像表示部100は、列方向に延びている複数のデータ線D1−Dn、行方向に延びている複数の信号線(S1−Sm、E1−Em)、及びマトリックス模様に形成された複数の画素回路110を含む。ここで、前記各信号線は、画素を選択するための走査信号を伝達する複数の走査信号線S1−Sm、及び有機EL素子の発光期間を制御するための発光制御信号を伝達する複数の発光制御信号線E1−Emを含む。
走査駆動回路300は、前記走査信号を提供する第1走査駆動部と、前記発光制御信号を提供する第2走査駆動部とで構成される。そして、データ線D1−Dnと、走査制御信号線S1−Sm及び発光制御信号線E1−Emと、によって定義される画素領域にそれぞれ画素回路110が形成されている。
データ駆動回路200は、データ線D1−Dnにデータ電流IDATAを印加し、走査駆動回路300の第1走査駆動部は、走査信号線S1−Smに画素回路を選択するための走査信号を順次に印加する。また、走査駆動回路300の第2走査駆動部は、画素回路110の輝度を制御するための発光制御信号を発光制御信号線E1−Emに順次に印加する。
本発明の場合、走査駆動回路300が走査信号を生成する第1走査駆動部及び前記走査信号の入力を受けて発光制御信号を生成する第2走査駆動部を含んで構成されることを特徴とし、前記第2走査駆動部は複数の発光制御信号生成手段CCUを含み、各発光制御信号生成手段CCUは2個の走査信号及び1個または2個のクロック信号の入力を受けて一つの発光制御信号を出力する。
図2は、図1に示された有機電界発光表示装置の各画素領域に具備される画素回路110の一実施形態を示す回路図である。
ただし、図2では説明の便宜上j番目データ線Djとi番目信号線Si、Eiに連結された画素回路のみを示した。
図2に示されたように、本発明の一実施形態による画素回路110は、有機EL素子OLED、トランジスタm1−m4、及びキャパシタCstを含む。ここで、本実施形態では、トランジスタm1−m4にはPMOSトランジスタが使用されたが、これに限定されない。
第1トランジスタm1は、電源VDDと有機EL素子OLEDとの間に接続されて、有機EL素子OLEDに流れる電流を制御する。具体的には、トランジスタm1のソースは電源VDDに接続されて、ドレインはトランジスタm3を通じて有機EL素子OLEDのカソードに接続される。
また、第2トランジスタm2は、走査信号線Siからの走査信号に応答してデータ線Djからのデータ信号を第1トランジスタm1のゲートに伝達して、第4トランジスタm4は走査信号に応答して第1トランジスタm1をダイオード連結させる。
また、キャパシタCstは、第1トランジスタm1のゲート及びソースの間に接続されて、データ線Djからのデータ電流IDATAにあたる電圧を充電して、第3トランジスタm3は発光制御信号線Eiからの発光制御信号に応答して第1トランジスタm1に流れる電流を有機EL素子OLEDに伝達する。
図3は、本発明の実施形態による走査駆動回路300の構成を示すブロック図である。
図3を参照すれば、走査駆動回路300は走査信号を出力する第1走査駆動部310と前記走査信号の入力を受けて発光制御信号を出力する第2走査駆動部320とを含む。
第1走査駆動部310は、画素回路に供給する走査信号を生成する複数の走査信号生成手段SCUを含み、複数の走査信号生成手段は互いに直列に配列され、一番目の走査信号生成手段SCUには最初に入力信号INが供給されて二番目以降の走査信号生成手段SCUの出力信号は、それぞれ後段の走査信号生成手段SCUに入力信号として供給される。
また、前記各走査信号生成手段SCUは、第1クロック信号CLK1及び第2クロック信号CLK2がそれぞれ供給される第1クロック端子CLKaおよび第2クロック端子CLKbを具備する。第1クロック信号CLK1と第2クロック信号CLK2とは位相が1/2周期異なり、互いにハイレベルになる期間が存在する。望ましくは、第1クロック信号CLK1と第2クロック信号CLK2とは位相が1/2周期異なる。また、奇数番目走査信号生成手段(第1走査信号生成手段)の第1クロック端子CLKaには第1クロック信号CLK1が供給されて、第2クロック端子CLKbには第2クロック信号CLK2が供給される。
これとは反対に、偶数番目走査信号生成手段(第2走査信号生成手段)の第1クロック端子CLKaには第2クロック信号CLK2が供給されて、第2クロック端子CLKbには第1クロック信号CLK1が供給される。
すなわち、最初に入力信号INまたは前段の走査信号生成手段の出力電圧と、第1クロック信号CLK1及び第2クロック信号CLK2との供給を受けた各走査信号生成手段は各走査信号生成手段の出力ラインを通じて順次ローレベルの信号を出力する。
一方、第2走査駆動部320は、画素回路に供給する発光制御信号を生成する複数の発光制御信号生成手段CCUを含み、各発光制御信号生成手段CCUは第1走査駆動部310から順次に出力される2個の走査信号及び前記第1クロック信号CLK1及び/または第2クロック信号CLK2の入力を受けて一つの発光制御信号を生成する。
このとき、各発光制御信号生成手段CCUは、位相が異なる第1クロック信号CLK1及び/または第2クロック信号CLK2がそれぞれ供給される第1クロック端子CLKaおよび第2クロック端子CLKbを具備する。また、奇数番目発光制御信号生成手段の第1クロック端子CLKaには第1クロック信号CLK1が供給されて、第2クロック端子CLKbには第2クロック信号CLK2が供給される。
これとは反対に、偶数番目発光制御信号生成手段の第1クロック端子CLKaには第2クロック信号CLK2が供給されて、第2クロック端子CLKbには第1クロック信号CLK1が供給される。
一例で、第2走査駆動部320の第1発光制御信号生成手段CCUは、第1及び第2クロック信号と、第1走査駆動部310の一番目及び二番目の走査信号生成手段SCUから出力される走査信号S1,S2と、が入力される。
ただし、第1クロック信号、第2クロック信号は、第2走査駆動部320の各発光制御信号生成手段にそれぞれ入力されうるだけでなく、少なくとも一つ以上入力されればよい。
また、第2走査駆動部320の各発光制御信号生成手段CCUからの出力ラインには、図示されたように所定のキャパシタCが具備されることが好ましい。
そして、第1走査駆動部310から出力される走査信号は、別途のラインを通じて第2走査駆動部320を経ることなく画像表示部100に入力されるように構成することもできる。
すなわち、本発明による走査駆動回路300は、第2走査駆動部320の出力のみを画像表示部100に提供して発光制御信号を提供するように構成されるだけでなく、第1走査駆動部310から出力される走査信号を別途のラインを通じて画像表示部100に入力されるように構成して走査信号及び発光制御信号を同時に提供することができる。
図4は、図3に示された第1走査駆動部310の任意の走査信号生成手段SCUに対する回路図で、一例として一番目走査信号生成手段の回路構成を示し、図5は本発明の実施形態による走査駆動部の入出力信号波形に対するタイミング図である。
図4及び図5を参照すれば、第1走査駆動部310を構成する走査信号生成手段SCUは、位相が異なる第1クロック信号CLK1および第2クロック信号CLK2が入力され、クロック信号が互いに出力信号のレベルが異なる第1期間の間には、入力信号としての前段の走査信号生成手段の出力電圧または入力信号INを保存するプリチャージ(pre−charge)を遂行し、前記第1期間と反転された位相を持つ第2期間の間に評価を遂行する。結果的に第1走査駆動部310は、一定のパルス(たとえば、ローレベルのパルス)を、前記第1クロック信号CLK1および第2クロック信号CLK2のレベルが同一(たとえば、ハイレベル)となる時間間隔をおいて、順次に出力する。
すなわち、走査信号生成手段SCUは、前記プリチャージを遂行するプリチャージ期間(第1期間)ではハイレベルの信号を出力して、評価を遂行する評価期間(第2期間)には前記プリチャージ期間に受けた入力にあたる信号を出力する。
ただし、前記第1走査駆動部を構成する走査信号生成手段の場合、奇数番目走査信号生成手段の評価期間(プリチャージ)期間を偶数番目走査信号生成手段のプリチャージ期間(評価期間)と同じようにする。
以下、図4に示された第1走査駆動部の第1走査信号生成手段の回路構成を通じてより具体的に走査信号生成手段の動作を説明する。
ただし、以下では、走査信号生成手段に具備されるトランジスタはPMOS薄膜トランジスタをその例として説明しているが、本発明の実施形態が必ずしもこれに限定されるものではない。
図4を参照すれば、本発明による第1走査駆動部の奇数番目走査信号生成手段としての一番目走査信号生成手段は、最初に入力信号INの入力を受けて、第1クロック端子にゲート端子が接続された第1PMOSトランジスタM1と、第1PMOSトランジスタM1の出力端にゲート端子が接続されて、第2クロック端子及び出力ラインOUTに接続された第2POMSトランジスタM2と、前記第1クロック端子にゲート端子が接続されて、第2電源VSS及び第1ノードN1の間に接続された第3PMOSトランジスタM3と、第1PMOSトランジスタM1の出力端にゲート端子が接続されて、第1クロック端子及び第1ノードの間N1に接続された第4POMSトランジスタM4と、第1ノードN1にゲート端子が接続されて、第1電源VDD及び前記出力ラインOUTの間に接続された第5PMOSトランジスタM5と、が含まれて構成される。
また、第1PMOSトランジスタM1の出力端及び出力ラインOUTの間に接続された第1キャパシタC1がさらに含まれて構成される。
ここで、図4に示された走査信号生成手段が第1走査駆動部の奇数番目走査信号生成手段の場合には前記第1クロック端子に第1クロック信号CLK1が供給されて、前記第2クロック端子に第2クロック信号CLK2が供給される。
これとは反対に、図4に示された走査信号生成手段が偶数番目の場合には前記第1クロック端子には第2クロック信号CLK2が供給されて、第2クロック端子には第1クロック信号CLK1が供給される。
また、第2電源VSSには別途の負の電源が印加されうるが、図4に示されたように接地GNDされて構成することも可能である。本発明の実施形態では、第2電源VSSは、接地して具現している。
このような各走査信号生成手段は、大きく伝達部、反転部、およびバッファー部を含み、前記伝達部は第1PMOSトランジスタM1、第2POMSトランジスタM2、及び第1キャパシタC1で構成されて、前記反転部は第1PMOSトランジスタM1、第3PMOSトランジスタM3、および第4PMOSトランジスタM4で構成されて、前記バッファー部は第5PMOSトランジスタM5で構成される。
このとき、第1クロック信号CLK1がローレベル、および第2クロック信号CLK2がハイレベルである期間がプリチャージ期間となって、第1クロック信号CLK1がハイレベル、および第2クロック信号CLK2がローレベルである期間が評価期間になる。
前記プリチャージ期間ではハイレベルの出力を出し、評価期間には前記プリチャージ期間に受けた入力にあたる信号を出力する。
ただし、本発明の実施形態の場合、各走査信号生成手段に入力される信号としての第1,第2クロック信号が、図5に示すように、それぞれハイレベルで所定部分オーバーラップされて提供される。
これは、前記各走査信号生成手段に入力される一対のクロック信号CLK1、CLK2が互いにハイレベルでオーバーラップされた時間間隔を置いて順次にローレベルの信号を出力するようにし、このように各走査信号生成手段の出力信号間に所定の時間間隔をおくようにするのは、クロック・スキュー(clock skew)または遅延に対するマージンを確保するためである。
図4及び図5を参照して、第1走査駆動部の奇数番目走査信号生成手段に対する回路の動作をみれば、まず、プリチャージ期間、すなわち、第1クロック信号CLK1がローレベル、および第2クロック信号CLK2がハイレベルに入力される間にはPMOSトランジスタM1,M3がオン(ON)になって、入力信号INまたは前段の走査信号生成手段の出力電圧がそれぞれPMOSトランジスタM2,M4のゲート端子に伝達する。
したがって、前記プリチャージ期間には、第1キャパシタC1に入力信号としての前段の走査信号生成手段の出力電圧または入力信号INが保存されて、第1ノードN1には第2クロック信号CLK2または第2電源VSSによってローレベルの信号が充電されるので、M5がオンされてハイレベルの第1電源VDDが出力端OUTを通じて出力される。すなわち、前記プリチャージ期間で前記走査信号生成手段のバッファー部の出力はハイレベルになる。
また、評価期間の間にはM1がオフされて入力信号INまたは前走査信号生成手段の出力電圧が遮断され、PMOSトランジスタM3,M4もオフされる。
このとき、前記プリチャージ期間の間に入力を受けた信号、すなわち、前段の走査信号生成手段の出力電圧または入力信号INがハイレベルの場合には、前記プリチャージ期間の間にフリーチャージされた信号レベルが維持されるので、前記バッファー部は相変らずハイレベルを出力するようになる。
一方、前記プリチャージ期間の間に入力を受けた信号、すなわち、前段の走査信号生成手段の出力電圧または入力信号INがローレベルの場合には、第1キャパシタC1によって保存された前記ローレベル信号によってPMOSトランジスタM2がオンになるが、前記伝達部ではPMOSトランジスタM2がオンになることによってローレベルの値を有する第2クロック信号CLK2が出力端OUTを通じて出力される。
すなわち、前記評価期間において前記走査信号生成手段は、事前のプリチャージ期間に入力を受けた信号、すなわち、前段の走査信号生成手段の出力電圧または入力信号INがローレベルの場合にはローレベルを出力し、ハイレベルの場合にはハイレベルを出力する動作を遂行する。
ただし、上述で説明したように、前記走査信号生成手段に入力される信号としての第1,第2クロック信号は、図5で示されたようにハイレベルで所定間隔オーバーラップされて提供される。
第1クロック信号CLK1及び第2クロック信号CLK2がハイレベルであるとき、その状態になる前がプリチャージ期間なら第1クロック信号CLK1によって制御されるPMOSトランジスタM1,M3がすべてオフになって、C1の電圧がそのまま維持されるので事前の状態の出力を維持する。
一方、その状態になる前が評価期間ならPMOSトランジスタM1,M3がオフになっており、PMOSトランジスタM2は前の状態を維持するが、PMOSトランジスタM2がオフされていればハイレベルの入力を受けたことになるので、結果的にM5によってハイレベル出力が維持される。
逆に、PMOSトランジスタM3がオンになっていればローレベルの入力を受けたことになるので、M2のゲート端子がフローティングされているからC1の電圧がそのまま維持され、それによってPMOSトランジスタM2は引き続きオン状態を維持し、出力がハイレベルである第2クロック信号が出力されることで結果的にハイレベルが出力される。
このように第1クロック信号CLK1、第2クロック信号CLK2がハイレベルであるとき、前の状態がプリチャージ期間なら前の状態の出力を維持し、評価期間なら出力がハイレベルになるので、第1クロック信号CLK1、第2クロック信号CLK2のハイレベルがオーバーラップされた間隔ほど、隣接した走査信号生成手段との出力パルスの間に時間間隔を与えることができる。
ただし、図5に示されたように第1走査駆動部の第1の走査信号生成手段に入力される入力信号INが、最初2回のフリーチャージが遂行される期間を含んで印加されるから、これによって前記走査信号生成手段SCUでは、示されたようにそれぞれの走査線または第2走査駆動部の各発光制御信号生成手段CCUに連続的な2回のローレベル走査信号を提供する。
図6は図3に示された第2走査駆動部の第1実施形態による任意発光制御信号生成手段CCUの回路図である。
ただし、図6は一例として第2走査駆動部の第1発光制御信号生成手段の回路構成を示しており、前記第2走査駆動部の第1発光制御信号生成手段CCUは、第1クロック信号及び/または第2クロック信号と第1走査駆動部の第1,第2走査信号生成手段から出力される走査信号S1,S2が入力される。
図5及び図6を参照すれば、前記第2走査駆動部を構成する発光制御信号生成手段CCUは、第1電源VDDと出力端N2との間に接続された第1スイッチング素子SW1と、出力端N2と第2電源VSSとの間に接続された第2スイッチング素子SW2と、第1電極が出力端N2に接続されて、第2電極が第2スイッチング素子SW2のゲート電極に連結された第1ノードN1に接続された第1キャパシタC1と、第1ノードN1と出力端N2及び第1スイッチング素子SW1のゲート電極に接続された第3スイッチング素子SW3と、第1ノードN1と第2電源VSSとの間に接続されてゲート電極がコンバーション部の出力端に接続された第4スイッチング素子SW4と、を具備する。ここで、第1電源VDDの電圧レベルは、第2電源VSSの電圧レベルより高い。
また、第1スイッチング素子SW1ないし第4スイッチング素子SW4は、PMOSトランジスタである。また、第1スイッチング素子SW1及び第3スイッチング素子SW3はそれぞれ二つのトランジスタが結合されて具現されているトランスミッションゲート構造を持つトランジスタに具現されて、それぞれ一つのソースと一つのドレインと二つの第1ゲートおよび第2ゲートを具備する。そして、第2スイッチング素子SW2及び第4スイッチング素子SW4は、一つのトランジスタで具現される。
第1スイッチング素子SW1のソースは、第1電源VDDに接続されて、ドレインは出力端N2に接続される。第1スイッチング素子SW1の第1ゲート電極には前記第1走査駆動部から出力される第1走査信号S1が伝達され、第2ゲート電極には前記第1走査駆動部から第2走査信号S2が伝達される。このような、第1スイッチング素子SW1は、第1走査信号S1または第2走査信号S2によって第1電圧を出力端N2に供給する第1パスを形成する。
第2スイッチング素子SW2のゲートは、第1ノードN1に接続されて、ソースは出力端N2に接続されてドレインは第2電源VSSに接続される。このような、第2スイッチング素子SW2は、第1ノードN1、すなわちゲートの電圧によって第2電源VSSを出力端N2に供給する第2パスを形成する。このとき、第1電源VDDの電圧レベルは第2電源VSSの電圧レベルより高い。
第3スイッチング素子SW3のソースは出力端N2に接続されて、ドレインは第1ノードN1に接続されて第3スイッチング素子SW3の第1ゲートには第1走査信号S1が伝達されて、第2ゲートには第2走査信号S2が伝達される。このような、第3スイッチング素子SW3は、第1走査信号S1または第2走査信号S2によって第1スイッチング素子SW1を経由して供給される第1電源VDDを第1ノードN1に供給する。
これによって、第3スイッチング素子SW3はローレベルの第1走査信号S1または第2走査信号S2によってオン状態になって第2スイッチング素子SW2のゲートソース間の電圧を等しくして第2スイッチング素子SW2を通じて形成される第2パスを遮断する役目をする。
第4スイッチング素子SW4のソースは、第1ノードN1に接続されて、ドレインは第2電源VSSに接続されて、ゲートにはコンバーション部の出力端N4に接続される。
ここで、前記コンバーション部は、第1電源VDDと第3ノードN3との間に接続された第5スイッチング素子SW5と、第3ノードN3と第1入力端子との間に接続された第6スイッチング素子SW6と、コンバーション部出力端N4と第2入力端子との間に接続されて、ゲート電極が第3ノードN3に接続された第7スイッチング素子SW7と、第1電源VDDとコンバーション部出力端N4との間に接続された第8スイッチング素子SW8と、第3ノードN3とコンバーション部出力端N4との間に接続された第2キャパシタC2と、が含まれて構成される。
ここで、第5スイッチング素子SW5のゲート電極は、第1走査信号S1の入力ラインに接続されて、第6スイッチング素子SW6及び第8スイッチング素子SW8のゲート電極は、第2走査信号S2の入力ラインに接続される。また、前記第1入力端子には第2走査信号S2が入力されて、第2入力端子には第2クロック信号CLK2が入力される。
すなわち、第4スイッチング素子SW4は前記コンバーション部の出力信号にオン−オフが制御される。
また、第1キャパシタC1は、出力端N2に接続される第1電極と第1ノードN1に接続される第2電極を持つ。このような、第1キャパシタC1は第4スイッチング素子SW4のスイッチング動作によって第2スイッチング素子SW2のゲートソース間の電圧を保存した後、第2スイッチング素子SW2のゲートソース間の電圧によって第2スイッチング素子SW2をスイッチングさせる役目を果たす。このような、第1キャパシタC1は第4スイッチング素子SW4のスイッチング動作によって第2スイッチング素子SW2のオン状態を維持させて、第2パスが持続的に維持されるようにする。
図5及び図6を参照して前記第2走査駆動部の第1発光制御信号生成手段の動作を説明する。
第1走査信号S1がローレベルに入力されて、第2走査信号S2がハイレベルに入力される第1区間T1及び第3区間T3と、第1走査信号S1ハイレベルに入力されて、第2走査信号S2がローレベルに入力される第2区間T2及び第4区間T4では、第1スイッチング素子SW1および第3スイッチング素子SW3はオン状態になって、コンバーション部の出力が前記区間でハイレベルなので第4スイッチング素子SW4はオフ状態になる。
したがって、第1電源VDDが第1スイッチング素子SW1を通じて出力端に伝達されて第1スイッチング素子SW1および第3スイッチング素子SW3を通じて第1ノードN1に伝達される。したがって、第1区間T1及び第3区間T3と、第2区間及び第4区間T4から出力端N2には第1電源VDDの電圧レベルが出力される。
また、第3スイッチング素子SW3によって第2スイッチング素子SW2にソースとゲートにそれぞれ第1電源VDDが伝達されて第2スイッチング素子SW2のゲートソース間の電圧差はゼロになって、第2スイッチング素子SW2のソースとドレインとの間のパスが遮られ、出力端N2および第2スイッチング素子SW2を通じて第2電源VSSに静電流(Static Current)が流れなくなる。
したがって、出力端N2で第1電源VDDの電圧レベルを出力するうちに第3スイッチング素子SW3を利用して第2スイッチング素子SW2のゲートソース間の電圧レベルの差をゼロにして静電流パスを遮断することで消費電力を減少させる。
また、第1走査信号S1及び第2走査信号S2がハイレベルに重畳されて印加される区間T’では、コンバーション部の出力はハイレベルに維持されるので、結果的に第1スイッチング素子SW1及び第3スイッチング素子SW3と第4スイッチング素子SW4はすべてオフ状態になって前の区間の出力が維持されるので、出力端N2には第1電源VDDの電圧レベルが出力される。
引き続いて、第1走査信号S1及び第2走査信号S2がハイレベルに印加されて、第2クロック信号CLK2がローレベルに印加される第5区間T5では、コンバーション部の出力がローレベルなので第1スイッチング素子SW1及び第3スイッチング素子SW3はオフ状態になって第4スイッチング素子SW4はオン状態になる。
第4スイッチング素子SW4がオン状態になることによって、第1ノードN1の電圧が降下し、第1キャパシタCの第2端子と第1端子との間、即ち、第2スイッチング素子SW2のソースとゲートとの間には第2スイッチング素子SW2の閾値電圧の絶対値(|Vth|)以上の電圧が印加される。このように動作して、第2スイッチング素子SW2はオン状態になる。
その後、第1ノードN1の電圧が引き続き降下して第4スイッチング素子SW4のソースとゲートとの間の電圧が第4スイッチング素子SW4の閾値電圧の絶対値以下になれば、第4スイッチング素子SW4はオフ状態になる。
第4スイッチング素子SW4がオフ状態になれば、キャパシタCの第1端子は、フローティング(floating)状態になって第1キャパシタC1に保存された電圧は一定に維持される。
したがって、第1キャパシタC1の第2端子と第1端子との間に保存された電圧は、第2スイッチング素子SW2の閾値電圧の絶対値(|Vth|)以上の電圧を維持するようになるので、出力端N2の電圧が第2電源VSSの電圧レベルに到逹するように第2スイッチング素子SW2がオン状態を維持するようにしてプルダウン(Pull−Down)になるようにする。
すなわち、本発明の実施形態による第2走査駆動回路の発光制御信号生成手段は、第3スイッチング素子SW3を利用して第1電源VDDの電圧レベルを出力する間に第2スイッチング素子SW2の静電流パスを遮断して電流損失を減少させると同時に、第1キャパシタC1を利用して第2スイッチング素子SW2のオン状態を維持させてプルダウンされる第2電源VSSの電圧レベルを出力するようになる。
結果的に、これはフルスイング(Full Swing)される第1電源の電圧レベルと第2電源の電圧レベルの出力が可能と同時にPMOSトランジスタの静電流による電流損失を減らして消費電力が減少される。
また、これを通じて出力される発光制御信号は、第1電源の電圧レベルと第2電源の電圧レベルとの間をフルスイングするようになって画像表示部100から発光制御信号の入力を受けて正確な動作ができるようになる。
図7Aないし図7Eは、図3に示された第2走査駆動部の第2ないし第6実施形態による任意発光制御信号生成手段CCUの回路図である。
ただし、これは図6を通じて説明した発光制御信号生成手段と同じ構成に対しては同じ図面符号を使用し、具体的な構成及び動作の説明は前述と同様であるから略する。
図7A〜図7Eに示された各実施形態はまず、図6に示された第2走査駆動部の発光制御信号生成手段回路構成の中でコンバーション部に入力される信号が異なる点以外にはその動作及び構成は同じである。
すなわち、前記コンバーション部は第1電源VDDと第3ノードN3との間に接続された第5スイッチング素子SW5と、第3ノードN3と第1入力端子との間に接続された第6スイッチング素子SW6と、コンバーション部出力端N4と第2入力端子との間に接続されて、ゲート電極が第3ノードN3に接続された第7スイッチング素子SW7と、第1電源VDDとコンバーション部出力端N4との間に接続された第8スイッチング素子SW8と、第3ノードN3とコンバーション部出力端N4との間に接続された第2キャパシタC2が含まれて構成される。
図7Aの場合、第6スイッチング素子SW6及び第8スイッチング素子SW8のゲート電極が第2走査信号S2入力ラインではない第1クロック信号CLK1入力ラインに接続される。
また、図7Bの場合、第6スイッチング素子SW6のゲート電極は第2走査信号S2入力ラインに接続されて第8スイッチング素子SW8のゲート電極は第1クロック信号CLK1入力ラインに接続される。
また、図7Cの場合、第6スイッチング素子SW6及び第8スイッチング素子SW8のゲート電極が第1クロック信号CLK1入力ラインに接続されて、第1入力端子に第2走査信号S2ではない第1クロック信号CLK1が入力される。
また、図7Dの場合、第6スイッチング素子SW6のゲート電極は第1クロック信号CLK1の入力ラインに接続されて、第8スイッチング素子SW8のゲート電極は第2走査信号S2の入力ラインに接続されて、第1入力端子には第1クロック信号CLK1が入力される。
また、図7Eの場合のように第8スイッチング素子SW8が除去されて構成されうるし、このとき第6スイッチング素子のゲート電極、第1入力端子、および第2入力端子に入力される信号は、前述のように多様な信号が入力されうる。
以上添付した図面を参照して本発明について詳細に説明したが、これは例示的なものに過ぎず、当該技術分野における通常の知識を有する者であれば、多様な変形及び均等な他の実施形態が可能であるということを理解することができる。
本発明の実施形態による有機電界発光表示装置を示す構成図である。 図1に示された有機電界発光表示装置の各画素領域に具備される画素回路の一実施形態を示す回路図である。 本発明の実施形態による走査駆動回路の構成を示すブロック図である。 図3に示された第1走査駆動部の任意走査信号生成手段SCUに対する回路図である。 本発明の実施形態による走査駆動部の入出力信号波形に対するタイミング図である。 図3に示された第2走査駆動部の第1実施形態による任意発光制御信号生成手段CCUの回路図である。 図3に示された第2走査駆動部の第2ないし第6実施形態による任意発光制御信号生成手段CCUの回路図である。 図3に示された第2走査駆動部の第2ないし第6実施形態による任意発光制御信号生成手段CCUの回路図である。 図3に示された第2走査駆動部の第2ないし第6実施形態による任意発光制御信号生成手段CCUの回路図である。 図3に示された第2走査駆動部の第2ないし第6実施形態による任意発光制御信号生成手段CCUの回路図である。 図3に示された第2走査駆動部の第2ないし第6実施形態による任意発光制御信号生成手段CCUの回路図である。
符号の説明
100 画像表示部、
110 画素回路、
200 データ駆動回路、
300 走査駆動回路、
310 第1走査駆動部、
320 第2走査駆動部。

Claims (13)

  1. 走査信号を生成する複数の走査信号生成手段から構成される第1走査駆動部と、
    発光制御信号を生成する複数の発光制御生成手段から構成される第2走査駆動部と、
    を含み、
    前記複数の走査信号生成手段は互いに直列に配列され、前記各走査信号生成手段は、入力信号または隣接する前記走査信号生成手段から生成される走査信号と、第1クロック信号および第2クロック信号と、の入力を受けて走査信号を生成し、
    前記複数の発光制御信号生成手段は互いに直列に配列され、前記各発光制御信号生成手段は、前記2つの走査信号生成手段から順次に生成される2個の走査信号と、第1クロック信号および/または第2クロック信号と、の入力を受けて一つの発光制御信号を生成し、
    前記各走査信号生成手段は、
    前記入力信号または隣接する前記走査信号生成手段から生成される走査信号の入力を受けて、第1クロック端子にゲート端子が接続された第1トランジスタと、
    前記第1トランジスタの出力端にゲート端子が接続されて、第2クロック端子及び出力ラインに接続された第2トランジスタと、
    前記第1クロック端子にゲート端子が接続されて、第2電源及び第1ノードの間に接続された第3トランジスタと、
    前記第1トランジスタの出力端にゲート端子が接続されて、第1クロック端子及び第1ノードの間に接続された第4トランジスタと、
    前記第1ノードにゲート端子が接続されて、第1電源及び前記出力ラインの間に接続された第5トランジスタと、
    前記第1トランジスタの出力端及び前記出力ラインの間に接続された第1キャパシタと、が含まれ、
    前記各発光制御信号生成手段は、
    第1電源と出力端との間に接続された第1スイッチング素子と、
    出力端と第2電源との間に接続された第2スイッチング素子と、
    第1電極が出力端に接続されて、第2電極が第2スイッチング素子のゲート電極に連結する第1ノードに接続された第2キャパシタと、
    第1ノードと出力端及び第1スイッチング素子のゲート電極とに接続された第3スイッチング素子と、
    第1ノードと第2電源との間に接続されてゲート電極がコンバーション部の出力端に接続された第4スイッチング素子と、が含まれ
    前記各発光制御信号生成手段の前記コンバーション部は、
    第1電源と第3ノードとの間に接続された第5スイッチング素子と、
    第3ノードと第1入力端子との間に接続された第6スイッチング素子と、
    コンバーション部の出力端と第2入力端子との間に接続されて、ゲート電極が第3ノードに接続された第7スイッチング素子と、
    前記第3ノードとコンバーション部の出力端との間に接続された第3キャパシタと、
    が含まれて構成されることを特徴とする走査駆動回路。
  2. 前記走査信号生成手段および前記発光制御信号生成手段は、
    前記第1クロック信号および前記第2クロック信号が入力される端子である第1クロック端子および第2クロック端子を具備し、
    前記第1クロック信号および第2クロック信号は、位相が相違し、レベルが同一となる期間を有することを特徴とする請求項1に記載の走査駆動回路。
  3. 前記複数の走査信号生成手段は、前記第1クロック信号が前記第1クロック端子に供給される第1走査信号生成手段と、前記第2クロック信号が前記第2クロック端子に供給される第2走査信号生成手段と、を含み、
    前記第1走査信号生成手段と前記第2走査信号生成手段とが交互に配列されることを特徴とする請求項2に記載の走査駆動回路。
  4. 前記第1クロック信号がローレベルに入力され、前記第2クロック信号がハイレベルに入力される期間にプリチャージが遂行されて、前記第1クロック信号がハイレベルで、前記第2クロック信号がローレベルに入力される期間に評価が遂行されることを特徴とする請求項に記載の走査駆動回路。
  5. 前記複数の走査信号生成手段は、前記第クロック信号が前記第1クロック端子に供給される第1走査信号生成手段と、前記第クロック信号が前記第2クロック端子に供給される第2走査信号生成手段と、を含み、
    前記第1走査信号生成手段と前記第2走査信号生成手段とが交互に配列されることを特徴とする請求項に記載の走査駆動回路。
  6. 前記第1クロック信号がハイレベルに入力され、前記第2クロック信号がローレベルに入力される期間にプリチャージが遂行されて、前記第1クロック信号がローレベルで、前記第2クロック信号がハイレベルに入力される期間に評価が遂行されることを特徴とする請求項5に記載の走査駆動回路。
  7. 前記プリチャージ期間にはハイレベルが出力されて、前記評価期間には前記プリチャージ期間に受けた入力にあたるレベルの信号が出力されて、
    前記第1クロック信号、および2クロック信号が共にハイレベルである期間の前がプリチャージ期間なら以前の出力を維持して、評価期間ならハイレベルが出力されることを特徴とする請求項4または請求項6に記載の走査駆動回路。
  8. 前記第1スイッチング素子及び第3スイッチング素子は、
    それぞれ二つのトランジスタが結合して具現されるトランスミッションゲート構造を持つトランジスタであることを特徴とする請求項7に記載の走査駆動回路。
  9. 第1電源とコンバーション部の出力端との間に接続された第8スイッチング素子がさらに含まれることを特徴とする請求項6記載の走査駆動回路。
  10. 前記第8スイッチング素子のゲート電極は、
    第2走査信号の入力ラインまたは第1クロック信号に接続されることを特徴とする請求項に記載の走査駆動回路。
  11. 前記第5スイッチング素子のゲート電極は、
    第1走査信号の入力ラインに接続されて、前記第6スイッチング素子のゲート電極は第2走査信号の入力ラインまたは第1クロック信号に接続されることを特徴とする請求項に記載の走査駆動回路。
  12. 前記第1入力端子には第2走査信号または第1クロック信号が入力されて、第2入力端子には第2クロック信号が入力されることを特徴とする請求項に記載の走査駆動回路。
  13. 走査線、データ線、および発光信号線に接続されるように位置される複数の画素を含む画素部と、
    前記データ線にデータ信号を供給するデータ駆動回路と、
    走査信号を生成する複数の走査信号生成手段から構成される第1走査駆動部と、発光制御信号を生成する複数の発光制御生成手段から構成される第2走査駆動部と、を含む走査駆動回路と、を含み
    前記複数の走査信号生成手段は互いに直列に配列され、前記各走査信号生成手段は、入力信号または隣接する前記走査信号生成手段から生成される走査信号と、第1クロック信号および第2クロック信号と、の入力を受けて走査信号を生成し、
    前記複数の発光制御信号生成手段は互いに直列に配列され、前記各発光制御信号生成手段は、前記2つの走査信号生成手段から順次に生成される2個の走査信号と、第1クロック信号および/または第2クロック信号と、の入力を受けて一つの発光制御信号を生成し、
    前記各走査信号生成手段は、
    前記入力信号または隣接する前記走査信号生成手段から生成される走査信号の入力を受けて、第1クロック端子にゲート端子が接続された第1トランジスタと、
    前記第1トランジスタの出力端にゲート端子が接続されて、第2クロック端子及び出力ラインに接続された第2トランジスタと、
    前記第1クロック端子にゲート端子が接続されて、第2電源及び第1ノードの間に接続された第3トランジスタと、
    前記第1トランジスタの出力端にゲート端子が接続されて、第1クロック端子及び第1ノードの間に接続された第4トランジスタと、
    前記第1ノードにゲート端子が接続されて、第1電源及び前記出力ラインの間に接続された第5トランジスタと、
    前記第1トランジスタの出力端及び前記出力ラインの間に接続された第1キャパシタと、が含まれ、
    前記各発光制御信号生成手段は、
    第1電源と出力端との間に接続された第1スイッチング素子と、
    出力端と第2電源との間に接続された第2スイッチング素子と、
    第1電極が出力端に接続されて、第2電極が第2スイッチング素子のゲート電極に連結する第1ノードに接続された第2キャパシタと、
    第1ノードと出力端及び第1スイッチング素子のゲート電極とに接続された第3スイッチング素子と、
    第1ノードと第2電源との間に接続されてゲート電極がコンバーション部の出力端に接続された第4スイッチング素子と、が含まれ
    前記各発光制御信号生成手段の前記コンバーション部は、
    第1電源と第3ノードとの間に接続された第5スイッチング素子と、
    第3ノードと第1入力端子との間に接続された第6スイッチング素子と、
    コンバーション部の出力端と第2入力端子との間に接続されて、ゲート電極が第3ノードに接続された第7スイッチング素子と、
    前記第3ノードとコンバーション部の出力端との間に接続された第3キャパシタと、
    が含まれて構成されることを特徴とする有機電界発光表示装置
JP2006277770A 2006-04-06 2006-10-11 走査駆動回路とこれを利用した有機電界発光表示装置 Active JP4533365B2 (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060031636A KR100748321B1 (ko) 2006-04-06 2006-04-06 주사 구동회로와 이를 이용한 유기 전계발광 표시장치

Publications (2)

Publication Number Publication Date
JP2007279667A JP2007279667A (ja) 2007-10-25
JP4533365B2 true JP4533365B2 (ja) 2010-09-01

Family

ID=38110018

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006277770A Active JP4533365B2 (ja) 2006-04-06 2006-10-11 走査駆動回路とこれを利用した有機電界発光表示装置

Country Status (6)

Country Link
US (1) US8031141B2 (ja)
EP (1) EP1843317B1 (ja)
JP (1) JP4533365B2 (ja)
KR (1) KR100748321B1 (ja)
CN (1) CN100520889C (ja)
TW (1) TWI362643B (ja)

Families Citing this family (40)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100762690B1 (ko) * 2005-11-07 2007-10-01 삼성에스디아이 주식회사 데이터구동회로와 이를 이용한 유기발광표시장치
KR100830296B1 (ko) 2006-09-22 2008-05-19 삼성에스디아이 주식회사 주사구동부, 주사신호의 구동방법 및 그를 이용한유기전계발광표시장치
JP4835626B2 (ja) * 2008-04-03 2011-12-14 ソニー株式会社 シフトレジスタ回路、表示パネル及び電子機器
KR20100060611A (ko) * 2008-11-28 2010-06-07 삼성전자주식회사 소스 드라이버 집적회로용 출력버퍼에 채용하기 적합한 출력구동 회로
KR100986862B1 (ko) * 2009-01-29 2010-10-08 삼성모바일디스플레이주식회사 발광제어선 구동부 및 이를 이용한 유기전계발광 표시장치
KR101097353B1 (ko) 2010-05-07 2011-12-23 삼성모바일디스플레이주식회사 게이트 구동회로 및 이를 이용한 유기전계발광표시장치
KR101804315B1 (ko) * 2010-12-06 2018-01-11 삼성디스플레이 주식회사 표시 장치, 표시 장치를 위한 주사 구동 장치 및 그 구동 방법
KR101944465B1 (ko) 2011-01-06 2019-02-07 삼성디스플레이 주식회사 발광 제어선 구동부 및 이를 이용한 유기전계발광 표시장치
KR101839953B1 (ko) * 2011-01-21 2018-03-20 삼성디스플레이 주식회사 구동 장치 및 이를 이용한 표시 장치
CN107195266B (zh) * 2011-05-13 2021-02-02 株式会社半导体能源研究所 显示装置
US9208714B2 (en) * 2011-08-04 2015-12-08 Innolux Corporation Display panel for refreshing image data and operating method thereof
CN102708795B (zh) * 2012-02-29 2014-11-12 京东方科技集团股份有限公司 阵列基板行驱动单元、阵列基板行驱动电路以及显示装置
CN102682692B (zh) * 2012-05-21 2014-11-05 京东方科技集团股份有限公司 移位寄存器、驱动装置及显示器
CN103117042B (zh) * 2013-02-22 2015-03-18 合肥京东方光电科技有限公司 一种像素单元驱动电路、驱动方法、像素单元及显示装置
CN103280200B (zh) * 2013-04-22 2015-01-21 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路与显示器件
KR102083609B1 (ko) * 2013-05-09 2020-03-03 삼성디스플레이 주식회사 표시장치, 주사 구동 장치 및 그 구동 방법
KR20150016706A (ko) * 2013-08-05 2015-02-13 삼성디스플레이 주식회사 스테이지 회로 및 이를 이용한 유기전계발광 표시장치
KR102061256B1 (ko) * 2013-08-29 2020-01-03 삼성디스플레이 주식회사 스테이지 회로 및 이를 이용한 유기전계발광 표시장치
KR102270613B1 (ko) * 2013-11-21 2021-06-30 엘지디스플레이 주식회사 유기발광다이오드 표시장치
US9454935B2 (en) 2013-11-21 2016-09-27 Lg Display Co., Ltd. Organic light emitting diode display device
CN104751769A (zh) 2013-12-25 2015-07-01 昆山工研院新型平板显示技术中心有限公司 扫描驱动器及使用该扫描驱动器的有机发光显示器
TWI571852B (zh) * 2014-03-18 2017-02-21 群創光電股份有限公司 有機發光二極體顯示裝置及其驅動方法
TWI595472B (zh) * 2014-06-23 2017-08-11 友達光電股份有限公司 顯示面板
KR102242892B1 (ko) * 2014-07-03 2021-04-22 엘지디스플레이 주식회사 스캔구동부 및 이를 이용한 유기전계발광표시장치
TWI546786B (zh) 2014-08-22 2016-08-21 友達光電股份有限公司 顯示面板
CN104318888B (zh) * 2014-11-06 2017-09-15 京东方科技集团股份有限公司 阵列基板栅极驱动单元、方法、电路和显示装置
KR102238640B1 (ko) * 2014-11-10 2021-04-12 엘지디스플레이 주식회사 유기발광다이오드 표시장치
KR102348764B1 (ko) * 2015-01-30 2022-01-07 엘지디스플레이 주식회사 유기 발광 표시 장치 및 그 구동 방법
KR102525548B1 (ko) * 2015-12-29 2023-04-26 삼성디스플레이 주식회사 표시 장치 및 이를 포함하는 전자 기기
KR102478374B1 (ko) * 2015-12-30 2022-12-15 엘지디스플레이 주식회사 게이트 구동회로 및 이를 포함하는 표시장치
CN105957556A (zh) * 2016-05-11 2016-09-21 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及其驱动方法、显示装置
KR102531111B1 (ko) * 2016-07-07 2023-05-11 삼성디스플레이 주식회사 통합 구동부 및 이를 포함하는 표시 장치
CN107591129B (zh) * 2017-09-04 2019-08-30 深圳市华星光电半导体显示技术有限公司 用于发光二极管显示的扫描驱动电路及显示面板
CN109637430B (zh) * 2019-02-21 2020-12-25 合肥鑫晟光电科技有限公司 移位寄存器及其驱动方法、栅极驱动电路、显示装置
CN110070828B (zh) * 2019-04-08 2021-02-26 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板
CN110349536B (zh) * 2019-04-08 2021-02-23 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板
CN111210776B (zh) * 2020-01-19 2021-08-06 京东方科技集团股份有限公司 栅极驱动电路、显示面板
JP2022099473A (ja) * 2020-12-23 2022-07-05 武漢天馬微電子有限公司 表示装置
CN113570999B (zh) * 2021-08-04 2023-06-30 武汉天马微电子有限公司 一种显示面板和显示装置
CN113990236B (zh) * 2021-11-01 2023-09-01 武汉天马微电子有限公司 显示面板及其驱动方法、显示装置

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002352593A (ja) * 2001-05-21 2002-12-06 Seiko Epson Corp シフトレジスタ、電気光学パネル、その駆動回路および駆動方法、および電子機器
JP2005338837A (ja) * 2004-05-25 2005-12-08 Samsung Sdi Co Ltd 表示装置および表示装置の駆動方法
JP2006011368A (ja) * 2004-06-25 2006-01-12 Samsung Sdi Co Ltd 発光表示装置,発光表示装置の駆動装置及び発光表示装置の駆動方法
JP2006018274A (ja) * 2004-06-29 2006-01-19 Samsung Sdi Co Ltd 発光表示装置
JP2006072321A (ja) * 2004-08-30 2006-03-16 Samsung Sdi Co Ltd 発光表示装置と発光表示装置の駆動方法および信号駆動装置
JP2006195459A (ja) * 2005-01-10 2006-07-27 Samsung Sdi Co Ltd 発光制御駆動部及びこれを利用した発光表示装置
JP2007086727A (ja) * 2005-09-20 2007-04-05 Samsung Sdi Co Ltd 走査駆動回路,および走査駆動回路を利用した有機電界発光表示装置
JP2007128631A (ja) * 2005-11-04 2007-05-24 Samsung Sdi Co Ltd シフトレジスタ回路

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3536653B2 (ja) * 1998-03-27 2004-06-14 セイコーエプソン株式会社 電気光学装置のデータ線駆動回路、電気光学装置、及び電子機器
KR100281336B1 (ko) * 1998-10-21 2001-03-02 구본준 쉬프트 레지스터 회로
KR100649243B1 (ko) * 2002-03-21 2006-11-24 삼성에스디아이 주식회사 유기 전계발광 표시 장치 및 그 구동 방법
KR100477986B1 (ko) * 2002-04-12 2005-03-23 삼성에스디아이 주식회사 유기 전계발광 표시장치 및 이의 구동방법
KR100441530B1 (ko) * 2002-06-11 2004-07-23 삼성에스디아이 주식회사 유기 전계발광 표시장치 및 그의 구동방법
KR100477975B1 (ko) * 2002-06-18 2005-03-23 삼성에스디아이 주식회사 유기 전계발광 표시 장치의 구동 회로 및 구동 방법
KR20050068608A (ko) * 2003-12-30 2005-07-05 비오이 하이디스 테크놀로지 주식회사 액정표시장치의 구동회로
KR20050121357A (ko) 2004-06-22 2005-12-27 삼성전자주식회사 쉬프트 레지스터와, 이를 갖는 스캔 구동 회로 및 표시 장치
KR100649222B1 (ko) 2004-06-25 2006-11-24 삼성에스디아이 주식회사 발광 표시 장치와 그 구동 장치 및 구동 방법

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002352593A (ja) * 2001-05-21 2002-12-06 Seiko Epson Corp シフトレジスタ、電気光学パネル、その駆動回路および駆動方法、および電子機器
JP2005338837A (ja) * 2004-05-25 2005-12-08 Samsung Sdi Co Ltd 表示装置および表示装置の駆動方法
JP2006011368A (ja) * 2004-06-25 2006-01-12 Samsung Sdi Co Ltd 発光表示装置,発光表示装置の駆動装置及び発光表示装置の駆動方法
JP2006018274A (ja) * 2004-06-29 2006-01-19 Samsung Sdi Co Ltd 発光表示装置
JP2006072321A (ja) * 2004-08-30 2006-03-16 Samsung Sdi Co Ltd 発光表示装置と発光表示装置の駆動方法および信号駆動装置
JP2006195459A (ja) * 2005-01-10 2006-07-27 Samsung Sdi Co Ltd 発光制御駆動部及びこれを利用した発光表示装置
JP2007086727A (ja) * 2005-09-20 2007-04-05 Samsung Sdi Co Ltd 走査駆動回路,および走査駆動回路を利用した有機電界発光表示装置
JP2007128631A (ja) * 2005-11-04 2007-05-24 Samsung Sdi Co Ltd シフトレジスタ回路

Also Published As

Publication number Publication date
JP2007279667A (ja) 2007-10-25
EP1843317A1 (en) 2007-10-10
US20070240024A1 (en) 2007-10-11
US8031141B2 (en) 2011-10-04
CN100520889C (zh) 2009-07-29
CN101051440A (zh) 2007-10-10
EP1843317B1 (en) 2016-08-17
KR100748321B1 (ko) 2007-08-09
TW200739499A (en) 2007-10-16
TWI362643B (en) 2012-04-21

Similar Documents

Publication Publication Date Title
JP4533365B2 (ja) 走査駆動回路とこれを利用した有機電界発光表示装置
JP7025137B2 (ja) 有機電界発光表示装置の発光時間を制御するステージ及びこれを用いた有機電界発光表示装置
KR100729099B1 (ko) 주사 구동회로와 이를 이용한 유기 전계발광 장치
JP4887334B2 (ja) エミッション駆動部及び有機電界発光表示装置
KR100830296B1 (ko) 주사구동부, 주사신호의 구동방법 및 그를 이용한유기전계발광표시장치
KR100986887B1 (ko) 발광제어선 구동부 및 이를 이용한 유기전계발광 표시장치
US9183781B2 (en) Stage circuit and bidirectional emission control driver using the same
JP4468319B2 (ja) 走査駆動回路とこれを利用した有機電界発光装置
KR101094286B1 (ko) 발광 제어 구동부, 이를 이용한 발광 표시 장치, 및 발광 제어 신호 구동 방법
US8803562B2 (en) Stage circuit and scan driver using the same
EP2945149A2 (en) Light emission control driver, light emission control and scan driver and display device
JP2007086728A (ja) 走査駆動回路,および走査駆動回路を利用した有機電界発光表示装置
KR20150025539A (ko) 스테이지 회로 및 이를 이용한 유기전계발광 표시장치
KR20210106052A (ko) 표시 장치
KR101097351B1 (ko) 주사 구동 회로 및 이를 이용한 표시 장치
US9252747B2 (en) Stage circuits and scan driver using the same
US20130127809A1 (en) Scan driver, display device comprising the same, and driving method of scan driver
US11158265B2 (en) Scan driver and display device including the same
US7965273B2 (en) Buffer and organic light emitting display using the buffer
KR100707627B1 (ko) 발광표시장치 및 그의 구동방법
KR100759672B1 (ko) 주사 구동회로와 이를 이용한 유기 전계발광 장치
JP2008197279A (ja) アクティブマトリクス型表示装置
KR100796125B1 (ko) 쉬프트 레지스터 및 데이터 구동회로와 이를 이용한 유기전계발광 표시장치
KR20100073440A (ko) 제어 드라이버 및 이를 구비한 표시장치
KR20160141346A (ko) 게이트 드라이버 및 이를 포함하는 액정표시장치

Legal Events

Date Code Title Description
A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A712

Effective date: 20081201

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100202

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100506

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100525

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100611

R150 Certificate of patent or registration of utility model

Ref document number: 4533365

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130618

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130618

Year of fee payment: 3

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130618

Year of fee payment: 3

R371 Transfer withdrawn

Free format text: JAPANESE INTERMEDIATE CODE: R371

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130618

Year of fee payment: 3

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250