JP4281656B2 - 電子部品の実装構造、電子部品の実装方法、電気光学装置および電子機器 - Google Patents

電子部品の実装構造、電子部品の実装方法、電気光学装置および電子機器 Download PDF

Info

Publication number
JP4281656B2
JP4281656B2 JP2004274625A JP2004274625A JP4281656B2 JP 4281656 B2 JP4281656 B2 JP 4281656B2 JP 2004274625 A JP2004274625 A JP 2004274625A JP 2004274625 A JP2004274625 A JP 2004274625A JP 4281656 B2 JP4281656 B2 JP 4281656B2
Authority
JP
Japan
Prior art keywords
resin
electronic component
tgr
tgb
thermal expansion
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2004274625A
Other languages
English (en)
Other versions
JP2006091234A (ja
Inventor
淳 斎藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2004274625A priority Critical patent/JP4281656B2/ja
Priority to US11/216,807 priority patent/US7161245B2/en
Priority to KR1020050087556A priority patent/KR100661694B1/ko
Priority to CNB2005101051073A priority patent/CN100531525C/zh
Publication of JP2006091234A publication Critical patent/JP2006091234A/ja
Application granted granted Critical
Publication of JP4281656B2 publication Critical patent/JP4281656B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/563Encapsulation of active face of flip-chip device, e.g. underfilling or underencapsulation of flip-chip, encapsulation preform on chip or mounting substrate
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/90Methods for connecting semiconductor or solid state bodies using means for bonding not being attached to, or not being formed on, the body surface to be connected, e.g. pressure contacts using springs or clips
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/325Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by abutting or pinching, i.e. without alloying process; mechanical auxiliary parts therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/05124Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05541Structure
    • H01L2224/05548Bonding area integrally formed with a redistribution layer on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05644Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05647Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05655Nickel [Ni] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13005Structure
    • H01L2224/13008Bump connector integrally formed with a redistribution layer on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/1319Material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/2919Material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8119Arrangement of the bump connectors prior to mounting
    • H01L2224/81191Arrangement of the bump connectors prior to mounting wherein the bump connectors are disposed only on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/831Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector the layer connector being supplied to the parts to be connected in the bonding apparatus
    • H01L2224/83101Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector the layer connector being supplied to the parts to be connected in the bonding apparatus as prepeg comprising a layer connector, e.g. provided in an insulating plate member
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/8385Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester
    • H01L2224/83855Hardening the adhesive by curing, i.e. thermosetting
    • H01L2224/83856Pre-cured adhesive, i.e. B-stage adhesive
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01015Phosphorus [P]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01023Vanadium [V]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01043Technetium [Tc]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01049Indium [In]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0105Tin [Sn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/0665Epoxy resin
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12041LED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/01Dielectrics
    • H05K2201/0104Properties and characteristics in general
    • H05K2201/0133Elastomeric or compliant polymer
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/03Conductive materials
    • H05K2201/0332Structure of the conductor
    • H05K2201/0364Conductor shape
    • H05K2201/0367Metallic bump or raised conductor not used as solder bump
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/06Thermal details
    • H05K2201/068Thermal details wherein the coefficient of thermal expansion is important
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10954Other details of electrical connections
    • H05K2201/10977Encapsulated connections
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/303Surface mounted components, e.g. affixing before soldering, aligning means, spacing means
    • H05K3/305Affixing by adhesive

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Metallurgy (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Wire Bonding (AREA)

Description

本発明は、電子部品の実装構造、電子部品の実装方法、例えば液晶装置や、有機EL(Electro-Luminescence)装置、無機EL装置に代表される発光装置等の電気光学装置、および電子機器に関するものである。
各種の電子機器に搭載される回路基板や液晶表示装置などにおいて、半導体ICなどの電子部品を実装する技術が用いられている。例えば、液晶表示装置には、液晶パネルを駆動するための液晶駆動用ICチップが実装される。この液晶駆動用ICチップは、液晶パネルを構成するガラス基板に直接実装される場合もあり、また、液晶パネルに実装されるフレキシブル基板(FPC)上に実装される場合もある。前者による実装構造はCOG(Chip On Glass)構造と呼ばれ、後者はCOF(Chip On FPC)構造と呼ばれる。
COG構造の液晶表示装置を製造する場合におけるICチップの実装は、図12に示すように、導電性粒子22aを熱硬化性樹脂22b中に分散させた異方性導電膜(ACF;Anisotropic Conductive Film)22を用いて行う。すなわち、まずガラス基板11上の接続端子11bx,11dxの配列部分上に、異方性導電膜22を介して液晶駆動用ICチップ21を配置する。次に、液晶駆動用ICチップ21をガラス基板11に対して加圧することにより、導電性粒子22aを介して金属バンプ電極21Bと接続端子11bx,11dxとが導電接触した状態とする。さらに、液晶駆動用ICチップ21を加熱して、熱硬化性樹脂22bを硬化させることにより、金属バンプ電極21Bと接続端子11bx,11dxとの導電接触状態が保持されるようにする。
ここで、液晶駆動用ICチップ21の金属バンプ電極21Bと、ガラス基板11上の接続端子11bx,11dxとの間の電気的接続の信頼性を高めるためには、両者間に介在する導電性粒子22aが押圧されて弾性変形した状態とする必要がある。この場合には、温度変化により熱硬化性樹脂22bの高さが変化しても、導電性粒子22aを介した導電接触状態を維持することができるからである。ところが、粒径の小さい導電性粒子22aは剛性が高く、電気的接続の信頼性を向上させるに充分な導電性粒子22aの弾性変形量を確保することは困難である。そのため、導電接続状態の信頼性を高める方法として、導電ゴムからなる導電性粒子を用いることが知られている(例えば、特許文献1参照)。
特開平5−182516号公報
しかしながら、近年の液晶表示装置の高精細化やカラー化などに伴って、金属バンプ電極21Bや接続端子11bx,11dxは狭ピッチ化しつつある。これに伴って、隣接電極間或いは隣接端子間の短絡を防止するために、上記導電性粒子22aの粒径をより小さくする必要がある。このため、異方性導電膜22のコストが高くなり、製造コストを押し上げると共に、導電性粒子22aの弾性変形量を充分に確保することがますます難しくなって、温度変化に対する電気的接続の信頼性の確保が困難になりつつある。なお、導電ゴムからなる導電性粒子を用いる方法では、粒径を微細化することがさらに困難である。
本発明は、上記課題を解決するためになされたものであって、電気的接続の信頼性を向上させることが可能な電子部品の実装構造および実装方法の提供を目的とする。また、電気的接続の信頼性に優れた電気光学装置および電子機器の提供を目的とする。
上記目的を達成するため、本発明の電子部品の実装構造は、第1樹脂からなる突起体の少なくとも頂部を覆うように導電膜が形成されたバンプ電極を有する電子部品と、接続端子を有する相手側基板とを備え、前記電子部品と前記相手側基板との隙間に第2樹脂が充填されており、かつ、前記バンプ電極が前記接続端子に当接されてなる電子部品の実装構造であって、前記相手側基板に実装された前記電子部品の使用環境温度をT0とした場合に、前記第1樹脂のガラス転移温度Tgbおよび前記第2樹脂のガラス転移温度Tgrが、T0<Tgr<Tgbの関係を満たすことを特徴とする。
特に、前記第1樹脂のTgb以下での熱膨張係数αb1および前記第2樹脂のTgr以下での熱膨張係数αr1が、αb1<αr1の関係を満たすことが望ましい。
これらの構成によれば、バンプ電極と接続端子との導通接触状態を確保することができるので、電気的接続の信頼性を向上させることができる。
また、前記第2樹脂の硬化温度をTcとして、T0<Tgr<Tc<Tgbの関係にある場合に、前記第1樹脂のTgb以下での熱膨張係数αb1、並びに第2樹脂のTgr以上での熱膨張係数αr2およびTgr以下での熱膨張係数αr1が、αb1(Tc−T0)<αr2(Tc−Tgr)+αr1(Tgr−T0)の関係を満たすことが望ましい。
また、前記第2樹脂の硬化温度をTcとして、T0<Tgr<Tgb<Tcの関係にある場合に、前記第1樹脂のTgb以上での熱膨張係数αb2およびTgb以下での熱膨張係数αb1、並びに前記第2樹脂のTgr以上での熱膨張係数αr2およびTgr以下での熱膨張係数αr1が、αb2(Tc−Tgb)+αb1(Tgb−T0)<αr2(Tc−Tgr)+αr1(Tgr−T0)の関係を満たすことが望ましい。
これらの構成によれば、第2樹脂の硬化温度Tcから電子部品の使用環境温度T0までの冷却過程において、第1樹脂および第2樹脂の高さが減少(収縮)した場合でも、使用環境温度T0においてバンプ電極が接続端子に押圧された状態とすることができる。したがって、電気的接続の信頼性を向上させることができる。
一方、本発明の電子部品の実装方法は、第1樹脂からなる突起体の少なくとも頂部を覆うように導電膜が形成されたバンプ電極を有する電子部品と、接続端子を有する相手側基板とを備え、前記電子部品と前記相手側基板との隙間に第2樹脂が充填されており、かつ、前記バンプ電極が前記接続端子に当接されてなる電子部品の実装方法であって、前記相手側基板に実装された前記電子部品の使用環境温度をT0とした場合に、前記第1樹脂のガラス転移温度Tgbおよび前記第2樹脂のガラス転移温度Tgrが、T0<Tgr<Tgbの関係を満たす前記第1樹脂および前記第2樹脂を用いて、前記電子部品を実装することを特徴とする。
この構成によれば、バンプ電極と接続端子との導通接触状態を確保することができるので、電気的接続の信頼性を向上させることができる。
また、硬化前の前記第2樹脂を介して、前記バンプ電極を前記接続端子に加圧し、前記バンプ電極を弾性変形させた状態で、前記第2樹脂を硬化させることが望ましい。
この構成よれば、バンプ電極が接続端子に押圧された状態とすることができるので、電気的接続の信頼性を向上させることができる。
一方、本発明の電気光学装置は、上述した電子部品の実装構造を備えたことを特徴とする。
この構成によれば、電気的接続の信頼性を向上することが可能な電子部品の実装構造を備えているので、電気的接続の信頼性に優れた電気光学装置を提供することができる。
一方、本発明の電子機器は、上述した電気光学装置を備えたことを特徴とする。
この構成によれば、電気的接続の信頼性に優れた電子機器を提供することができる。
以下、本発明の実施形態につき、図面を参照して説明する。なお、以下の説明に用いる各図面では、各部材を認識可能な大きさとするため、各部材の縮尺を適宜変更している。
[電気光学装置]
図1は、実施形態に係る電気光学装置の分解斜視図である。
図1の液晶装置100は、液晶パネル110と、電子部品(液晶駆動用ICチップ)121とを有する。また、必要に応じて、図示しない偏光板、反射シート、バックライト等の付帯部材が適宜に設けられる。
液晶パネル110は、ガラスやプラスチックなどで構成される基板111及び112を備えている。基板111と基板112は相互に対向配置され、図示しないシール材などによって相互に貼り合わされている。基板111と基板112の間には、図示しない電気光学物質である液晶が封入されている。基板111の内面上にはITO(Indium Tin Oxide)などの透明導電体で構成された電極111aが形成され、基板112の内面上には上記電極111aに対向配置される電極112aが形成されている。
電極111aは、同じ材質で一体に形成された配線111bに接続されて、基板111に設けられた基板張出部111Tの内面上に引き出されている。なお基板張出部111Tは、基板111の端部において基板112の外形よりも外側に張り出した部分である。そして、配線111bの先端は、端子111bxとなっている。
また、電極112aも同様に、同じ材質で一体に形成された配線112bに接続され、図示しない上下導通部を介して基板111上の配線111cに導電接続されている。この配線111cも、上記と同じITOで構成されている。そして、配線111cは基板張出部111T上に引き出され、その先端は端子111cxとなっている。
一方、基板張出部111Tの端縁近傍には入力配線111dが形成され、その内端部は端子111dxとなっている。この端子111dxは、上述した端子111bx及び111cxと対向配置されている。なお、入力配線111dの外端部は入力端子111dyとなっている。
基板張出部111T上には、未硬化状態若しくは半硬化状態の熱硬化性樹脂で構成される封止樹脂122を介して、電子部品121が実装されている。この電子部品121の下面には、図示しない多数のバンプ電極が形成されており、これらのバンプ電極は基板張出部111T上の端子111bx,111cx,111dxにそれぞれ導電接続されている。
また、基板張出部111T上の上記入力端子111dyの配列領域には、異方性導電膜124を介して、フレキシブル配線基板123が実装されている。入力端子111dyは、そのフレキシブル配線基板123に設けられた図示しない配線に導電接続されている。そして、このフレキシブル配線基板123を介して、外部から制御信号、映像信号、電源電位などが入力端子111dyに供給される。入力端子111dyに供給された制御信号、映像信号、電源電位などは電子部品121に入力され、ここで液晶駆動用の駆動信号が生成されて液晶パネル110に供給されるようになっている。
以上のように構成された本実施形態の液晶装置100では、電子部品121によって、電極111aと電極112aとの交差部分に形成された複数の画素に、適宜の電圧を印加することができる。これにより、液晶分子の配向制御が可能になり、画素毎に独立して入射光を変調することができる。したがって、複数の画素が整列配置された液晶パネル110の表示領域に、所望の画像を表示することができる。
[電子部品の実装構造]
図2は、図1の電子部品の実装部分における側面断面図である。図2に示すように、電子部品121の表面(図2の下面)には、IC側端子として複数のバンプ電極121Bが設けられている。その先端は、上記基板111の端子111bx、111cx,111dx(111cxは図2には示していない。図1参照。以下同様。)に導電接触した状態となっている。また、バンプ電極121Bと端子111bx、111cx,111dxとの間の導電接触部分の周囲には、熱硬化性樹脂などで構成される硬化された封止樹脂122が充填されている。
図3は電子部品の実装前の構造を示す側面断面図であり、図4は電子部品の実装構造を示す側面断面図である。図3に示す電子部品121は、例えばシリコン基板上に適宜の電気回路を形成してなる集積回路チップである。電子部品121の表面(図3の下面)上には、アルミニウムなどで構成された端子電極121aが引き出され、その周りにはSiO2などの絶縁材料で構成されるパッシペーション膜などの保護膜121bが形成されている。すなわち、保護膜121bは、端子電極121aを露出させた状態で電子部品121の表面を被覆している。
上記の端子電極121aに隣接する保護膜121b上には、弾性を有する樹脂突起(第1樹脂からなる突起体)121Baが、電子部品121の表面から突出するように形成されている。この樹脂突起121Baは、例えば保護膜121bの表面にアクリル樹脂やフェノール樹脂等の弾性樹脂膜をコーティングし、さらにフォトリソグラフィなどのパターニング処理を行うことによって形成されている。その際、ハーフトーンマスクを用いてフォトリソグラフィを行うことにより、樹脂突起121Baを半球状に形成することができる。
その樹脂突起121Baの表面には、端子電極121aに導電接続された導電膜121Bbが延設されている。この導電膜121Bbは、Au、Cu、Ni等の導電性金属を蒸着やスパッタリングなどによって成膜し、適宜のパターニング処理を施して形成されている。また、Cu,Ni,Alなどで構成された下地の導電膜の表面をさらにAuメッキ等で被覆し、導通性能を高めてもよい。
この導電膜121Bbは、少なくとも樹脂突起121Baの頂部を覆うように形成され、これらの樹脂突起121Baおよび導電膜121Bbにより、前述したバンプ電極(樹脂コアバンプ)121Bが構成されている。このバンプ電極121Bは、電子部品121の表面において半球状に突出形成されている。
図8は、本実施形態の電子部品の第1変形例の側面断面図である。上述したバンプ電極は、半球状以外の円錐台形状や角錐台形状、円柱状、角柱状などに形成することも可能である。図8の第1変形例では、樹脂突起221Baが台形状に形成され、その表面に導電膜221Bbが被覆されて、バンプ電極221Bが台形状に形成されている。
図9(a)は本実施形態の電子部品の平面図であり、図9(b)はその第2変形例の平面図である。なお、図3に示す電子部品の側面断面図は、図9(a)のA−A線または図9(b)のB−B線に沿ったものである。図3および図9(a)に示すように、本実施形態の樹脂突起121Baは半球状に形成されている。これに対して、図3および図9(b)に示すように、樹脂突起321Baを半円柱状に形成し、端子電極121aの配列方向に沿って配置してもよい。この場合、複数の端子電極121aにそれぞれ導電接続された複数の導電膜321Bbが、同一の樹脂突起321Baの表面に延設されて、複数のバンプ電極321Bが構成されている。これにより、複数のバンプ電極321Bを狭ピッチで配置することができる。
図3に戻り、電子部品121のバンプ電極121Bは、封止樹脂(第2樹脂)122を介して、相手側基板111上の接続端子111bxに実装される。封止樹脂122は熱硬化性樹脂であり、実装前においては未硬化状態若しくは半硬化状態となっている。封止樹脂122が未硬化状態であれば、実装前に電子部品121の表面(図示下面)又は相手側基板111の表面に塗布すればよく、また、封止樹脂122が半硬化状態であれば、フィルム状若しくはシート状として、電子部品121と相手側基板111との間に介挿すればよい。封止樹脂122としてはエポキシ樹脂が一般的に用いられるが、他の樹脂でも同じ目的を達することができるものであれば良い。
電子部品121の実装は、図示しない加熱加圧ヘッドなどを用いて、電子部品121を相手側基板111上に加熱しながら加圧することによって行う。このとき、封止樹脂122は加熱初期により軟化するので、軟化した樹脂を押し分けるようにして、バンプ電極121Bの頂部を接続端子111bxに導電接触させる。そして、図4に示す状態でさらに加熱を続けると、所定温度で封止樹脂122が架橋されて硬化し、電子部品121と相手側基板111との相対位置が固定される。これにより、バンプ電極121Bと接続端子111bxとの導電接触状態が保持されるようになる。
(樹脂突起および封止樹脂の高さ)
図5および図6は、樹脂突起の自由高さおよび封止樹脂の高さと温度との関係を表すグラフである。ここに言う樹脂突起の自由高さとは、実装前の状態における樹脂突起の高さであり、図3に示すバンプ電極121Bの高さHに略一致するものである。また封止樹脂の高さとは、図4に示すように、電子部品121における保護膜の表面と相手側基板111における接続端子111bxの表面との間に充填された封止樹脂122の高さDであり、実装後の状態における樹脂突起の高さと略一致するものである。なお、図5および図6において、Tcは封止樹脂の硬化温度であり、T0は電子部品の使用環境温度である。電子部品の使用環境温度とは、例えば製品仕様書、説明書等に記載される電子部品の動作補償範囲内の温度とされる。
本実施形態では、上記のように電子部品のバンプ電極の頂部を相手側基板の接続端子に導電接触させ、封止樹脂を硬化温度Tcに加熱して硬化させる。そのため、図5および図6に示すように、封止樹脂の硬化温度Tcでは、樹脂突起の自由高さと封止樹脂の高さとが略一致している。一方、実装後の電子部品は、封止樹脂の硬化温度Tcより低い環境温度T0において使用される。なお、封止樹脂としてエポキシ樹脂を採用した場合の硬化温度Tcは約240℃であり、使用環境温度T0は約25℃である。その冷却過程で、樹脂突起および封止樹脂がともに収縮するので、バンプ電極と接続端子との導電接触状態を確保できるかが問題となる。
ところで、一般的な樹脂材料は冷却によりガラス転移する。ガラス転移とは、高温度では液体であるガラスなどの物質が、温度の降下によりある温度範囲で急激にその粘度を増し、ほとんど流動性を失って非晶質固体となる変化をいう。このようにガラス転移する温度がガラス転移温度である。本実施形態において、樹脂突起を構成するアクリル樹脂やフェノール樹脂のガラス転移温度Tgbは約200〜250℃であり、封止樹脂を構成するエポキシ樹脂のガラス転移温度Tgrは約150〜180℃である。すなわち、樹脂突起のガラス転移温度Tgbおよび封止樹脂のガラス転移温度Tgrは、いずれも使用環境温度T0より高くなっている(T0<Tgr<Tgb)。また、樹脂突起のガラス転移温度Tgbは、封止樹脂の硬化温度Tcより高い場合もあり(Tc<Tgb)、低い場合もある(Tgb<Tc)。
このようなガラス転移の前後で、物質の熱膨張係数は急激に変化する。本実施形態において、樹脂突起を構成するアクリル樹脂やフェノール樹脂のTgb以上の熱膨張係数αb2は約100〜300ppm/℃であり、Tgb以下の熱膨張係数αb1は約20〜80ppm/℃である。なお、封止樹脂を構成するエポキシ樹脂のTgr以上の熱膨張係数αr2、およびTgr以下の熱膨張係数αr1についても、それぞれ上記と同程度の値である。すなわち、一般的な樹脂材料におけるガラス転移前後の熱膨張係数には、1桁の違いが存在する。
このように、ガラス転移前後の熱膨張係数が大きく異なるので、ガラス転移前後の樹脂突起および封止樹脂の収縮率も大きく異なる。そのため、樹脂突起および封止樹脂のガラス転移温度と、封止樹脂の硬化温度および使用環境温度との上下関係により、バンプ電極と接続端子との導電接触状態も大きく変化する。そこで、樹脂突起のガラス転移温度Tgbおよび封止樹脂のガラス転移温度Tgrと、封止樹脂の硬化温度Tcおよび使用環境温度T0との上下関係で場合分けをして、バンプ電極と接続端子との導電接触状態について以下に検討する。
図5は、T0<Tgr<Tc<Tgb(式1)の場合における、樹脂突起の自由高さおよび封止樹脂の高さと温度との関係を表すグラフである。この場合、実装時の封止樹脂の硬化温度Tcから実装後の使用環境温度T0への冷却過程における封止樹脂の高さ変化(収縮量)は、以下のようになる。
R2+R1=αr2(Tc−Tgr)+αr1(Tgr−T0) ‥(式2)
また、同じ冷却過程における樹脂突起の自由高さの変化(収縮量)は、以下のようになる。
B1=αb1(Tc−T0) ‥(式3)
そして、使用環境温度T0における樹脂突起の自由高さと封止樹脂の高さとの差Pが、使用環境温度T0における樹脂突起の圧縮(弾性)変形量になる。この圧縮変形量が正であれば、バンプ電極が接続端子に押圧された状態になり、良好な導電接触状態が確保されていることになる。したがって、使用環境において良好な導電接触状態を確保するには、0<P=(R2+R1)−B1が必要になる。これに式1および式2を代入すれば、次式を得る。
αb1(Tc−T0)<αr2(Tc−Tgr)+αr1(Tgr−T0) ‥(式4)
すなわち、式1の場合には式4を満たすように樹脂突起および封止樹脂の材料を選定すればよい。
図6は、T0<Tgr<Tgb<Tc(式5)の場合における、樹脂突起の自由高さおよび封止樹脂の高さと温度との関係を表すグラフである。この場合、実装時の封止樹脂の硬化温度Tcから実装後の使用環境温度T0への冷却過程における封止樹脂の高さ変化(収縮量)は、以下のようになる。
R2+R1=αr2(Tc−Tgr)+αr1(Tgr−T0) ‥(式6)
また、同じ冷却過程における樹脂突起の自由高さの変化(収縮量)は、以下のようになる。
B2+B1=αb2(Tc−Tgb)+αb1(Tgb−T0) ‥(式7)
この場合、使用環境において良好な導電接触状態を確保するには、使用環境温度T0における樹脂突起の自由高さと封止樹脂の高さとの差をPとして、0<P=(R2+R1)−(B2+B1)が必要になる。これに式1および式2を代入すれば、次式を得る。
αb2(Tc−Tgb)+αb1(Tgb−T0)
<αr2(Tc−Tgr)+αr1(Tgr−T0) ‥(式8)
すなわち、式5の場合には式8を満たすように樹脂突起および封止樹脂の材料を選定すればよい。
なお、T0<Tc<Tgr<Tgb(式9)の場合には、封止樹脂の硬化温度Tcから電子部品の使用環境温度T0までの冷却過程において、樹脂突起の自由高さと封止樹脂の高さとが略一致したまま収縮する。したがって、使用環境温度T0においても導電接触状態を確保することができる。なお、樹脂突起のTgb以下の熱膨張係数αb1より封止樹脂のTgr以下の熱膨張係数αr1の方が大きい場合(αb1<αr1)には、同じ冷却過程において樹脂突起の収縮率より封止樹脂の収縮率の方が大きくなる。したがって、使用環境温度T0においてバンプ電極が接続端子に押圧された状態となり、電気的接続の信頼性を向上させることができる。
上述したように、式1、式5および式9のいずれの場合においても、使用環境における導電接触状態を確保することができる。したがって、封止樹脂の硬化温度Tcと樹脂突起のガラス転移温度Tgbおよび封止樹脂のガラス転移温度Tgrとの上下関係を問わず、T0<Tgr<Tgbを満足すれば、ほとんどの場合において、使用環境における導電接触状態を確保することができるのである。
なお、本実施形態では、バンプ電極を接続端子に導電接触させた状態で封止樹脂を硬化させていた。この場合、樹脂突起が圧縮変形していない状態で実装されていた。
図7は、バンプ電極に初期圧縮を与えた実装構造の側面断面図である。図7に示すように、樹脂突起121Baを圧縮変形させた状態で封止樹脂122を硬化させ、電子部品121と相手側基板111との相対位置を固定してもよい。この場合、図5および図6における樹脂突起の自由高さのグラフが上方にシフトすることになり、使用環境温度T0における樹脂突起の自由高さと封止樹脂の高さとの差Pが大きくなる。したがって、使用環境においてバンプ電極が接続端子に強く押圧された状態となり、電気的接続の信頼性を向上させることができる。
なお、図4に示すようにバンプ電極121Bに初期圧縮を与えない場合には、バンプ電極121Bと接続端子111bxとの接触部分121Bpは点接触になる。これに対して、図7に示すようにバンプ電極121Bに初期圧縮を与える場合には、バンプ電極121Bと接続端子111bxとの接触部分121Bpは面接触になる。そして、相手側基板111がガラス基板等の透明基板である場合には、その外側から接触部分121Bpを観察することにより、バンプ電極121Bに初期圧縮が与えられたことを確認することができる。これにより、電気的接続の信頼性を向上させることができる。なお、接触部分121Bpの直径Wを測定・管理することにより、導電接触状態の信頼性をさらに向上させることも可能である。
[電子機器]
最後に、図10及び図11を参照して、本実施形態に係る電子機器について説明する。本実施形態では、上述した電気光学装置(液晶装置100)を表示手段として備えた電子機器について説明する。図10は、本実施形態の電子機器における液晶装置100に対する制御系(表示制御系)の全体構成を示す概略構成図である。ここに示す電子機器は、表示情報出力源291と、表示情報処理回路292と、電源回路293と、タイミングジェネレータ294と、光源制御回路295とを含む表示制御回路290を有する。また、上記と同様の液晶装置100には、上述の構成を有する液晶パネル110を駆動する駆動回路110Dが設けられている。この駆動回路110Dは、上記のように液晶パネル110に直接実装されている半導体ICチップで構成される。ただし、駆動回路110Dは、上記のような構成の他に、パネル表面上に形成された回路パターン、或いは、液晶パネルに導電接続された回路基板に実装された半導体ICチップ若しくは回路パターンなどによっても構成することができる。
表示情報出力源291は、ROM(Read Only Memory)やRAM(Random Access Memory)等からなるメモリと、磁気記録ディスクや光記録ディスク等からなるストレージユニットと、デジタル画像信号を同調出力する同調回路とを備え、タイミングジェネレータ294によって生成された各種のクロック信号に基づいて、所定フォーマットの画像信号等の形で表示情報を表示情報処理回路292に供給するように構成されている。
表示情報処理回路292は、シリアル−パラレル変換回路、増幅・反転回路、ローテーション回路、ガンマ補正回路、クランプ回路等の周知の各種回路を備え、入力した表示情報の処理を実行して、その画像情報をクロック信号CLKと共に駆動回路110Dへ供給する。駆動回路110Dは、走査線駆動回路、信号線駆動回路及び検査回路を含む。また、電源回路293は、上述の各構成要素にそれぞれ所定の電圧を供給する。
光源制御回路295は、外部から導入される制御信号に基づいて、電源回路293から供給される電力を照明装置180の光源部181(具体的には発光ダイオードなど)に供給する。この光源制御回路295は、上記制御信号に応じて光源部181の各光源の点灯/非点灯を制御する。また、各光源の輝度を制御することも可能である。光源部181から放出された光は導光板182を介して液晶パネル110へ照射される。
図11は、本実施形態に係る電子機器の一例である携帯電話の斜視図である。この携帯電話2000は、操作部2001と、表示部2002とを有し、表示部2002の内部に回路基板2100が配置されている。回路基板2100上には上記の液晶装置100が実装されている。そして、表示部2002の表面において上記液晶パネル110を視認できるように構成されている。
なお、本発明の電気光学装置は、上述したパッシブマトリクス型の液晶表示装置だけではなく、アクティブマトリクス型の液晶表示装置(例えばTFT(薄膜トランジスタ)やTFD(薄膜ダイオード)をスイッチング素子として備えた液晶表示装置)にも同様に適用することが可能である。また、本発明の電気光学装置には、電界により物質の屈折率が変化して光の透過率を変化させる電気光学効果を有する装置の他、電気エネルギーを光学エネルギーに変換する装置等も含まれている。すなわち、本発明は、液晶表示装置だけでなく、有機EL(Electro-Luminescence)装置や無機EL装置、プラズマディスプレイ装置、電気泳動ディスプレイ装置、電子放出素子を用いた表示装置(Field Emission Display 及び Surface-Conduction Electron-Emitter Display 等)などの発光装置等に対しても、広く適用することが可能である。
実施形態に係る電気光学装置の分解斜視図である。 図1の電子部品の実装部分における側面断面図である。 電子部品の実装前の構造を示す断面図である。 電子部品の実装構造を示す断面図である。 樹脂突起の自由高さおよび封止樹脂の高さと温度との関係を表すグラフである。 樹脂突起の自由高さおよび封止樹脂の高さと温度との関係を表すグラフである。 バンプ電極に初期圧縮を与えた実装構造の側面断面図である。 実施形態の電子部品の第1変形例の側面断面図である。 実施形態および第2変形例の電子部品の平面図である。 実施形態の電子機器における表示制御系の全体構成を示す概略構成図である。 携帯電話の斜視図である。 従来の電子部品の実装構造の側面断面図である。
符号の説明
111‥相手側基板 111bx‥接続端子 121‥電子部品 121B‥バンプ電極 121Ba‥樹脂突起 121Bb‥導電膜 122‥封止樹脂

Claims (7)

  1. 第1樹脂からなる突起体の少なくとも頂部を覆うように導電膜が形成されたバンプ電極を有する電子部品と、接続端子を有する相手側基板とを備え、
    前記電子部品と前記相手側基板との隙間に第2樹脂が充填されており、かつ、前記バンプ電極が前記接続端子に当接されてなる電子部品の実装構造であって、
    前記相手側基板に実装された前記電子部品の使用環境温度をT0、前記第2樹脂の硬化温度をTc、前記第1樹脂のガラス転移温度をTgb、および前記第2樹脂のガラス転移温度をTgrとした場合に、
    T0<Tgr<Tc<Tgb
    の関係にある場合に、
    前記第1樹脂のTgb以下での熱膨張係数αb1、並びに第2樹脂のTgr以上での熱膨張係数αr2およびTgr以下での熱膨張係数αr1が、
    αb1(Tc−T0)<αr2(Tc−Tgr)+αr1(Tgr−T0)
    の関係を満たすことを特徴とする電子部品の実装構造。
  2. 第1樹脂からなる突起体の少なくとも頂部を覆うように導電膜が形成されたバンプ電極を有する電子部品と、接続端子を有する相手側基板とを備え、
    前記電子部品と前記相手側基板との隙間に第2樹脂が充填されており、かつ、前記バンプ電極が前記接続端子に当接されてなる電子部品の実装構造であって、
    前記相手側基板に実装された前記電子部品の使用環境温度をT0、前記第2樹脂の硬化温度をTc、前記第1樹脂のガラス転移温度をTgb、および前記第2樹脂のガラス転移温度をTgrとした場合に、
    T0<Tgr<Tgb<Tc
    の関係にある場合に、
    前記第1樹脂のTgb以上での熱膨張係数αb2およびTgb以下での熱膨張係数αb1、並びに前記第2樹脂のTgr以上での熱膨張係数αr2およびTgr以下での熱膨張係数αr1が、
    αb2(Tc−Tgb)+αb1(Tgb−T0)
    <αr2(Tc−Tgr)+αr1(Tgr−T0)
    の関係を満たすことを特徴とする電子部品の実装構造。
  3. 第1樹脂からなる突起体の少なくとも頂部を覆うように導電膜が形成されたバンプ電極を有する電子部品と、接続端子を有する相手側基板とを備え、
    前記電子部品と前記相手側基板との隙間に第2樹脂が充填されており、かつ、前記バンプ電極が前記接続端子に当接されてなる電子部品の実装方法であって、
    前記相手側基板に実装された前記電子部品の使用環境温度をT0、前記第2樹脂の硬化温度をTc、前記第1樹脂のガラス転移温度をTgb、および前記第2樹脂のガラス転移温度をTgrとした場合に、
    T0<Tgr<Tc<Tgb
    の関係にある場合に、
    前記第1樹脂のTgb以下での熱膨張係数αb1、並びに第2樹脂のTgr以上での熱膨張係数αr2およびTgr以下での熱膨張係数αr1が、
    αb1(Tc−T0)<αr2(Tc−Tgr)+αr1(Tgr−T0)
    の関係を満たすことを特徴とする電子部品の実装方法。
  4. 第1樹脂からなる突起体の少なくとも頂部を覆うように導電膜が形成されたバンプ電極を有する電子部品と、接続端子を有する相手側基板とを備え、
    前記電子部品と前記相手側基板との隙間に第2樹脂が充填されており、かつ、前記バンプ電極が前記接続端子に当接されてなる電子部品の実装方法であって、
    前記相手側基板に実装された前記電子部品の使用環境温度をT0、前記第2樹脂の硬化温度をTc、前記第1樹脂のガラス転移温度をTgb、および前記第2樹脂のガラス転移温度をTgrとした場合に、
    T0<Tgr<Tgb<Tc
    の関係にある場合に、
    前記第1樹脂のTgb以上での熱膨張係数αb2およびTgb以下での熱膨張係数αb1、並びに前記第2樹脂のTgr以上での熱膨張係数αr2およびTgr以下での熱膨張係数αr1が、
    αb2(Tc−Tgb)+αb1(Tgb−T0)
    <αr2(Tc−Tgr)+αr1(Tgr−T0)
    の関係を満たすことを特徴とする電子部品の実装方法。
  5. 硬化前の前記第2樹脂を介して、前記バンプ電極を前記接続端子に加圧し、前記バンプ電極を弾性変形させた状態で、前記第2樹脂を硬化させることを特徴とする請求項3または請求項4に記載の電子部品の実装方法。
  6. 請求項1または請求項2に記載の電子部品の実装構造を備えたことを特徴とする電気光学装置。
  7. 請求項6に記載の電気光学装置を備えたことを特徴とする電子機器。
JP2004274625A 2004-09-22 2004-09-22 電子部品の実装構造、電子部品の実装方法、電気光学装置および電子機器 Active JP4281656B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2004274625A JP4281656B2 (ja) 2004-09-22 2004-09-22 電子部品の実装構造、電子部品の実装方法、電気光学装置および電子機器
US11/216,807 US7161245B2 (en) 2004-09-22 2005-08-31 Electronic component-mounted structure, method for mounting electronic component, electro-optical device, and electronic apparatus
KR1020050087556A KR100661694B1 (ko) 2004-09-22 2005-09-21 전자 부품의 실장 구조, 전자 부품의 실장 방법, 전기 광학장치 및 전자기기
CNB2005101051073A CN100531525C (zh) 2004-09-22 2005-09-22 电子部件的装配结构、电子部件的装配方法、电光装置和电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004274625A JP4281656B2 (ja) 2004-09-22 2004-09-22 電子部品の実装構造、電子部品の実装方法、電気光学装置および電子機器

Publications (2)

Publication Number Publication Date
JP2006091234A JP2006091234A (ja) 2006-04-06
JP4281656B2 true JP4281656B2 (ja) 2009-06-17

Family

ID=36073082

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004274625A Active JP4281656B2 (ja) 2004-09-22 2004-09-22 電子部品の実装構造、電子部品の実装方法、電気光学装置および電子機器

Country Status (4)

Country Link
US (1) US7161245B2 (ja)
JP (1) JP4281656B2 (ja)
KR (1) KR100661694B1 (ja)
CN (1) CN100531525C (ja)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006196728A (ja) * 2005-01-14 2006-07-27 Seiko Epson Corp 電子部品、電気光学装置、及び電子機器
JP4142041B2 (ja) * 2005-03-23 2008-08-27 セイコーエプソン株式会社 半導体装置の製造方法
KR101143671B1 (ko) * 2006-01-19 2012-05-09 도시바 마테리알 가부시키가이샤 발광 모듈과 그것을 이용한 백 라이트 및 액정 표시 장치
JP4572376B2 (ja) * 2007-07-30 2010-11-04 セイコーエプソン株式会社 半導体装置の製造方法および電子デバイスの製造方法
JP4353289B2 (ja) * 2007-08-20 2009-10-28 セイコーエプソン株式会社 電子デバイス及び電子機器
JP4548459B2 (ja) * 2007-08-21 2010-09-22 セイコーエプソン株式会社 電子部品の実装構造体
US8501612B2 (en) * 2007-09-20 2013-08-06 Semiconductor Components Industries, Llc Flip chip structure and method of manufacture
CN101683014B (zh) * 2007-09-26 2012-04-04 Nok株式会社 密封构造体
TWI364146B (en) * 2008-03-27 2012-05-11 Taiwan Tft Lcd Ass Contact structure and connecting structure
JP5157602B2 (ja) * 2008-04-03 2013-03-06 セイコーエプソン株式会社 電気光学装置及び電子機器
CN101582399B (zh) * 2008-05-13 2011-02-09 台湾薄膜电晶体液晶显示器产业协会 接点结构与接合结构
JP4737466B2 (ja) * 2009-02-09 2011-08-03 セイコーエプソン株式会社 半導体装置及びその製造方法
JP5434242B2 (ja) * 2009-05-11 2014-03-05 株式会社リコー 可撓性電子回路基板およびその製造方法、並びに画像表示装置
US20110018357A1 (en) * 2009-07-24 2011-01-27 Eric Jay Self powered mili, micro, and nano electronic chips
JP2011061035A (ja) * 2009-09-10 2011-03-24 Renesas Electronics Corp 半導体装置の製造方法及びマスク
US20120085575A1 (en) * 2010-10-08 2012-04-12 Nobuhiro Yamamoto Electronic Apparatus Manufacturing Method, Electronic Component, and Electronic Apparatus
TWI590433B (zh) * 2015-10-12 2017-07-01 財團法人工業技術研究院 發光元件以及顯示器的製作方法
CN111201536B (zh) * 2017-10-11 2024-06-21 深圳传音通讯有限公司 指纹模组防晃动结构及移动终端
CN110474218B (zh) * 2018-05-10 2021-10-12 同方威视技术股份有限公司 带防护的柔性扁平电缆与连接部件的连接方法
JP2022181934A (ja) * 2021-05-27 2022-12-08 住友電気工業株式会社 受光装置の製造方法及び受光装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05182516A (ja) 1991-12-30 1993-07-23 Casio Comput Co Ltd 異方導電性接着剤および導電接続構造
JPH11135551A (ja) 1997-10-31 1999-05-21 Sony Corp 半導体装置及び半導体素子の実装方法
JP3771751B2 (ja) 1999-05-14 2006-04-26 インターナショナル・ビジネス・マシーンズ・コーポレーション 導電性ペーストを用いた接続方法
JP2001015551A (ja) * 1999-06-29 2001-01-19 Toshiba Corp 半導体装置およびその製造方法
JP3371894B2 (ja) 1999-09-17 2003-01-27 ソニーケミカル株式会社 接続材料
JP4609617B2 (ja) * 2000-08-01 2011-01-12 日本電気株式会社 半導体装置の実装方法及び実装構造体
JP3720697B2 (ja) 2000-10-31 2005-11-30 京セラ株式会社 バンプ付電子部品の実装構造
TWI238444B (en) * 2002-12-10 2005-08-21 Seiko Epson Corp Method for manufacturing optoelectronic device, optoelectronic device and electronic machine

Also Published As

Publication number Publication date
CN100531525C (zh) 2009-08-19
US7161245B2 (en) 2007-01-09
CN1753603A (zh) 2006-03-29
KR20060051454A (ko) 2006-05-19
US20060060983A1 (en) 2006-03-23
JP2006091234A (ja) 2006-04-06
KR100661694B1 (ko) 2006-12-26

Similar Documents

Publication Publication Date Title
KR100661694B1 (ko) 전자 부품의 실장 구조, 전자 부품의 실장 방법, 전기 광학장치 및 전자기기
KR100639452B1 (ko) 전자 부품의 실장 구조, 전기 광학 장치, 전자 기기 및 전자 부품의 실장 방법
US10916735B2 (en) Display device and method of manufacturing the same
US7903067B2 (en) Driver chip and display apparatus having the same
US7166920B2 (en) Electronic component, mounted structure, electro-optical device, and electronic device
US6542374B1 (en) Circuit board, method for manufacturing the circuit board, and display device and electronic equipment employing the circuit board
US10725342B2 (en) Liquid crystal display device
US7429704B2 (en) Electronic component, electro-optical device, and electronic apparatus
KR20180070919A (ko) 표시장치의 cof
US11877483B2 (en) Display device with circuit film coupled to lateral surface of base substrate
KR101292569B1 (ko) 액정표시소자
JP2004318074A (ja) 電気光学装置及びこの電気光学装置を備えた電子機器、並びにこの電気光学装置の製造方法
JP2008277647A (ja) 実装構造体及び電子機器
US9477123B2 (en) Liquid crystal display device and production method thereof
JP2008277646A (ja) 電気光学装置用基板、実装構造体及び電子機器
JP2008185801A (ja) 電気光学装置の製造方法及び電気光学装置並びに電子機器
KR20070096572A (ko) 표시 장치
KR101024648B1 (ko) 액정표시장치
JP2006227048A (ja) 異方性導電膜、半導体実装基板、電気光学装置及び電子機器
KR20070063242A (ko) 표시 장치
KR20070032531A (ko) 표시 장치
JP2021167891A (ja) 表示装置
KR20080052902A (ko) 표시 장치
KR20060018627A (ko) 가요성 인쇄 회로 기판
KR20070098184A (ko) 액정 표시 장치 및 그 제조방법

Legal Events

Date Code Title Description
RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20070403

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20081017

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20081104

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20081222

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20090224

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20090309

R150 Certificate of patent or registration of utility model

Ref document number: 4281656

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120327

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120327

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130327

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140327

Year of fee payment: 5

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R371 Transfer withdrawn

Free format text: JAPANESE INTERMEDIATE CODE: R371

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250