JP4165244B2 - 受光素子の製造方法 - Google Patents

受光素子の製造方法 Download PDF

Info

Publication number
JP4165244B2
JP4165244B2 JP2003029654A JP2003029654A JP4165244B2 JP 4165244 B2 JP4165244 B2 JP 4165244B2 JP 2003029654 A JP2003029654 A JP 2003029654A JP 2003029654 A JP2003029654 A JP 2003029654A JP 4165244 B2 JP4165244 B2 JP 4165244B2
Authority
JP
Japan
Prior art keywords
layer
light
light receiving
receiving element
conductivity type
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2003029654A
Other languages
English (en)
Other versions
JP2004241630A (ja
Inventor
剛 金子
一 大西
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2003029654A priority Critical patent/JP4165244B2/ja
Priority to US10/769,861 priority patent/US7307250B2/en
Publication of JP2004241630A publication Critical patent/JP2004241630A/ja
Application granted granted Critical
Publication of JP4165244B2 publication Critical patent/JP4165244B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/18Processes or apparatus specially adapted for the manufacture or treatment of these devices or of parts thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/02Details
    • H01L31/0216Coatings
    • H01L31/02161Coatings for devices characterised by at least one potential jump barrier or surface barrier
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/0248Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies
    • H01L31/0352Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by their shape or by the shapes, relative sizes or disposition of the semiconductor regions
    • H01L31/035272Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by their shape or by the shapes, relative sizes or disposition of the semiconductor regions characterised by at least one potential jump barrier or surface barrier
    • H01L31/035281Shape of the body
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B6/00Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
    • G02B6/24Coupling light guides
    • G02B6/42Coupling light guides with opto-electronic elements
    • G02B6/4201Packages, e.g. shape, construction, internal or external details
    • G02B6/4204Packages, e.g. shape, construction, internal or external details the coupling comprising intermediate optical elements, e.g. lenses, holograms
    • G02B6/4206Optical features
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/0502Disposition
    • H01L2224/05026Disposition the internal layer being disposed in a recess of the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05075Plural internal layers
    • H01L2224/0508Plural internal layers being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05571Disposition the external layer being disposed in a recess of the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Light Receiving Elements (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、受光素子製造方法に関する。
【0002】
【背景技術】
受光素子は、光を受光して電気に変換する素子であり、例えば光通信や光演算に用いられている(例えば、特許文献1および2参照)。これらの用途においては、場合によって、入射光の光学特性、例えば光の放射角や波長等を制御する必要が生じる。また、近年では、受光素子を光通信等に適用する場合、より高速な動作が受光素子に求められている。
【0003】
【特許文献1】
特開平5−102513号公報
【特許文献2】
特開平5−120722号公報
【0004】
【発明が解決しようとする課題】
本発明の目的は、高速動作が可能であり、かつ、設置位置、形状および大きさが制御された光学部材を含む受光素子製造方法を提供することにある。
【0006】
【課題を解決するための手段】
[受光素子の製造方法
【0025】
本発明の受光素子の製造方法は、
(a)上面に受光面を含む柱状部を基板に形成し、
前記柱状部は、第1導電型層、光吸収層、および第2導電型層を含み、
前記光吸収層は、前記第1導電型層と前記第2導電型層との間に形成され、
(b)前記上面に対して、エネルギーを付加することによって硬化可能な材料からなる液滴を吐出して、前記柱状部の上面より大きな径を有する光学部材前駆体を形成し、
(c)前記エネルギーを付加して前記光学部材前駆体を硬化させて、前記柱状部の上面より大きな径を有する光学部材を形成すること、を含
前記(a)において、前記柱状部の側壁を覆う絶縁層を形成し、
前記柱状部の上面を覆うように前記絶縁層を積層した後、該絶縁層に対して該柱状部の上面から前記基板の方向へと等方性エッチングを行なうことにより、前記絶縁層の膜厚が、該柱状部近傍において該柱状部に近づくにつれて大きくなるように形成する。ここで、「絶縁層の膜厚」とは、前記基板において前記柱状部の設置面と垂直な方向における膜厚をいう。
【0026】
本発明の受光素子の製造方法によれば、前記(b)において、前記液滴の吐出量を調整すること等によって、高速動作が可能であり、かつ、設置位置、形状および大きさが良好に制御された光学部材を含む受光素子を形成することができる。詳しくは、本実施の形態の欄で説明する。
【0027】
本明細書において、「光学部材」とは、受光素子の受光面に入射する光の光学特性や進行方向を変化させる機能を有する部材をいい、ここで、「光学特性」とは、例えば、波長、偏光、放射角等が挙げられる。このような光学部材としては、例えばレンズまたは偏向素子が例示できる。また、本明細書において、「柱状部の上面上に光学部材が設けられている」とは、前記柱状部の上面と前記光学部材とが接している場合だけでなく、例えば、前記柱状部の上面の一部の領域上に電極等の構造物が設けられ、この構造物を介して前記柱状部の上面上に前記光学部材が設けられている場合を含む。また、本明細書において、「切断円球状」とは、円球を一平面で切断して得られる形状をいい、該円球は完全な円球のみならず、円球に近似する形状をも含む。また、本明細書において、「切断楕円球状」とは、楕円球を一平面で切断して得られる形状をいい、楕円球は完全な楕円球のみならず、楕円球に近似する形状をも含む。
【0031】
【発明の実施の形態】
以下、本発明の好適な実施の形態について、図面を参照しながら説明する。
【0032】
[第1の実施の形態]
1.受光素子の構造
図1は、本発明を適用した第1の実施の形態に係る受光素子100を模式的に示す断面図である。図2は、本発明を適用した第1の実施の形態に係る受光素子100を模式的に示す平面図である。図1は、図2のA−A線における断面を示す図である。なお、本実施の形態においては、受光素子100がフォトダイオードである場合について説明する。
【0033】
本実施の形態の受光素子100は、図1に示すように、n型GaAs基板からなる半導体基板101と、半導体基板101上に形成された柱状部130を含む。ここで、柱状部130とは、基板101上に形成された柱状の半導体堆積体である。
【0034】
柱状部130の上面130aは、受光面108を含む。本実施の形態の受光素子100では、この受光面108から光が入射する。なお、本実施の形態の受光素子100においては、柱状部130の上面130aのうち第1電極107(後述する)で覆われていない部分(開口部110)が設けられている。柱状部130の上面130aのうち開口部110内の領域が受光面108である。
【0035】
また、柱状部130の上面130a上には、光学部材111が設けられている。本実施の形態においては、光学部材111がレンズとして機能する場合について説明する。すなわち、図1および図2に示すように、光学部材111によって集光した光を受光面108に入射させることができる。
【0036】
(光学部材)
光学部材111は、例えば熱または光等のエネルギーを付加することによって硬化可能な液体材料(例えば紫外線硬化型樹脂や熱硬化型樹脂の前駆体)を硬化させることにより形成される。紫外線硬化型樹脂としては、例えば紫外線硬化型のアクリル系樹脂およびエポキシ系樹脂が挙げられる。また、熱硬化型樹脂としては、熱硬化型のポリイミド系樹脂等が例示できる。
【0037】
紫外線硬化型樹脂の前駆体は、短時間の紫外線照射によって硬化する。このため、熱工程など素子に対するダメージを与えやすい工程を経ずに硬化させることができる。このため、紫外線硬化型樹脂の前駆体を用いて光学部材111を形成する場合、素子へ与える影響を少なくすることができる。
【0038】
本実施の形態において、光学部材111は、具体的には、柱状部130の上面130aに対して液体材料からなる液滴111aを吐出して、光学部材前駆体111bを形成した後、光学部材前駆体111bを硬化させることによって形成される(図8および図9参照)。光学部材111の形成方法については後述する。
【0039】
(その他の構成要素)
前述したように、受光素子100は、半導体基板101と、半導体基板101上に形成された柱状部130とを含む。
【0040】
柱状部130は、受光素子100の受光面108側から基板101の途中にかけての部分が、受光面108側からから見て円形の形状にエッチングされることにより形成される。なお、本実施の形態では、柱状部130の平面形状を円形としたが、この形状は任意の形状をとることが可能である。ただし、光学部材111が、例えばレンズまたは偏向素子として用いる場合、柱状部130の上面130aの形状を円にする。これにより、光学部材111の立体形状を、円球状または切断円球状に形成することができ、得られた光学部材111をレンズまたは偏向素子として用いることができる。
【0041】
柱状部130は、第1導電型層102、光吸収層103、および第2導電型層104を含む。本実施の形態の受光素子100においては、第2導電型層104の上面に受光面108が設けられている。したがって、受光面108から第2導電型層104に入射した光は、第2導電型層104内を伝搬した後光吸収層103に入射する。この場合、例えば、n型GaAs層からなる第1導電型層102、不純物が導入されていないGaAs層からなる光吸収層103、およびp型GaAs層からなる第2導電型層104が、n型GaAs層からなる基板101上に順に積層することにより、柱状部130を形成することができる。この場合、例えば、第1導電型層102の膜厚を0.5μm、光吸収層103の膜厚を3.5μm、第2導電型層104の膜厚を0.1μmに形成することができる。なお、第1導電型層102、光吸収層103、および第2導電型層104を構成する各層の組成および膜厚はこれに限定されるわけではない。
【0042】
第2導電型層104は、例えばCがドーピングされることによりp型にされ、第1導電型層102は、例えばSiがドーピングされることによりn型にされている。したがって、第2導電型層104、不純物がドーピングされていない光吸収層103、および第1導電型層102により、pinダイオードが形成される。
【0043】
第2導電型層104は、電極(後述する第1電極107)とのオーミック接触をとることができる程度のキャリア密度を有する。
【0044】
さらに、柱状部130は絶縁層106で埋め込まれている。すなわち、柱状部130の側壁130bは絶縁層106で取り囲まれている。本実施の形態に係る受光素子100においては、この絶縁層106は、柱状部130の側壁130bならびに基板101の上面を覆っている。
【0045】
この絶縁層106は、柱状部130近傍において、柱状部130に近づくにつれて膜厚が大きくなっている。これにより、柱状部130の上面130aに対して液滴111bを吐出することにより、柱状部130の上面130a上に光学部材111を確実に設置することができる。また、本実施の形態の受光素子100においては、柱状部130の上面130aおよび絶縁層106の上面に第1電極107がほぼ均一の膜厚で形成されており、受光面108の上に反射防止層105(後述する)が設置されている。すなわち、光学部材111は、柱状部130の上面130a上に、第1電極107または反射防止層105を介して設置されている。
【0046】
この受光素子100の製造工程では、柱状部130の側壁130bを覆う絶縁層106を形成した後、柱状部130の上面130aおよび絶縁層106の上面に第1電極107を、半導体基板101の裏面(半導体基板101において柱状部130の設置面と反対側の面)に第2電極109を、それぞれ形成する。これらの電極形成の際には一般的に、アニール処理を約400℃で行なう(後述する製造プロセスを参照)。したがって、樹脂を用いて絶縁層106を形成する場合、このアニール処理工程に耐え得るためには、絶縁層106を構成する樹脂は耐熱性に優れたものであることが必要とされる。この要求を満たすためには、絶縁層106を構成する樹脂がポリイミド樹脂、フッ素系樹脂、アクリル樹脂、またはエポキシ樹脂等であることが望ましく、特に、加工の容易性や絶縁性の観点から、ポリイミド樹脂またはフッ素系樹脂であるのが望ましい。また、絶縁層106の上に、樹脂を原材料として光学部材(例えばレンズ)を形成する場合、レンズ材(樹脂)との接触角が大きく、レンズ形状を制御しやすいという観点からも、絶縁層106はポリイミド樹脂またはフッ素系樹脂からなるのが望ましい。この場合、絶縁層106は、熱または光等のエネルギー照射により硬化、あるいは化学反応によって樹脂前駆体を硬化させることにより形成される。
【0047】
第1電極107は、例えばAuとZnの合金とAuとの積層膜からなる。
【0048】
さらに、半導体基板101の裏面には、第2電極109が形成されている。すなわち、この受光素子100では、柱状部130の上面130aで第1電極107と接合し、かつ、半導体基板101の裏面で第2電極109と接合している。第2電極109は、例えばAuとGeの合金とAuとの積層膜からなる。
【0049】
第1および第2電極107,109を形成するための材料は、前述したものに限定されるわけではなく、例えばTiやPtなどの金属やこれらの合金などが利用可能である。
【0050】
また、受光面108上には、必要に応じて反射防止層105を形成することができる。この反射防止層105が形成されていることにより、受光面108における光の反射を少なくすることができる。これにより、受光面108に入射する光の注入効率を高めることができる。ここで、反射防止層105の光学的膜厚は、(2m−1)λ/4(λは受光面108に入射する光(入射光)の波長、mは自然数)である。
【0051】
ここで、「光学的膜厚」とは、層の実際の膜厚に屈折率を乗じて得られる値をいう。例えば、入射光の波長がλであって、光学的膜厚がλ/4、屈折率nが2.0である層の場合、この層の実際の膜厚は、光学的膜厚/屈折率nと等しいことから、λ/4/2=0.125λである。なお、本願において、単に「膜厚」というときは、層の実際の膜厚をいうものとする。
【0052】
反射防止層105の材質は特に限定されるわけではないが、入射光の反射率の低減効果を得ることができ、かつ入射光を通過させる材質からなる。例えば、反射防止層105は窒化シリコン層からなることができる。なお、本願において、「通過」とは、ある層に光が入射した後前記層から光が出射することをいい、前記層に入射した光が殆ど前記層から出射する場合だけでなく、前記層に入射した光の一部のみが前記層から出射する場合を含む。
【0053】
また、この受光素子100において、必要に応じて、第1導電型層102と光吸収層103との間に反射層(図示せず)を形成することができる。この反射層が形成されることにより、光吸収層103を通過した光を再度光吸収層103へと導入することができる。これにより、光の利用効率を高めることができる。特に、光吸収層103の膜厚を小さくした場合、入射光の一部が光吸収層103を通過してしまい、光吸収層103における光の利用効率が低下してしまう。この場合、前記反射層が形成されることによって、光の利用効率を高めることができる点で有効である。
【0054】
2.受光素子の動作
本実施の形態の受光素子100の一般的な動作を以下に示す。ここでは、第1導電型がn型であり、第2導電型がp型である場合を示す。なお、下記の受光素子の駆動方法は一例であり、本発明の趣旨を逸脱しない限り、種々の変更が可能である。
【0055】
まず、光学部材111に所定波長の光が入射する。入射した光は、光学部材111によって集光された後、受光面108へと入射する。受光面108から入射した光によって、柱状部130を構成する各層(半導体層)において、光励起が生じ、電子および正孔が生じる。ここで、光吸収層103において、第1導電型層102との界面近傍に電子が、第2導電型層104との界面近傍に正孔がそれぞれ蓄積される。所定量以上の電子および正孔が光吸収層103に蓄積されると、電子は第1導電型層102に、正孔は第2導電型層104にそれぞれ移動する。その結果、第1導電型層102から第2導電型層104の方向(図1のZ方向)に電流が流れる。この際、第1導電型層102側が高電位となるように、光吸収層103に電界をかけておくと、生成される電子および正孔の分離が容易となり、再結合の確率が低減するため、光電変換効率が向上する。
【0056】
3.受光素子の製造方法
次に、本発明を適用した第1の実施の形態に係る受光素子100の製造方法の一例について、図3〜図9を用いて説明する。図3〜図9は、図1および図2に示す本実施の形態の受光素子100の一製造工程を模式的に示す断面図であり、それぞれ図1に示す断面に対応している。
【0057】
(1)まず、n型GaAsからなる半導体基板101の表面について、組成を変調させながらエピタキシャル成長させることにより、半導体多層膜150が形成される(図3参照)。
【0058】
半導体多層膜150は、図3に示すように、第1導電型層102と、光吸収層103と、第2導電型層104とが順に堆積されて構成される。また、各層はGaAsにより構成され、この際、第1導電型層102にはSiを導入してn型とし、第2導電型層104にはCを導入しp型とする。また、必要に応じて反射層(図示せず)を所定の位置に成長させる。
【0059】
エピタキシャル成長を行なう際の温度は、成長方法や原料、半導体基板101の種類、あるいは形成する半導体多層膜150の種類、厚さ、およびキャリア密度によって適宜決定されるが、一般に、450℃〜800℃であるのが好ましい。また、エピタキシャル成長を行なう際の所要時間も、温度と同様に適宜決定される。また、エピタキシャル成長させる方法としては、有機金属気相成長(MOVPE:Metal−Organic Vapor Phase Epitaxy)法や、MBE法(Molecular Beam Epitaxy)法、あるいはLPE法(Liquid Phase Epitaxy)を用いることができる。
【0060】
続いて、半導体多層膜150上に、フォトレジスト(図示しない)を塗布した後、フォトリソグラフィ法により該フォトレジストをパターニングすることにより、所定のパターンのレジスト層R100が形成される(図3参照)。
【0061】
(2)ついで、レジスト層R100をマスクとして、例えばドライエッチング法により、第2導電型層104、光吸収層103、第1導電型層102、および半導体基板101の一部をエッチングすることにより、柱状の半導体堆積体(柱状部)130が形成される(図4参照)。その後、レジスト層R100が除去される。
【0062】
(3)次いで、柱状部130を取り囲む絶縁層106が形成される(図5および図6参照)。なお、ここでは、絶縁層106を形成するための材料として、ポリイミド樹脂を用いた場合について説明する。
【0063】
まず、例えばスピンコート法を用いて、樹脂前駆体(ポリイミド前駆体)を半導体基板101上に塗布した後、イミド化させる。これにより、図5に示すように、絶縁層106が形成される。この絶縁層106は、柱状部130の側壁130bを覆っている。さらに、図5に示す絶縁層106は、柱状部130の上面130aを覆っており、かつ、絶縁層106のうち基板101上に形成されている部分の膜厚が、柱状部130の高さhより大きくなるように形成されている。
【0064】
樹脂前駆体層の形成方法としては、前述したスピンコート法のほか、ディッピング法、スプレーコート法、インクジェット法等の公知技術を利用することができる。
【0065】
次いで、図5に示す絶縁層106に対して、柱状部130の上面130aから基板101の方向へと等方性エッチングを行なう。これにより、図6に示すように、柱状部130近傍において、絶縁層106の膜厚が柱状部130に近づくにつれて大きくなるように形成することができる。ここで、等方性エッチングとしては、ドライエッチングまたはウエットエッチングのいずれを適用することができる。具体的には、等方性エッチングとして、特願2001−066299号公報に記載されている方法を用いることができる。
【0066】
(4)次に、第1電極107および第2電極109、および受光面108が形成される(図7参照)。
【0067】
まず、第1電極107および第2電極109を形成する前に、必要に応じて、プラズマ処理法等を用いて、柱状部130の上面130aを洗浄する。これにより、より安定した特性の素子を形成することができる。つづいて、例えば真空蒸着法により、絶縁層106の上面上および柱状部130の上面130a上に、例えばAuとZnの合金とAuとの積層膜(図示せず)を形成した後、リフトオフ法により、柱状部130の上面130aに、前記積層膜が形成されていない部分(開口部110)を形成する。これにより、この開口部110内の領域が受光面108となる。なお、前記工程において、リフトオフ法のかわりに、ドライエッチング法を用いることもできる。
【0068】
また、半導体基板101の裏面上に、例えば真空蒸着法により、例えばAuとGeの合金とAuとの積層膜(図示せず)を形成する。次いで、アニール処理する。これにより、オーミックコンタクトを形成する。アニール処理の温度は電極材料に依存する。本実施形態で用いた電極材料の場合は、通常400℃前後で行なう。以上の工程により、第1電極107および第2電極109が形成される(図7参照)。
【0069】
次いで、必要に応じて、反射防止層105を、プラズマCVD法などを用いて受光面108上に形成する(図8参照)。
【0070】
(5)次いで、柱状部130の上面130a上に、光学部材111が形成される(図8および図9参照)。本実施の形態においては、光学部材111(図1参照)が第1電極107を介して柱状部130の上面130a上に形成される場合について示す。
【0071】
まず、必要に応じて、柱状部130の上面130aに、光学部材111の濡れ角を調整するための処理を施す。この工程によれば、後述する工程において、柱状部130の上面130a上に液体材料111aを導入した場合、所望の形状の光学部材前駆体111bを得ることができ、その結果、所望の形状の光学部材11を得ることができる(図8および図9参照)。
【0072】
次いで、例えばインクジェット法を用いて、液体材料111aの液滴を、柱状部130の上面130aに向けて吐出する。インクジェットの吐出方法としては、例えば、(i)熱により液体(ここではレンズ材)中の気泡の大きさを変化させることで圧力を生じ、液体を吐出する方法、(ii)圧電素子により生じた圧力によって液体を吐出させる方法とがある。圧力の制御性の観点からは、前記(ii)の方法が望ましい。
【0073】
インクジェットヘッドのノズルの位置と、液滴の吐出位置とのアライメントは、一般的な半導体集積回路の製造工程における露光工程や検査工程で用いられる公知の画像認識技術を用いて行なわれる。例えば、図8に示すように、インクジェットヘッド120のノズル112の位置と、柱状部130の位置とのアライメントを行なう。アライメント後、インクジェットヘッド120に印加する電圧を制御した後、液体材料111aの液滴を吐出する。これにより、図9に示すように、柱状部130の上面130a上に、光学部材前駆体111bを形成する。
【0074】
この場合、図8に示すように、ノズル112から吐出された前記液滴が、柱状部130の上面130aに着弾した際に、表面張力によって液体材料111aが変形して、液体材料111aが柱状部130の上面130aの中心にくる。これにより、自動的に位置の補正がなされる。
【0075】
また、この場合、光学部材前駆体111b(図9参照)は、柱状部130の上面130aの形状および大きさ、液体材料111aの吐出量、液体材料111aの表面張力、ならびに柱状部130の上面130aと液体材料111aとの間の界面張力に応じた形状および大きさとなる。したがって、これらを制御することにより、最終的に得られる光学部材111(図1参照)の形状および大きさを制御することが可能となり、レンズ設計の自由度が高くなる。
【0076】
以上の工程を行なった後、図9に示すように、エネルギー線(例えば紫外線)113を照射することにより、光学部材前駆体111bを硬化させて、柱状部130の上面130a上に、光学部材111を形成する(図1参照)。ここで、最適な紫外線の波長および照射量は、光学部材前駆体111bの材質に依存する。例えば、アクリル系紫外線硬化樹脂の前駆体を用いて光学部材前駆体111bを形成した場合、波長350nm程度、強度10mWの紫外線を5分間照射することで硬化を行なう。以上の工程により、図1に示すように、本実施の形態の受光素子100が得られる。
【0077】
4.作用効果
本実施の形態に係る受光素子100は、以下に示す作用および効果を有する。
【0078】
(A)第1に、受光面108の上に光学部材111が形成されていることにより、光吸収層103に導入される単位断面積当たりの光量を増加させることができる。これにより、光吸収層103の膜厚を小さくすることができるため、電子および正孔が電極(第1および第2電極107,109)まで移動する距離を小さくすることができる。その結果、受光感度を維持しつつ、高速動作が可能となる。
【0079】
また、一般に、光吸収層103は絶縁性が高いため、光吸収層103の断面積が大きいほど、受光素子100の静電容量が増加する。静電容量の増加は、素子の高速化を妨げる要因の一つである。これに対して、本実施の形態の受光素子100によれば、前述したように、光吸収層103に導入される単位断面積当たりの光量を増加させることができるため、光吸収層103の断面積を小さくすることができる。これにより、静電容量を小さくすることができるため、光の利用効率を維持しつつ、より高速動作が可能となる。
【0080】
(B)第2に、光学部材111の大きさおよび形状を厳密に制御することができる。光学部材111を形成するためには、前記(5)の工程にて説明したように、光学部材111を形成する工程において、光学部材前駆体111bが、柱状部130の上面130a上に形成される(図8および図9参照)。ここで、第1電極107のうち柱状部130の近傍の絶縁層106上に形成された部分が、光学部材前駆体110aを構成する液体材料で濡れない限り、光学部材前駆体111bには柱状部130の表面張力は作用せず、前記液体材料の表面張力が主に作用する。したがって、光学部材111を形成するために用いる前記液体材料(液滴111a)の量を制御することにより、光学部材前駆体111bの形状を制御することができる。これにより、形状がより厳密に制御された光学部材111を形成することができる。その結果、所望の形状および大きさを有する光学部材111を得ることができる。
【0081】
(C)第3に、光学部材111の設置位置を厳密に制御することができる。前述したように、光学部材111は、柱状部130の上面130aに対して、液体材料111aの液滴を吐出して、光学部材前駆体111bを形成した後、光学部材前駆体111bを硬化させることにより形成される(図9参照)。一般に、吐出された液滴の着弾位置を厳密に制御するのは難しい。しかしながら、この方法によれば、特に位置合わせを行なうことなく柱状部130の上面130a上に光学部材111を形成することができる。すなわち、柱状部130の上面130a上に単に液滴111bを吐出することによって、位置合わせを行なうことなく光学部材前駆体111aを形成することができる。言い換えれば、柱状部130を形成する際のアライメント精度にて光学部材111を形成することができる。これにより、設置位置が制御された光学部材111を簡易かつ歩留まり良く形成することができる。
【0082】
特に、インクジェット法を用いて液滴111bを吐出する場合、液滴111bをより的確な位置に吐出することができるため、設置位置がより制御された光学部材111を簡易かつ歩留まり良く形成することができる。また、インクジェット法を用いて液滴111bを吐出することにより、吐出する液滴111bの量を、ピコリットルオーダーの単位で制御することができるため、微細な構造を正確に作成することができる。
【0083】
(D)第4に、柱状部130の上面130aの形状および面積を設定することによって、光学部材111の形状および大きさを設定することができる。特に、柱状部130の上面130aの形状を適宜選択することによって、所定の機能を有する光学部材111を形成することができる。したがって、柱状部130の上面130aの形状を変えることによって、異なる機能を有する光学部材を同一の基板上に集積化することもできる。
【0084】
(E)第5に、絶縁層106は、柱状部130近傍において、柱状部130に近づくにつれて膜厚が大きくなる。言い換えれば、絶縁層106の膜厚が、柱状部130近傍において、柱状部130から離れるにつれて急峻に小さくなっている。これにより、前記(5)の工程において、柱状部130の上面130a上に光学部材前駆体111bを形成する際に、第1電極107のうち柱状部130の近傍の絶縁層106上に形成された部分が、光学部材前駆体110aを構成する液体材料で濡れるのを確実に防止することができる。これにより、柱状部130の上面130a上に光学部材111を確実に設置することができる。
【0085】
[第2の実施の形態]
1.受光素子の構造
図10は、本発明を適用した第2の実施の形態に係る受光素子200を模式的に示す断面図である。なお、本実施の形態においては、第1の実施の形態と同様に、受光素子200がフォトダイオードである場合について説明する。
【0086】
本実施の形態の受光素子200は、柱状部230の高さhが、第1の実施の形態の受光素子100の柱状部130の高さhと比較して大きい(図10参照)。その理由は、柱状部230に含まれる第2導電型層204の膜厚が、第1の実施の形態の受光素子100の柱状部130に含まれる第2導電型層104と比較して大きいからである。
【0087】
本実施の形態の受光素子200は、柱状部230が第2導電型層204を含み、この第2導電型層204の主成分がGa、As、Alである点で、柱状部130が第2導電型層104を含み、この第2導電型層104がGaAs層からなる第1の実施の形態の受光素子100と異なる構成を有する。その他の構成については、第1の実施の形態の受光素子100と同様の構成を有するため、受光素子100と同様の構成要素については、同一の符号を付して詳細な説明を省略する。
【0088】
受光素子を駆動させるために必要な光の波長は、光吸収層の材質によって決定される。例えば、本実施の形態の受光素子200において、光吸収層103はGaAs層からなる。GaAs層は、波長が870nm以下の光を吸収する。したがって、光吸収層103はGaAs層からなるため、波長が870nm以下の光については光吸収層として機能する一方、波長が870nmを超える光については光吸収層として機能し得ない。
【0089】
また、本実施の形態の受光素子200は、第1の実施の形態の受光素子100と同様に、受光面108が第2導電型層104の上面に設けられている。すなわち、受光面108から入射した光は、第2導電型層104内を伝搬した後光吸収層103に入射する。
【0090】
ところで、一般に、受光素子においては、光吸収層における光電変換効率を高めることによって、低消費電力化を図ることができる。したがって、受光素子200において、光吸収層103における光電変換効率を高めるためには、より多くの光が光吸収層103で吸収されるのが望ましい。そのためには、受光面108から入射した光が、光吸収層103に入射する前に、第2導電型層204においてできるだけ吸収されないほうが望ましい。
【0091】
前述したように、本実施の形態の受光素子200においては、第2導電型層204は、AlGaAs層からなる。一般に、AlGaAs層中のAlの組成が高くなるほど、このAlGaAs層の吸収波長はより短波長側にシフトする。
【0092】
例えば、Al0.15Ga0.85As層は770nm以下の波長の光を吸収する。また、前述したように、GaAs層からなる光吸収層103は、波長が870nm以下の波長の光を吸収する。したがって、本実施の形態の受光素子200において、第2導電型層204がAl0.15Ga0.85As層からなる場合、波長が770nm以上870nm以下の光であれば、第2導電型層104に吸収されずに、光吸収層103に効率良く導入される。これにより、光の利用効率を高めることができる。
【0093】
より具体的には、波長が850nmの光によって駆動するフォトダイオードを設計する場合、Al0.15Ga0.85As層からなる第2導電型層104と、GaAs層からなる光吸収層103とを用いることにより、第2導電型層104では波長が850nmの光が吸収されず、かつ、光吸収層103では波長が850nmの光が吸収されるため、前記波長の光は第2導電型層104を通過した後、効率良く光吸収層103に吸収させることができる。
【0094】
第2導電型層204中のAlの組成は、光吸収層103に吸収させる光の波長に応じて適宜調整することができる。一方、本実施の形態においては、第2導電型層204の上に第1電極107が形成されている。このため、第2導電型層204について良好なオーミックコンタクトを得るためには、第2導電型層204のAlの組成は、第2導電型層204の組成をAlGa1−xAsとしたとき(ここで、0<x<1)、xが0.2未満であることが望ましい。
【0095】
ところで、第1の実施の形態の受光素子100では、第2導電型層104は、光吸収層103と同様に、GaAs層からなる。すなわち、第2導電型層104もまた、光吸収層103によって吸収される光を吸収する。したがって、第2導電型層104の膜厚が大きいほど、受光面108から入射した光のうち、光吸収層103に到達する前に第2導電型層104によって吸収される光の量が増加する。つまり、第2導電型層104の膜厚が大きくなればなるほど、光吸収層103に到達する光量が減少する。
【0096】
これに対して、前述したように、本実施の形態の受光素子200では、光吸収層103は、所定波長の光を吸収し、第2導電型層204は、前記所定波長の光を吸収しないように形成されている。例えば、前述したように、光吸収層103がGaAs層からなり、第2導電型層204がAl0.15Ga0.85As層からなる場合、光吸収層103は所定波長(770nm以上870nm)の光を吸収し、第2導電型層204は、前記所定波長(770nm以上870nm)の光を吸収しない。このため、第2導電型層204の膜厚を大きくしても、光吸収層103における光の吸収が妨げられることはない。なお、前述したように、第2導電型層204にて吸収されない光の波長は、第2導電型層204のAlの組成によって決定される。
【0097】
なお、本実施の形態においては、光吸収層103がGaAs層からなる場合について説明したが、GaAs層のかわりに、InGaAs層を用いて光吸収層103を形成することができる。InGaAs層は、Inの組成比を調整することにより、870nmよりも長い波長領域の光を吸収することが可能となるため、870nmよりも長い波長領域の波長に合わせたフォトダイオードを設計することができる。一方、GaAs層は、波長が870nm以上である光を吸収しない。したがって、この場合、GaAs層を第2導電型層として用いた場合においても、本実施の形態と同様の効果を得ることができる。このことは、第1の実施の形態においても同様に適用できる。
【0098】
2.受光素子の動作
本実施の形態の受光素子200の動作は、第1の実施の形態の受光素子100と基本的に同様であるため、詳しい説明は省略する。
【0099】
3.受光素子の製造方法
本実施の形態に係る受光素子200の製造方法は、p型GaAsからなる第2導電型層104の代わりに、p型AlGaAsからなる第2導電型層204を形成する以外は、第1の実施形態に係る受光素子100の製造方法と同様である。このため、詳しい説明は省略する。
【0100】
4.作用効果
本実施の形態に係る受光素子200およびその製造方法は、第1の実施の形態に係る受光素子100およびその製造方法と実質的に同じ作用および効果を有する。さらに、本実施の形態に係る受光素子200およびその製造方法は、以下に示す作用および効果を有する。
【0101】
本実施の形態の受光素子200においては、第2導電型層204がAlGaAs層からなる。前述したように、この第2導電型層204は、光吸収層103によって吸収される所定波長の光を吸収しない材質からなる。このため、光吸収層103における光の吸収効率を低下させることなく、第2導電型層204の膜厚を大きくすることができ、その結果、光の利用効率を維持しつつ、柱状部230の高さを大きくすることができる。これにより、光学部材111を、より確実に柱状部230の上面230a上に形成することができる。その理由について、以下に説明する。
【0102】
本実施の形態において、絶縁層106は、第1の実施の形態に示した方法にて形成される。この絶縁層106の形成工程において、第2導電型層204の膜厚を大きくすることによって、柱状部230の高さを大きくすることができる。これにより、図10に示すように、絶縁層106は、柱状部230の近傍において、柱状部230に近づくにつれて絶縁層106の膜厚がより急峻に増加している。言い換えれば、絶縁層106の膜厚が、柱状部130近傍において、柱状部130から離れるにつれてより急峻に小さくなっている。これにより、柱状部130の上面130a上に光学部材前駆体111bを形成する際に、第1電極107のうち柱状部130の近傍の絶縁層106上に形成された部分が、光学部材前駆体110aを構成する液体材料で濡れるのをより確実に防止することができる。これにより、柱状部130の上面130a上に光学部材111をより確実に設置することができる。
【0103】
[第3の実施の形態]
図11は、本発明を適用した第3の実施の形態に係る光伝達装置を模式的に説明する図である。本実施の形態に係る光伝達装置1100は、第1の形態の受光素子100と、発光素子500と、発光素子500から出射した光を伝搬させ、受光素子100へと導入する光導波路とを含む。また、受光素子100と、この受光素子100へ導入する光を伝搬する光導波路(第1の光導波路1130)とから光モジュールが構成される。
【0104】
本実施の形態では、受光素子100側の構成(受光素子100、プラットフォーム1120、第1の光導波路1130、第2の光導波路1318、アクチュエータ1150を含む。)と、発光素子500側の構成(発光素子500、プラットフォーム1220、第3の光導波路1230,1310を含む。)との間に、第3の光導波路1312が配置されている。第3の光導波路1312として光ファイバなどを使用して、複数の電子機器間の光伝達を行なうことができる。
【0105】
本実施の形態の光伝達装置1100においては、発光素子500から光が出射した後、第3の光導波路1312,1310,1230、第2の光導波路1312、および第1の光導波路1130内を前記光が伝搬した後、受光素子100へと前記光が導入される。
【0106】
例えば、図12において、光伝達装置1100は、コンピュータ、ディスプレイ、記憶装置、プリンタ等の電子機器1102を相互に接続するものである。電子機器1102は、情報通信機器であってもよい。光伝達装置1100は、光ファイバ等の第3の光導波路1312を含むケーブル1104を有する。光伝達装置1100は、ケーブル1104の両端にプラグ1106が設けられたものであってもよい。それぞれのプラグ1106内に、受光素子100,発光素子500側の構成が設けられる。いずれかの電子機器1102から出力された電気信号は、発光素子によって光信号に変換され、光信号はケーブル1104を伝わり、受光素子によって電気信号に変換される。電気信号は、他の電子機器1102に入力される。こうして、本実施の形態に係る光伝達装置1100によれば、光信号によって、電子機器1102の情報伝達を行なうことができる。
【0107】
図13は、本発明を適用した実施の形態に係る光伝達装置の使用形態を示す図である。光伝達装置1112は、電子機器1110間を接続する。電子機器1110として、液晶表示モニターまたはディジタル対応のCRT(金融、通信販売、医療、教育の分野で使用されることがある。)、液晶プロジェクタ、プラズマディスプレイパネル(PDP)、ディジタルTV、小売店のレジ(POS(Point of Sale Scanning)用)、ビデオ、チューナー、ゲーム装置、プリンタ等が挙げられる。
【0108】
なお、本実施の形態(図11〜図13参照)において、第1の実施の形態の受光素子100のかわりに、第2の実施の形態の受光素子200を用いた場合でも、同様の作用および効果を奏することができる。
【0109】
すなわち、本発明は、上述した実施の形態に限定されるものではなく、種々の変形が可能である。例えば、本発明は、実施の形態で説明した構成と実質的に同一の構成(例えば、機能、方法および結果が同一の構成、あるいは目的および結果が同一の構成)を含む。また、本発明は、実施の形態で説明した構成の本質的でない部分を置き換えた構成を含む。また、本発明は、実施の形態で説明した構成と同一の作用効果を奏する構成または同一の目的を達成することができる構成を含む。また、本発明は、実施の形態で説明した構成に公知技術を付加した構成を含む。
【0110】
例えば、上記実施の形態において、各半導体層におけるp型とn型とを入れ替えても本発明の趣旨を逸脱するものではない。また、上記実施の形態では、柱状部を一つ有する受光素子について説明したが、基板面内で柱状部が複数個設けられていても本発明の形態は損なわれない。あるいは、複数の受光素子がアレイ化されている場合でも、同様の作用および効果を有する。
【0111】
また、例えば、上記実施の形態では、AlGaAs系およびInGaAs系のものについて説明したが、光吸収層にて吸収される光の波長に応じてその他の材料系、例えば、Si系やGaInNAs系の半導体材料を用いることも可能である。
【図面の簡単な説明】
【図1】 本発明を適用した第1の実施の形態に係る受光素子を模式的に示す断面図である。
【図2】 本発明を適用した第1の実施の形態に係る受光素子を模式的に示す平面図である。
【図3】 図1および図2に示す受光素子の一製造工程を模式的に示す断面図である。
【図4】 図1および図2に示す受光素子の一製造工程を模式的に示す断面図である。
【図5】 図1および図2に示す受光素子の一製造工程を模式的に示す断面図である。
【図6】 図1および図2に示す受光素子の一製造工程を模式的に示す断面図である。
【図7】 図1および図2に示す受光素子の一製造工程を模式的に示す断面図である。
【図8】 図1および図2に示す受光素子の一製造工程を模式的に示す断面図である。
【図9】 図1および図2に示す受光素子の一製造工程を模式的に示す断面図である。
【図10】 本発明を適用した第2の実施の形態に係る受光素子を模式的に示す断面図である。
【図11】 本発明を適用した第3の実施の形態に係る光モジュールを模式的に示す図である。
【図12】 本発明を適用した第3の実施の形態に係る光伝達装置を示す図である。
【図13】 本発明を適用した第3の実施の形態に係る光伝達装置を示す図である。
【符号の説明】
100,200 受光素子、 101 半導体基板、 102 第1導電型層、 103 光吸収層、 104,204 第2導電型層、 105 反射防止層、 106 絶縁層、 107 第1電極、 108 受光面、 109 第2電極、110 開口部、 111 光学部材、 111a 液滴、 111b光学部材前駆体、 112 ノズル、 113 エネルギー線、 120 インクジェットヘッド、 130,230 柱状部、 130a,230a 柱状部の上面、 130b,230b 柱状部の側壁、 150 半導体多層膜、 500 発光素子、 1100,1112 光伝達装置、 1110,1102電子機器、 1104 ケーブル、 1106 プラグ、 1120,1220 プラットフォーム、 1130 第1の光導波路、 1150 アクチュエータ、 1152 クッション、 1230,1310,1312 第3の光導波路、 1318 第2の光導波路、 1314,1316 基板、 R100レジスト

Claims (1)

  1. (a)上面に受光面を含む柱状部を基板に形成し、
    前記柱状部は、第1導電型層、光吸収層、および第2導電型層を含み、
    前記光吸収層は、前記第1導電型層と前記第2導電型層との間に形成され、
    (b)前記上面に対して、エネルギーを付加することによって硬化可能な材料からなる液滴を吐出して、前記柱状部の上面より大きな径を有する光学部材前駆体を形成し、
    (c)前記エネルギーを付加して前記光学部材前駆体を硬化させて、前記柱状部の上面より大きな径を有する光学部材を形成すること、を含
    前記(a)において、前記柱状部の側壁を覆う絶縁層を形成し、
    前記柱状部の上面を覆うように前記絶縁層を積層した後、該絶縁層に対して該柱状部の上面から前記基板の方向へと等方性エッチングを行なうことにより、前記絶縁層の膜厚が、該柱状部近傍において該柱状部に近づくにつれて大きくなるように形成する、受光素子の製造方法。
JP2003029654A 2003-02-06 2003-02-06 受光素子の製造方法 Expired - Fee Related JP4165244B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2003029654A JP4165244B2 (ja) 2003-02-06 2003-02-06 受光素子の製造方法
US10/769,861 US7307250B2 (en) 2003-02-06 2004-02-03 Light-receiving element and manufacturing method of the same, optical module and optical transmitting device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003029654A JP4165244B2 (ja) 2003-02-06 2003-02-06 受光素子の製造方法

Publications (2)

Publication Number Publication Date
JP2004241630A JP2004241630A (ja) 2004-08-26
JP4165244B2 true JP4165244B2 (ja) 2008-10-15

Family

ID=32844243

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003029654A Expired - Fee Related JP4165244B2 (ja) 2003-02-06 2003-02-06 受光素子の製造方法

Country Status (2)

Country Link
US (1) US7307250B2 (ja)
JP (1) JP4165244B2 (ja)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3719441B2 (ja) * 2003-08-01 2005-11-24 セイコーエプソン株式会社 光素子およびその製造方法、光モジュール、光伝達装置
JP4200463B2 (ja) * 2006-07-07 2008-12-24 Tdk株式会社 受光素子及びそれを用いた光ヘッド並びにそれを用いた光記録再生装置
JP4519888B2 (ja) * 2007-06-29 2010-08-04 株式会社東芝 半導体受光素子及び光半導体モジュール
JP5022795B2 (ja) 2007-07-09 2012-09-12 株式会社東芝 半導体受光素子およびその製造方法
JP5505140B2 (ja) 2010-07-05 2014-05-28 富士通株式会社 光モジュールおよび製造方法
JP5779855B2 (ja) 2010-09-24 2015-09-16 富士通株式会社 光モジュールおよび製造方法
JP5983200B2 (ja) 2012-08-31 2016-08-31 富士通株式会社 光モジュール
JP6221540B2 (ja) * 2013-09-13 2017-11-01 富士通株式会社 光デバイス、光モジュール、光デバイスの製造方法及び光モジュールの製造方法

Family Cites Families (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2252653B1 (ja) * 1973-11-28 1976-10-01 Thomson Csf
JPS58180648A (ja) 1982-04-08 1983-10-22 奥田染色工業有限会社 立体化された小紋柄を有する張り合わせ基布の製造方法
JPH0650770B2 (ja) 1987-01-24 1994-06-29 工業技術院長 光半導体装置の製造方法
JPH01239973A (ja) 1988-03-22 1989-09-25 Nec Corp 半導体受光素子
JP2650389B2 (ja) 1989-01-12 1997-09-03 松下電器産業株式会社 受光素子とその製造方法
US5371399A (en) * 1991-06-14 1994-12-06 International Business Machines Corporation Compound semiconductor having metallic inclusions and devices fabricated therefrom
JPH05102513A (ja) 1991-10-04 1993-04-23 Nikko Kyodo Co Ltd 半導体受光素子
JPH05120722A (ja) 1991-10-25 1993-05-18 Seiko Epson Corp 光ヘツドの信号受光方法
JPH05183185A (ja) 1991-12-27 1993-07-23 Fujitsu Ltd 半導体光電変換装置
JP2726204B2 (ja) 1992-09-24 1998-03-11 日本電信電話株式会社 半導体導波路型素子の製造法
DE4335426A1 (de) 1993-10-18 1995-04-20 Hoechst Ag Selbstgelierende Bindemittelharze für Offsetdruckfarben mit verbesserter Lagerstabilität
JPH07226531A (ja) 1994-02-14 1995-08-22 Hitachi Ltd 受光素子の製造方法
US5498444A (en) 1994-02-28 1996-03-12 Microfab Technologies, Inc. Method for producing micro-optical components
JPH0836059A (ja) 1994-07-25 1996-02-06 Shimadzu Corp 放射線検出器
JP2965139B2 (ja) 1996-06-20 1999-10-18 日本電気株式会社 導波路型半導体受光素子
JPH1117211A (ja) 1997-06-26 1999-01-22 Hitachi Ltd 半導体面型受光素子及び装置
JP2000067449A (ja) 1998-08-18 2000-03-03 Seiko Epson Corp 面発光型半導体レーザおよびその製造方法
JP2000068491A (ja) 1998-08-24 2000-03-03 Nikon Corp 撮像素子、撮像素子の製造方法および露光装置
US6252218B1 (en) * 1999-02-02 2001-06-26 Agilent Technologies, Inc Amorphous silicon active pixel sensor with rectangular readout layer in a hexagonal grid layout
JP2001066299A (ja) 1999-08-27 2001-03-16 Toto Ltd 検出装置および尿分析装置
KR100390822B1 (ko) * 1999-12-28 2003-07-10 주식회사 하이닉스반도체 이미지센서에서의 암전류 감소 방법
JP2001196644A (ja) 2000-01-11 2001-07-19 Nichia Chem Ind Ltd 光半導体装置及びその製造方法
JP2001284725A (ja) * 2000-03-31 2001-10-12 Seiko Epson Corp 面発光型半導体レーザおよびその製造方法
JP2001320081A (ja) 2000-05-12 2001-11-16 Fujitsu Ltd 半導体受光素子
JP4239439B2 (ja) 2000-07-06 2009-03-18 セイコーエプソン株式会社 光学装置およびその製造方法ならびに光伝送装置
JP2002353511A (ja) 2001-05-25 2002-12-06 Stanley Electric Co Ltd 樹脂マイクロレンズの製造方法
JP2002353512A (ja) 2001-05-25 2002-12-06 Stanley Electric Co Ltd Ledプリンタヘッド
US6894322B2 (en) * 2002-02-11 2005-05-17 Jds Uniphase Corporation Back illuminated photodiodes
JP4161590B2 (ja) 2002-02-22 2008-10-08 セイコーエプソン株式会社 マイクロレンズの製造方法、マイクロレンズ、光学膜、プロジェクション用スクリーン、及びプロジェクターシステム
JP3767496B2 (ja) 2002-03-01 2006-04-19 セイコーエプソン株式会社 面発光型発光素子およびその製造方法、光モジュール、光伝達装置
US6794631B2 (en) * 2002-06-07 2004-09-21 Corning Lasertron, Inc. Three-terminal avalanche photodiode

Also Published As

Publication number Publication date
JP2004241630A (ja) 2004-08-26
US20040160676A1 (en) 2004-08-19
US7307250B2 (en) 2007-12-11

Similar Documents

Publication Publication Date Title
US7483469B2 (en) Surface-emitting type semiconductor laser and its manufacturing method, optical module, and light transmission device
JP3767496B2 (ja) 面発光型発光素子およびその製造方法、光モジュール、光伝達装置
US7520680B2 (en) Light-receiving element, manufacturing method for the same, optical module, and optical transmitting device
KR100756762B1 (ko) 광 소자 및 그 제조 방법
JP3729263B2 (ja) 面発光型半導体レーザおよびその製造方法、光モジュール、光伝達装置
JP4074498B2 (ja) 面発光型発光素子、光モジュールおよび光伝達装置
JP4165244B2 (ja) 受光素子の製造方法
JP2004119583A (ja) 光学素子の製造方法
JP3818386B2 (ja) 面発光型発光素子およびその製造方法、光モジュール、光伝達装置
KR100649414B1 (ko) 광소자 및 그 제조 방법, 광모듈, 광전달 장치
JP3877001B2 (ja) 面発光型発光素子およびその製造方法、光モジュール、光伝達装置
JP4366598B2 (ja) 面発光型半導体レーザおよびその製造方法、光モジュール、並びに、光伝達装置
JP2007258730A (ja) 受光素子、光モジュール、光伝達装置
JP4352241B2 (ja) 受光素子、光電子集積素子、光モジュール、光伝達装置、および受光素子の製造方法
JP4258640B2 (ja) 導波路型光素子の製造方法
JP2006179747A (ja) 光装置、光装置の製造方法、および光伝達装置
JP3818391B2 (ja) 光素子
JP3824089B2 (ja) 光素子の製造方法

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20051115

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20051214

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20051221

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20060213

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20070307

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070410

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20070511

RD13 Notification of appointment of power of sub attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7433

Effective date: 20080407

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20080416

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20080408

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080609

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20080708

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20080721

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110808

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120808

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130808

Year of fee payment: 5

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

LAPS Cancellation because of no payment of annual fees