JP3619318B2 - モストランジスタ駆動用チャージングポンプ回路 - Google Patents

モストランジスタ駆動用チャージングポンプ回路 Download PDF

Info

Publication number
JP3619318B2
JP3619318B2 JP10997896A JP10997896A JP3619318B2 JP 3619318 B2 JP3619318 B2 JP 3619318B2 JP 10997896 A JP10997896 A JP 10997896A JP 10997896 A JP10997896 A JP 10997896A JP 3619318 B2 JP3619318 B2 JP 3619318B2
Authority
JP
Japan
Prior art keywords
resistor
transistor
driving
mos transistor
pump circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP10997896A
Other languages
English (en)
Other versions
JPH09153775A (ja
Inventor
容 虎 金
丙 雲 閔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of JPH09153775A publication Critical patent/JPH09153775A/ja
Application granted granted Critical
Publication of JP3619318B2 publication Critical patent/JP3619318B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/06Modifications for ensuring a fully conducting state
    • H03K17/063Modifications for ensuring a fully conducting state in field-effect transistor switches
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/06Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider
    • H02M3/07Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Electronic Switches (AREA)
  • Dc-Dc Converters (AREA)

Description

【0001】
【発明の属する技術分野】
本発明はモストランジスタ駆動用チャージングポンプ回路に関する。
【0002】
【従来の技術】
従来のモストランジスタ駆動用チャージングポンプ回路は、図4に示すように、非反転の高周波数信号と、インバータ11で反転された高周波数信号とによりモストランジスタ12,13を駆動する、高周波数信号によるスイッチング方式を用いたものであった。
【0003】
【発明が解決しようとする課題】
しかしながら、このようなチャージングポンプ回路では、2つのモストランジスタ12,13が同時にオンすることがあり、かつ別途の高周波数駆動回路が必要となるため、IC回路に内蔵するのが困難であった。
【0004】
【課題を解決するための手段】
本発明は上述の課題を解決するために、一対のモストランジスタを有する出力駆動部と、入力端に印加される信号によって駆動される入力駆動部と、この入力駆動部の駆動状態に応じて前記出力駆動部の一対のモストランジスタを選択的に駆動させるためのチャージポンピング部と、このチャージポンピング部によって前記一対のモストランジスタのうち一つが駆動される時、残りの一つのゲート電圧を放電させるための放電駆動部とを具備してなるモストランジスタ駆動用チャージングポンプ回路とする。
【0005】
【発明の実施の形態】
次に、添付図面を参照して本発明によるモストランジスタ駆動用チャージングポンプ回路の実施の形態を詳細に説明する。図1は、実施の形態を示す回路図である。この図に示すように、実施の形態のモストランジスタ駆動用チャージングポンプ回路は、負荷Mを駆動させるための第1乃至第4のモストランジスタMOS1〜MOS4から構成される出力駆動部200と、この出力駆動部200の第1及び第2のモストランジスタMOS1,MOS2を駆動させるための第1のチャージポンピング回路部100Aと、前記出力駆動部200の第3及び第4のモストランジスタMOS3,MOS4を駆動させるための第2のチャージポンピング回路部100Bとからなっている。
【0006】
第1のチャージポンピング回路部100Aは、入力端Iinの信号によって駆動される入力駆動部101aと、この入力駆動部101aの駆動状態に応じて出力駆動部200の第1及び第2のモストランジスタMOS1,MOS2を選択的に駆動させるためのチャージポンピング部102aと、このチャージポンピング部102aにより第1及び第2のモストランジスタMOS1,MOS2のうち一つが駆動される時、残りの一つのゲート電圧を放電させるための放電駆動部103aとからなっている。
【0007】
第2のチャージポンピング回路部100Bも第1のチャージポンピング回路部100Aと同様に、入力駆動部101b、チャージポンピング部102b及び放電駆動部103bから構成され、その機能も同様なので、ここでは詳細な説明は省略する。
【0008】
なお、出力駆動部200は、nチャンネルの第1及び第2のモストランジスタMOS1,MOS2が電源Vccと接地間に直列接続されるとともに、nチャンネルの第3及び第4のモストランジスタMOS3,MOS4が電源Vccと接地間に直列接続され、第1及び第2のモストランジスタMOS1,MOS2の接続点と第3及び第4のモストランジスタMOS3,MOS4の接続点間に負荷Mが接続されるように構成されている。
【0009】
図2は、図1の回路の特にチャージポンピング回路部の詳細を示す回路図である。ただし、この回路においては、出力駆動部200の第2及び第3のモストランジスタMOS2,MOS3が駆動されるとき、第1及び第4のモストランジスタMOS1,MOS4の放電回路として放電駆動部が動作するようになっている。
【0010】
図2に示すように、第1のチャージポンピング回路部100Aの入力駆動部101aは、入力端Iinに一端が接続された抵抗R21と、この抵抗R21の他端にベースが接続され、エミッタは接地されたNPNトランジスタQ21と、このトランジスタQ21のコレクタに一端が接続され、他端は電源Vccに接続された抵抗R22と、カソードが前記トランジスタQ21のコレクタに接続され、アノードは接地されたツェナーダイオードZD21とから構成される。
【0011】
第1のチャージポンピング回路部100Aのチャージポンピング部102aは、前記トランジスタQ21のコレクタに一端が接続され、他端は出力駆動部200の第2のモストランジスタMOS2のゲートに接続された抵抗R23と、この抵抗R23の一端にアノードが接続されたダイオードD21と、このダイオードD21のカソードに一端が接続され、他端は出力駆動部200の第1と第2のモストランジスタMOS1,MOS2の接続点に接続されたコンデンサCと、前記ダイオードD21のカソードに一端が接続された抵抗R24と、この抵抗R24の他端に一端が接続された抵抗R25と、この抵抗R25の一端にカソードが接続され、アノードは接地されたツェナーダイオードZD22とから構成される。共通接続されたツェナーダイオードZD22のカソード、抵抗R24の他端、抵抗R25の一端は、出力駆動部200の第1のモストランジスタMOS1のゲートに接続されている。
【0012】
第1のチャージポンピング回路部100Aの放電駆動部103aは、前記入力端Iinから印加される信号を反転させるためのインバータIN21と、このインバータIN21の出力端に一端が接続された抵抗R26と、この抵抗R26の他端がベースに接続され、エミッタが接地され、コレクタが抵抗R25の他端に接続されたNPNトランジスタQ22と、一端が抵抗R23の他端に接続された抵抗R27と、この抵抗R27の他端にベースが接続され、エミッタが接地され、コレクタが抵抗R25の他端に接続されたNPNトランジスタQ23とから構成される。
【0013】
第2のチャージポンピング回路部100Bは詳細回路図が示されていないが、第1のチャージポンピング回路部100Aと同様である。ただし、出力駆動部200の第1のモストランジスタMOS1と第4のモストランジスタMOS4、第2のモストランジスタMOS2と第3のモストランジスタMOS3がそれぞれ同時に駆動されるように、第2のチャージポンピング回路部100Bにおいては、抵抗R24の他端、抵抗R25の一端、ツェナーダイオードZD22のカソードの共通接続部が第4のモストランジスタMOS4のゲートに接続され、抵抗R23の他端が第3のモストランジスタMOS3のゲートに接続されている。
【0014】
以上のように構成したモストランジスタ駆動用チャージングポンプ回路の動作を説明すると、次の通りである。第1のチャージポンピング回路部100Aの入力駆動部101aのトランジスタQ21のオン又はオフによって出力駆動部200の第1及び第2のモストランジスタMOS1,MOS2の動作が決定される。すなわち、初期電源Vccが印加され、入力端Iinを介してロー状態の信号が印加される場合には、トランジスタQ21がオフされ、これによって初期電源Vccが抵抗R22,R23を介して出力駆動部200の第2のモストランジスタMOS2のゲートに印加され、この第2のモストランジスタMOS2が駆動される。
【0015】
この際、抵抗R22及びダイオードD21を介して電源VccがコンデンサCに印加されるので、コンデンサCは充電動作をすることになる。これと同時に、トランジスタQ21がオフされることによって電源Vccが抵抗R22,R23,R27を介して放電駆動部103aのトランジスタQ23のベースに印加されるので、このトランジスタQ23がオンされる。
【0016】
同時に、ロー状態の入力信号がインバータIN21を介してハイ状態に反転されてトランジスタQ22のベースに供給されるので、このトランジスタQ22もオンされる。
【0017】
したがって、出力駆動部200の第1のモストランジスタMOS1のゲート電圧をトランジスタQ22,Q23を介して放電させて第1のモストランジスタMOS1がオフされるので、デッドタイムを抑えて第1及び第2のモストランジスタMOS1,MOS2が同時にオンされることは無くなる。
【0018】
この時、第2のチャージポンピング回路部100Bも第1のチャージポンピング回路部100Aと同様に動作して、第3のモストランジスタMOS3を駆動し、第4のモストランジスタMOS4のゲート電圧を放電させ、第4のモストランジスタMOS4をオフさせる。したがって、第3のモストランジスタMOS3及び第2のモストランジスタMOS2を介して負荷Mが駆動される。
【0019】
一方、入力端Iinを介してハイ状態の信号が印加された場合には、トランジスタQ21がオンされ、第2のモストランジスタMOS2のゲート電圧が抵抗R23及びトランジスタQ21を介して放電され、第2のモストランジスタMOS2がオフされる。また、ハイ状態の入力信号が放電駆動部103aのインバータIN21を介して反転されてロー状態となるので、トランジスタQ22がオフされる。
【0020】
さらに、第2のモストランジスタMOS2のゲート電圧が抵抗R23及びトランジスタQ21を介して放電された結果トランジスタQ23のベース電圧が下がるので、このトランジスタQ23もオフされる。
【0021】
これによってチャージポンピング部102aのコンデンサCに充電された電圧は、抵抗R24を通して出力駆動部200の第1のモストランジスタMOS1のゲートをほぼ2Vccまでポンプして、第1のモストランジスタMOS1を駆動する。
【0022】
この際、第2のチャージポンピング回路部100Bも第1のチャージポンピング回路部100Aと同様に動作して、第3のモストランジスタMOS3をオフさせ、第4のモストランジスタMOS4を駆動するので、第1のモストランジスタMOS1及び第4のモストランジスタMOS4を介して負荷Mは前記の駆動方向と反対方向に駆動される。
【0023】
入力端Iinを介して再びロー状態の信号が印加された場合には、前記の動作で説明したように入力駆動部101aのトランジスタQ21が再びオフされ、第2のモストランジスタMOS2が再び駆動され、第1のモストランジスタMOS1のゲート電圧は放電駆動部103aを介して放電される。したがって、デッドタイムを抑えて第1及び第2のモストランジスタMOS1,MOS2が同時にオンすることが防止され、モストランジスタMOS1,MOS2を保護することができる。
【0024】
なお、入力駆動部101a及びチャージポンピング部102aに設けたツェナーダイオードZD21,ZD22は、外部からのダンプ電圧から各素子を保護する役割を果たす。不要な場合は除去することもできる。
【0025】
また、図2のような回路は、コンデンサCと出力駆動部200を除いてIC回路に内蔵することができる。
【0026】
図3は、チャージポンピング回路部の他の詳細を示す回路図である。この回路図においては、チャージポンピング部102aにおいて図2中に示したツェナーダイオードZD22が省略されており、かつダイオードD21がツェナーダイオードZD23に変更されている。したがって、このチャージポンピング部102aは、トランジスタQ21のコレクタに一端が接続され、他端は出力駆動部200の第2のモストランジスタMOS2のゲートに接続された抵抗R23と、この抵抗R23の一端にアノードが接続されたツェナーダイオードZD23と、このツェナーダイオードZD23のカソードに一端が接続され、他端は出力駆動部200の第1と第2のモストランジスタMOS1,MOS2の接続点に接続されたコンデンサCと、前記ツェナーダイオードZD23のカソードに一端が接続された抵抗R24と、この抵抗R24の他端に一端が接続された抵抗R25とで構成されており、抵抗R24の他端と抵抗R25の一端の共通接続部は出力駆動部200の第1のモストランジスタMOS1のゲートに接続される。
【0027】
図3において、チャージポンピング部102a以外は図2と同一であり、このようなチャージポンピング回路部は図2と同様に動作する。
【0028】
【発明の効果】
このように本発明のモストランジスタ駆動用チャージングポンプ回路によれば、デッドタイムを抑えて出力駆動部の2つのモストランジスタが同時にオンされることを防止し、出力駆動部のモストランジスタを保護することができ、しかもIC回路に内蔵可能となる利点がある。
【図面の簡単な説明】
【図1】本発明によるモストランジスタ駆動用チャージングポンプ回路の実施の形態を示す回路図。
【図2】図1の回路の詳細回路図。
【図3】図1の回路の別の詳細回路図。
【図4】従来のチャージングポンプ回路図。
【符号の説明】
101a,101b 入力駆動部
102a,102b チャージポンピング部
103a,103b 放電駆動部
200 出力駆動部
R21〜R27 抵抗
Q21〜Q23 トランジスタ
ZD21〜ZD23 ツェナーダイオード
D21 ダイオード
C コンデンサ
MOS1〜MOS4 第1乃至第4のモストランジスタ

Claims (5)

  1. 電源と接地との間に直列接続された第1及び第2のモストランジスタを選択的に駆動させるチャージポンプ回路において、
    入力端に印加される2値信号によって駆動され、出力端に前記2値信号の反転信号を出力する入力駆動部と、
    前記入力駆動部の出力端に一端が接続され、他端が前記第2のモストランジスタのゲートに接続された第1の抵抗と、
    アノードが前記第1の抵抗の一端に接続されたダイオードと、
    一端が前記ダイオードのカソードに接続され、他端が前記第1及び第2のモストランジスタの接続点に接続されたコンデンサと、
    一端が前記ダイオードのカソードに接続され、他端が前記第1のモストランジスタのゲートに接続された第2の抵抗と、
    一端が前記第2の抵抗の他端に接続された第3の抵抗とを備え、前記入力駆動部の駆動状態に応じて前記第1及び第2のモストランジスタを選択的に駆動させるチャージポンピング部と、
    入力端に印加される前記2値信号を反転させるインバータと、
    一端が前記インバータの出力端に接続された第4の抵抗と、
    ベースが前記第4の抵抗の他端に接続され、コレクタが前記第3の抵抗の他端に接続され、エミッタが接地された第1のトランジスタと、
    一端が前記第2のモストランジスタのゲートに接続された第5の抵抗と、
    ベースが前記第5の抵抗の他端に接続され、コレクタが前記第3の抵抗の他端に接続され、エミッタが接地された第2のトランジスタとを備え、
    前記チャージポンピング部によって前記第1及び第2のモストランジスタの一方が駆動される時、他方のゲート電圧を放電させる放電駆動部とを具備することを特徴とするモストランジスタ駆動用チャージングポンプ回路。
  2. 請求項1記載のモストランジスタ駆動用チャージングポンプ回路において、前記入力駆動部は、
    一端が前記入力端に接続された第6の抵抗と、
    ベースが前記第6の抵抗の他端に接続され、コレクタが前記出力端に接続され、エミッタが接地された第3のトランジスタと、
    一端が前記電源に接続され、他端が前記第3のトランジスタのコレクタに接続された第7の抵抗とを備えることを特徴とするモストランジスタ駆動用チャージングポンプ回路。
  3. 請求項2記載のモストランジスタ駆動用チャージングポンプ回路において、前記入力駆動部は、
    カソードが前記第3のトランジスタのコレクタに接続され、アノードが接地されたツェナーダイオードを更に備えることを特徴とするモストランジスタ駆動用チャージングポンプ回路。
  4. 請求項1記載のモストランジスタ駆動用チャージングポンプ回路において、前記チャージポンピング部は、
    カソードが前記第3の抵抗の一端に接続され、アノードが接地されたツェナーダイオードを更に備えることを特徴とするモストランジスタ駆動用チャージングポンプ回路。
  5. 請求項1記載のモストランジスタ駆動用チャージングポンプ回路において、前記ダイオードがツェナーダイオードであることを特徴とするモストランジスタ駆動用チャージングポンプ回路。
JP10997896A 1995-11-09 1996-04-30 モストランジスタ駆動用チャージングポンプ回路 Expired - Fee Related JP3619318B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1995P-40560 1995-11-09
KR1019950040560A KR0170511B1 (ko) 1995-11-09 1995-11-09 모스 트랜지스터 구동용 차지펌프회로

Publications (2)

Publication Number Publication Date
JPH09153775A JPH09153775A (ja) 1997-06-10
JP3619318B2 true JP3619318B2 (ja) 2005-02-09

Family

ID=19433585

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10997896A Expired - Fee Related JP3619318B2 (ja) 1995-11-09 1996-04-30 モストランジスタ駆動用チャージングポンプ回路

Country Status (4)

Country Link
US (1) US5874847A (ja)
JP (1) JP3619318B2 (ja)
KR (1) KR0170511B1 (ja)
DE (1) DE19646198A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103683866A (zh) * 2012-11-26 2014-03-26 崇贸科技股份有限公司 功率转换器的具有充电泵浦电路的晶体管闸极驱动器

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100264959B1 (ko) * 1997-04-30 2000-10-02 윤종용 반도체 장치의 고전압발생회로
JP3540652B2 (ja) * 1998-04-10 2004-07-07 三洋電機株式会社 チャージポンプ式昇圧回路
KR100347140B1 (ko) * 1999-12-31 2002-08-03 주식회사 하이닉스반도체 전압 변환 회로
DE10015275A1 (de) * 2000-03-28 2001-10-18 Infineon Technologies Ag Halbbrückenschaltung
JP2002223589A (ja) * 2001-01-25 2002-08-09 Mitsubishi Heavy Ind Ltd バッテリフォークリフト用モータコントローラ
KR100419236B1 (ko) * 2001-06-29 2004-02-19 주식회사 하이닉스반도체 전압 상승 컨버터용 차지 펌프
GB0202065D0 (en) * 2002-01-30 2002-03-13 Watson Brown Hsm Ltd Mixing
GB2404507B (en) * 2003-07-31 2006-06-21 Zetex Plc A high side switching circuit
ATE420486T1 (de) * 2004-09-14 2009-01-15 Dialog Semiconductor Gmbh Abschaltvorrichtung für ladungspumpeschaltung
US7358696B2 (en) * 2005-09-02 2008-04-15 Matsushita Electric Industrial Co., Ltd. Method and apparatus for PWM drive
US7301380B2 (en) * 2006-04-12 2007-11-27 International Business Machines Corporation Delay locked loop having charge pump gain independent of operating frequency
US9479882B2 (en) 2013-03-06 2016-10-25 Texas Instruments Incorporated Initial command to switch transistors disconnecting keys from microphone line

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57106228A (en) * 1980-12-24 1982-07-02 Fujitsu Ltd Semiconductor circuit
US4636657A (en) * 1984-08-29 1987-01-13 Texas Instruments Incorporated High speed CMOS clock generator
US4705997A (en) * 1986-02-21 1987-11-10 United Technologies Automotive, Inc. Bidirectional motor drive circuit
DE3625091A1 (de) * 1986-07-24 1988-01-28 Bosch Gmbh Robert Endstufe in brueckenschaltung
KR940005509B1 (ko) * 1992-02-14 1994-06-20 삼성전자 주식회사 승압단속회로및이를구비하는출력버퍼회로
DE4223208A1 (de) * 1992-07-15 1994-01-20 Papst Motoren Gmbh & Co Kg Brückenschaltung zum Betrieb eines bürstenlosen Gleichstrommotors

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103683866A (zh) * 2012-11-26 2014-03-26 崇贸科技股份有限公司 功率转换器的具有充电泵浦电路的晶体管闸极驱动器
CN103683866B (zh) * 2012-11-26 2017-01-04 崇贸科技股份有限公司 功率转换器的具有充电泵浦电路的晶体管闸极驱动器

Also Published As

Publication number Publication date
DE19646198A1 (de) 1997-05-15
JPH09153775A (ja) 1997-06-10
US5874847A (en) 1999-02-23
KR0170511B1 (ko) 1999-03-30
KR970029747A (ko) 1997-06-26

Similar Documents

Publication Publication Date Title
JP3619318B2 (ja) モストランジスタ駆動用チャージングポンプ回路
JPH0145806B2 (ja)
US5513091A (en) Voltage transforming circuit
US5034875A (en) Voltage multiplier circuit
JP3436296B2 (ja) 容量性負荷駆動回路および記録ヘッド駆動回路
EP0725481B1 (en) Charge pump driving circuit for a power transistor
JP3315286B2 (ja) パルス倍電圧回路
KR100745857B1 (ko) 전자 회로
JPH0281090A (ja) 電力回収回路
JPH07131301A (ja) Cr発振回路
US5066874A (en) Signal output circuit having bipolar transistor in output stage and arranged in cmos semiconductor integrated circuit
JP3621398B2 (ja) 充電ポンプ回路
JP3561790B2 (ja) アクチュエータ駆動回路
JPH04135938A (ja) 車載用負荷駆動装置
JPH1188133A (ja) 負荷駆動回路
KR100231139B1 (ko) 리세트 신호 발생 회로
JP2611465B2 (ja) 昇圧回路
JPS61166223A (ja) 複合形スイツチ回路
JP2859898B2 (ja) チョッパ型コンパレータ
EP0685941B1 (en) Bootstrap circuit
JPH0124983Y2 (ja)
KR100207112B1 (ko) 레이저 다이오드 발광부 구동회로
JPH0426416A (ja) 超音波診断装置の送信回路
JPH0421393A (ja) Pwm制御回路
JPS6188787A (ja) パルス幅変調駆動回路

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20040622

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040916

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20041026

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20041112

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20071119

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081119

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091119

Year of fee payment: 5

LAPS Cancellation because of no payment of annual fees