JP3558951B2 - 磁気メモリ素子及びそれを用いた磁気メモリ - Google Patents

磁気メモリ素子及びそれを用いた磁気メモリ Download PDF

Info

Publication number
JP3558951B2
JP3558951B2 JP2000073590A JP2000073590A JP3558951B2 JP 3558951 B2 JP3558951 B2 JP 3558951B2 JP 2000073590 A JP2000073590 A JP 2000073590A JP 2000073590 A JP2000073590 A JP 2000073590A JP 3558951 B2 JP3558951 B2 JP 3558951B2
Authority
JP
Japan
Prior art keywords
layer
ferromagnetic layer
magnetic memory
magnetic
film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2000073590A
Other languages
English (en)
Other versions
JP2001266566A (ja
Inventor
量二 南方
正司 道嶋
秀和 林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP2000073590A priority Critical patent/JP3558951B2/ja
Priority to US09/810,862 priority patent/US6504197B2/en
Publication of JP2001266566A publication Critical patent/JP2001266566A/ja
Application granted granted Critical
Publication of JP3558951B2 publication Critical patent/JP3558951B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y25/00Nanomagnetism, e.g. magnetoimpedance, anisotropic magnetoresistance, giant magnetoresistance or tunneling magnetoresistance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F10/00Thin magnetic films, e.g. of one-domain structure
    • H01F10/32Spin-exchange-coupled multilayers, e.g. nanostructured superlattices
    • H01F10/324Exchange coupling of magnetic film pairs via a very thin non-magnetic spacer, e.g. by exchange with conduction electrons of the spacer
    • H01F10/3254Exchange coupling of magnetic film pairs via a very thin non-magnetic spacer, e.g. by exchange with conduction electrons of the spacer the spacer being semiconducting or insulating, e.g. for spin tunnel junction [STJ]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/10Magnetoresistive devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F10/00Thin magnetic films, e.g. of one-domain structure
    • H01F10/32Spin-exchange-coupled multilayers, e.g. nanostructured superlattices
    • H01F10/324Exchange coupling of magnetic film pairs via a very thin non-magnetic spacer, e.g. by exchange with conduction electrons of the spacer
    • H01F10/3286Spin-exchange coupled multilayers having at least one layer with perpendicular magnetic anisotropy

Landscapes

  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Nanotechnology (AREA)
  • Power Engineering (AREA)
  • Semiconductor Memories (AREA)
  • Mram Or Spin Memory Techniques (AREA)
  • Hall/Mr Elements (AREA)
  • Thin Magnetic Films (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、高密度磁気メモリ(MRAM)に適した磁気メモリ素子に関するものである。
【0002】
【従来の技術】
近年、磁気トンネル接合(MTJ)素子は、従来の異方性磁気抵抗効果(AMR)素子や巨大磁気抵抗効果(GMR)素子に比べて大きな出力が得られることから、HDD用再生ヘッドや磁気メモリへの応用が考えられている。
【0003】
特に、磁気メモリにおいては、半導体メモリと同じく稼動部の無い固体メモリであるが、電源が断たれても情報を失わない、繰り返し回数が無限回である、放射線が入射しても記録内容が消失する危険性が無い等、半導体メモリと比較して有用である。
【0004】
従来のMTJ素子の構成を図4に示す。なお、このような構造はたとえば特開平9―106514号公報に示されている。
【0005】
図4のMTJ素子は、反強磁性層41、強磁性層42、絶縁層43、強磁性層44を積層したものである。ここで、反強磁性層41としてはFeMn、NiMn、PtMn、IrMn等の合金が用いられ、強磁性層42及び強磁性層44としてはFe、Co、Ni或はこれらの合金が用いられる。また、絶縁層43としては各種の酸化物や窒化物が検討されているが、Al膜の場合に最も高い磁気抵抗(MR)比が得られることが知られている。
【0006】
また、この他に、反強磁性層41を除いた構成で、強磁性層42と強磁性層44の保磁力差を利用したMTJ素子の提案もなされている。
【0007】
図4の構造のMTJ素子を磁気メモリに使用する場合の動作原理を図5に示す。各強磁性層の磁化方向を矢印で示している。
【0008】
強磁性層42及び強磁性層44の磁化はいずれも膜面内にあり、平行もしくは反平行となるように実効的な一軸磁気異方性を有している。そして、強磁性層42の磁化は反強磁性層41との交換結合により実質的に一方向に固定され、強磁性層44の磁化の方向で記録を保持する。
【0009】
このメモリ層となる強磁性層44の磁化が平行もしくは反平行でMTJ素子の抵抗が異なることを検出して読み出しを行い、MTJ素子の近傍に配置した電流線が発生する磁界を利用して強磁性層44の磁化の向きを変えることで書き込みを行う。
【0010】
【発明が解決しようとする課題】
MTJ素子を磁気メモリに適用するには、熱雑音の影響を低減し、半導体センスアンプでの読み出しを可能とするために、MTJ素子の抵抗値をある程度低くする必要があるが、そのためには絶縁層となるAl膜を1nm以下の非常に薄い膜厚で形成する必要がある。
【0011】
しかしながら、Al膜をこのように薄くすると、抵抗値は下がるものの磁気抵抗変化率も同時に劣化するという問題があった。これは主にAl膜の形成方法に起因すると考えられる。すなわち、1nm以下の非常に薄いAl膜を酸素プラズマ中で酸化する方法では、イオンやラジカル状態の活性酸素をAl膜の酸化に用いるので、薄いAl膜のみを選択的に酸化することは困難である。例えば、Al膜を十分に酸化しようとすると、バリア層に接する強磁性層表面も部分的に酸化される可能性が高く、一方、強磁性層の酸化を回避しようとすると、Al膜の酸化が不十分となる。
【0012】
また、1nm以下の非常に薄いAl膜をピンホールフリーで作成することは非常に困難であり、特に磁気メモリのように多数のMTJ素子を必要とする場合には、歩留まりの低下をまねく。
【0013】
本発明の目的は、このような従来技術の課題を解決し、磁気メモリに要求される抵抗値及び磁気抵抗変化率を有し、ピンホールによる歩留まり低下を招くことのない磁気メモリ素子を提供することにある。
【0014】
【課題を解決するための手段】
本発明の第1発明は、第1の強磁性層と、第2の強磁性層と、前記第1の強磁性層と前記第2の強磁性層の間に設けられている非磁性層とを備え、該非磁性層は、外部磁界により該非磁性層の抵抗が変化するものから構成されていることを特徴とする。また、第2発明は、第1発明において、前記非磁性層はIII−V族金属間化合物からなることを特徴とする。
【0015】
また、第発明は、第1の強磁性層と、第2の強磁性層と、前記第1の強磁性層と前記第2の強磁性層との間に設けられている非磁性層とを備え、該非磁性層は、トンネルダイオードから構成され、外部磁界により該トンネルダイオードの特性が変化することを特徴とする。
【0016】
また、第発明は、第1または第3発明において、前記第1の強磁性層と前記第2の強磁性層は垂直磁化を有することを特徴とする。
【0017】
また、第発明は、磁気メモリに第1乃至第発明のいずれか一つの磁気メモリ素子を用いることを特徴とする。
【0018】
【発明の実施の形態】
本発明の磁気メモリ素子に関する実施例について、図面を参照して説明する。
【0019】
図1に本発明の磁気メモリ素子に関する実施例の構造を示す。図1に示すように、基板11上に第1の配線層12を介して第1の強磁性層13、非磁性層14、第2の強磁性層15が形成され、その上に絶縁層16を介して第2の配線層17が形成されている。非磁性層14は外部磁界で抵抗が変化する材料で構成されている。
【0020】
このような磁気メモリ素子の作成方法を以下に示す。
【0021】
表面を熱酸化したSi基板11上にマグネトロンスパッタ装置内で50nm厚のAl膜からなる第1の配線層12、20nm厚のFe膜からなる第1の強磁性層13、20nm厚のInSb膜からなる非磁性層14、30nm厚のCoFe膜からなる第2の強磁性層15を連続して成膜した。スパッタ条件は、Ar圧力=5mTorr、高周波電力=100W(ターゲット径=4インチ)である。
【0022】
比較のため、非磁性層14となる上記InSb膜の代わりに、1nm厚のAl膜を形成した後、同一真空中で酸素プラズマによりAl膜を酸化してAl膜としたMTJ膜も作成した。
【0023】
次に、通常のフォトリソグラフィ技術とイオンミリング技術を用いて、上記の多層膜を下部配線形状に加工した。さらに、第2の強磁性層15上に素子寸法を規定するためのレジストパターンを形成し、第1の強磁性層13までイオンミリングした。このレジストを残したまま300nm厚のSiO膜からなる絶縁層16を高周波マグネトロンスパッタ装置で成膜した後、レジストのリフトオフを行った。
【0024】
次に、200nm厚のAl膜からなる第2の配線層17を高周波マグネトロンスパッタ装置で成膜した後、通常のフォトリソグラフィ技術とRIE技術を用いて上部配線を形成し、磁気メモリ素子を完成した。比較用のMTJ素子も同様の方法で形成した。
【0025】
このようにして形成した磁気メモリ素子とMTJ素子の磁気抵抗変化を測定したところ、非磁性層14としてInSb膜を使用した磁気メモリ素子は、Al膜を使用したMTJ素子よりも大きな磁気抵抗変化と低い素子抵抗が得られた。
【0026】
本実施例の磁気メモリ素子が磁気メモリに使用可能な機能を生じるメカニズムを図2に示す。図2では簡略化のため第1の強磁性層13、非磁性層14及び第2の強磁性層15のみを示しており、各強磁性層内部の磁化方向及び外部の漏洩磁界の方向を矢印で示している。図2(a)では第1強磁性層13及び第2強磁性層15の磁化は平行となっている。この時、非磁性層14には両強磁性層の端部磁極による磁界Hが印可されている。一方、図2(b)では第1強磁性層13及び第2強磁性層15の磁化は反平行となっている。この時、両強磁性層の端部磁極による磁界は互いに打ち消しあうため、非磁性層14には実質的に磁界が印可されないことになる。従って、磁界によって電気特性の変化する材料で非磁性層14を構成することにより、両強磁性層の磁化の平行、反平行を検出することが可能となり、磁気メモリに使用できる。
【0027】
本実施例に使用したInSbの抵抗が外部磁界で変化することは例えば、H.Welker「Z.Phys.Vol.138(1954)P.322」で報告されている。
【0028】
非磁性層14としては、上記のように外部磁界で材料の抵抗が変化するもの以外に、トンネルダイオードのような半導体素子を使用することも可能である。InSbで形成されたトンネルダイオードの特性が外部磁界で変化する例は例えば、A.R.Calawa「Phys.Rev.Lett.Vol.5(1960)P.55」で報告されている。
【0029】
さらにまた、MnSbの微粒子で構成された薄膜は超常磁性体で外部磁界の印加に対して大きな抵抗変化を示すことがH.Akinaga「Appl.Phys.Lett.Vol.76(2000)P.357」で知られており、このように人工的な構造を有する膜を非磁性層14として使用することも可能である。
【0030】
上記の実施例においては、第1の強磁性層13としてFe膜、第2の強磁性層15としてCoFe膜が使用されているが、それ以外にFe、Co、Ni或はこれらの合金を用いることができる
強磁性層の膜厚は1nm以上100nm以下であることが好ましい。膜厚が薄すぎると熱エネルギーの影響で超常磁性化してしまうので、強磁性層の膜厚は1nm以上であることが好ましく、一方、膜厚が厚すぎると端部磁極の影響が大きくなるため、強磁性層の膜厚は100nm以下であることが好ましい。また、各強磁性層を多層膜で構成することも可能であり、この場合は合計の膜厚を1nm以上100nm以下に設定すれば良い。
【0031】
非磁性層の膜厚は、使用する材料もしくは半導体素子の抵抗と磁界に対する感度の兼ね合いで決定すれば良く、MTJ素子でのAl膜のような制約(1nm以下)は無い。
【0032】
上記の実施例においては、図2に示すように、両強磁性層の磁化はいずれも膜面内方向を向いているが、膜に垂直な磁化の構成とすることも可能である。その時、非磁性層14に印可される磁界の様子を図3に示す。図3(a)では第1強磁性層13及び第2強磁性層15の垂直磁化は同じ方向を向いている。この時、非磁性層14には両強磁性層の端部磁極による磁界Hが印可されている。一方、図3(b)では第1強磁性層13及び第2強磁性層15の垂直磁化は逆方向を向いている。この時、両強磁性層の端部磁極による磁界は互いに打ち消しあうため、非磁性層14には実質的に磁界が印可されないことになる。非磁性層14は磁界によって電気特性の変化する材料で構成されていることから、両強磁性層の垂直磁化の平行、反平行を検出することが可能となり、磁気メモリに使用できる。
【0033】
上記の実施例においては、非磁性層14としてInSbによる抵抗或いはトンネルダイオードが記載されているが、これらに限定される必要はなく、第1強磁性層13及び第2強磁性層15方向に電流を流した時、外部磁界で電気的特性が変化するものであれば良いことは明らかである。さらにまた、上記の実施例においては、非磁性層14は第1強磁性層13及び第2強磁性層15と直接電気的に接しているが、非磁性層14が第1強磁性層13及び第2強磁性層15と相互拡散等を生じるのを防止するために中間に保護層等を挿入することも可能であり、MTJ素子と比較して設計の自由度が高い。
【0034】
また、上記の実施例において、磁気メモリ素子は両強磁性層と非磁性層とで構成されているが、磁気メモリへの応用に際しては、片側の強磁性層の磁化方向を反強磁性層との交換結合で固定する等の方策が必要なことは明らかである。
【0035】
【発明の効果】
本発明によれば、非磁性層に絶縁層を使用する必要がないことから、素子特性を低下させることなく、素子抵抗を低くすることができる。更にまた、トンネルダイオードのような半導体素子の導入が可能となり、磁気メモリ素子の特性を向上することができる。
【図面の簡単な説明】
【図1】本発明の実施例の構造図である。
【図2】本発明の磁気メモリ素子のメカニズムを説明する図である
【図3】本発明の他の構成を説明する図である。
【図4】従来のMTJ素子の構成を示す図である。
【図5】従来のMTJ素子を磁気メモリに使用する場合の動作原理を示す図である。
【符号の説明】
11 基板
12 第1の配線層
13 第1の強磁性層
14 非磁性層
15 第2の強磁性層
16 絶縁層
17 第2の配線層
41 反強磁性層
42、44 強磁性層
43 絶縁層

Claims (5)

  1. 第1の強磁性層と、
    第2の強磁性層と、
    前記第1の強磁性層と前記第2の強磁性層の間に設けられている非磁性層
    を備え
    該非磁性層は、外部磁界により該非磁性層の抵抗が変化するものから構成されていることを特徴とする磁気メモリ素子。
  2. 第1の強磁性層と、
    第2の強磁性層と、
    前記第1の強磁性層と前記第2の強磁性層との間に設けられている非磁性層と
    を備え、
    非磁性層は、トンネルダイオードから構成され、外部磁界により該トンネルダイオードの特性が変化することを特徴とする磁気メモリ素子。
  3. 請求項1に記載の磁気メモリ素子において、
    前記非磁性層はIII−V族金属間化合物からなることを特徴とする磁気メモリ素子。
  4. 請求項1または請求項2に記載の磁気メモリ素子において、
    前記第1の強磁性層と前記第2の強磁性層は垂直磁化を有することを特徴とする磁気メモリ素子。
  5. 請求項1乃至請求項4のいずれか一つに記載の磁気メモリ素子を用いたことを特徴とする磁気メモリ。
JP2000073590A 2000-03-16 2000-03-16 磁気メモリ素子及びそれを用いた磁気メモリ Expired - Fee Related JP3558951B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2000073590A JP3558951B2 (ja) 2000-03-16 2000-03-16 磁気メモリ素子及びそれを用いた磁気メモリ
US09/810,862 US6504197B2 (en) 2000-03-16 2001-03-16 Magnetic memory element and magnetic memory using the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000073590A JP3558951B2 (ja) 2000-03-16 2000-03-16 磁気メモリ素子及びそれを用いた磁気メモリ

Publications (2)

Publication Number Publication Date
JP2001266566A JP2001266566A (ja) 2001-09-28
JP3558951B2 true JP3558951B2 (ja) 2004-08-25

Family

ID=18591814

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000073590A Expired - Fee Related JP3558951B2 (ja) 2000-03-16 2000-03-16 磁気メモリ素子及びそれを用いた磁気メモリ

Country Status (2)

Country Link
US (1) US6504197B2 (ja)
JP (1) JP3558951B2 (ja)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5013494B2 (ja) * 2001-04-06 2012-08-29 ルネサスエレクトロニクス株式会社 磁性メモリの製造方法
KR100496860B1 (ko) * 2002-09-19 2005-06-22 삼성전자주식회사 자기 저항 기억 소자 및 그 제조 방법
US6677165B1 (en) * 2003-03-20 2004-01-13 Micron Technology, Inc. Magnetoresistive random access memory (MRAM) cell patterning
US6865109B2 (en) * 2003-06-06 2005-03-08 Seagate Technology Llc Magnetic random access memory having flux closure for the free layer and spin transfer write mechanism
JP4469570B2 (ja) * 2003-07-24 2010-05-26 株式会社東芝 磁気抵抗効果素子、磁気ヘッドおよび磁気記録再生装置
US20070279971A1 (en) * 2004-06-04 2007-12-06 Micron Technology, Inc. Modified pseudo-spin valve (psv) for memory applications
JP4690675B2 (ja) * 2004-07-30 2011-06-01 株式会社東芝 磁気抵抗効果素子、磁気ヘッド、および磁気記録再生装置
US7956608B1 (en) * 2005-06-27 2011-06-07 Northwestern University Method of using group III-V ferromagnetic/non-magnetic semiconductor heterojunctions and magnetodiodes
US8540852B2 (en) 2005-09-13 2013-09-24 Canon Anelva Corporation Method and apparatus for manufacturing magnetoresistive devices
US7679951B2 (en) * 2007-12-21 2010-03-16 Palo Alto Research Center Incorporated Charge mapping memory array formed of materials with mutable electrical characteristics
KR20130017267A (ko) * 2011-08-10 2013-02-20 에스케이하이닉스 주식회사 반도체 장치 및 그 제조 방법
GB2535683A (en) 2014-11-03 2016-08-31 Melexis Technologies Nv Magnetic field sensor and method for making same
US11067643B2 (en) 2014-11-03 2021-07-20 Melexis Technologies Nv Magnetic field sensor and method for making same

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5962905A (en) * 1996-09-17 1999-10-05 Kabushiki Kaisha Toshiba Magnetoresistive element

Also Published As

Publication number Publication date
JP2001266566A (ja) 2001-09-28
US20010022373A1 (en) 2001-09-20
US6504197B2 (en) 2003-01-07

Similar Documents

Publication Publication Date Title
KR100344030B1 (ko) 자기 소자, 자기 메모리 디바이스, 자기저항 효과 헤드 및 자기 저장 시스템.
KR100347084B1 (ko) 외부자계센서로서 이용 가능한 자기터널접합소자
KR100401777B1 (ko) 자기 저항 효과 소자 및 자기 메모리 장치
US6438026B2 (en) Magnetic field element having a biasing magnetic layer structure
US7005691B2 (en) Magnetoresistance element and magnetoresistance storage element and magnetic memory
JP2004186274A (ja) スピン注入素子及びスピン注入素子を用いた磁気装置
JPH11296823A (ja) 磁気抵抗効果素子およびその製造方法、ならびに磁気抵抗効果センサ,磁気記録システム
JPH10294506A (ja) スピンバルブ型薄膜素子及びその製造方法
JP3558951B2 (ja) 磁気メモリ素子及びそれを用いた磁気メモリ
KR20080023619A (ko) 터널 자기 저항 효과 소자 및 그 제조 방법
JP3697369B2 (ja) 磁気素子、磁気メモリ装置、磁気抵抗効果ヘッド、磁気ヘッドジンバルアッセンブリ、及び磁気記録システム
JP3977576B2 (ja) 磁気メモリ装置
JPH10198927A (ja) 磁気抵抗効果膜およびその製造方法
JP4469482B2 (ja) 磁気抵抗効果素子、磁気抵抗効果ヘッド、磁気再生装置、及び磁性積層体
JP3946355B2 (ja) 磁気素子とそれを用いた磁気センサおよび磁気記憶装置
KR19980064706A (ko) 자기 저항 효과막 및 그 제조 방법
JP3473016B2 (ja) 強磁性トンネル接合素子と磁気ヘッドと磁気メモリ
KR20080055636A (ko) 자기 저항 효과 소자, 자기 헤드 및 자기 기억 장치
KR102127043B1 (ko) 자기 소자
JPH1098220A (ja) 磁気抵抗効果素子
JP2001076479A (ja) 磁気メモリ素子
JPH11195824A (ja) 磁気抵抗効果素子及び磁気抵抗効果型ヘッド
JP2005108416A (ja) 磁気ヘッド
JP3738165B2 (ja) 磁気メモリセル
JP2005197364A (ja) 磁界検出素子、磁界検出器、磁界検出方法および磁界検出素子の製造方法

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20040224

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040414

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20040414

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20040414

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20040511

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20040519

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080528

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090528

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100528

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110528

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110528

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120528

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120528

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130528

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140528

Year of fee payment: 10

LAPS Cancellation because of no payment of annual fees