JP3492268B2 - 半導体記憶装置 - Google Patents
半導体記憶装置Info
- Publication number
- JP3492268B2 JP3492268B2 JP2000009038A JP2000009038A JP3492268B2 JP 3492268 B2 JP3492268 B2 JP 3492268B2 JP 2000009038 A JP2000009038 A JP 2000009038A JP 2000009038 A JP2000009038 A JP 2000009038A JP 3492268 B2 JP3492268 B2 JP 3492268B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- address
- latch
- clock signal
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims description 31
- 230000001360 synchronised effect Effects 0.000 claims description 22
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims description 9
- 102100040862 Dual specificity protein kinase CLK1 Human genes 0.000 description 100
- 101000749294 Homo sapiens Dual specificity protein kinase CLK1 Proteins 0.000 description 54
- 101100489119 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) YSW1 gene Proteins 0.000 description 42
- 238000000034 method Methods 0.000 description 38
- 102100040844 Dual specificity protein kinase CLK2 Human genes 0.000 description 35
- 101000749291 Homo sapiens Dual specificity protein kinase CLK2 Proteins 0.000 description 35
- 238000010586 diagram Methods 0.000 description 19
- 102100040858 Dual specificity protein kinase CLK4 Human genes 0.000 description 12
- 101000749298 Homo sapiens Dual specificity protein kinase CLK4 Proteins 0.000 description 12
- 230000000630 rising effect Effects 0.000 description 10
- 101100532856 Arabidopsis thaliana SDRA gene Proteins 0.000 description 5
- 102100040856 Dual specificity protein kinase CLK3 Human genes 0.000 description 5
- 101000749304 Homo sapiens Dual specificity protein kinase CLK3 Proteins 0.000 description 5
- 230000003213 activating effect Effects 0.000 description 5
- 230000006870 function Effects 0.000 description 5
- 238000003491 array Methods 0.000 description 4
- 101100328957 Caenorhabditis elegans clk-1 gene Proteins 0.000 description 3
- 230000001934 delay Effects 0.000 description 3
- 230000003111 delayed effect Effects 0.000 description 2
- 101100113692 Caenorhabditis elegans clk-2 gene Proteins 0.000 description 1
- 102100024331 Collectin-11 Human genes 0.000 description 1
- 101710194644 Collectin-11 Proteins 0.000 description 1
- 239000000470 constituent Substances 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 102200091804 rs104894738 Human genes 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1072—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers for memories with random access ports synchronised on clock signal pulse trains, e.g. synchronous memories, self timed memories
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/408—Address circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/408—Address circuits
- G11C11/4087—Address decoders, e.g. bit - or word line decoders; Multiple line decoders
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Dram (AREA)
Description
に同期して動作する半導体記憶装置に係り、特にnビッ
トプリフェッチ方式によるメモリセルアレイへのアクセ
ス機能を有する半導体記憶装置に関する。
namic RAM;以下、SDRAM)において高速化を図っ
た従来のメモリセルアレイに対するアクセス方式の一つ
として、半導体記憶装置内部でnビット単位(nは2以
上の整数)でメモリセルアレイに対して並列アクセスを
行うようにしたnビットプリフェッチ方式がある。従来
の2ビット・プリフェッチ方式による半導体記憶装置の
構成の一例が、例えば、特開平9−63263号公報
「半導体記憶装置」、特開平11−39871号公報
「同期型半導体記憶装置」等に記載されている。
式を用いるSDRAMにおける1つのメモリセルアレイ
200に対するカラムスイッチ信号YSW1およびカラ
ムスイッチ信号YSW2の生成回路を示すブロック図で
ある。カラムスイッチ信号YSW1およびYSW2は、
それぞれ、メモリセルアレイ200を2分割する各メモ
リセルアレイ(1)201およびメモリセルアレイ
(2)202における各カラムアドレスに対応する複数
の信号線からなる信号線群である。図15において、Y
アドレス(カラムアドレス)バッファ・デコーダ100
は、ともに外部から供給されるYアドレス信号およびク
ロック信号(外部マスタクロック信号)CLKを入力信
号として、カラムスイッチ信号YSW1およびYSW2
の中の各一本の信号線をアクティブにすることでメモリ
セルアレイ200へ供給する2組の信号YSW1および
YSW2を生成し、クロック信号CLKに同期した所定
のタイミングで出力する。この場合、Yアドレスバッフ
ァ・デコーダ100は、Yアドレス信号が示すアドレス
値Yをデコードした結果に基づいて、Yアドレス信号が
偶数値のときはカラムスイッチ信号YSW1の中のアド
レス値Yに対応する信号線をアクティブにするととも
に、カラムスイッチ信号YSW2の中のアドレス値Y+
1に対応する信号線をアクティブにする。また、Yアド
レス信号が奇数値のときはカラムスイッチ信号YSW1
の中でアドレス値Y+1に対応する信号線をアクティブ
にするとともに、カラムスイッチ信号YSW2の中でア
ドレス値Yに対応する信号線をアクティブにする。
数の2ビットに対応して2分割されたメモリセルアレイ
(1)201およびメモリセルアレイ(2)202から
構成されている。メモリセルアレイ(1)201は、メ
モリセルアレイ200の全カラムアドレスのうちの偶数
値のアドレスに対応するカラムアドレスを有する複数の
メモリセルから構成されていて、また、メモリセルアレ
イ(2)202は、奇数値のアドレスを有する複数のメ
モリセルから構成されている。したがって、各メモリセ
ルアレイ201および202に対応して設けられている
図示していないXアドレスデコード回路へ外部から提供
されたXアドレス信号(ローアドレス信号)を供給し
て、Xアドレス信号を生成するとともに、メモリセルア
レイ200の偶数値のカラムアドレスに対応するカラム
スイッチ信号YSW1のいずれか1つと、奇数値のカラ
ムアドレスに対応するカラムスイッチ信号YSW2いず
れか1つをアクティブにすることで、メモリセルアレイ
(1)201およびメモリセルアレイ(2)202か
ら、Xアドレス信号とYアドレス信号で指定される連続
した2つのアドレスに対応する2ビットのメモリセルを
同時に選択することが可能となる。したがって、メモリ
セルアレイ(1)201およびメモリセルアレイ(2)
202内の複数のビット線に接続されているセンスアン
プ301(AMP1)およびセンスアンプ302(AM
P2)を介して各メモリセルにアクセスすることで、入
出力バスRWBS1および入出力バスRWBS2を介し
て2ビットのデータの入力または出力を同時に行うこと
ができる。
におけるデータの読み出し時のアクセスタイミングを一
例として示すタイミングチャートである。なお、図16
(a)では、図示してない信号として、1周期をTcl
kとするクロック信号CLKに同期して、すでに、外部
から制御信号と、ローアドレス信号およびカラムアドレ
ス信号からなるアドレス信号が入力されているととも
に、メモリセルアレイ201へはそれに対応するXアド
レス信号が供給されているものとする。また、この場
合、4ビットのバースト転送を行うものとする。なお、
図16(b)は、比較のため、プリフェッチ方式による
アクセスを行わない従来のSDRAMの一般的な動作タ
イミングを示している。なお、通常、プリフェッチ方式
によるSDRAMに対してバーストデータによるデータ
入出力を行う場合、外部から入力される制御信号による
バースト転送の指示内容(バースト転送のビット数、デ
ータ転送方式のシーケンシャル指定あるいはインターリ
ーブ指定等)や、バスートデータの先頭アドレスの値に
よって、カラムスイッチ信号YSW1およびYSW2が
対応するアドレス値は異なってくる。ここでは、説明を
簡単にするため、バースト転送の方式をシーケンシャル
とし、Yアドレス信号の先頭アドレスA1の下位2ビッ
トが0で、出力データDQは、A1,A2,A3,A4
の順に1ビットずつ増加するように並んで出力されるよ
うに設定されているものとする。
るので、時刻t1ではアドレスA1に対応するカラムス
イッチ信号YSW1と、アドレスA2(=A1+1)に
対応するカラムスイッチ信号YSW2がアクティブにな
り、所定の動作遅延を伴って入出力バスRWBS1およ
び入出力バスRWBS2に各アドレスA1およびA2に
対応するデータDATA1およびDATA2が出力され
る。その後、2周期後の時刻t3では、アドレスA3
(=A1+2)に対応するカラムスイッチ信号YSW3
と、アドレスA4(=A1+3)に対応するカラムスイ
ッチ信号YSW4がアクティブになり、所定の動作遅延
を伴って入出力バスRWBS1および入出力バスRWB
S2に各アドレスA3およびA4に対応するデータDA
TA3およびDATA4が出力される。入出力バスRW
BS1および入出力バスRWBS2上の信号(DATA
1およびDATA3,ならびにDATA2およびDAT
A4)は、クロック信号CLKに同期した所定のタイミ
ングで交互にラッチされ、さらに1本のシリアル信号に
変換されてクロック信号CLKに同期したタイミングで
外部出力データDQとして出力される。
W1信号およびYSW2信号の変更(アドレス値の加
算;アドレスA1をアドレスA3(=A1+2)に変更
する処理および アドレスA2をアドレスA4(=A1
+3)に変更する処理)は、図示していないSDRAM
内の制御回路の指示に基づいて、Yアドレスバッファ・
デコーダ100内で、クロック信号CLKに同期して行
われているものとする。
フェッチ方式によるデータアクセスでは、内部の入出力
バスRWBS1およびRWBS2ではクロック信号CL
Kの1周期よりも長い周期(図16(a)では2倍の周
期)で各データに対するアクセスが行われる。これに対
して、外部出力データDQとしてはクロック信号CLK
に同期したタイミングでのアクセスが行われている。す
なわち、各メモリセルへの内部アクセス速度が、外部ア
クセス速度よりも遅くなっている。つまり、外部クロッ
ク信号の高速化等が図りやすくなるという効果が得られ
ていることがわかる。
ト・プリフェッチ方式を用いない場合には、内部のデー
タアクセスも外部クロック信号CLKに同期したタイミ
ングで行う必要がある。ここで、図16(b)で、信号
YSWはカラムスイッチ信号、RWBUSは内部の入出
力バスの信号である。
SDRAMの動作を示すタイミングチャートとである
(上述した図16の動作例はSDR(Single Data Rat
e)−SDRAMの場合である)。図17は、図16
(a)と同様にして図15に示す2ビット・プリフェッ
チ方式による回路を用いて、4ビット・バースト転送で
データの出力を行う場合の動作を示している。ただし、
図15に示すYアドレスバッファ・デコーダ100の動
作は、外部クロック信号CLKの立ち上がりと立ち下が
りの両エッジに同期して行われるように構成されている
ものとする。図17では、図16と対応する信号に同一
の符号を付けている。
では、各外部信号がクロック信号CLKの立ち上がりと
立ち下がりのタイミングに同期して動作するので、外部
出力データDQは、クロック信号CLKの1周期Tcl
k毎に2ビット分のデータDATA1〜2と、DATA
3〜4が出力されている。これに対して、内部の入出力
バスRWBUS1およびRWBUS2では、クロック信
号CLKの1周期Tclk毎に各1ビットのデータDA
TA1、DATA2、DATA3、およびDATA4へ
のアクセスが行われている。
ェッチ方式によってメモリセルへのアクセスを行うSD
RAMでは、2ビット・プリフェッチ方式を用いないS
DRAMに対してカラムスイッチ信号の選択回路を1系
統追加して設けることで、2ビット分のメモリセルへの
並列アクセスを可能とし、メモリセルに対するアクセス
を外部クロック信号に対して2分の1の速度に抑えるこ
とが可能となっている。
ット・プリフェッチ方式によるSDRAMでは、カラム
スイッチ信号YSW1およびYSW2を設定する際には
2系統のカラムスイッチ信号YSW1およびYSW2を
同時に切り換えるようにしていた(図16(b)および
図17の符号“*”参照)。このため、例えば、16ビ
ット構成のSDRAMの場合、2ビット・プリフェッチ
方式を用いると、同時に32ビットのデータパスが動作
することになるため、図15のセンスアンプAMP1,
AMP2、入出力バスRWBUS1,RWBUS2等に
おいて、信号線やグランド線に2倍のパルス状の電流変
化が生じ、これによってノイズ量が増大することにな
る。また、ノイズ量増大の影響は、4ビット・プリフェ
ッチ方式等、より多ビットの同時アクセスを行う方式で
はさらに悪化することとなる。
方式によるメモリセルアクセスを行うSDRAMにおい
て、複数のメモリセルに対するアドレス選択信号切り換
え時等のノイズの発生を従来に比べ低く抑えることがで
きる半導体記憶装置を提供することを目的とする。
め、請求項1記載の発明は、外部クロック信号に同期し
て制御信号、アドレス信号を入力するとともに、前記外
部クロック信号に同期してデータの入出力を行うもので
あって、前記データを記憶するn個に部分化されたメモ
リセルアレイに対してnビット単位(nは2以上の整
数)で前記外部クロック信号の所定時刻に同期して並列
にアクセスする機能を有する半導体記憶装置において、
前記各部分化されたメモリセルアレイに対してnビット
単位で前記外部クロック信号の所定時刻に同期して並列
にアクセスする際に、前記入力されたアドレス信号にお
けるカラムアドレスをビット単位で異ならせた複数の値
に対応する複数のカラムスイッチ信号をそれぞれ生成
し、所定のラッチ信号に同期して、前記生成した各カラ
ムスイッチ信号を、前記メモリセルの各部分に対してそ
れぞれ供給する複数のデコード回路と、前記外部クロッ
ク信号の所定時刻に対して互いに異なる時間差を有する
ように生成した複数のラッチ信号を、前記各デコード回
路に対して供給するラッチ信号生成回路とを備えること
を特徴としている。
成回路によって生成される前記複数のラッチ信号間の最
大の時間差が、前記データの入出力が前記外部クロック
信号の片方のエッジに同期して行われる場合には前記外
部クロック信号の1周期であり、前記データの入出力が
前記外部クロック信号の両方のエッジに同期して行われ
る場合には前記外部クロック信号の半周期であることを
特徴としている。請求項3記載の発明は、前記メモリセ
ルアレイの部分化の個数nが2より大きく、前記ラッチ
信号生成回路が、前記複数のデコード回路を2以上の群
に分割した各群毎に、前記外部クロック信号に対して異
なる時間差を有するように生成したn個未満の複数の前
記ラッチ信号を供給することを特徴としている。請求項
4記載の発明は、前記ラッチ信号生成回路が、前記外部
クロック信号に同期して生成した第1のラッチ信号と、
第1のラッチ信号を反転した第2のラッチ信号とを含ん
で前記複数のラッチ信号を生成することを特徴としてい
る。請求項5記載の発明は、前記ラッチ信号生成回路
が、前記外部クロック信号に同期して生成した第1のラ
ッチ信号と、第1のラッチ信号を入力とする複数の直列
接続された論理回路の出力として得た第2のラッチ信号
とを含んで前記複数のラッチ信号を生成することを特徴
としている。
施の形態について説明する。図1は、本発明による半導
体記憶装置の一実施の形態の構成を示すブロック図であ
る。図1において、図15に示すものに対応する構成に
は同一の符号あるいは添え字のみを異ならせた符号を用
いて参照している。
を2ビットプリフェッチ方式によるアクセス機能を有す
るSDRAMとして構成したものである。本実施の形態
では、各メモリセルアレイ(1)201およびメモリセ
ルアレイ(2)202に対して接続されるカラムスイッ
チ信号YSW1およびカラムスイッチ信号YSW2を、
それぞれに対応して設けられているYアドレスバッファ
・デコーダ(1)100−1と、Yアドレスバッファ・
デコーダ(2)100−2とによって生成するようにし
ている。また、本実施の形態では、Yアドレスバッファ
・デコーダ(1)100−1と、Yアドレスバッファ・
デコーダ(2)100−2とに、それぞれ異なるラッチ
信号CLK1およびCLK2をクロック生成回路400
から供給するようにして、Yアドレスバッファ・デコー
ダ(1)100−1がカラムスイッチ信号YSW1を出
力するタイミングをラッチ信号CLK1に同期させると
ともに、Yアドレスバッファ・デコーダ(2)100−
2がカラムスイッチ信号YSW2を出力するタイミング
をラッチ信号CLK2に同期させるようにしている。
チ信号YSW1およびYSW2は、それぞれ、メモリセ
ルアレイ200を2分割する各メモリセルアレイ(1)
201およびメモリセルアレイ(2)202における各
カラムアドレスに対応する複数の信号線からなる信号線
群である。図1に示すYアドレスバッファ・デコーダ
(1)100−1は、外部から供給されるYアドレス信
号(カラムアドレス信号)およびクロック生成回路40
0から供給されるラッチ信号CLK1を入力信号とし
て、ラッチ信号CLK1に同期した所定のタイミングで
カラムスイッチ信号YSW1の中の一本の信号線をアク
ティブにすることで、メモリセルアレイ(1)201内
の1本のカラム線を選択する。Yアドレスバッファ・デ
コーダ(2)100−2は、外部から供給されるYアド
レス信号およびクロック生成回路400から供給される
ラッチ信号CLK2を入力信号として、ラッチ信号CL
K2に同期した所定のタイミングでカラムスイッチ信号
YSW2の中の一本の信号線をアクティブにすること
で、メモリセルアレイ(2)202内の1本のカラム線
を選択する。この場合、Yアドレスバッファ・デコーダ
(1)100−1は、Yアドレス信号が示すアドレス値
Yをデコードした結果に基づいて、Yアドレス信号が偶
数値の場合はカラムスイッチ信号YSW1の中のアドレ
ス値Yに対応する信号線をアクティブにし、Yアドレス
信号が奇数値の場合は、カラムスイッチ信号YSW1の
中でアドレス値Y+1に対応する信号線をアクティブに
する。また、Yアドレスバッファ・デコーダ(2)10
0−2は、Yアドレス信号が示すアドレス値Yをデコー
ドした結果に基づいて、Yアドレス信号が偶数値の場合
はカラムスイッチ信号YSW2の中のアドレス値Y+1
に対応する信号線をアクティブにし、Yアドレス信号が
奇数値の場合はカラムスイッチ信号YSW2の中でアド
レス値Yに対応する信号線をアクティブにする。
セルアレイ200を構成するメモリセルアレイ(1)2
01は、メモリセルアレイ200の全カラムアドレスの
うちの偶数値のアドレスに対応するカラムアドレスを有
する複数のメモリセルから構成されていて、また、メモ
リセルアレイ(2)202は、奇数値のアドレスを有す
る複数のメモリセルから構成されている。したがって、
各メモリセルアレイ(1)201および(2)202に
対応して設けられている図示していないXアドレスデコ
ード回路へ外部から入力されたXアドレス信号(ローア
ドレス信号)を供給してXアドレス信号を生成するとと
もに、メモリセルアレイ200の偶数値のカラムアドレ
スに対応するカラムスイッチ信号YSW1のいずれか1
つと、奇数値のカラムアドレスに対応するカラムスイッ
チ信号YSW2いずれか1つをアクティブにすること
で、メモリセルアレイ(1)201およびメモリセルア
レイ(2)202から、Xアドレス信号とYアドレス信
号で指定される連続した2つのアドレス(YおよびY+
1)に対応する2ビットのメモリセルを同時に選択する
ことが可能となる。この場合、メモリセルアレイ(1)
201およびメモリセルアレイ(2)202内の複数の
ビット線に接続されているセンスアンプ301(AMP
1)およびセンスアンプ302(AMP2)を介して各
メモリセルにアクセスすることで、入出力バスRWBS
1および入出力バスRWBS2を介して2ビットのデー
タの入力または出力を同時に行うことができる。
ロック信号CLKに基づいて、クロック信号CLKに対
して互いに異なる時間差を有するラッチ信号CLK1と
ラッチ信号CLK2とを生成する。このとき、クロック
生成回路400は、ラッチ信号CLK1とラッチ信号C
LK2とを、外部から供給されるかあるいはクロック生
成回路400内で発生する内部の基準電圧VREFの電
圧レベルを有するように、かつ、図示していない他の制
御回路から供給されるプリフェッチ信号用イネーブル信
号がアクティブな間に出力する。Yアドレスバッファ・
デコーダ(1)100−1およびYアドレスバッファ・
デコーダ(2)100−2はそれぞれカラムスイッチ信
号YSW1およびカラムスイッチ信号YSW2を、互い
に異なるタイミングで発生されるラッチ信号CLK1お
よびラッチ信号CLK2に同期したタイミングで出力す
る。したがって、カラムスイッチ信号YSW1およびカ
ラムスイッチ信号YSW2が出力されるタイミング、す
なわちカラムスイッチ信号YSW1およびカラムスイッ
チ信号YSW2によって選択される各カラム線の選択状
態が切り替えられるタイミングが異なることになる。ラ
ッチ信号CLK1とラッチ信号CLK2との間の時間差
は、一定の時間差を有するように設定してもよいし、あ
るいは、一定の位相差を有するように設定してもよい。
ただし、時間差を大きくしすぎた場合にはCAS(colu
mn address strobe)レーテンシの増大などの動作遅れ
が発生することになるので、本実施の形態のSDRAM
が、SDR−SDRAMの場合は、ラッチ信号間の最大
の時間差が外部クロック信号CLKの1周期以内に設定
することが望ましく、DDR−SDRAMの場合は、外
部クロック信号CLKの半周期以内であることが望まし
い。
態の他の構成について説明する。図2に示す実施の形態
は、半導体記憶装置を4ビットプリフェッチ方式による
アクセス機能を有するSDRAMとして構成したもので
ある。図2に示す実施の形態では、メモリセルアレイ2
00aを、4分割し、メモリセルアレイ(1)201
a、メモリセルアレイ(2)202a、メモリセルアレ
イ(3)203a、およびメモリセルアレイ(4)20
4aから構成するとともに、センスアンプ301a(A
MP1)、センスアンプ302a(AMP2)、センス
アンプ303a(AMP3)およびセンスアンプ304
a(AMP4)と、Yアドレスバッファ・デコーダ
(1)100a−1、Yアドレスバッファ・デコーダ
(2)100a−2、Yアドレスバッファ・デコーダ
(3)100a−3およびYアドレスバッファ・デコー
ダ(4)100a−4を、それぞれに対応するように設
けている。この場合、メモリセルアレイ(1)201
a、メモリセルアレイ(2)202a、メモリセルアレ
イ(3)203a、およびメモリセルアレイ(4)20
4aは、メモリセルアレイ200aの連続するYアドレ
スを4分割したYアドレスを有するメモリセルアレイで
あって、それぞれ、メモリセルアレイ200aのYアド
レスを4で割ったときの余りが0,1,2,および3と
なるアドレスを有するように構成されている。また、セ
ンスアンプ301a(AMP1)、センスアンプ302
a(AMP2)、センスアンプ303a(AMP3)お
よびセンスアンプ304a(AMP4)は、図示してい
ないXアドレスの選択回路によって選択されたローアド
レスと、Yアドレスバッファ・デコーダ(1)100a
−1、Yアドレスバッファ・デコーダ(2)100a−
2、Yアドレスバッファ・デコーダ(3)100a−3
およびYアドレスバッファ・デコーダ(4)100a−
4から供給されるカラムスイッチ信号YSW1,YSW
2,YSW3,およびYSW4によって選択されたカラ
ムアドレスを有するメモリセルにそれぞれ接続されるよ
うになっている。したがって、メモリセルアレイ(1)
201a、メモリセルアレイ(2)202a、メモリセ
ルアレイ(3)203a、およびメモリセルアレイ
(4)204aに接続されているセンスアンプ301a
(AMP1)、センスアンプ302a(AMP2)、セ
ンスアンプ303a(AMP3)、およびセンスアンプ
304a(AMP4)を介して各メモリセルにアクセス
することで、入出力バスRWBS1、RWBS2、RW
BS3およびRWBS4を介して連続する4ビットのデ
ータの入力または出力を同時に行うことが可能となる。
なお、図4において、図1に示すものに対応する構成要
素には同一の符号の末尾に英字aを付けて示している。
に示すクロック生成回路400と同様に構成されている
ものであって、クロック信号CLKに同期して互いに異
なるタイミングで生成したラッチ信号CLK1〜CLK
4を、それぞれ、Yアドレスバッファ・デコーダ(1)
100a−1、Yアドレスバッファ・デコーダ(2)1
00a−2、Yアドレスバッファ・デコーダ(3)10
0a−3およびYアドレスバッファ・デコーダ(4)1
00a−4へと供給する。Yアドレスバッファ・デコー
ダ(1)100a−1〜Yアドレスバッファ・デコーダ
(4)100a−4は、図1に示すYアドレスバッファ
・デコーダ(1)100−1と同様に構成されているも
のであって、外部から供給されるYアドレス信号および
クロック生成回路400aから供給されるラッチ信号C
LK1〜CLK4を入力信号として、カラムスイッチ信
号YSW1〜YSW4の中の各一本の信号線をラッチ信
号CLK1〜CLK4に同期した所定のタイミングでア
クティブにすることで、メモリセルアレイ(1)201
a〜メモリセルアレイ(4)204a内の各1本のカラ
ム線を選択する。この場合、Yアドレスバッファ・デコ
ーダ(1)100a−1〜Yアドレスバッファ・デコー
ダ(4)100a−4は、Yアドレス信号をデコードし
て、外部制御信号による指示に基づいて、例えば、Yア
ドレス信号が示すアドレス値Y,Y+1,Y+2,およ
びY+3に対応するカラムスイッチ信号YSW1〜YS
W4の中の各1本の信号線をそれぞれアクティブにす
る。
0a−1〜Yアドレスバッファ・デコーダ(4)100
a−4は、それぞれカラムスイッチ信号YSW1〜YS
W4を、異なるタイミングで発生されるラッチ信号CL
K1〜CLK4に同期したタイミングで出力する。した
がって、カラムスイッチ信号YSW1〜YSW4が出力
されるタイミング、すなわちカラムスイッチ信号YSW
1〜YSW4によって選択される各カラムアドレス線の
選択状態が切り替えられるタイミングが異なることにな
る。ラッチ信号CLK1〜CLK4間の時間差は、一定
の時間差を有するように設定してもよいし、あるいは、
一定の位相差を有するように設定してもよい。ただし、
本実施の形態のSDRAMが、SDR−SDRAMの場
合は、ラッチ信号間の最大の時間差が外部クロック信号
CLKの1周期以内に設定することが望ましく、DDR
−SDRAMの場合は、外部クロック信号CLKの半周
期以内であることが望ましい。
図2を参照して説明した各実施の形態の動作について説
明する。図3は、図1に示すSDRAMをSDR−SD
RAMとして構成した場合におけるデータの読み出し時
のアクセスタイミングを示すタイミングチャートであっ
て、ラッチ信号CLK1とラッチ信号CLK2間の発生
時間差を外部クロック信号CLKの一周期と等しく設定
した場合の例である。なお、図3では、図示してない信
号として、1周期をTclkとするクロック信号CLK
に同期して、すでに、外部から制御信号(リード指令等
の信号)と、ローアドレス信号およびカラムアドレス信
号からなるアドレス信号が入力されているとともに、メ
モリセルアレイ200へはそれに対応するXアドレス信
号が供給されているものとする。また、この場合、4ビ
ットのバースト転送を行うものとする。なお、通常、プ
リフェッチ方式によるSDRAMに対してバーストデー
タによるデータ入出力を行う場合、外部から入力される
制御信号によるバースト転送の指示内容(バースト転送
のビット数、データ転送方式のシーケンシャル指定ある
いはインターリーブ指定等)や、バスートデータの先頭
アドレスの値によって、カラムスイッチ信号YSW1お
よびYSW2によって指定されるアドレス値は異なって
くる。ここでは、説明を簡単にするため、バースト転送
の方式をシーケンシャルとし、Yアドレス信号の先頭ア
ドレスA1の下位2ビットが0で、出力データDQは、
アドレスA1,A2,A3,A4の順に1ビットずつ増
加するように並んで出力されるように設定されているも
のとする。
るので、時刻t1から所定時間Taが経過した後、ラッ
チ信号CLK1が1パルス出力され、それに同期して、
アドレスA1に対応するカラムスイッチ信号YSW1が
出力され、それにともなって、入出力バスRWBS1に
アドレスA1の1ビットのデータDATA1が出力され
る。次に、ラッチ信号CLK1が出力されてからTcl
k時間が経過した後、ラッチ信号CLK2が1パルス出
力され、それに同期して、アドレスA2に対応するカラ
ムスイッチ信号YSW2が出力され、それにともなっ
て、入出力バスRWBS2にアドレスA2(アドレスA
1+1)の1ビットのデータDATA2が出力されてい
る。次にCLK1が発生されてから2×Tclk経過後
(時刻t3から時間Ta経過後)、ラッチ信号CLK1
が再び出力されている。そして、それに同期して、アド
レスA3(アドレスA2+1)に対応するカラムスイッ
チ信号YSW1が出力され、それにともなって、入出力
バスRWBS1にアドレスA3の1ビットのデータDA
TA3が出力されている。次に、2回目のラッチ信号C
LK1が出力されてからTclk時間が経過した後、ラ
ッチ信号CLK2が再び1パルス出力され、それに同期
して、アドレスA4(アドレスA3+1)に対応するカ
ラムスイッチ信号YSW2が出力され、それにともなっ
て、入出力バスRWBS2にアドレスA4の1ビットの
データDATA4が出力されている。入出力バスRWB
S1および入出力バスRWBS2上の信号(DATA1
およびDATA3、ならびにDATA2およびDATA
4)は、クロック信号CLKに同期した所定のタイミン
グで交互にラッチされ、さらに1本のシリアル信号に変
換されてクロック信号CLKに同期したタイミングで外
部出力データDQとして出力される。
SW1信号およびYSW2信号の変更(アドレス値の加
算;アドレスA1をアドレスA3(=A2+1)に変更
する処理および アドレスA2をアドレスA4(=A3
+1)に変更する処理)は、図示していないSDRAM
内の制御回路の指示に基づいて、Yアドレスバッファ・
デコーダ(1)100a−1〜(2)100a−2内
で、クロック信号CLKに同期して行われているものと
する。
フェッチ方式によるデータアクセス時において、カラム
スイッチ信号YSW1およびYSW2の切り替え、およ
び、内部の入出力バスRWBS1およびRWBS2上の
データの変化は、1ビットごとに異なるタイミングで交
互に行われている。したがって、図16に示す従来の例
に比べ各点における信号変化の数が少なくなっている。
MをSDR−SDRAMとして構成した場合における他
の動作例について説明する。図4に示す例は、ラッチ信
号CLK1およびCLK2間の時間差を所定時間Tbと
する場合である。なお、それ以外の各動作条件は、図3
を参照して説明したものと同一に設定されているものと
する。この例では、ラッチ信号CLK1が時刻t1から
時間Ta経過後に発生されるとともに、その時間Tb後
にラッチ信号CLK2が発生されている。同様に、時刻
t3から時間Ta経過後にラッチ信号CLK1が再び発
生され、その時間Tb後にラッチ信号CLK2が再び発
生されている。カラムスイッチ信号YSW1およびYS
W2ならびに入出力バスRWBS1およびRWBS2上
の信号は、ラッチ信号CLK1およびCLK2に対応し
て図3の場合と同様に変化する。図4に示す例でも図3
に示す場合と同様に、2ビット・プリフェッチ方式によ
るデータアクセス時において、カラムスイッチ信号YS
W1およびYSW2の切り替え、および、内部の入出力
バスRWBS1およびRWBS2上のデータの変化が、
1ビットごとに異なるタイミングで交互に行われるの
で、図16に示す従来の例に比べ各点における信号変化
の数が少なくなっている。
MをDDR−SDRAMとして構成した場合における動
作例について説明する。図5に示す例は、ラッチ信号C
LK1およびCLK2間の時間差をクロック信号CLK
の2分の1周期とする場合である。また図5に示す例で
は、外部信号がクロック信号CLKの立ち上がりおよび
立ち下りに同期して入力されるので、カラムスイッチ信
号YSW1およびYSW2、ならびに入出力データバス
RWBS1およびRWBS2上の信号が、クロック信号
CLKの1周期の時間幅を有して変化し、そして、外部
出力データDQがクロック信号CLKの2分の1周期の
時間幅を有して変化している。ただし、各信号およびデ
ータの並び順は図3および図4を参照して説明したもの
と同一である。この例では、ラッチ信号CLK1が時刻
t1から時間Ta経過後に発生されるとともに、その時
間Tclk/2後にラッチ信号CLK2が発生されてい
る。同様に、時刻t2から時間Ta経過後、ラッチ信号
CLK1が再び発生され、その時間Tclk/2後にラ
ッチ信号CLK2が再び発生されている。カラムスイッ
チ信号YSW1およびYSW2ならびに入出力バスRW
BS1およびRWBS2上の信号は、ラッチ信号CLK
1およびCLK2に対応して図3の場合と同様に変化す
る。図5に示す例でも図3に示す場合と同様に、2ビッ
ト・プリフェッチ方式によるデータアクセス時におい
て、カラムスイッチ信号YSW1およびYSW2の切り
替え、および、内部の入出力バスRWBS1およびRW
BS2上のデータの変化が、1ビットごとに異なるタイ
ミングで交互に行われるので、従来の例に比べ各点にお
ける信号変化の数が少なくなっている。
MをDDR−SDRAMとして構成した場合における他
の動作例について説明する。図6に示す例は、ラッチ信
号CLK1およびCLK2間の時間差を所定時間Tcと
する場合の例である。また図6に示す例では、図5に示
す場合と同様に、外部信号がクロック信号CLKの立ち
上がりおよび立ち下りに同期して入力されるので、カラ
ムスイッチ信号YSW1およびYSW2、ならびに入出
力データバスRWBS1およびRWBS2上の信号が、
クロック信号CLKの1周期の時間幅を有して変化し、
そして、外部出力データDQがクロック信号CLKの2
分の1周期の時間幅を有して変化している。また、各信
号およびデータの並び順は図5を参照して説明したもの
と同一である。この例では、ラッチ信号CLK1が時刻
t1から時間Ta経過後に発生されるとともに、そのT
c時間後にラッチ信号CLK2が発生されている。同様
に、時刻t2から時間Ta経過後、ラッチ信号CLK1
が再び発生され、その時間Tc後にラッチ信号CLK2
が再び発生されている。カラムスイッチ信号YSW1お
よびYSW2ならびに入出力バスRWBS1およびRW
BS2上の信号は、ラッチ信号CLK1およびCLK2
に対応して図4の場合と同様に変化する。図6に示す例
でも図4に示す場合と同様に、2ビット・プリフェッチ
方式によるデータアクセス時において、カラムスイッチ
信号YSW1およびYSW2の切り替え、および、内部
の入出力バスRWBS1およびRWBS2上のデータの
変化が、1ビットごとに異なるタイミングで交互に行わ
れるので、従来の例に比べ各点における信号変化の数が
少なくなっている。
AMをDDR−SDRAMとして構成した場合における
データの読み出し時のアクセスタイミングについて説明
する。この場合、各ラッチ信号CLK1〜CLK4間の
発生時間差は互いにTclk/4に設定されているもの
とする。また、図示してない信号として、クロック信号
CLKの立ち上がりおよび立ち下りに同期して、すで
に、外部から制御信号と、ローアドレス信号およびカラ
ムアドレス信号からなるアドレス信号が入力されている
とする。また、メモリセルアレイ200aへはそれに対
応するXアドレス信号が供給されているものとする。ま
た、この例では、4ビットのバースト転送を行うものと
する。なお、この例における4ビット・プリフェッチ方
式によるバーストデータによるデータ入出力では、バー
スト転送の方式をシーケンシャルとし、Yアドレス信号
の先頭アドレスA1の下位3ビットがすべて0で、出力
データDQは、アドレスA1,A2,A3,A4の順に
1ビットずつ増加するように並んで出力されるように設
定されているものとする。
ときの余りが0となる値を有するものとなるので、時刻
t1から所定時間Taが経過した後、ラッチ信号CLK
1が1パルス出力され、それに同期して、アドレスA1
に対応するカラムスイッチ信号YSW1が出力され、そ
れにともなって、入出力バスRWBS1にアドレスA1
の1ビットのデータDATA1が出力されている。次
に、ラッチ信号CLK1が出力されてからTclk/4
時間が経過した後、ラッチ信号CLK2が1パルス出力
され、それに同期して、アドレスA2に対応するカラム
スイッチ信号YSW2が出力され、それにともなって、
入出力バスRWBS2にアドレスA2(アドレスA1+
1)の1ビットのデータDATA2が出力されている。
次にCLK1が発生されてからTclk/2時間経過
後、ラッチ信号CLK3が出力されている。それに同期
して、アドレスA3(アドレスA2+1)に対応するカ
ラムスイッチ信号YSW3が出力され、それにともなっ
て、入出力バスRWBS3にアドレスA3の1ビットの
データDATA3が出力されている。次に、ラッチ信号
CLK1が出力されてからTclkの3/4倍の時間が
経過した後、ラッチ信号CLK4が1パルス出力され、
それに同期して、アドレスA4(アドレスA3+1)に
対応するカラムスイッチ信号YSW4が出力され、それ
にともなって、入出力バスRWBS4にアドレスA4の
1ビットのデータDATA4が出力されている。入出力
バスRWBS1〜RWBS4上の信号(DATA1〜D
ATA4)は、クロック信号CLKの立ち上がりおよび
立ち下がりに同期した所定のタイミングで交互にラッチ
され、さらに1本のシリアル信号に変換されてクロック
信号CLKの立ち上がりおよび立ち下がりに同期した所
定のタイミングで外部出力データDQとして出力され
る。
フェッチ方式によるデータアクセス時において、カラム
スイッチ信号YSW1〜YSW4の切り替え、および、
内部の入出力バスRWBS1〜RWBS4上のデータの
変化は、1ビットごとに異なるタイミングで交互に行わ
れている。したがって、図17に示す従来の2ビット・
プリフェッチ方式による例と比べも各点において同時に
発生する信号変化の数が少なくなっている。
MをDDR−SDRAMとして構成した場合における他
の動作例について説明する。図8に示す例は、ラッチ信
号CLK1〜CLK4間の各時間差を所定の時間Tdと
する場合の例である。なお、各信号およびデータの並び
順は図7を参照して説明したものと同一である。この例
では、ラッチ信号CLK1が時刻t1から時間Td経過
後に発生されるとともに、その時間Td後にラッチ信号
CLK2が発生されている。同様に、ラッチ信号CLK
2が発生されてから時間Td経過後、ラッチ信号CLK
3が発生され、さらにその時間Td後にラッチ信号CL
K4が発生されている。カラムスイッチ信号YSW1〜
YSW4および入出力バスRWBS1〜RWBS4上の
信号は、ラッチ信号CLK1〜CLK4に対応して図7
の場合と同様に変化する。図8に示す例でも図7に示す
場合と同様に、カラムスイッチ信号YSW1〜YSW4
の切り替え、および、内部の入出力バスRWBS1〜R
WBS4上のデータの変化が、1ビットごとに異なるタ
イミングで交互に行われている。
MをDDR−SDRAMとして構成した場合における他
の動作例について説明する。図9に示す例では、ラッチ
信号CLK1とラッチ信号CLK2とを同一のタイミン
グで発生するとともに、ラッチ信号CLK3とラッチ信
号CLK4とを同一のタイミングで発生するようにして
いる。なお、ラッチ信号CLK1およびラッチ信号CL
K2と、ラッチ信号CLK3およびラッチ信号CLK4
との時間差は、一例として、時間Tclk/2としてい
る。なお、各信号およびデータの並び順は図7および図
8を参照して説明したものと同一である。この例では、
ラッチ信号CLK1およびラッチ信号CLK2が時刻t
1から時間Ta経過後に同時に発生されるとともに、そ
の時間Tclk/2後にラッチ信号CLK3およびラッ
チ信号CLK4が同時に発生されている。カラムスイッ
チ信号YSW1およびYSW2ならびに入出力バスRW
BS1およびRWBS2上の信号は、ラッチ信号CLK
1およびCLK2に対応して同時に変化し、また、カラ
ムスイッチ信号YSW3およびYSW4ならびに入出力
バスRWBS3およびRWBS4上の信号は、ラッチ信
号CLK3およびCLK4に対応して同時に変化する。
この様に、図9に示す例では、カラムスイッチ信号YS
W1〜YSW4の切り替え、および、内部の入出力バス
RWBS1〜RWBS4上のデータの変化が、2ビット
ごとに異なるタイミングで行われている。図9に示す例
では内部の信号線をおよびデータ線の変化が2ビット単
位で行われるので、図7および図8の例と比較して各点
での変化が増加している。しかしながら、4ビットのプ
リフェッチを同時に行う場合に比べると、各点での変化
数は2分の1になっている。
示すクロック生成回路400の構成および動作について
説明する。図10および図11は、図5を参照して説明
した例のようにラッチ信号CLK1とラッチ信号CLK
2との時間差をTclk/2とする場合のクロック信号
CLKに対するラッチ信号CLK1およびラッチ信号C
LK2の発生タイミングを示すタイミングチャートであ
る。図10に示す例では、クロック信号CLKの立ち上
がりおよび立ち下りに同期して所定のパルス幅を有する
ラッチ信号CLK1およびラッチ信号CLK2が発生さ
れている。一方、図11に示す例では、ラッチ信号CL
K1をクロック信号CLKを時間Taを遅らせた信号と
して発生するとともに、ラッチ信号CLK2をラッチ信
号CLK1を反転にした信号として発生している。
2を有するラッチ信号CLK1とラッチ信号CLK2と
を発生する場合のクロック生成回路400の構成を示す
ブロック図である。CLK1生成回路401は、プリフ
ェッチクロック信号用ネーブル信号がアクティブの場合
に、クロック信号CLKの立ち上がりに同期して所定時
間Taだけ遅延した電圧値VREFのパルス信号CLK
1を出力する回路である。CLK2生成回路402は、
プリフェッチクロック信号用ネーブル信号がアクティブ
の場合に、クロック信号CLKの立ち下りに同期して所
定時間Taだけ遅延した電圧値VREFのパルス信号C
LK2を出力する回路である。プリフェッチクロック信
号用ネーブル信号は、複数ビットからなる信号であっ
て、例えば図3に示すような動作例では、CLK1生成
回路401へは、時刻t1と時刻t3に同期したタイミ
ングでラッチ信号CLK1を発生すべきタイミングでア
クティブとなる信号を入力し、CLK2生成回路402
へは、時刻t2と時刻t4に同期したタイミングでラッ
チ信号CLK2を発生すべきタイミングでアクティブと
なる信号を入力する。
したラッチ信号CLK1とラッチ信号CLK2とを発生
する場合のクロック生成回路400の構成を示すブロッ
ク図である。CLK1生成回路403は、プリフェッチ
クロック信号用ネーブル信号がアクティブの場合に、ク
ロック信号CLKを所定時間Ta遅延して電圧値VRE
Fのレベルの信号として信号CLK1を出力する回路で
ある。ラッチ信号CLK2は、CLK1生成回路403
の出力信号を、インバータ404で反転して生成され
る。なお、図12および図11ほかに示す時間Taは、
CLK1生成回路401あるいはCLK1生成回路40
3自体の回路の動作時間と、図1に示すYアドレスバッ
ファ・デコーダ(1)100−1、Yアドレスバッファ
・デコーダ(2)100−2等におけるYアドレスのデ
コードあるいはアドレスの加算処理に必要な動作時間と
によって決定される値を有している。
に、ラッチ信号CLK1とラッチ信号CLK2とを所定
の時間差を有するように発生する場合のクロック生成回
路400の構成について説明する。CLK1生成回路4
05は、プリフェッチクロック信号用ネーブル信号がア
クティブの場合に、クロック信号CLKの立ち上がりに
同期して所定時間Taだけ遅延して電圧値VREFのパ
ルス信号CLK1を出力する。一方、ラッチ信号CLK
2は、CLK1生成回路405の出力信号を、複数のイ
ンバータ406−1〜406−nからなる遅延回路40
6で遅延して生成される。この構成では、インバータ4
06−1〜406−nの数を調整することで、所定の時
間差を発生することができる。
によれば、多ビット・プリフェッチ方式によるアクセス
機能を有するSDRAMにおいて、複数のYアドレス選
択信号(カラムスイッチ信号)やデータ信号の切り替わ
りが異なるタイミングで行われるので、複数のメモリセ
ルに対するアドレス選択信号切り換え時等のノイズの発
生を従来に比べ低く抑えることが可能となる。
施の形態の一例を示したものであって、本発明の実施の
形態は上記のものに限定されることはない。例えば、プ
リフェッチのビット数を2または4以外のビット数に設
定してもよいし、バースト転送におけるビット数を4ビ
ット以外にする等の変更が適宜可能である。
入力されたアドレス信号におけるカラムアドレスをビッ
ト単位で異ならせた複数の値に対応する複数のカラムス
イッチ信号をそれぞれ生成し、所定のラッチ信号に同期
して、生成した各カラムスイッチ信号を、メモリセルの
各部分に対してそれぞれ供給する複数のデコード回路
と、外部クロック信号に対して互いに異なる時間差を有
するように生成した複数のラッチ信号を、各デコード回
路に対して供給するラッチ信号生成回路とを設けたの
で、多ビット・プリフェッチ方式によるメモリセルアク
セスを行うSDRAMにおいて、複数のメモリセルに対
するアドレス選択信号切り換え時等のノイズの発生を従
来に比べ低く抑えることが可能となる。
よる半導体記憶装置の一実施の形態を示すブロック図。
よる半導体記憶装置の一実施の形態を示すブロック図。
AMとして構成した場合の動作例を説明するためのタイ
ミングチャート。
AMとして構成した場合の他の動作例を説明するための
タイミングチャート。
AMとして構成した場合の動作例を説明するためのタイ
ミングチャート。
AMとして構成した場合の他の動作例を説明するための
タイミングチャート。
AMとして構成した場合の動作例を説明するためのタイ
ミングチャート。
AMとして構成した場合の他の動作例を説明するための
タイミングチャート。
AMとして構成した場合のさらに他の動作例を説明する
ためのタイミングチャート。
例を説明するためのタイミングチャート。
動作例を説明するためのタイミングチャート。
400の構成を示すブロック図。
400の構成を示すブロック図。
00の構成を示すブロック図。
半導体記憶装置の構成を示すブロック図。
AMとして構成した場合の動作例を説明するためのタイ
ミングチャート。
AMとして構成した場合の動作例を説明するためのタイ
ミングチャート。
ーダ(1) 100−2,100a−2 Yアドレスバッファ・デコ
ーダ(2) 100a−3 Yアドレスバッファ・デコーダ(3) 100a−4 Yアドレスバッファ・デコーダ(4) 200,200a メモリセルアレイ 201,201a メモリセルアレイ(1) 202,202a メモリセルアレイ(2) 203a メモリセルアレイ(3) 204a メモリセルアレイ(4) 301,301a,302,302a,303a,30
4a センスアンプ 400,400a クロック生成回路
Claims (5)
- 【請求項1】 外部クロック信号に同期して制御信号、
アドレス信号を入力するとともに、前記外部クロック信
号に同期してデータの入出力を行うものであって、前記
データを記憶するn個に部分化されたメモリセルアレイ
に対してnビット単位(nは2以上の整数)で前記外部
クロック信号の所定時刻に同期して並列にアクセスする
機能を有する半導体記憶装置において、 前記各部分化されたメモリセルアレイに対してnビット
単位で前記外部クロック信号の所定時刻に同期して並列
にアクセスする際に、 前記入力されたアドレス信号におけるカラムアドレスを
ビット単位で異ならせた複数の値に対応する複数のカラ
ムスイッチ信号をそれぞれ生成し、所定のラッチ信号に
同期して、前記生成した各カラムスイッチ信号を、前記
メモリセルの各部分に対してそれぞれ供給する複数のデ
コード回路と、前記外部クロック信号の所定時刻に対して 互いに異なる
時間差を有するように生成した複数のラッチ信号を、前
記各デコード回路に対して供給するラッチ信号生成回路
とを備えることを特徴とする半導体記憶装置。 - 【請求項2】 前記ラッチ信号生成回路によって生成さ
れる前記複数のラッチ信号間の最大の時間差が、前記デ
ータの入出力が前記外部クロック信号の片方のエッジに
同期して行われる場合には前記外部クロック信号の1周
期であり、前記データの入出力が前記外部クロック信号
の両方のエッジに同期して行われる場合には前記外部ク
ロック信号の半周期であることを特徴とする請求項1記
載の半導体記憶装置。 - 【請求項3】 前記メモリセルアレイの部分化の個数n
が2より大きく、前記ラッチ信号生成回路が、前記複数
のデコード回路を2以上の群に分割した各群毎に、前記
外部クロック信号に対して異なる時間差を有するように
生成したn個未満の複数の前記ラッチ信号を供給するこ
とを特徴とする請求項1又は2記載の半導体記憶装置。 - 【請求項4】 前記ラッチ信号生成回路が、前記外部ク
ロック信号に同期して生成した第1のラッチ信号と、第
1のラッチ信号を反転した第2のラッチ信号とを含んで
前記複数のラッチ信号を生成することを特徴とする請求
項1〜3のいずれか1項に記載の半導体記憶装置。 - 【請求項5】 前記ラッチ信号生成回路が、前記外部ク
ロック信号に同期して生成した第1のラッチ信号と、第
1のラッチ信号を入力とする複数の直列接続された論理
回路の出力として得た第2のラッチ信号とを含んで前記
複数のラッチ信号を生成することを特徴とする請求項1
〜3のいずれか1項に記載の半導体記憶装置。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2000009038A JP3492268B2 (ja) | 2000-01-18 | 2000-01-18 | 半導体記憶装置 |
TW089128179A TW478113B (en) | 2000-01-18 | 2000-12-28 | Semiconductor memory device |
DE10065785A DE10065785B4 (de) | 2000-01-18 | 2000-12-30 | Halbleiterspeichervorrichtung |
KR10-2001-0002613A KR100386990B1 (ko) | 2000-01-18 | 2001-01-17 | 반도체 메모리 장치 |
US09/764,481 US6463005B2 (en) | 2000-01-18 | 2001-01-17 | Semiconductor memory device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2000009038A JP3492268B2 (ja) | 2000-01-18 | 2000-01-18 | 半導体記憶装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2001202780A JP2001202780A (ja) | 2001-07-27 |
JP3492268B2 true JP3492268B2 (ja) | 2004-02-03 |
Family
ID=18537237
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2000009038A Expired - Fee Related JP3492268B2 (ja) | 2000-01-18 | 2000-01-18 | 半導体記憶装置 |
Country Status (5)
Country | Link |
---|---|
US (1) | US6463005B2 (ja) |
JP (1) | JP3492268B2 (ja) |
KR (1) | KR100386990B1 (ja) |
DE (1) | DE10065785B4 (ja) |
TW (1) | TW478113B (ja) |
Families Citing this family (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100419012B1 (ko) * | 2001-07-19 | 2004-02-14 | 삼성전자주식회사 | 4비트 프리페치 기능을 가진 동기형 반도체 메모리 장치및 이 장치의 데이터 처리 방법 |
JP4741122B2 (ja) * | 2001-09-07 | 2011-08-03 | 富士通セミコンダクター株式会社 | 半導体装置及びデータ転送方法 |
US20030061528A1 (en) * | 2001-09-27 | 2003-03-27 | Seagate Technology Llc | Method and system for controlling clock signals in a memory controller |
US7389387B2 (en) * | 2001-12-31 | 2008-06-17 | Intel Corporation | Distributed memory module cache writeback |
US6931505B2 (en) * | 2001-12-31 | 2005-08-16 | Intel Corporation | Distributed memory module cache command formatting |
KR100468719B1 (ko) * | 2002-01-11 | 2005-01-29 | 삼성전자주식회사 | N 비트 프리페치 방식과 2n 버스트 길이를 지원할 수있는 반도체 메모리 장치 |
JP4570321B2 (ja) * | 2002-10-29 | 2010-10-27 | ルネサスエレクトロニクス株式会社 | 半導体記憶装置 |
US20080291746A1 (en) * | 2003-11-06 | 2008-11-27 | Toshio Sunaga | Semiconductor Storage Device and Burst Operation Method |
KR100558557B1 (ko) * | 2004-01-20 | 2006-03-10 | 삼성전자주식회사 | 반도체 메모리 장치에서의 데이터 샘플링 방법 및 그에따른 데이터 샘플링 회로 |
KR20060009446A (ko) * | 2004-07-22 | 2006-02-01 | 삼성전자주식회사 | 프로세서의 오동작을 방지할 수 있는 정보 처리 장치 |
KR100578219B1 (ko) | 2004-12-30 | 2006-05-12 | 주식회사 하이닉스반도체 | 온-칩 데이터 전송 제어장치 및 그 제어방법 |
KR100660892B1 (ko) * | 2005-11-21 | 2006-12-26 | 삼성전자주식회사 | 더블 펌프드 어드레스 스킴의 메모리 장치에서 고속 동작을위해 확장된 유효 어드레스 윈도우로 유효 커맨드를샘플링하는 회로 및 방법 |
US7643591B2 (en) * | 2006-07-26 | 2010-01-05 | International Business Machines Corproation | Transition balancing for noise reduction /Di/Dt reduction during design, synthesis, and physical design |
US7823107B2 (en) * | 2007-10-19 | 2010-10-26 | International Business Machines Corporation | Transition balancing for noise reduction/Di/Dt reduction during design, synthesis, and physical design |
JP2010257540A (ja) * | 2009-04-27 | 2010-11-11 | Toshiba Corp | 不揮発性半導体記憶装置 |
JP5310439B2 (ja) | 2009-09-18 | 2013-10-09 | ソニー株式会社 | 半導体メモリデバイスおよびチップ積層型の半導体デバイス |
KR20120108163A (ko) | 2011-03-23 | 2012-10-05 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치의 어드레스 지연 회로 |
KR20130050852A (ko) | 2011-11-08 | 2013-05-16 | 에스케이하이닉스 주식회사 | 어드레스 디코딩 방법과 이를 이용한 반도체 메모리 장치 |
KR102161083B1 (ko) * | 2013-12-04 | 2020-10-05 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치 |
US11115022B2 (en) * | 2015-05-07 | 2021-09-07 | Northwestern University | System and method for integrated circuit usage tracking circuit with fast tracking time for hardware security and re-configurability |
KR102354680B1 (ko) * | 2018-02-23 | 2022-01-25 | 에스케이하이닉스 주식회사 | 메모리 장치 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100230230B1 (ko) * | 1993-12-24 | 1999-11-15 | 윤종용 | 메모리 어드레싱 방법 및 장치 |
JP2907074B2 (ja) | 1995-08-25 | 1999-06-21 | 日本電気株式会社 | 半導体記憶装置 |
JP3706212B2 (ja) * | 1996-10-30 | 2005-10-12 | 沖電気工業株式会社 | メモリ装置 |
JPH1139871A (ja) | 1997-01-10 | 1999-02-12 | Mitsubishi Electric Corp | 同期型半導体記憶装置 |
KR100252057B1 (ko) * | 1997-12-30 | 2000-05-01 | 윤종용 | 단일 및 이중 데이터 율 겸용 반도체 메모리 장치 |
US5963482A (en) * | 1998-07-14 | 1999-10-05 | Winbond Electronics Corp. | Memory integrated circuit with shared read/write line |
-
2000
- 2000-01-18 JP JP2000009038A patent/JP3492268B2/ja not_active Expired - Fee Related
- 2000-12-28 TW TW089128179A patent/TW478113B/zh not_active IP Right Cessation
- 2000-12-30 DE DE10065785A patent/DE10065785B4/de not_active Expired - Fee Related
-
2001
- 2001-01-17 KR KR10-2001-0002613A patent/KR100386990B1/ko not_active IP Right Cessation
- 2001-01-17 US US09/764,481 patent/US6463005B2/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
DE10065785B4 (de) | 2005-04-21 |
JP2001202780A (ja) | 2001-07-27 |
DE10065785A1 (de) | 2001-08-02 |
KR100386990B1 (ko) | 2003-06-12 |
US20010008282A1 (en) | 2001-07-19 |
KR20010100765A (ko) | 2001-11-14 |
US6463005B2 (en) | 2002-10-08 |
TW478113B (en) | 2002-03-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3492268B2 (ja) | 半導体記憶装置 | |
JP3695902B2 (ja) | 半導体記憶装置 | |
JP3788867B2 (ja) | 半導体記憶装置 | |
US7327613B2 (en) | Input circuit for a memory device | |
JP4345204B2 (ja) | 半導体記憶装置 | |
US7609584B2 (en) | Latency control circuit and method thereof and an auto-precharge control circuit and method thereof | |
KR100371425B1 (ko) | 반도체 기억 장치 및 그의 제어 방법 | |
KR100805004B1 (ko) | 조절 가능한 프리앰블 값에 기초하여 데이터 스트로브신호를 발생하는 데이터 스트로브 신호 발생기 및 이를포함하는 반도체 메모리 장치 | |
TW464876B (en) | Synchronous DRAM having posted CAS latency and method for controlling CAS latency | |
US8305819B2 (en) | Data output circuit of semiconductor memory device | |
JP2000163969A (ja) | 半導体記憶装置 | |
JPH11191292A (ja) | 半導体記憶装置およびそのバーストアドレスカウンタ | |
JP2000021198A (ja) | 同期型半導体集積回路装置 | |
JP2000311028A (ja) | 位相制御回路、半導体装置及び半導体メモリ | |
TW411616B (en) | Dynamic RAM | |
JP3907785B2 (ja) | 半導体記憶装置 | |
JP2013069360A (ja) | 半導体装置及びデータ処理システム | |
JP2011060353A (ja) | レイテンシカウンタ及びこれを備える半導体記憶装置、並びに、データ処理システム | |
WO2005004164A1 (ja) | 半導体記憶装置 | |
KR20100064104A (ko) | 파이프 래치 회로와 그의 구동 방법 | |
JP2003317499A (ja) | 半導体記憶装置およびそれを用いたメモリシステム | |
JP2004005821A (ja) | 同期型半導体記憶装置 | |
JP2004127382A (ja) | 同期型半導体記憶装置及びそのテスト方法 | |
JP2011060354A (ja) | レイテンシカウンタ及びこれを備える半導体記憶装置、並びに、データ処理システム | |
JP2011060355A (ja) | レイテンシカウンタ及びこれを備える半導体記憶装置、並びに、データ処理システム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20031014 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20071114 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20081114 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20081114 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20091114 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20091114 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101114 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111114 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121114 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121114 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131114 Year of fee payment: 10 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |