JP2614646B2 - テレビジョン映像信号の画質改善回路 - Google Patents

テレビジョン映像信号の画質改善回路

Info

Publication number
JP2614646B2
JP2614646B2 JP63179464A JP17946488A JP2614646B2 JP 2614646 B2 JP2614646 B2 JP 2614646B2 JP 63179464 A JP63179464 A JP 63179464A JP 17946488 A JP17946488 A JP 17946488A JP 2614646 B2 JP2614646 B2 JP 2614646B2
Authority
JP
Japan
Prior art keywords
signal
interpolation
circuit
delay memory
frame
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP63179464A
Other languages
English (en)
Other versions
JPH0229177A (ja
Inventor
秀行 林
Original Assignee
日本電気ホームエレクトロニクス株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日本電気ホームエレクトロニクス株式会社 filed Critical 日本電気ホームエレクトロニクス株式会社
Priority to JP63179464A priority Critical patent/JP2614646B2/ja
Publication of JPH0229177A publication Critical patent/JPH0229177A/ja
Application granted granted Critical
Publication of JP2614646B2 publication Critical patent/JP2614646B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は、高画賀テレビジョン受像機などに利用され
るテレビジョン映像信号の画質改善回路に関するもので
ある。
(従来の技術) 現在開発中の高画質(IDTV、EDTV)テレビジョン受像
機は、NTSCなど既存の標準方式の受信テレビジョン映像
信号を一旦ディジタル映像信号に変換し、Y/C(輝度・
色)分離に加えて、雑音低減、走査変換、輪郭補償など
各種の画質改善処理を施したのちアナログ映像信号に戻
して表示部に供給するように構成されている。
上記画質改善処理の一つとして隣接フレーム間差信号
を利用する雑音低減処理がある。この処理を行う雑音低
減回路は、第8図に示すように、減算回路61,62,1フレ
ーム遅延メモリ63及び動き適応係数制御部64から構成さ
れる。入力端子INには、受信テレビジョン映像信号から
分離された輝度信号や色差信号あるいは三原色信号R,G,
B原色信号あるいは色差信号や輝度信号などのコンポー
ネントから成るテレビジョン映像信号成分が供給され
る。入力端子INに出現中の現フレームのテレビジョン映
像信号と、1フレーム遅延メモリ63から出力される1フ
レーム前のテレビジョン映像信号は減算回路61で減算さ
れ、隣接フレーム間の差信号となる。この隣接フレーム
間の差信号は、映像信号に無作為的に重畳される雑音成
分と、表示画面との動きに伴う成分とが含まれる。この
隣接フレーム間差信号は小さくなるほど雑音成分である
確率が高くなり、大きくなるほど動き成分である確率が
高くなる。そこで、動き適応応型係数制御部64では、フ
レーム間差信号が小さくなるほどこれに大きな係数が乗
算されることにより雑音成分が抽出され、これが減算回
路62において原映像信号から減算される。
また、走査変換による画質改善処理を行う走査変換回
路の一例は、第9図に示すように、縦列接続された1フ
ィールド遅延メモリ71,72、垂直方向ハイパスフィルタ7
4、垂直方向ローパスフィルタ75、減算回路76、加算回
路77、時間軸圧縮・多重化回路78及び動き通応係数制御
回路79から構成されている。
1フィールド遅延メモリ71から出力される1フィール
ド前の映像信号が、垂直方向のハイパスフィルタ74を経
て加算回路77の一方の入力端子に供給される。また、入
力端子IN上の現フレームの映像信号は、そのまま時間軸
圧縮・多重化回路78に供給されると共に、垂直方向ロー
パスフィルタ75において近接ライン間の補間信号とな
り、加算回路77の他方の入力端子に供給される。動き適
応係数制御回路79は、減算回路76から出力されるフレー
ム間差信号からフレーム間の動きの大きさを検出し、垂
直方向ハイパスフィルタ74と垂直方向ローパスフィルタ
75の係数を動的に制御する。
また、走査変換による画質改善処理を行う走査変換回
路の他の一例は、第10図に示すように、縦列接続された
1フィールド遅延メモリ81,82、加算回路83,87、垂直方
向ハイパスフィルタ84、垂直方向ローパスフィルタ85、
減算回路86、時間軸圧縮・多重化回路88及び動き適応係
数制御回路89から構成されている。
入力端子IN上の現フレームの映像信号と、1フィール
ド遅延メモリ82から出力される前フレームの映像信号と
が加算回路83で加算され、隣接フレーム間の平均値信号
となり、垂直方向のハイパスフィルタ84を経て加算回路
87の一方の入力端子に供給される。また、1フィールド
遅延メモリ81の出力は、そのまま時間軸圧縮・多重化回
路88に供給されるとともに、垂直方向ローパスフィルタ
85において、近接ライン間の補間信号となり加算回路87
の他方の入力端子に供給される。動き通応係数制御回路
87は、減算回路86から出力されるフレーム間差信号から
フレーム間の動きの大きさを検出し、垂直方向ハイパス
フィルタ84と垂直方向ローパスフィルタ85の係数を動的
に制御する。
(発明が解決しようとする課題) 上記従来の画質改善回路では、雑音低減処理と走査変
換処理とを第8図と第9図に示す個別の回路で行ってい
る。このため、処理対象の映像信号に1フレーム分の遅
延を生じさせる高価な1フレーム遅延メモリがそれぞれ
の回路に必要になり、コストがかさむという問題があっ
た。また、第10図に示した従来の走査変換回路では、隣
接フレーム間の相関に基づくライン補間信号を生成する
うえで映像信号に1フィールド分の遅延が生じる。この
遅延が画質改善処理の各段階で累積されてゆくと音声信
号との時間ずれが問題となり、この時間ずれを除去する
ために音声系に遅延回路が必要であった。
また、特開昭63−131788号「順次走査変換回路」に
は、補間信号と入力映像信号を1/2に時間圧縮しつつ多
重化して順次走査方式の走査線に変換する時間軸圧縮・
多重化回路を備えた順次走査変換回路が開示されてい
る。
このものは、動き適応型の雑音低減及び動き適応型の
走査変換を、262ライン遅延回路と1ライン遅延回路と2
62ライン遅延回路を縦列接続して構成した1フレーム遅
延メモリを共用して行う構成ではあるが、フィールド間
補間信号として1フィールド前の映像信号と1フィール
ド後の映像信号を相加平均した信号を用いているため、
1フィールド前の映像信号だけを用いる場合と異なり、
1フィールド遅延が避けられず、例えば輝度・色分離回
路の後段で使用する場合に、遅延補償用のメモリを用い
て色信号を遅延補償する必要があり、それだけ回路構成
が複雑化するといった課題があった。また、フィールド
間補間信号は帯域濾波することなくそのまま補間信号に
用いているため、フィールド間補間信号に含まれる低域
成分が低域折り返し歪の原因となり、画質を劣化させや
すいといった課題を抱えるものであった。さらに、雑音
低減も走査変換もともに動き適応型の構成にはなってい
るが、フレーム遅延前信号とフレーム遅延後信号の混合
比率を非線形に変えて雑音低減効果を決定する非線形回
路と、フィールド間補間信号とライン間補間信号の混合
比率を線形に変えて走査変換態様を決定する動き検出回
路が全く個別の構成となっているため、非線形回路と動
き検出回路とが同じ動き信号(フレーム差信号)に基づ
いて動作しながら、出力データを共用することは基本的
に不可能であった。また、雑音低減についても、動き信
号を単一の閾値を基準に大小判別し、閾値を越えるフレ
ーム差信号については出力を零とし、閾値以下のフレー
ム差信号については係数倍するというように、単一の閾
値を基準にしたごくありふれた動き係数制御を採用して
おり、きめ細かな雑音低減を望むことはできないといっ
た課題を抱えるものであった。
(課題を解決するための手段) 本発明は、上記従来の課題を解決したものであり、2
対1インターレースによる飛び越し走査テレビジョン映
像信号を、1ライン遅延メモリと261ライン遅延メモリ
と263ライン遅延メモリとからなる1フレーム遅延メモ
リにより1フレーム期間遅延し、遅延後のテレビジョン
映像信号を遅延前のテレビジョン信号から減算して得ら
れる隣接フレーム間差信号に可変係数を乗算し、乗算結
果を前記遅延前のテレビジョン信号から減算し、前記1
フレーム遅延メモリに供給して巡回型雑音低減処理を施
す動き適応型の雑音低減手段と、前記1フレーム遅延メ
モリ内の261ライン遅延メモリの出力を、縦列接続され
た1ライン遅延メモリ及び第1の可変係数手段を有する
ライン配列方向のハイパスフィルタにより高域濾波し、
隣接フィールド間の相関に基づく1フィールド前のフィ
ールド間補間映像信号を第1の補間信号として出力する
第1の補間信号生成回路と、前記1フレーム遅延メモリ
内の1ライン遅延メモリの入力映像信号と出力像信号を
第2の可変係数手段を介して合成し、隣接ライン間の相
関に基づくライン間補間映像信号を第2の補間信号とし
て出力する第2の補間信号生成回路と、前記第1,第2の
補間信号を加算して合成補間信号を生成する加算回路
と、該加算回路の出力及び前記1フレーム遅延メモリに
入力される映像信号を1/2に時間軸圧縮しつつ多重化
し、順次走査方式の走査線に変換する時間軸圧縮・多重
化回路と、前記隣接フレーム間差信号の大きさを少なく
とも大小2個の閾値を基準に閾値判別し、前記フレーム
間差信号が小レベルであるときは、前記可変係数を第1
の値とし、前記フレーム間差信号が中レベルであるとき
は、隣接フレーム間差信号に該可変係数を乗算した値が
ほぼ飽和又は飽和するような第2の値とし、前記フレー
ム間差信号が大レベルであるときは、前記可変係数と零
とする雑音低減用動き適応係数制御手段と、前記隣接フ
レーム間差信号の大きさを少なくとも大小2個の閾値を
基準に閾値判別し、前記第1及び第2の可変係数手段を
互いに連動させて多段階制御し、前記フレーム間差信号
が小レベルであるときは、前記第2の補間信号を無効と
し、前記合成補間信号を前記第1の補間信号だけから生
成し、前記フレーム間差信号が中レベルであるときは、
第1の補間信号と第2の補間信号の加重平均値として前
記合成補間信号を生成し、前記フレーム間差信号が大レ
ベルであるときは、前記第1の補間信号を無効とし、前
記合成補間信号を前記第2の補間信号だけから生成する
走査変換用動き適応型係数制御手段とを具備することを
特徴とするものである。
(実施例) 以下、本発明の実施例について、第1図ないし第7図
を参照して詳細に説明する。第1図は、本発明のテレビ
ジョン映像信号の画質改善回路の一実施例を示すブロッ
ク図、第2図は、第1図に示した雑音低減用の動き適応
係数制御回路の構成を例示するブロック図、第3,4図
は、それぞれ第2図に示した動き適応係数制御回路の機
能を説明するための概念図、第5図は、第1図に示した
走査変換部の機能を説明するための概念図、第6図は、
第1図に示した走査変換用の動き適応係数制御回路の構
成を例示するブロック図、第7図は、第6図に示した動
き適応係数制御回路の機能を説明するための概念図であ
る。
第1図に示すテレビジョン映像信号の画質改善回路に
おいて、1,2は減算回路、3,4は動き通応係数制御回路、
5は1ライン遅延メモリ、6は261ライン遅延メモリ、
7は263ライン遅延メモリ、8a,8b,11a,11b,11cは可変係
数回路、9,12,13は加算回路、10a,10bは1ライン遅延メ
モリ、14は時間軸圧縮・多重化回路である。
入力端子INには、NTSC標準方式のR,G,B原色信号ある
いは色差信号や輝度信号などのコンポーネントからなる
2対1ラインインターレースにより飛び越し走査される
テレビジョン映像信号が、画質改善処理対象のテレビジ
ョン映像信号として供給される。このテレビジョン映像
信号は、減算回路2の加算入力端子に供給される。減算
回路2の減算入力端子には、動き適応係数制御回路3に
おいてフレーム間差信号に基づき生成された雑音成分が
供給されている。従って、減算回路2の出力は、雑音低
減処理済みの2対インターレース・テレビジョン映像信
号となって1ライン遅延メモリ5の入力端子に供給され
る。この1ライン遅延メモリ5は、入力された2対1イ
ンターレース映像信号を1ライン分遅延させて出力す
る。同様に、後段の261ライン遅延メモリ6と263ライン
遅延メモリ7は、入力する2対1ラインインターレース
映像信号をそれぞれ261ラインと263ライン分ずつ遅延さ
せて出力する。従って、263ライン遅延メモリ7から出
力される映像信号は、1ライン遅延メモリ5の入力端
子、すなわち入力端子IN上に出現中の映像信号より1フ
レーム(525ライン)前の映像信号となる。
入力端子INに出現中の映像信号と、263ライン遅延メ
モリ7から出力中の前フレームの映像信号は、減算回路
1で減算されて隣接フレーム間差信号となり、雑音低減
用の動き適応係数制御回路3と、走査変換用の動き適応
係数制御回路4に供給される。
上記隣接フレーム間差信号Fを受ける雑音低減用の動
き適応係数制御回路3は、第2図に示すように、係数回
路21,22、スイッチ回路23、符号判別回路24、絶対値回
路25、制限値生成回路26、閾値保持回路27,28,29、比較
回路31,32,33及びデコーダ34から構成されている。
第1図の減算回路1から入力端子1に供給される隣接
フレーム間差信号Fは、係数回路21,22において固定の
係数k1,k2が乗算された後、スイッチ23の接点IとIIと
に供給される。上記隣接フレーム間差信号Fは、絶対値
回路25で無極性信号に変換された後、比較回路31,32,33
の一方の入力端子に供給され、それぞれの他方の入力端
子に閾値保持回路27,28,29から供給される閾値A1,B1,C1
(A1<B1<C1)と比較される。
隣接フレーム間差信号Fの絶対値が閾値A1未満であれ
ば、比較回路31,32,33の出力a,b,cは、第3図の表中の
最上段に示すように全て0となり、デコーダ34からスイ
ッチ23に切り替え信号[00]が供給される。隣接フレー
ム間差信号Fの絶対値が間値A1以上B1未満であれば、比
較回路31の出力aのみが1となり、デコーダ34からスイ
ッチ23に切り替え信号[01]が供給される。また、隣接
フレーム間差信号Fの絶対値が閾値B1以上C1未満であれ
ば、比較回路31,32の出力a,bのみが1となり、スイッチ
23に切り替え信号[10]が供給される。更に、隣接フレ
ーム間差信号Fの絶対値が閾値C1以上であれば、比較回
路31,32,33の出力a,b,cが全て1となり、スイッチ23に
切り替え信号[11]が供給される。
スイッチ23は、第3図の表に示すように、デコーダ34
から供給される切り替え信号が[00]から[01],[1
0],[11]へと順次変化すると、接点IからII,III,IV
へと順次切り替れられる。スイッチ23の接点1には前述
のように係数回路21で係数k1が乗算された隣接フレーム
間差信号k1・Fが供給されている。また、接点IIには、
係数回路22で係数k2(<k1)が乗算された隣接フレーム
間差信号k2・Fが供給されている。また、スイッチ23の
接点IIIには、制限値生成回路26において閾値B1と符号
判別回路24の判別結果に基づき生成された振幅制限値が
供給されると共に、接点IVには0値が供給されている。
従って、出力端子Oを経て第1図の減算回路2の減算
入力端子に出力される動き適応係数制御回路3の出力
は、第4図の実線で示すように、隣接フレーム間差信号
Fの絶対値が閾値A1未満の範囲では係数k1に比例して増
加し、閾値A1以上B1未満の範囲てはより小さな係数k2に
比例して増加し、閾値B1以上C1未満の範囲では一定の振
幅制限値となり、閾値C1以上の範囲では0となる。上記
閾値A1,B1,C1は、それぞれの閾値保持回路前段のスイッ
チの切り替えによりそれぞれ大きな閾値A2,B2,C2に変更
することにより、第4図の実線に示す振幅制限特性を点
線で示す振幅制限特性に変更することもできる。これに
より、雑音低減効果を画質に応じて調整することができ
る。
第1図において、基準となる画素を1ライン遅延メモ
リ5の入力端子から時間軸圧縮・多重化回路14に供給中
の画素αとすれば、この1ライン遅延メモリ5から出力
中の画素βは、第5図に示すように画素αよりも1ライ
ン前に表示された画素となる。また、261ライン遅延メ
モリ6から出力中の画素γは、第5図に示すように、画
素αよりも1フィールド前にその表示位置の半ライン下
方に表示された画素となる。
従って、1ライン遅延メモリ5の入出力端子上の画素
信号α,βを、係数回路8a,8bで係数b1を乗じて加算回
路9で加算すると、これは隣接ライン間の相関に基づき
作成されたライン間の補間画素となる。すなわち、第5
図の隣接走査線n−1とnとの中間に挿入される画素信
号b1(α+β)を連ねるラインは、隣接ライン間の相関
に基づき生成された補間ラインn′となる。
一方、261ライン遅延メモリ6から出力中の1フィー
ルド前の画素信号γは、直前のフィールドの画素信号か
ら作成された隣接フィールド間の相関に基づく補間画素
となる。すなわち、第5図の隣接走査線nとn+1との
中間に挿入される直前のフィールドの画素信号を連ねる
ラインは、隣接フィールド間の相関に基づき生成された
補間ラインn′+1となる。
実際には、隣接フィールド間の相関に基づき生成され
る補間画素信号に対しては、ライン配列方向(表示画面
中の垂直方向)のハイパスフィルタ処理が施される。こ
のハイパス処理を行うフィルタは、縦列接続された1ラ
イン遅延メモリ10a,10bと、可変係数回路11a,11b,11c
と、加算回路12とから構成されている。このハイパスフ
ィルタの可変係数回路11a,11cに設定される可変係数a1
と、係数回路11bに設定された可変係数a0は、動き適応
係数制御回路4で隣接フレーム間差信号Fから検出され
る動きに応じて動的に制御される。可変係数a0とa1の関
係により、加算回路12からはライン配列方向の高域成分
が出力される。この可変係数a0,a1は、前述の可変係数
回路8a,8bに設定される可変係数b1,b2との関連におい
て、隣接フィールド間の相関と隣接ライン間の相関に基
づき生成した2種の補間信号の動きに応じた合成比率を
与える係数をも兼ねている。このため、上記4種類の可
変係数は、a0+2a1+2b1=1の関係を満たすように動き
の大きさに応じて動的に可変制御される。
表示画面が動きの全くない完全な静止画であれば、隣
接フィールド間の相関に基づき生成された補間成分のみ
で補間信号が作成される(b1=0)。これとは逆に、表
示画面の動きが所定値以上であれば、隣接ライン間の相
関に基づき生成された補間成分のみで補間信号が作成さ
れる(a0=a1=0)。
上記表示両面中の動きの大きさの検出と、これに応じ
た係数(a0,a1,b1)の動的制御を行う走査変換用の動き
適応係数制御回路4は、第6図に示すように、絶対値回
路41、閾値保持回路42,43,44、比較回路45,46,47、デコ
ーダ48及び係数生成回路49から構成されている。
第1図の減算回路1から入力端子Iに供給される隣接
フレーム間差信号Fは、絶対値回路41を経て正極性信号
となり比較回路45,46,47の一方の入力端子に供給され、
他方の入力端子に閾値保持回路42,43,44から供給される
閾値A,B,C(A<B<C)のそれぞれと比較される。隣
接フレーム間差信号Fの絶対値が閾値A未満であれば、
比較回路45,56,47の出力a,b,cは、第7図の表中の最上
段に示すように全て0となり、デコーダ48からデコード
信号[00]が出力される。隣接フレーム間差信号Fの絶
対値が閾値A以上B未満であれば、比較回路45の出力a
のみが1となり、デコーダ48からデコード信号[01]が
出力される。また、隣接フレーム間差信号Fの絶対値が
閾値B以上C未満であれば、比較回路45,46の出力a,bの
みが1となり、デコード信号[10]が出力される。更
に、隣接フレーム間差信号Fの絶対値が閾値C以上であ
れば、比較回路45,46,47の出力a,b,cの全てが1とな
り、デコード信号[11]が出力される。
係数生成回路49から出力される係数(a0,a1,b1)は、
第7図の表に示すように、デコーダ48のデコード出力が
[00]から順次[01],[10],[11]へと変化するに
つれて、(1,0,0)から順次(1,−1/4,1/4),(1/2,−
1/4,1/2),(0,0,1/2)へと変化する。従って、隣接フ
レーム間差信号Fが閾値A未満であるような小さな動き
の範囲では、加算回路13から出力されるライン間の補間
信号は隣接フィールド間の相関に基づき生成された成分
だけで構成される。逆に、隣接フレーム間差信号Fが閾
値Cを越えるような大きな動きの範囲では、加算回路13
から出力される補間信号は隣接ライン間の相関に基づき
生成された成分だけで構成される。隣接フレーム間差信
号Fが閾値AとCとの間に存在する中間的な状態では、
隣接フィールド間の相関に基づき生成された補間成分
と、隣接ライン間の相関に基づき作成された補間成分と
に動きの大きさに応じた比率の係数が乗算されたのち、
加算回路13で合成される。
時間軸圧縮・多重化回路14では、1ライン遅延メモリ
5の入力端子から供給される1ライン分の画素信号と、
加算回路13から供給される1ライン分の補間画素信号が
ラインメモリに書込まれ、この書込み速度の2倍の速度
で多重化されつつ順次読み出される。この結果、NTSC標
準方式の2対1インターレース走査テレビジョン映像信
号が2倍のライン密度に高められた線順次走査映像信号
に変換され、出力端OUTから出力される。
(発明の効果) 以上詳細に説明したように、本発明に係わるテレビジ
ョン映像信号の画質改善回路は、2対1インターレース
走査テレビジョン映像信号に対する縦列接続された1ラ
イン遅延メモリ、261ライン遅延メモリ及び263ライン遅
延メモリからなる1フレーム遅延メモリを、動き適応型
の雑音低減と走査変換とに共用する構成であるから、高
価な1フレーム遅延メモリが1個節減でき、画質改善回
路全体の低廉化を図ることができ、また雑音低減用動き
適応係数制御手段が隣接フレーム間差信号の大きさを少
なくとも大小2個の閾値を基準に閾値判別し、フレーム
間差信号が小レベルであるときは、雑音低減用の可変係
数を第1の値とし、フレーム間差信号が中レベルである
ときは、隣接フレーム間差信号に該可変係数を乗算した
値がほぼ飽和又は飽和するような第2の値とし、フレー
ム間差信号が大レベルであるときは、該可変係数を零と
するため、単一の閾値を基準とする閾値判別結果に応じ
て可変係数を切り替えるだけの単純な雑音低減処理に比
べ、フレーム間差信号に応じた可変係数の切り替えがき
め細かに可変であり、静止画から動画への切り替わり或
いはその逆の動画から静止画への切り替わりにさいし
て、品質の変動しない一様な雑音低減効果を得ることが
でき、さらに1フィールド前のフィールド間補間映像信
号を高域濾波した第1の補間信号と、隣接ライン間の相
関に基づくライン間補間映像信号からなる第2の補間信
号を合成した合成補間信号を動き適応型の走査変換に用
い、隣接フレーム間差信号を閾値判別した結果に従い、
フレーム間差信号が小レベルであるときは、第2の補間
信号を無効とし、合成補間信号を第1の補間信号だけか
ら生成し、フレーム間差信号が中レベルであるときは、
第1の補間信号と第2の補間信号の加重平均値として合
成補間信号を生成し、フレーム間差信号が大レベルであ
るときは、第1の補間信号を無効とし、合成補間信号を
第2の補間信号だけから生成するようにしたから、動き
の乏しい画像に対してはライン間補間ではなくフィール
ド間補間を採用し、一方また動きの激しい画像に対して
はフィールド間補間ではなくライン間補間を採用し、中
程度の動きの画像に対してはフィールド間補間とライン
間補間とを複合するというように、フレーム間差信号の
大小に応じた動き適応型の走査変換が多段階にきめ細か
に可能であり、また隣接フィールド間の相関に基づき生
成した第1の補間信号にはライン配列方向の高域濾波処
理が施してあるため、輝度・色分離後の色信号に対して
1フィールド遅延補償するためのメモリが必要になった
り、二重像妨害やフリッカノイズ等の低域折り返し歪に
よる画質劣化を招くといったことはなく、さらにまた動
き適応型の走査変換に用いたフレーム間差信号の閾値判
別結果は、動き適応型の雑音低減にも共用が可能である
から、雑音低減効果を左右する可変係数を該閾値判別結
果に従って可変することで、雑音低減と走査変換の両面
にから容易に画質改善回路の動作品位を高めることがで
きる等の優れた効果を奏する。
【図面の簡単な説明】
第1図は、本発明のテレビジョン映像信号の画質改善回
路の一実施例を示すブロック図、第2図は、第1図に示
した雑音低減用の動き適応係数制御回路の構成を例示す
るブロック図、第3,4図は、それぞれ第2図に示した動
き適応係数制御回路の機能を説明するための概念図、第
5図は、第1図に示した走査変換部の機能を説明するた
めの概念図、第6図は、第1図に示した走査変換用の動
き適応係数制御回路の構成を例示するブロック図、第7
図は、第6図に示した動き適応係数制御回路の機能を説
明するための概念図、第8図は、従来の動き適応型の雑
音低減回路の一例を示すブロック図、第9図は、従来の
動き適応型の走査変換回路の他の一例を示すブロック
図、第10図は、従来の動き適応型の走査変換回路の他の
一例を示すブロック図である。 1,2……減算回路 3……雑音低減用動き適応係数制御手段(動き適応係数
制御回路) 4……走査変換用動き適応係数制御手段(動き適応係数
制御回路) 5……1ライン遅延メモリ 6……261ライン遅延メモリ 7……263ライン遅延メモリ 8a,8b……第2の可変係数手段(可変係数回路) 11b,11c……第1の可変係数手段(可変係数回路) 9,12,13……加算回路 10a,10b……1ライン遅延メモリ 14……時間軸圧縮・多重化回路

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】2対1インターレースによる飛び越し走査
    テレビジョン映像信号を、1ライン遅延メモリと261ラ
    イン遅延メモリと263ライン遅延メモリとからなる1フ
    レーム遅延メモリにより1フレーム期間遅延し、遅延後
    のテレビジョン映像信号を遅延前のテレビジョン信号か
    ら減算して得られる隣接フレーム間差信号に可変係数を
    乗算し、乗算結果を前記遅延前のテレビジョン信号から
    減算し、前記1フレーム遅延メモリに供給して巡回型雑
    音低減処理を施す動き適応型の雑音低減手段と、前記1
    フレーム遅延メモリ内の261ライン遅延メモリの出力
    を、縦列接続された1ライン遅延メモリ及び第1の可変
    係数手段を有するライン配列方向のハイパスフィルタに
    より高域濾波し、隣接フィールド間の相関に基づく1フ
    ィールド前のフィールド間補間映像信号を第1の補間信
    号として出力する第1の補間信号生成回路と、前記1フ
    レーム遅延メモリ内の1ライン遅延メモリの入力映像信
    号と出力像信号を第2の可変係数手段を介して合成し、
    隣接ライン間の相関に基づくライン間補間映像信号を第
    2の補間信号として出力する第2の補間信号生成回路
    と、前記第1,第2の補間信号を加算して合成補間信号を
    生成する加算回路と、該加算回路の出力及び前記1フレ
    ーム遅延メモリに入力される映像信号を1/2に時間軸圧
    縮しつつ多重化し、順次走査方式の走査線に変換する時
    間軸圧縮・多重化回路と、前記隣接フレーム間差信号の
    大きさを少なくとも大小2個の閾値を基準に閾値判別
    し、前記フレーム間差信号が小レベルであるときは、前
    記可変係数を第1の値とし、前記フレーム間差信号が中
    レベルであるときは、隣接フレーム間差信号に該可変係
    数を乗算した値がほぼ飽和又は飽和するような第2の値
    とし、前記フレーム間差信号が大レベルであるときは、
    前記可変係数と零とする雑音低減用動き適応係数制御手
    段と、前記隣接フレーム間差信号の大きさを少なくとも
    大小2個の閾値を基準に閾値判別し、前記第1及び第2
    の可変係数手段を互いに連動させて多段階制御し、前記
    フレーム間差信号が小レベルであるときは、前記第2の
    補間信号を無効とし、前記合成補間信号を前記第1の補
    間信号だけから生成し、前記フレーム間差信号が中レベ
    ルであるときは、第1の補間信号と第2の補間信号の加
    重平均値として前記合成補間信号を生成し、前記フレー
    ム間差信号が大レベルであるときは、前記第1の補間信
    号を無効とし、前記合成補間信号を前記第2の補間信号
    だけから生成する走査変換用動き適応型係数制御手段と
    を具備することを特徴とするテレビジョン映像信号の画
    質改善回路。
JP63179464A 1988-07-19 1988-07-19 テレビジョン映像信号の画質改善回路 Expired - Fee Related JP2614646B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63179464A JP2614646B2 (ja) 1988-07-19 1988-07-19 テレビジョン映像信号の画質改善回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63179464A JP2614646B2 (ja) 1988-07-19 1988-07-19 テレビジョン映像信号の画質改善回路

Publications (2)

Publication Number Publication Date
JPH0229177A JPH0229177A (ja) 1990-01-31
JP2614646B2 true JP2614646B2 (ja) 1997-05-28

Family

ID=16066310

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63179464A Expired - Fee Related JP2614646B2 (ja) 1988-07-19 1988-07-19 テレビジョン映像信号の画質改善回路

Country Status (1)

Country Link
JP (1) JP2614646B2 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2696988B2 (ja) * 1988-09-17 1998-01-14 ソニー株式会社 映像信号処理装置
US6784942B2 (en) * 2001-10-05 2004-08-31 Genesis Microchip, Inc. Motion adaptive de-interlacing method and apparatus

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63131788A (ja) * 1986-11-21 1988-06-03 Toshiba Corp 順次走査変換回路

Also Published As

Publication number Publication date
JPH0229177A (ja) 1990-01-31

Similar Documents

Publication Publication Date Title
US5157490A (en) Television signal scanning line converting apparatus
US4672445A (en) Progressive scan processor employing interpolation in luminance channel controlled by a motion signal and a vertical detail representative signal
JP2952631B2 (ja) ビデオメモリ装置
JPS6281888A (ja) ビデオ信号の補間器
JP2603813B2 (ja) 順次走査ビデオ信号処理装置
JPH06113176A (ja) 順次走査システム
KR950000440B1 (ko) 티브이 신호의 주사선 수 2배 증가방법 및 회로
US5412436A (en) Motion adaptive video processing system
KR920006168B1 (ko) 주사형식 변환방식의 텔레비젼 신호 전송/수신 시스템
JP2614646B2 (ja) テレビジョン映像信号の画質改善回路
JP2522820B2 (ja) テレビジョン映像信号の画質改善回路
JP2554132B2 (ja) テレビジョン映像信号の画質改善回路
JP2522821B2 (ja) テレビジョン映像信号の画質改善回路
JP2510699B2 (ja) 順次走査テレビジョン信号の輪郭補償装置
JPS6132681A (ja) 信号処理回路
JP2557500B2 (ja) テレビジョン信号の順次走査変換装置
JP3361143B2 (ja) テレビジョン信号処理回路及びテレビジョン信号処理装置
JPH0670288A (ja) テレビ信号の信号処理方法
JPH0229188A (ja) テレビジョン映像信号の画質改善回路
JPH0225173A (ja) テレビジョン映像信号の画質改善回路
JP2557499B2 (ja) テレビジョン信号の順次走査変換装置
JP2647932B2 (ja) 順次走査テレビジョン信号の輪郭補償装置
JP3006105B2 (ja) フィールド変換装置
JPH04355581A (ja) 走査線補間回路
JP2574296B2 (ja) テレビジョン信号処理装置

Legal Events

Date Code Title Description
S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

R371 Transfer withdrawn

Free format text: JAPANESE INTERMEDIATE CODE: R371

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

R360 Written notification for declining of transfer of rights

Free format text: JAPANESE INTERMEDIATE CODE: R360

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R371 Transfer withdrawn

Free format text: JAPANESE INTERMEDIATE CODE: R371

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

LAPS Cancellation because of no payment of annual fees