JP2521651Y2 - 画像表示装置の表示回路 - Google Patents

画像表示装置の表示回路

Info

Publication number
JP2521651Y2
JP2521651Y2 JP1986195566U JP19556686U JP2521651Y2 JP 2521651 Y2 JP2521651 Y2 JP 2521651Y2 JP 1986195566 U JP1986195566 U JP 1986195566U JP 19556686 U JP19556686 U JP 19556686U JP 2521651 Y2 JP2521651 Y2 JP 2521651Y2
Authority
JP
Japan
Prior art keywords
circuit
display
data
signal
channel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP1986195566U
Other languages
English (en)
Other versions
JPS6399472U (ja
Inventor
勉 青木
三朗 小林
実 臼井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Casio Computer Co Ltd
Original Assignee
Casio Computer Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Casio Computer Co Ltd filed Critical Casio Computer Co Ltd
Priority to JP1986195566U priority Critical patent/JP2521651Y2/ja
Publication of JPS6399472U publication Critical patent/JPS6399472U/ja
Application granted granted Critical
Publication of JP2521651Y2 publication Critical patent/JP2521651Y2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Description

【考案の詳細な説明】 [考案の技術分野] 本考案は、たとえばチャンネル選択状態を液晶表示パ
ネルに表示する液晶テレビ等の画像表示装置に関する。
[従来技術とその問題点] 従来、液晶テレビは、第4図に示すように1つの液晶
表示パネル1に画面表示エリア2aとチャンネル表示エリ
ア2bとを設け、各エリア2a、2bのセグメント電極をそれ
ぞれ独立した表示駆動回路により表示駆動するようにし
ている。この場合、図示しないが、ケースの前面に上記
チャンネル表示エリア2bの側部に沿ってチャンネル番号
が付され、上記チャンネル表示エリア2bの上記チャンネ
ル番号に対応するセグメント電極を表示駆動することに
よって、選択チャンネルが表示されるようになってい
る。しかして、上記第4図の表示駆動回路において、映
像増幅回路(図示せず)から送られてくる映像信号は、
A/D変換回路3及び同期分離回路4へ入力される。この
同期分離回路4は、上記映像信号から水平同期信号及び
垂直同期信号を分離して同期制御回路5へ出力する。こ
の同期制御回路5は、上記同期分離回路4により分離さ
れた同期信号を基準としてチップイネーブルCE、シフト
クロック1、ラッチパルスny、タイミング信号c,
nx、フレーム信号f、コモン信号作成用信号x等
の各種タイミング信号を発生する。そして、上記同期制
御回路5から出力されるチップイネーブルCE及びシフト
クロック1はセグメント側シフトレジスタ6へ、ラッ
チパルスnyはラッチ回路6及び階調信号作成回路8
へ、階調信号作成用クロックcは階調信号作成回路8
へ、フレーム信号fはセグメント側アナログ・マルチ
プレクサ9及びコモン側アナログ・マルチプレクサ11
へ、タイミング信号nx,xはコモン側シフトレジス
タ10へ、それぞれ送られる。
一方、上記A/D変換回路3は、映像増幅回路からの映
像信号を複数ビットの表示用データ例えば4ビットのデ
ジタルデータDに変換し、セグメント側シフトレジスタ
6へ出力する。このシフトレジスタ6は、上記液晶表示
パネル1における画面表示エリア2aのセグメント電極数
に対応する桁数を有しており、A/D変換回路3からのデ
ータDを同期制御回路5からのチップイネーブル信号CE
及びシフトクロック1に同期して読込み、ラッチ回路
7へ出力する。このラッチ回路7は、同期制御回路5か
らのラッチパルスnyに同期して入力データを読込み、
階調信号作成回路8へ出力する。この階調信号作成回路
8は、同期制御回路5からのラッチパルスny及び階調
信号作成用クロックcに同期して動作し、ラッチ回路
7のラッチデータに応じて階調信号を作成し、セグメン
ト側アナログ・マルチプレクサ9へ出力する。このアナ
ログ・マルチプレクサ9は、上記階調信号及びフレーム
信号fに応じて液晶駆動電圧を出力し、液晶表示パネ
ル1における画面表示エリア2aのセグメント電極を表示
駆動する。
また一方、コモン側シフトレジスタ10は、同期制御回
路5から与えられる信号xをタイミング信号nxによ
り読込んで順次シフトする。そして、このコモン側シフ
トレジスタ10の出力は、コモン側アナログ・マルチプレ
クサ11へ送られ、このコモン側アナログ・マルチプレク
サ11により液晶表示パネル1のコモン電極が表示駆動さ
れる。
また、第4図において、12は指定チャンネルに対する
選局を行なう選局機構で、この選局機構12により選択さ
れたチャンネルに対する信号がチャンネル表示回路13へ
送られる。このチャンネル表示回路13は、選局機構12の
選局動作に基づいてチャンネル表示用データを所定のタ
イミング、つまり、選択チャンネル番号に対応するコモ
ン信号が出力されるタイミングでセグメント側アナログ
・マルチプレクサ14へ出力する。このアナログ・マルチ
プレクサ14は、上記チャンネル表示用データに従って液
晶表示パネル1におけるチャンネル表示エリア2bのセグ
メント電極を表示駆動する。
上記のように従来の液晶テレビにおいては、液晶表示
パネル1の画面表示エリア2aに対する画面表示駆動系
と、チャンネル表示エリア2bに対するチャンネル表示駆
動系が別個に独立して必要である。また、上記のように
2つの表示駆動系が必要であるので、セグメント電極表
示用LSIには、チャンネル表示回路13からのチャンネル
表示用データを取込む入力ピンと、セグメント駆動信号
を出力する出力ピンを画像表示用のピン以外に用意しな
ければならない。
[考案の目的] 本考案は上記実情に鑑みてなされたもので、第1の画
面表示エリアに対する表示駆動系と第2の画面表示エリ
アに対する表示駆動系とを独立して構成する必要がな
く、また、信号電極表示用LSIのピン数を減少し得る画
像表示装置の表示回路を提供することを目的とする。
[考案の要点] この考案は、第1の表示回路から出力される第1の画
面表示データと、第2の表示回路から出力される第2の
画面表示データとを、水平有効期間以外の期間に上記第
2の画像表示データを出力するために生成されたタイミ
ング信号に応じて切り換えて出力し、この出力されたデ
ータを取込み、その取込みデータに応じて上記画像表示
パネルにおける上記第1の表示エリア及び第2の表示エ
リアを共通の駆動手段で表示駆動するようにしたもので
ある。
[考案の実施例] 以下、図面を参照して本考案の一実施例を説明する。
第1図に示すように映像増幅回路(図示せず)から送ら
れてくる映像信号は、A/D変換回路21及び同期分離回路2
2へ入力される。上記A/D変換回路21は、映像増幅回路か
らの映像信号を複数ビットの画面表示用データ例えば4
ビットのデジタルデータCに変換して混合回路24へ出力
する。この混合回路24は、画面表示用データとチャンネ
ル表示用データとを混合するためのもので、その詳細に
ついては後述する。また、25は指定チャンネルに対する
選局を行なう選局機構で、この選局機構25により選択さ
れたチャンネルに対する選局データがチャンネル表示回
路26へ送られる。このチャンネル表示回路26は、選局機
構25からの選局データに基づいて所定のタイミング、つ
まり、選択チャンネル番号に対応するコモン信号が出力
されるタイミングでチャンネル表示用データCHを上記混
合回路24へ出力する。
一方、上記同期分離回路22は、上記映像信号から水平
同期信号及び垂直同期信号を分離して同期制御回路23へ
出力する。この同期制御回路23は、上記同期分離回路22
により分離された同期信号を基準としてシフトクロック
s1、ラッチパルスn、タイミング信号c、フレー
ム信号f、コモン信号作成用信号x、画面表示用デ
ータあるいはチャンネル表示用データを指定するデータ
切換信号S等の各種タイミング信号を発生する。そし
て、上記同期制御回路23から出力されるデータ切換信号
Sは混合回路24へ、シフトクロックs1はセグメント側
シフトレジスタ27へ、ラッチパルスnはラッチ回路28
及び階調信号作成回路29へ、階調信号作成用クロック
cは階調信号作成回路29へ、フレーム信号fはセグメ
ント側アナログ・マルチプレクサ30及びコモン側アナロ
グ・マルチプレクサ32へ、ラッチパルスn,xはコモ
ン側シフトレジスタ31へ、それぞれ送られる。
しかして、上記混合回路24は、A/D変換回路21からの
画面表示用データCとチャンネル表示回路26からのチャ
ンネル表示用データCHとを上記データ切換信号Sによっ
て選択し、表示用データ群Dとしてセグメント側シフト
レジスタ27へ出力する。このシフトレジスタ27は、上記
液晶表示パネル1における画面表示エリア2a及びチャン
ネル表示エリア2bのセグメント電極数に対応する桁数を
有しており、混合回路24からの表示用データ群Dを同期
制御回路23からのシフトクロックs1に同期して読込
み、ラッチ回路28へ出力する。このラッチ回路28は、同
期制御回路23からのラッチパルスnに同期して入力デ
ータを読込み、階調信号作成回路29へ出力する。この階
調信号作成回路29は、同期制御回路23からのラッチパル
スn及び階調信号作成用クロックcに同期して動作
し、ラッチ回路28のラッチデータに応じて階調信号を作
成し、セグメント側アナログ・マルチプレクサ30へ出力
する。このアナログ・マルチプレクサ30は、上記階調信
号及びフレーム信号fに応じて液晶駆動電圧を発生
し、液晶表示パネル1における画面表示エリア2a及びチ
ャンネル表示エリア2bのセグメント電極を表示駆動す
る。
また一方、コモン側シフトレジスタ31は、同期制御回
路23から与えられる信号xをラッチパルスnにより
読込んで順次シフトする。そして、このシフトレジスタ
31の出力は、コモン側アナログ・マルチプレクサ32へ送
られ、このアナログ・マルチプレクサ32により、液晶表
示パネル1のコモン電極が表示駆動される。
次に第2図により上記混合回路24の詳細について説明
する。この混合回路24は、第1ゲート群GA1〜GAn、第2
ゲート群GB1〜GBn、インバータIN、及びバッファBUから
なり、A/D変換回路21からの画像表示用データC1〜Cnが
第1ゲート群GA1〜GAnにそれぞれ入力され、チャンネル
表示回路26からのチャンネル表示用データCHが第2ゲー
ト群GB1〜GBnに共通に入力される。また、第1ゲート群
GA1〜GAnのゲート端子には同期制御回路23からのデータ
切換信号SがインバータINを介して入力され、第2ゲー
ト群GB1〜GBnのゲート端子には上記データ切換信号Sが
バッファBUを介して入力される。そして、上記第1ゲー
ト群GA1〜GAn及び第2ゲート群GB1〜GBnの出力が合成さ
れ、表示用データ群D1〜Dnとしてセグメント側シフトレ
ジスタ27へ送られる。
次に上記実施例の動作を第3図のタイミングチャート
を参照して説明する。同期制御回路23からコモン側シフ
トレジスタ31に送られる信号xは、垂直同期信号に同
期して例えば1バックプレートの期間出力される。この
信号xは、同期制御回路23から1水平同期毎に出力さ
れる第3図(a)に示すラッチパルスnによりコモン
側シフトレジスタ31に読込まれると共に、シフトレジス
タ31内を順次シフトされる。そして、このシフトレジス
タ31内を順次シフトするデータがアナログ・マルチプレ
クサ32へ送られ、このアナログ・マルチプレクサ32によ
り液晶表示パネル1における画面表示エリア2a及びチャ
ンネル表示エリア2bのコモン電極が順次走査される。上
記アナログ・マルチプレクサ32は、フレーム信号fが
与えられる毎にコモン駆動信号を反転させる。
一方、映像増幅回路からは、各水平有効期間において
映像信号が送られてくるが、この映像信号はA/D変換回
路21において第3図(b)に示すように例えば4ビット
の画像用表示データCに変換され、混合回路24へ送られ
る。このとき同期制御回路23は、第3図(d)に示すよ
うに水平有効期間の直前、つまり、A/D変換回路21から
各水平期間における最初の画像表示用データCが出力さ
れる直前のタイミングでデータ切換信号S(ハイレベ
ル)を1データ期間出力する。また、同期制御回路23
は、第3図(f)に示すように上記データ切換信号Sの
中央位置からシフトクロックs1の出力動作を開始す
る。同期制御回路23からデータ切換信号Sが出力される
と、第2図に詳細を示す混合回路24は、第1ゲート群GA
1〜GAnをオフすると共に、第2ゲート群GB1〜GBnをオン
し、第3図(e)に示すようにチャンネル用表示回路26
から送られてくるチャンネル表示用データCHを表示用デ
ータD1〜Dnとして出力する。この場合、チャンネル表示
用データは階調を必要としないので、チャンネル表示タ
イミングでは全データD1〜Dnがハイレベルとなり、チャ
ンネル表示タイミング以外では全データD1〜Dnがローレ
ベルとなる。そして、上記混合回路24から出力されるチ
ャンネル表示用データは、同期制御回路23からのシフト
クロックs1に同期してセグメント側シフトレジスタ27
に読込まれる。その後、データ切換信号Sはローレベル
状態に戻り、混合回路24では第1ゲート群GA1〜GAnがオ
ン、第2ゲート群GB1〜GBnがオフ状態となり、A/D変換
回路21から出力される画面表示用データC1〜Cnが第1ゲ
ート群GA1〜GAnより表示用データ群D1〜Dnとしてシフト
レジスタ27へ送られる。以下、その水平期間が終了する
まで、A/D変換回路21から出力される画面表示用データC
1〜Cnが混合回路24の出力データD1〜Dnとなり、シフト
クロックs1に同期してセグメント側シフトレジスタ27
に順次読込まれる。そして、1ライン分の表示用データ
群Dが全てシフトレジスタ27に書込まれた状態では、シ
フトレジスタ27の先頭桁、つまり、液晶表示パネル1の
チャンネル表示エリア2bに対応する桁にチャンネル表示
用データがセットされ、その他の桁に画面表示用データ
がセットされる。この状態で同期制御回路23からラッチ
パルスnが出力され、シフトレジスタ27の保持データ
がラッチ回路28にラッチされて階調信号作成回路29へ送
られる。この階調信号作成回路29は、ラッチ回路28から
のデータに応じて階調信号作成用クロックcをカウン
トして階調信号を作成し、アナログ・マルチプレクサ30
に出力する。このアナログ・マルチプレクサ30は、上記
階調信号に応じて液晶表示パネル1の画面表示エリア2a
及びチャンネル表示エリア2bを表示駆動する。上記のよ
うにチャンネル用表示回路26から出力されるチャンネル
表示用データCHがセグメント側シフトレジスタ27にセッ
トされ、このセットデータの基づいてアナログ・マルチ
プレクサ30が液晶表示パネル1のチャンネル表示エリア
2bを駆動し、選択チャンネルを表示する。
[考案の効果] 以上詳記したように本考案によれば、画像表示装置の
表示回路において、第1の表示回路から出力される第1
の画面表示データと、第2の表示回路から出力される第
2の画面表示データとを、水平有効期間以外の期間に上
記第2の画像表示データを出力するために生成されたタ
イミング信号に応じて切り換えて出力し、この出力され
たデータを取込み、その取込みデータに応じて上記画像
表示パネルにおける上記第1の表示エリア及び第2の表
示エリアを共通の駆動手段で表示駆動するようにしたの
で、たとえば、画像表示用回路の一部を利用してチャン
ネル表示エリアを駆動でき、チャンネル表示エリアに対
する表示駆動系を独立して設ける必要がない。また、画
面表示用データとチャンネル表示用データとを混合して
セグメント側シフトレジスタに入力するようにでき、チ
ャンネル表示用データ専用の入力ピンを設ける必要がな
く、セグメント電極表示用LSIに対する入力ピンを減少
することができる。
【図面の簡単な説明】
第1図は本考案の一実施例によるチャンネル表示回路の
構成を示すブロック図、第2図は同実施例における混合
回路の詳細な構成を示す図、第3図は同実施例の動作を
説明するためのタイミングチャート、第4図は従来にお
ける液晶テレビの表示駆動回路部分を示すブロック図で
ある。 1…液晶表示パネル、2a…画面表示エリア、2b…チャン
ネル表示エリア、21…A/D変換回路、22…同期分離回
路、23…同期制御回路、24…混合回路、25…選局機構、
26…チャンネル用表示回路、27…セグメント側シフトレ
ジスタ、28…ラッチ回路、29…階調信号作成回路、30…
セグメント側アナログ・マルチプレクサ、31…コモン側
シフトレジスタ、32…コモン側アナログ・マルチプレク
サ。
───────────────────────────────────────────────────── フロントページの続き (56)参考文献 特開 昭58−31687(JP,A) 特開 昭61−95683(JP,A) 特開 昭54−57893(JP,A) 実開 昭61−373(JP,U)

Claims (1)

    (57)【実用新案登録請求の範囲】
  1. 【請求項1】それぞれ重複しない第1の表示エリア及び
    第2の表示エリアからなるマトリックス画像表示パネル
    を用いた画像表示装置において、 第1の画面表示データを出力する第1の表示回路と、 第2の画面表示データを出力する第2の表示回路と、 上記第2の画面表示データを水平有効期間以外の期間に
    出力するためのタイミング信号を生成するタイミング信
    号生成手段と、 上記第1の表示回路から出力される第1の画像表示デー
    タと、上記第2の表示回路から出力される第2の画像表
    示データとを、上記タイミング信号生成手段により生成
    されたタイミング信号で切り換えて出力する混合回路
    と、 この混合回路から出力されるデータを取込み、その取込
    みデータに応じて上記画像表示パネルにおける上記第1
    の表示エリア及び第2の表示エリアを表示駆動する共通
    の駆動手段とを具備したことを特徴とする画像表示装置
    の表示回路。
JP1986195566U 1986-12-19 1986-12-19 画像表示装置の表示回路 Expired - Lifetime JP2521651Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1986195566U JP2521651Y2 (ja) 1986-12-19 1986-12-19 画像表示装置の表示回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1986195566U JP2521651Y2 (ja) 1986-12-19 1986-12-19 画像表示装置の表示回路

Publications (2)

Publication Number Publication Date
JPS6399472U JPS6399472U (ja) 1988-06-28
JP2521651Y2 true JP2521651Y2 (ja) 1996-12-25

Family

ID=31153569

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1986195566U Expired - Lifetime JP2521651Y2 (ja) 1986-12-19 1986-12-19 画像表示装置の表示回路

Country Status (1)

Country Link
JP (1) JP2521651Y2 (ja)

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5831687A (ja) * 1981-08-20 1983-02-24 Toshiba Corp 表示デ−タコントロ−ル回路
JPH0756543Y2 (ja) * 1984-06-06 1995-12-25 カシオ計算機株式会社 テレビジョン受像機
JPS6195683A (ja) * 1984-10-17 1986-05-14 Matsushita Electric Ind Co Ltd 画像表示装置

Also Published As

Publication number Publication date
JPS6399472U (ja) 1988-06-28

Similar Documents

Publication Publication Date Title
US5365284A (en) Liquid crystal display device and driving method thereof
JPS6273294A (ja) 画像表示装置
JP3487408B2 (ja) アクティブマトリクス駆動回路
JPH05216431A (ja) 表示装置
JP2000181414A (ja) 表示駆動装置
JP3044627B2 (ja) 液晶パネルの駆動回路
US6822647B1 (en) Displays having processors for image data
US6362804B1 (en) Liquid crystal display with picture displaying function for displaying a picture in an aspect ratio different from the normal aspect ratio
JP2521651Y2 (ja) 画像表示装置の表示回路
US6593918B2 (en) Matrix-type panel driving circuit and method and liquid crystal display device
JP2638010B2 (ja) 画像表示装置
JP2556007B2 (ja) カラ−液晶表示装置
WO2000045364A1 (fr) Procede d'attaque de cristaux liquides et circuit d'attaque de cristaux liquides
JPH0895529A (ja) 液晶表示装置のデータ制御方法
JP2795845B2 (ja) 液晶パネル駆動装置
JPH0628423B2 (ja) 画像表示装置
JPH0583658A (ja) 液晶表示装置
JPH07261714A (ja) アクティブマトリクス表示素子及びディスプレイシステム
JPS58179072A (ja) 階調信号発生回路
JP3266245B2 (ja) 画像表示装置の駆動回路
JPH0657058B2 (ja) 画像表示装置
JP2571924B2 (ja) 表示装置のインタ−フエ−ス回路
JP3020513B2 (ja) 液晶表示装置および画像表示方式
JP2822421B2 (ja) 走査型表示装置
JP2883521B2 (ja) 表示装置