JP2556007B2 - カラ−液晶表示装置 - Google Patents
カラ−液晶表示装置Info
- Publication number
- JP2556007B2 JP2556007B2 JP61100715A JP10071586A JP2556007B2 JP 2556007 B2 JP2556007 B2 JP 2556007B2 JP 61100715 A JP61100715 A JP 61100715A JP 10071586 A JP10071586 A JP 10071586A JP 2556007 B2 JP2556007 B2 JP 2556007B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- liquid crystal
- crystal display
- color liquid
- electrodes
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3607—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal Display Device Control (AREA)
- Video Image Reproduction Devices For Color Tv Systems (AREA)
Description
【発明の詳細な説明】 [発明の技術分野] 本発明は、液晶カラーテレビ等におけるマトリクス駆
動方式を用いたカラー液晶表示装置に関する。
動方式を用いたカラー液晶表示装置に関する。
[従来技術とその問題点] 従来、液晶カラーテレビでは、一般にダイナミック駆
動式によりカラー液晶表示パネルを表示駆動している。
上記のようにダイナミック駆動方式を用いてカラー液晶
表示パネルを表示駆動するようにした場合、解像度を向
上するためにコモン電極数を多くすると、クロストーク
が増加してコントラスト視野角が極端に悪くなるという
問題があり、コモン電極の数が限定されていた。このた
め当然画素数も限定されてしまい、解像度、混色ともに
ある程度の限界があった。
動式によりカラー液晶表示パネルを表示駆動している。
上記のようにダイナミック駆動方式を用いてカラー液晶
表示パネルを表示駆動するようにした場合、解像度を向
上するためにコモン電極数を多くすると、クロストーク
が増加してコントラスト視野角が極端に悪くなるという
問題があり、コモン電極の数が限定されていた。このた
め当然画素数も限定されてしまい、解像度、混色ともに
ある程度の限界があった。
[発明の目的] 本発明は上記の点に鑑みなされたもので、コモン電極
数を増加することなく、コントラスト、混色、解像度を
向上でき、かつ、視野角を広くし得るカラー液晶表示装
置を提供することを目的とする。
数を増加することなく、コントラスト、混色、解像度を
向上でき、かつ、視野角を広くし得るカラー液晶表示装
置を提供することを目的とする。
[発明の要点] 本発明は、カラー液晶表示パネルにおけるR、G、B
の画素をデルタ配置すると共に、表示駆動信号のデュー
ティを2倍にするようにしたものである。
の画素をデルタ配置すると共に、表示駆動信号のデュー
ティを2倍にするようにしたものである。
[発明の実施例] 以下、図面を参照して本発明の一実施例を説明する。
第1図は本発明を240×320画素の液晶カラーテレビに実
施した場合について示したものである。同図において1
は同期分離回路で、前段の映像増幅回路(図示せず)よ
り送られてくるビデオ信号から水平同期信号及び垂直同
期信号を分離し、同期制御回路2へ出力する。また、3
は色分離回路(図示せず)から送られてくるR(赤)、
G(緑)、B(青)の3原色のカラー信号を切換えるア
ナログマルチプレクサ、4はアナログマルチプレクサ3
から出力されるカラー信号をデジタル信号に変換するA/
D変換回路である。上記同期制御回路2は、同期分離回
路1において分離された同期信号に従って第3図に示す
各種タイミング信号、すなわち、データ制御信号(デジ
タル)E、チップイネーブル信号CE1、CE2、第1のクロ
ックパルス1、第2のクロックパルス2、ラッチパ
ルスny1、ny2、フレーム信号φf、コモンシフトパ
ルスnx、コモンデータxを発生する。そして、上記
同期制御回路2から出力されるチップイネーブル信号CE
1、CE2及びクロックパルス1、2はセグメント側シ
フトレジスタ5へ、ラッチパルスny1、ny2はラッチ
回路6及び階調信号作成回路7へ、フレーム信号φfは
セグメント側アナログマルチプレクサ8及びコモン側ア
ナログマルチプレクサ10へ、コモンシフトパルスnx及
びコモンデータxはコモン側シフトレジスタ9へそれ
ぞれ送られる。しかして、上記A/D変換回路4は、色分
離回路からアナログマルチプレクサ3を介して送られて
くるカラー信号R、G、Bを同期制御回路2からのデー
タ制御信号Eにより3ビットの映像データD1〜D3に変換
し、シフトレジスタ5へ入力する。このシフトレジスタ
5は、3ビット320段の構成で、入力される3ビットの
映像データD1〜D3を同期制御回路2からのチップイネー
ブル信号CE1(CE2)、及びクロックパルス1(2)
に同期して読込み、ラッチ回路6へ出力する。このラッ
チ回路6は、3ビット320段×2の構成で、同期制御回
路2からのラッチパルスny1、ny2に同期して入力デ
ータを読込み、階調信号作成回路7へ出力する。この階
調信号作成回路7は、ラッチ回路6にラッチされたデー
タに応じて階調信号を作成し、セグメント側アナログマ
ルチプレクサ8へ出力する。また、このアナログマルチ
プレクサ8には、液晶駆動電圧発生回路11からセグメン
ト側駆動電圧が供給されると共に、上記したように同期
制御回路2からフレーム信号φfが供給される。上記ア
ナログマルチプレクサ8は、上記階調信号及びフレーム
信号φfに応じて液晶駆動電圧を発生し、240×320画素
のカラー液晶表示パネル12のセグメント電極(信号電
極)を駆動する。このカラー液晶表示パネル12の詳細に
ついては後述する。
第1図は本発明を240×320画素の液晶カラーテレビに実
施した場合について示したものである。同図において1
は同期分離回路で、前段の映像増幅回路(図示せず)よ
り送られてくるビデオ信号から水平同期信号及び垂直同
期信号を分離し、同期制御回路2へ出力する。また、3
は色分離回路(図示せず)から送られてくるR(赤)、
G(緑)、B(青)の3原色のカラー信号を切換えるア
ナログマルチプレクサ、4はアナログマルチプレクサ3
から出力されるカラー信号をデジタル信号に変換するA/
D変換回路である。上記同期制御回路2は、同期分離回
路1において分離された同期信号に従って第3図に示す
各種タイミング信号、すなわち、データ制御信号(デジ
タル)E、チップイネーブル信号CE1、CE2、第1のクロ
ックパルス1、第2のクロックパルス2、ラッチパ
ルスny1、ny2、フレーム信号φf、コモンシフトパ
ルスnx、コモンデータxを発生する。そして、上記
同期制御回路2から出力されるチップイネーブル信号CE
1、CE2及びクロックパルス1、2はセグメント側シ
フトレジスタ5へ、ラッチパルスny1、ny2はラッチ
回路6及び階調信号作成回路7へ、フレーム信号φfは
セグメント側アナログマルチプレクサ8及びコモン側ア
ナログマルチプレクサ10へ、コモンシフトパルスnx及
びコモンデータxはコモン側シフトレジスタ9へそれ
ぞれ送られる。しかして、上記A/D変換回路4は、色分
離回路からアナログマルチプレクサ3を介して送られて
くるカラー信号R、G、Bを同期制御回路2からのデー
タ制御信号Eにより3ビットの映像データD1〜D3に変換
し、シフトレジスタ5へ入力する。このシフトレジスタ
5は、3ビット320段の構成で、入力される3ビットの
映像データD1〜D3を同期制御回路2からのチップイネー
ブル信号CE1(CE2)、及びクロックパルス1(2)
に同期して読込み、ラッチ回路6へ出力する。このラッ
チ回路6は、3ビット320段×2の構成で、同期制御回
路2からのラッチパルスny1、ny2に同期して入力デ
ータを読込み、階調信号作成回路7へ出力する。この階
調信号作成回路7は、ラッチ回路6にラッチされたデー
タに応じて階調信号を作成し、セグメント側アナログマ
ルチプレクサ8へ出力する。また、このアナログマルチ
プレクサ8には、液晶駆動電圧発生回路11からセグメン
ト側駆動電圧が供給されると共に、上記したように同期
制御回路2からフレーム信号φfが供給される。上記ア
ナログマルチプレクサ8は、上記階調信号及びフレーム
信号φfに応じて液晶駆動電圧を発生し、240×320画素
のカラー液晶表示パネル12のセグメント電極(信号電
極)を駆動する。このカラー液晶表示パネル12の詳細に
ついては後述する。
また一方、コモン側シフトレジスタ9は、1ビット24
0段構成で同期制御回路2から与えられるコモンデータ
x(“1"信号)をコモンシフトパルスnxにより読込
んで順次シフトする。そして、コモン側シフトレジスタ
9の出力は、コモン側アナログマルチプレクサ10へ送ら
れる。また、このアナログマルチプレクサ10には、液晶
駆動電圧発生回路11からコモン側駆動電圧が供給され
る。そして、このコモン側アナログマルチプレクサ10
は、シフトレジスタ9からのデータに応じてカラー液晶
パネル12のコモン電極(走査電極)を駆動する。
0段構成で同期制御回路2から与えられるコモンデータ
x(“1"信号)をコモンシフトパルスnxにより読込
んで順次シフトする。そして、コモン側シフトレジスタ
9の出力は、コモン側アナログマルチプレクサ10へ送ら
れる。また、このアナログマルチプレクサ10には、液晶
駆動電圧発生回路11からコモン側駆動電圧が供給され
る。そして、このコモン側アナログマルチプレクサ10
は、シフトレジスタ9からのデータに応じてカラー液晶
パネル12のコモン電極(走査電極)を駆動する。
第2図は、上記カラー液晶表示パネル12の画素配列と
電極の配線状態を示したものである。画素配列は、R
(赤)、G(緑)、B(青)の3原色のデルタ配列であ
り、各画素は隣接する画素に対してそれぞれ等距離に位
置している。そして、上記画素、つまり、セグメント電
極は、240本の各コモン電極X1、X2、…に対してそれぞ
れ320ビット設けられる。この場合、セグメント電極
は、奇数番目のコモン電極X1、X3、X5、…に対応する電
極YR1、YG2、YB3、YR4、YG5、…と偶数番目のコモン電
極X2、X4、X6、…に対応する電極YB1、YR2、YG3、YB4、
YR5、…とを分けて配線している。
電極の配線状態を示したものである。画素配列は、R
(赤)、G(緑)、B(青)の3原色のデルタ配列であ
り、各画素は隣接する画素に対してそれぞれ等距離に位
置している。そして、上記画素、つまり、セグメント電
極は、240本の各コモン電極X1、X2、…に対してそれぞ
れ320ビット設けられる。この場合、セグメント電極
は、奇数番目のコモン電極X1、X3、X5、…に対応する電
極YR1、YG2、YB3、YR4、YG5、…と偶数番目のコモン電
極X2、X4、X6、…に対応する電極YB1、YR2、YG3、YB4、
YR5、…とを分けて配線している。
次に上記実施例の動作を説明する。同期制御回路2か
らコモン側シフトレジスタ9に送られるコモンデータ
xは、垂直同期信号に同期して第3図に示すように2バ
ックプレートの期間出力される。このコモンデータx
は、同期制御回路2から1バックプレート期間毎に出力
されるコモンシフトパルスnxによりコモン側シフトレ
ジスタ9に読込まれると共にコモン側シフトレジスタ9
内を順次シフトされる。従って、コモン側シフトレジス
タ9からは第3図に示すように2バックプレートの時間
幅をもつ信号x1、x2、x3、…が順次出力され、コモン側
アナログマルチプレクサ10へ送られる。このコモン側ア
ナログマルチプレクサ10は、コモン側シフトレジスタ9
からの信号x1、x2、x3、…に応じて液晶駆動信号をカラ
ー液晶表示パネル12に供給してコモン電極を駆動する。
すなわち、上記信号x1はラッチパルスny1の1バック
プレート期間b1に対応し、信号x2はラッチパルスny2
のバックプレート期間c2に対応し、信号x3はラッチパル
スny1のバックプレート期間b3に対応してそれぞれ2H
分の時間幅を有し、1Hの時間重複しながら順次遅延して
シフトされる。この結果、コモン側アナログマルチプレ
クサ10の出力信号によりカラー液晶表示パネル12のコモ
ン電極が、最初はX1とX2、次にX2とX3、次いでX3とX4と
順次2本ずつ選択される。
らコモン側シフトレジスタ9に送られるコモンデータ
xは、垂直同期信号に同期して第3図に示すように2バ
ックプレートの期間出力される。このコモンデータx
は、同期制御回路2から1バックプレート期間毎に出力
されるコモンシフトパルスnxによりコモン側シフトレ
ジスタ9に読込まれると共にコモン側シフトレジスタ9
内を順次シフトされる。従って、コモン側シフトレジス
タ9からは第3図に示すように2バックプレートの時間
幅をもつ信号x1、x2、x3、…が順次出力され、コモン側
アナログマルチプレクサ10へ送られる。このコモン側ア
ナログマルチプレクサ10は、コモン側シフトレジスタ9
からの信号x1、x2、x3、…に応じて液晶駆動信号をカラ
ー液晶表示パネル12に供給してコモン電極を駆動する。
すなわち、上記信号x1はラッチパルスny1の1バック
プレート期間b1に対応し、信号x2はラッチパルスny2
のバックプレート期間c2に対応し、信号x3はラッチパル
スny1のバックプレート期間b3に対応してそれぞれ2H
分の時間幅を有し、1Hの時間重複しながら順次遅延して
シフトされる。この結果、コモン側アナログマルチプレ
クサ10の出力信号によりカラー液晶表示パネル12のコモ
ン電極が、最初はX1とX2、次にX2とX3、次いでX3とX4と
順次2本ずつ選択される。
一方、色分離回路から送られてくるR、G、Bカラー
信号は、アナログマルチプレクサ3により第4図に示す
ように各水平走査期間d1、d2、d3、…において1本の信
号に合成さいれる。すなわち、データ制御信号Eが“0"
レベルの時はクロックパルス2に同期してR、G、
B、R、G、B、…の順に選択されて1本の信号にな
り、データ制御信号Eが“1"レベルの時はクロックパル
ス1に同期してB、R、G、B、R、G、…の順に選
択れ、A/D変換回路4へ出力される。このA/D変換回路4
は、データ制御信号Eが“0"レベルの時のアナログマル
チプレクサ3からの信号をクロックパルス1でサンプ
リングしてD1〜D3のデジタル信号に変換し、データ制御
信号Eが“1"の時は上記信号をクロックパルス2でサ
ンプリングしてD1′〜D3′のデジタル信号に変換し、セ
グメント側シフトレジスタ5へ出力する。上記データ制
御信号Eは、第3図に示すようにコモンシフトパルス
nxに同期して信号レベルが反転する。上記セグメント側
シフトレジスタ5は、同期制御回路2からのチップイネ
ーブル信号CE1が与えられた場合にクロックパルス2
に同期してA/D変換回路4からの映像データD1〜D3を読
込み、チップイネーブル信号CE2が与えられた場合にク
ロックパルス1に同期して映像データD1′〜D3′を読
込む。そして、このシフトレジスタ5の全桁にデータが
読込まれると、同期制御回路2から出力されるラッチパ
ルスny1によりシフトレジスタ5の保持データがラッ
チ回路6にラッチされる。このラッチ回路6にラッチさ
れた映像データD1〜D3、D1′〜D3′は、階調信号作成回
路7により階調信号に変換されてアナログマルチプレク
サ8へ送られる。このアナログマルチプレクサ8は、階
調信号作成回路7からの階調信号に応じて液晶駆動信号
をカラー液晶表示パネル12に供給し、セグメント電極を
駆動する。この場合、カラー液晶表示パネル12のセグメ
ント電極YR1、YG2、YB3、YR4、…には、クロックパルス
1でサンプリングした映像データD1〜D3が出力され、
セグメント電極YB1、YR2、YG3、YB4、…には、クロック
パルス2でサンプリングした映像データD1′〜D3′が
出力されるようになっており、画素の配置に応じたデー
タが表示される。
信号は、アナログマルチプレクサ3により第4図に示す
ように各水平走査期間d1、d2、d3、…において1本の信
号に合成さいれる。すなわち、データ制御信号Eが“0"
レベルの時はクロックパルス2に同期してR、G、
B、R、G、B、…の順に選択されて1本の信号にな
り、データ制御信号Eが“1"レベルの時はクロックパル
ス1に同期してB、R、G、B、R、G、…の順に選
択れ、A/D変換回路4へ出力される。このA/D変換回路4
は、データ制御信号Eが“0"レベルの時のアナログマル
チプレクサ3からの信号をクロックパルス1でサンプ
リングしてD1〜D3のデジタル信号に変換し、データ制御
信号Eが“1"の時は上記信号をクロックパルス2でサ
ンプリングしてD1′〜D3′のデジタル信号に変換し、セ
グメント側シフトレジスタ5へ出力する。上記データ制
御信号Eは、第3図に示すようにコモンシフトパルス
nxに同期して信号レベルが反転する。上記セグメント側
シフトレジスタ5は、同期制御回路2からのチップイネ
ーブル信号CE1が与えられた場合にクロックパルス2
に同期してA/D変換回路4からの映像データD1〜D3を読
込み、チップイネーブル信号CE2が与えられた場合にク
ロックパルス1に同期して映像データD1′〜D3′を読
込む。そして、このシフトレジスタ5の全桁にデータが
読込まれると、同期制御回路2から出力されるラッチパ
ルスny1によりシフトレジスタ5の保持データがラッ
チ回路6にラッチされる。このラッチ回路6にラッチさ
れた映像データD1〜D3、D1′〜D3′は、階調信号作成回
路7により階調信号に変換されてアナログマルチプレク
サ8へ送られる。このアナログマルチプレクサ8は、階
調信号作成回路7からの階調信号に応じて液晶駆動信号
をカラー液晶表示パネル12に供給し、セグメント電極を
駆動する。この場合、カラー液晶表示パネル12のセグメ
ント電極YR1、YG2、YB3、YR4、…には、クロックパルス
1でサンプリングした映像データD1〜D3が出力され、
セグメント電極YB1、YR2、YG3、YB4、…には、クロック
パルス2でサンプリングした映像データD1′〜D3′が
出力されるようになっており、画素の配置に応じたデー
タが表示される。
なお、上記実施例では、2つのコモン電極を同時に選
択して1部重複しながら順次シフトするようにしたが、
更に多数のコモン電極を同時に選択して駆動するように
してもよい。
択して1部重複しながら順次シフトするようにしたが、
更に多数のコモン電極を同時に選択して駆動するように
してもよい。
[発明の効果] 以上詳記したように本発明によれば、R、G、Bの画
素に対するデルタ配列を用いたカラー液晶表示装置にお
いて、コモン電極を2本同時に選択することにより、デ
ューティを2倍にでき、コントラスト及び視野角を良く
することができる。また、カラー液晶表示パネルの画素
をデルタ配置としているので、混色を良好なものとする
ことができる。更に、映像信号のサンプリング及び表示
を上記画素のデルタ配列に対応したものにしているの
で、画像の解像度を向上し得るものである。
素に対するデルタ配列を用いたカラー液晶表示装置にお
いて、コモン電極を2本同時に選択することにより、デ
ューティを2倍にでき、コントラスト及び視野角を良く
することができる。また、カラー液晶表示パネルの画素
をデルタ配置としているので、混色を良好なものとする
ことができる。更に、映像信号のサンプリング及び表示
を上記画素のデルタ配列に対応したものにしているの
で、画像の解像度を向上し得るものである。
図面は本発明の一実施例を示すもので、第1図は回路構
成を示すブロック図、第2図は第1図におけるカラー液
晶表示パネルの詳細な構成を示す図、第3図及び第4図
は動作を説明するためのタイミングチャートである。 1……同期分離回路、2……同期制御回路、3……アナ
ログマルチプレクサ、4……A/D変換回路、5……シフ
トレジスタ、6……ラッチ回路、7……階調信号作成回
路、8……アナログマルチプレクサ、10……コモン側ア
ナログマルチプレクサ、11……液晶駆動電圧発生回路、
12……カラー液晶表示パネル。
成を示すブロック図、第2図は第1図におけるカラー液
晶表示パネルの詳細な構成を示す図、第3図及び第4図
は動作を説明するためのタイミングチャートである。 1……同期分離回路、2……同期制御回路、3……アナ
ログマルチプレクサ、4……A/D変換回路、5……シフ
トレジスタ、6……ラッチ回路、7……階調信号作成回
路、8……アナログマルチプレクサ、10……コモン側ア
ナログマルチプレクサ、11……液晶駆動電圧発生回路、
12……カラー液晶表示パネル。
Claims (1)
- 【請求項1】R、G、B3原色の画素をデルタ配列したカ
ラー液晶表示パネルと、 映像信号を1水平走査期間毎に交互に位相の異なる第
1、第2のクロックパルスでサンプリングしてデジタル
信号に変換するA/D変換回路と、 上記カラー液晶表示パネルの奇数番目の走査電極が走査
されている際は上記A/D変換回路において第1のクロッ
クパルスでA/D変換された信号により信号電極を駆動
し、上記カラー液晶表示パネルの偶数番目の走査電極が
走査されている際は上記A/D変換回路において第2のク
ロックパルスでA/D変換された信号により信号電極を駆
動する信号電極駆動手段と、 上記走査電極を2つ以上同時に選択し、一部重複しなが
ら駆動位置を順次シフトするように駆動する走査電極駆
動手段とを具備したことを特徴とするカラー液晶表示装
置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61100715A JP2556007B2 (ja) | 1986-04-30 | 1986-04-30 | カラ−液晶表示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61100715A JP2556007B2 (ja) | 1986-04-30 | 1986-04-30 | カラ−液晶表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS62257291A JPS62257291A (ja) | 1987-11-09 |
JP2556007B2 true JP2556007B2 (ja) | 1996-11-20 |
Family
ID=14281351
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP61100715A Expired - Lifetime JP2556007B2 (ja) | 1986-04-30 | 1986-04-30 | カラ−液晶表示装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2556007B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102483900A (zh) * | 2009-08-27 | 2012-05-30 | 夏普株式会社 | 显示装置 |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2564847B2 (ja) * | 1987-09-18 | 1996-12-18 | セイコーエプソン株式会社 | カラー画像表示回路 |
FR2651401B1 (fr) * | 1989-08-25 | 1996-08-02 | Thomson Consumer Electronics | Camera et dispositif de visualisation. |
GB2278223A (en) * | 1993-05-21 | 1994-11-23 | Sharp Kk | Spatial light modulator and directional display |
KR100469348B1 (ko) * | 2001-12-29 | 2005-02-02 | 엘지.필립스 엘시디 주식회사 | 액정표시장치의 데이터 구동회로 |
JP2005173418A (ja) * | 2003-12-15 | 2005-06-30 | Tohoku Pioneer Corp | 発光表示パネルの駆動装置 |
CN110085139A (zh) * | 2019-04-22 | 2019-08-02 | 深圳市华星光电半导体显示技术有限公司 | 一种像素结构及显示装置 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5854391A (ja) * | 1981-09-25 | 1983-03-31 | セイコーインスツルメンツ株式会社 | 画像表示装置 |
-
1986
- 1986-04-30 JP JP61100715A patent/JP2556007B2/ja not_active Expired - Lifetime
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102483900A (zh) * | 2009-08-27 | 2012-05-30 | 夏普株式会社 | 显示装置 |
CN102483900B (zh) * | 2009-08-27 | 2014-12-10 | 夏普株式会社 | 显示装置 |
Also Published As
Publication number | Publication date |
---|---|
JPS62257291A (ja) | 1987-11-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4822142A (en) | Planar display device | |
US6191765B1 (en) | Multi-tone display device | |
US4694348A (en) | Method of driving liquid crystal display panel of TV receiver | |
JP2556007B2 (ja) | カラ−液晶表示装置 | |
JP3044627B2 (ja) | 液晶パネルの駆動回路 | |
US4878047A (en) | Structure of multiplex-type liquid crystal image display apparatus, and control circuit therefor | |
JPH07168542A (ja) | 液晶表示装置 | |
US7262755B2 (en) | Multi-tone display device | |
JPS6253990B2 (ja) | ||
JPS61288579A (ja) | 液晶テレビパネルの駆動方式 | |
JP3420392B2 (ja) | 液晶表示装置及び垂直走査方法 | |
JP2564847B2 (ja) | カラー画像表示回路 | |
JP2569594B2 (ja) | カラー画像表示回路 | |
JPH0573001A (ja) | 液晶表示装置の駆動方法 | |
JPH07129125A (ja) | 画素配列表示装置 | |
JPH0657058B2 (ja) | 画像表示装置 | |
JPH0446037B2 (ja) | ||
JPS6251879A (ja) | 液晶テレビパネルの駆動方式 | |
JP2521651Y2 (ja) | 画像表示装置の表示回路 | |
JPH0616223B2 (ja) | 倍速線順次走査回路 | |
JPH0657059B2 (ja) | 画像表示装置 | |
JPH0817494B2 (ja) | マトリクス液晶表示体の駆動回路 | |
JPH02100476A (ja) | 画像表示装置 | |
JPH064048A (ja) | ドットマトリックス型表示パネルの駆動回路 | |
JPS6252312B2 (ja) |