JP2016508291A - 多層半導体デバイス作製時の低温層転写方法 - Google Patents
多層半導体デバイス作製時の低温層転写方法 Download PDFInfo
- Publication number
- JP2016508291A JP2016508291A JP2015550735A JP2015550735A JP2016508291A JP 2016508291 A JP2016508291 A JP 2016508291A JP 2015550735 A JP2015550735 A JP 2015550735A JP 2015550735 A JP2015550735 A JP 2015550735A JP 2016508291 A JP2016508291 A JP 2016508291A
- Authority
- JP
- Japan
- Prior art keywords
- single crystal
- substrate
- donor substrate
- wafer
- silicon
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/7624—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
- H01L21/76251—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques
- H01L21/76254—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques with separation/delamination along an ion implanted layer, e.g. Smart-cut, Unibond
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Power Engineering (AREA)
- Crystals, And After-Treatments Of Crystals (AREA)
- Element Separation (AREA)
- High Energy & Nuclear Physics (AREA)
- Recrystallisation Techniques (AREA)
- Health & Medical Sciences (AREA)
- Toxicology (AREA)
- Pressure Welding/Diffusion-Bonding (AREA)
Applications Claiming Priority (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US201261746822P | 2012-12-28 | 2012-12-28 | |
| US61/746,822 | 2012-12-28 | ||
| PCT/US2013/077491 WO2014105828A1 (en) | 2012-12-28 | 2013-12-23 | Method for low temperature layer transfer in the preparation of multilayer semiconductor devices |
Related Child Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2018009428A Division JP2018085536A (ja) | 2012-12-28 | 2018-01-24 | 多層半導体デバイス作製時の低温層転写方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2016508291A true JP2016508291A (ja) | 2016-03-17 |
| JP2016508291A5 JP2016508291A5 (enExample) | 2017-02-09 |
Family
ID=50031514
Family Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2015550735A Pending JP2016508291A (ja) | 2012-12-28 | 2013-12-23 | 多層半導体デバイス作製時の低温層転写方法 |
| JP2018009428A Pending JP2018085536A (ja) | 2012-12-28 | 2018-01-24 | 多層半導体デバイス作製時の低温層転写方法 |
Family Applications After (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2018009428A Pending JP2018085536A (ja) | 2012-12-28 | 2018-01-24 | 多層半導体デバイス作製時の低温層転写方法 |
Country Status (6)
| Country | Link |
|---|---|
| US (1) | US9281233B2 (enExample) |
| JP (2) | JP2016508291A (enExample) |
| KR (1) | KR102026506B1 (enExample) |
| DE (1) | DE112013006244B4 (enExample) |
| TW (1) | TWI603387B (enExample) |
| WO (1) | WO2014105828A1 (enExample) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2017187903A1 (ja) * | 2016-04-28 | 2017-11-02 | 信越化学工業株式会社 | 複合ウェーハの製造方法 |
| JP2021527326A (ja) * | 2018-06-08 | 2021-10-11 | グローバルウェーハズ カンパニー リミテッドGlobalWafers Co.,Ltd. | シリコン箔層の移転方法 |
Families Citing this family (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE102015210384A1 (de) | 2015-06-05 | 2016-12-08 | Soitec | Verfahren zur mechanischen Trennung für eine Doppelschichtübertragung |
| CN110739217B (zh) * | 2019-10-28 | 2025-10-10 | 沈阳硅基科技有限公司 | 一种降低soi硅片应力的制备方法 |
| PL445432A1 (pl) * | 2023-06-30 | 2025-01-07 | Sieć Badawcza Łukasiewicz - Instytut Mikroelektroniki I Fotoniki | Sposób modyfikacji podłoża z monokrystalicznego SiC, zmodyfikowane podłoże, urządzenie zawierające takie podłoże i zastosowanie takiego urządzenia |
Citations (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH1050628A (ja) * | 1996-05-15 | 1998-02-20 | Commiss Energ Atom | 半導体材料薄層の製造方法 |
| JPH11329996A (ja) * | 1998-05-12 | 1999-11-30 | Mitsubishi Materials Silicon Corp | Soi基板の製造方法 |
| JP2002502121A (ja) * | 1998-01-30 | 2002-01-22 | コミツサリア タ レネルジー アトミーク | 特にヘテロエピタキシャル堆積用のコンプライアント基板 |
| JP2003506892A (ja) * | 1999-08-04 | 2003-02-18 | コミツサリア タ レネルジー アトミーク | 過度の脆弱化ステップを有した薄層の移送方法 |
| JP2003535472A (ja) * | 2000-05-30 | 2003-11-25 | コミツサリア タ レネルジー アトミーク | 脆弱化された基板およびそのような基板の製造方法 |
| JP2008153411A (ja) * | 2006-12-18 | 2008-07-03 | Shin Etsu Chem Co Ltd | Soi基板の製造方法 |
| JP2008539590A (ja) * | 2005-04-25 | 2008-11-13 | コーニング インコーポレイテッド | 可撓性ディスプレイ基板 |
| JP2010522426A (ja) * | 2007-03-20 | 2010-07-01 | エス. オー. アイ. テック シリコン オン インシュレーター テクノロジーズ | ハイブリッド基板の製造方法 |
| WO2010137683A1 (ja) * | 2009-05-29 | 2010-12-02 | 信越化学工業株式会社 | Soi基板の製造方法 |
| US20110159665A1 (en) * | 2009-12-30 | 2011-06-30 | Memc Electronic Materials, Inc. | Method for the preparation of a multi-layered crystalline structure |
Family Cites Families (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2617798B2 (ja) * | 1989-09-22 | 1997-06-04 | 三菱電機株式会社 | 積層型半導体装置およびその製造方法 |
| KR100511656B1 (ko) * | 2002-08-10 | 2005-09-07 | 주식회사 실트론 | 나노 에스오아이 웨이퍼의 제조방법 및 그에 따라 제조된나노 에스오아이 웨이퍼 |
| FR2847075B1 (fr) * | 2002-11-07 | 2005-02-18 | Commissariat Energie Atomique | Procede de formation d'une zone fragile dans un substrat par co-implantation |
| FR2898431B1 (fr) | 2006-03-13 | 2008-07-25 | Soitec Silicon On Insulator | Procede de fabrication de film mince |
| US7575988B2 (en) * | 2006-07-11 | 2009-08-18 | S.O.I.Tec Silicon On Insulator Technologies | Method of fabricating a hybrid substrate |
| US7795111B2 (en) * | 2007-06-27 | 2010-09-14 | Semiconductor Energy Laboratory Co., Ltd. | Manufacturing method of SOI substrate and manufacturing method of semiconductor device |
| JP4631946B2 (ja) * | 2008-08-11 | 2011-02-16 | 住友電気工業株式会社 | Iii族窒化物半導体層貼り合わせ基板の製造方法 |
| US9257328B2 (en) | 2008-11-26 | 2016-02-09 | Corning Incorporated | Glass-ceramic-based semiconductor-on-insulator structures and method for making the same |
-
2013
- 2013-12-19 US US14/133,893 patent/US9281233B2/en active Active
- 2013-12-23 DE DE112013006244.5T patent/DE112013006244B4/de active Active
- 2013-12-23 JP JP2015550735A patent/JP2016508291A/ja active Pending
- 2013-12-23 WO PCT/US2013/077491 patent/WO2014105828A1/en not_active Ceased
- 2013-12-23 KR KR1020157020111A patent/KR102026506B1/ko active Active
- 2013-12-27 TW TW102148841A patent/TWI603387B/zh active
-
2018
- 2018-01-24 JP JP2018009428A patent/JP2018085536A/ja active Pending
Patent Citations (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH1050628A (ja) * | 1996-05-15 | 1998-02-20 | Commiss Energ Atom | 半導体材料薄層の製造方法 |
| JP2002502121A (ja) * | 1998-01-30 | 2002-01-22 | コミツサリア タ レネルジー アトミーク | 特にヘテロエピタキシャル堆積用のコンプライアント基板 |
| JPH11329996A (ja) * | 1998-05-12 | 1999-11-30 | Mitsubishi Materials Silicon Corp | Soi基板の製造方法 |
| JP2003506892A (ja) * | 1999-08-04 | 2003-02-18 | コミツサリア タ レネルジー アトミーク | 過度の脆弱化ステップを有した薄層の移送方法 |
| JP2003535472A (ja) * | 2000-05-30 | 2003-11-25 | コミツサリア タ レネルジー アトミーク | 脆弱化された基板およびそのような基板の製造方法 |
| JP2008539590A (ja) * | 2005-04-25 | 2008-11-13 | コーニング インコーポレイテッド | 可撓性ディスプレイ基板 |
| JP2008153411A (ja) * | 2006-12-18 | 2008-07-03 | Shin Etsu Chem Co Ltd | Soi基板の製造方法 |
| JP2010522426A (ja) * | 2007-03-20 | 2010-07-01 | エス. オー. アイ. テック シリコン オン インシュレーター テクノロジーズ | ハイブリッド基板の製造方法 |
| WO2010137683A1 (ja) * | 2009-05-29 | 2010-12-02 | 信越化学工業株式会社 | Soi基板の製造方法 |
| US20110159665A1 (en) * | 2009-12-30 | 2011-06-30 | Memc Electronic Materials, Inc. | Method for the preparation of a multi-layered crystalline structure |
Cited By (13)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR102375690B1 (ko) * | 2016-04-28 | 2022-03-16 | 신에쓰 가가꾸 고교 가부시끼가이샤 | 복합 웨이퍼의 제조 방법 |
| JP2017200101A (ja) * | 2016-04-28 | 2017-11-02 | 信越化学工業株式会社 | 複合ウェーハの製造方法 |
| KR20180134915A (ko) * | 2016-04-28 | 2018-12-19 | 신에쓰 가가꾸 고교 가부시끼가이샤 | 복합 웨이퍼의 제조 방법 |
| US11128277B2 (en) | 2016-04-28 | 2021-09-21 | Shin-Etsu Chemical Co., Ltd. | Method for producing composite wafer |
| WO2017187903A1 (ja) * | 2016-04-28 | 2017-11-02 | 信越化学工業株式会社 | 複合ウェーハの製造方法 |
| JP7123182B2 (ja) | 2018-06-08 | 2022-08-22 | グローバルウェーハズ カンパニー リミテッド | シリコン箔層の移転方法 |
| JP2021527326A (ja) * | 2018-06-08 | 2021-10-11 | グローバルウェーハズ カンパニー リミテッドGlobalWafers Co.,Ltd. | シリコン箔層の移転方法 |
| US11443978B2 (en) | 2018-06-08 | 2022-09-13 | Globalwafers Co., Ltd. | Method for transfer of a thin layer of silicon |
| JP2022172125A (ja) * | 2018-06-08 | 2022-11-15 | グローバルウェーハズ カンパニー リミテッド | シリコン箔層の移転方法 |
| JP7351987B2 (ja) | 2018-06-08 | 2023-09-27 | グローバルウェーハズ カンパニー リミテッド | シリコン箔層の移転方法 |
| JP2023175814A (ja) * | 2018-06-08 | 2023-12-12 | グローバルウェーハズ カンパニー リミテッド | シリコン箔層の移転方法 |
| US12183625B2 (en) | 2018-06-08 | 2024-12-31 | Globalwafers Co., Ltd. | Method for transfer of a thin layer of silicon |
| JP7710498B2 (ja) | 2018-06-08 | 2025-07-18 | グローバルウェーハズ カンパニー リミテッド | シリコン箔層の移転方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| TW201435991A (zh) | 2014-09-16 |
| US9281233B2 (en) | 2016-03-08 |
| DE112013006244T5 (de) | 2015-10-08 |
| DE112013006244B4 (de) | 2020-03-05 |
| WO2014105828A1 (en) | 2014-07-03 |
| JP2018085536A (ja) | 2018-05-31 |
| KR102026506B1 (ko) | 2019-09-27 |
| TWI603387B (zh) | 2017-10-21 |
| US20140187020A1 (en) | 2014-07-03 |
| KR20150099847A (ko) | 2015-09-01 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP7470233B2 (ja) | 優れた性能、安定性および製造性を有する無線周波数シリコン・オン・インシュレータ・ウエハ・プラットフォーム | |
| JP6487454B2 (ja) | 層状半導体構造体の製造方法 | |
| TWI492275B (zh) | The method of manufacturing the bonded substrate | |
| KR101335713B1 (ko) | 접합 기판의 제조방법 및 접합 기판 | |
| JP2010135764A (ja) | シリコン薄膜転写絶縁性ウェーハの製造方法 | |
| TW200416813A (en) | Method of producing SOI wafer and SOI wafer | |
| JP2018085536A (ja) | 多層半導体デバイス作製時の低温層転写方法 | |
| JP7710498B2 (ja) | シリコン箔層の移転方法 | |
| JP2010538459A (ja) | 熱処理を用いる剥離プロセスにおける半導体ウエハの再使用 | |
| JP2013175787A (ja) | 多層結晶構造体の製造方法 | |
| JP2013516767A5 (enExample) | ||
| JP7160943B2 (ja) | 半導体ドナー基板からの層移転を容易にする光アシスト板状体形成 | |
| JP2010278340A (ja) | 貼り合わせウェーハの製造方法 | |
| JP2012519372A (ja) | ドナー基板の引張り応力状態を低減させることを目的としたヘテロ構造を製造する方法 | |
| WO2010137683A1 (ja) | Soi基板の製造方法 | |
| WO2009147778A1 (ja) | 貼り合わせウェーハの製造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20161220 |
|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20161220 |
|
| A871 | Explanation of circumstances concerning accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A871 Effective date: 20161220 |
|
| A975 | Report on accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A971005 Effective date: 20170120 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20170131 |
|
| A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20170501 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170630 |
|
| A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20170926 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20180124 |
|
| A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20180201 |
|
| A912 | Re-examination (zenchi) completed and case transferred to appeal board |
Free format text: JAPANESE INTERMEDIATE CODE: A912 Effective date: 20180427 |