JP2015185900A - D/a変換装置、d/a変換方法及び電子楽器 - Google Patents

D/a変換装置、d/a変換方法及び電子楽器 Download PDF

Info

Publication number
JP2015185900A
JP2015185900A JP2014058360A JP2014058360A JP2015185900A JP 2015185900 A JP2015185900 A JP 2015185900A JP 2014058360 A JP2014058360 A JP 2014058360A JP 2014058360 A JP2014058360 A JP 2014058360A JP 2015185900 A JP2015185900 A JP 2015185900A
Authority
JP
Japan
Prior art keywords
output
modulation
quantizer
signal
pmw
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2014058360A
Other languages
English (en)
Other versions
JP5958884B2 (ja
Inventor
吾朗 坂田
Goro Sakata
吾朗 坂田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Casio Computer Co Ltd
Original Assignee
Casio Computer Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Casio Computer Co Ltd filed Critical Casio Computer Co Ltd
Priority to JP2014058360A priority Critical patent/JP5958884B2/ja
Priority to CN201510103258.9A priority patent/CN104935347B/zh
Priority to US14/661,410 priority patent/US9343052B2/en
Publication of JP2015185900A publication Critical patent/JP2015185900A/ja
Application granted granted Critical
Publication of JP5958884B2 publication Critical patent/JP5958884B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G10MUSICAL INSTRUMENTS; ACOUSTICS
    • G10HELECTROPHONIC MUSICAL INSTRUMENTS; INSTRUMENTS IN WHICH THE TONES ARE GENERATED BY ELECTROMECHANICAL MEANS OR ELECTRONIC GENERATORS, OR IN WHICH THE TONES ARE SYNTHESISED FROM A DATA STORE
    • G10H1/00Details of electrophonic musical instruments
    • G10H1/32Constructional details
    • G10H1/34Switch arrangements, e.g. keyboards or mechanical switches specially adapted for electrophonic musical instruments
    • GPHYSICS
    • G10MUSICAL INSTRUMENTS; ACOUSTICS
    • G10HELECTROPHONIC MUSICAL INSTRUMENTS; INSTRUMENTS IN WHICH THE TONES ARE GENERATED BY ELECTROMECHANICAL MEANS OR ELECTRONIC GENERATORS, OR IN WHICH THE TONES ARE SYNTHESISED FROM A DATA STORE
    • G10H7/00Instruments in which the tones are synthesised from a data store, e.g. computer organs
    • G10H7/002Instruments in which the tones are synthesised from a data store, e.g. computer organs using a common processing for different operations or calculations, and a set of microinstructions (programme) to control the sequence thereof
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/38Calibration
    • H03M3/386Calibration over the full range of the converter, e.g. for correcting differential non-linearity
    • H03M3/388Calibration over the full range of the converter, e.g. for correcting differential non-linearity by storing corrected or correction values in one or more digital look-up tables
    • GPHYSICS
    • G10MUSICAL INSTRUMENTS; ACOUSTICS
    • G10HELECTROPHONIC MUSICAL INSTRUMENTS; INSTRUMENTS IN WHICH THE TONES ARE GENERATED BY ELECTROMECHANICAL MEANS OR ELECTRONIC GENERATORS, OR IN WHICH THE TONES ARE SYNTHESISED FROM A DATA STORE
    • G10H2240/00Data organisation or data communication aspects, specifically adapted for electrophonic musical tools or instruments
    • G10H2240/011Files or data streams containing coded musical information, e.g. for transmission
    • G10H2240/046File format, i.e. specific or non-standard musical file format used in or adapted for electrophonic musical instruments, e.g. in wavetables
    • G10H2240/071Wave, i.e. Waveform Audio File Format, coding, e.g. uncompressed PCM audio according to the RIFF bitstream format method
    • GPHYSICS
    • G10MUSICAL INSTRUMENTS; ACOUSTICS
    • G10HELECTROPHONIC MUSICAL INSTRUMENTS; INSTRUMENTS IN WHICH THE TONES ARE GENERATED BY ELECTROMECHANICAL MEANS OR ELECTRONIC GENERATORS, OR IN WHICH THE TONES ARE SYNTHESISED FROM A DATA STORE
    • G10H2250/00Aspects of algorithms or signal processing methods without intrinsic musical character, yet specifically adapted for or used in electrophonic musical processing
    • G10H2250/541Details of musical waveform synthesis, i.e. audio waveshape processing from individual wavetable samples, independently of their origin or of the sound they represent
    • G10H2250/545Aliasing, i.e. preventing, eliminating or deliberately using aliasing noise, distortions or artifacts in sampled or synthesised waveforms, e.g. by band limiting, oversampling or undersampling, respectively
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/50Digital/analogue converters using delta-sigma modulation as an intermediate step
    • H03M3/502Details of the final digital/analogue conversion following the digital delta-sigma modulation
    • H03M3/506Details of the final digital/analogue conversion following the digital delta-sigma modulation the final digital/analogue converter being constituted by a pulse width modulator

Abstract

【課題】PWM出力信号のデューティ誤差を排除して変換精度の向上を図るD/A変換装置を実現する。【解決手段】バッファ60のプルダウン/プルアップ駆動特性の相違で生じるパルス幅データ(PWM出力信号)のデューティ誤差に相当する変動分を含んだ量子化器出力値を、フィードバック値FBV0〜FBV4として量子化器40のフィードバック値メモリ43に記憶しておき、ΔΣ変調出力の量子化に応じて当該フィードバック値メモリ43から読み出されるフィードバック値FBVnを減算器20に帰還入力させて入力データDinからデューティ誤差に相当する変動分を含んだ量子化器出力値を減算し、その差分が最小になるようΔΣ変調を施してパルス幅データ(PWM出力信号)のデューティ誤差を補償する。【選択図】図2

Description

本発明は、例えば電子楽器等に用いて好適なD/A変換装置およびD/A変換方法に関する。
従来より可聴帯域のSN比を向上させる為、量子化ノイズを高域側へシフトさせるノイズシェーピング効果を有するΔΣ変調器を用いたD/A変換装置が知られている。この種の装置として、例えば特許文献1には、第1のクロックに従って入力信号をΔΣ変調してΔΣ変調出力を発生するΔΣ変調手段と、前記第1のクロックと当該第1のクロックとは非同期の第2のクロックとに基づき前記ΔΣ変調手段の1サンプル当たりの処理時間として割り当てられるタイムスロットの開始を表す開始信号および前記ΔΣ変調手段のΔΣ変調処理の完了を表す完了信号を発生するタイミング発生手段と、前記タイミング発生手段が発生する開始信号および完了信号に従い、前記ΔΣ変調手段から前記第1のクロックに同期して出力されるΔΣ変調出力を、前記第2のクロックに同期した出力信号(PWM出力信号)に変換する出力変換手段とを備え、ASIC(特定用途向けIC)やFPGA(ゲートアレイ)等の上位システムに容易に搭載できる上、装置構成の複雑化を招致することなくジッタ(時間軸誤差)の影響を回避可能にしたD/A変換装置が開示されている。
特許第4888837号公報
ところで、上記特許文献1に開示の技術のように、ΔΣ変調とPWM(パルス幅変調)とを併用するD/A変換装置では、次に述べる問題がある。以下、図7〜図9を参照して説明を進める。
通常、デジタル回路で構成されるD/A変換装置と、その後段となるアナログ回路部とのインタフェースには、出力素子となるバッファを設けてD/A変換装置から出力されるPWM出力信号を後段のアナログ回路部へ供給することが多い。
PWM出力信号を駆動するバッファは、図7(a)に図示するように、電流を引き込んで「H」レベルから「L」レベルにプルダウンする駆動特性と、図7(b)に図示するように、電流を吐き出して「L」レベルから「H」レベルにプルアップする駆動特性とが相違する。つまり、バッファは「H」レベルから「L」レベルへ遷移させるドライブ能力と、「L」レベルから「H」レベルへ遷移させるドライブ能力とが異なる。
ところで、D/A変換装置が理想的な動作をする為には、図8に図示するように、遷移前の電圧に係わらず「引き込む」電流量(図8中の斜線領域a)と「吐き出す」電流量(図8中の斜線領域b)とが一致することが望ましいが、上述したように、プルダウン/プルアップの駆動特性(ドライブ能力)が相違すると、図9に図示する通り、「L」レベルから「H」レベルに遷移する際の遅延時間Δt1と、「H」レベルから「L」レベルに遷移する際の遅延時間Δt2とが異なり、これによりPWM出力信号におけるデューティ誤差を招致して結果的に変換精度が劣化する。
本発明は、上述した事情に鑑みてなされたもので、PWM出力信号のデューティ誤差を排除して変換精度の向上を図ることが出来るD/A変換装置およびD/A変換方法を提供することを目的としている。
上記目的を達成するため、本発明のD/A変換装置は、
入力デジタルデータをΔΣ変調するΔΣ変調手段と、
このΔΣ変調手段の出力を量子化する量子化手段と、
この量子化手段からの量子化出力に基づくデューティ比を有するPMW信号を出力するPMW出力手段と、
このPMW出力手段からのPMW信号のデューティ比に対応するレベルを有するアナログ信号を出力する出力素子と、
前記出力素子の駆動特性に起因して生じるPWM出力信号のデューティ誤差に相当する変動分を含んだ量子化器出力値を記憶する記憶手段と、
ΔΣ変調出力の量子化に応じて前記記憶手段から読み出されるPWM出力信号のデューティ誤差に相当する変動分を含んだ量子化器出力値を帰還入力させて前記入力データから減算して前記ΔΣ変調手段に供給する減算手段と、
を具備することを特徴とする。
また、本発明のD/A変換方法は、
入力デジタルデータをΔΣ変調するΔΣ変調手段と、このΔΣ変調手段の出力を量子化する量子化手段と、この量子化手段からの量子化出力に基づくデューティ比を有するPMW信号を出力するPMW出力手段と、このPMW出力手段からのPMW信号のデューティ比に対応するレベルを有するアナログ信号を出力する出力素子と、を有するD/A変換装置で実行される方法であって、
前記D/A変換装置は、
ΔΣ変調出力の量子化に応じて、前記出力素子の駆動特性で生じるPWM出力信号のデューティ誤差に相当する変動分を含んだ量子化器出力値を記憶したメモリから読み出されるPWM出力信号のデューティ誤差に相当する変動分を含んだ量子化器出力値を帰還入力させて入力デジタルデータから減算して前記ΔΣ変調手段に供給することを特徴とする。
本発明では、PWM出力信号のデューティ誤差を排除して変換精度の向上を図ることが出来る。
本発明の実施の一形態の全体構成を示すブロック図である。 D/A変換部17の構成を示すブロック図である。 ΔΣ変調器30の構成を示すブロック図である。 PWM部50から出力されるパルス幅データ(PWM出力信号)を示す図である。 量子化器40の構成を示すブロック図である。 フィードバック値FBV0〜FBV4を説明するためのグラフである。 バッファのプルダウン/プルアップ駆動特性の一例を示すグラフである。 バッファの「引き込む」電流量(斜線領域a)と「吐き出す」電流量(斜線領域b)とを示す図である。 PWM出力信号に生じる遅延時間Δt1および遅延時間Δt2を示す図である。
以下、図面を参照して本発明の実施形態について説明する。図1は、本発明の実施の一形態によるDA変換装置(DA変換部17)を備える電子楽器100の全体構成を示すブロック図である。この図において、CPU10は、スイッチ部11から出力されるスイッチイベントに応じて装置各部の処理動作を設定したり、鍵盤部13から出力される演奏情報に応じた楽音を生成するよう音源部16に指示する。また、CPU10は、パワーオン後のイニシャライズの際に、RAM15のデータエリアから閾値データ(閾値TH0〜TH4)およびフィードバックデータFBV群を、量子化器40(後述する)に転送する。
スイッチ部11は、操作パネルに設けられる電源スイッチや音色選択スイッチなどから構成され、スイッチ操作に応じた種類のスイッチイベントを発生する。スイッチ部11が発生するスイッチイベントはCPU10に取り込まれる。表示部12は、液晶表示パネルなどから構成され、CPU10の制御の下に、装置各部の設定状態や動作状態などを画面表示する。鍵盤部13は、押離鍵操作(演奏操作)に応じたキーオン/キーオフイベント、ノートナンバ(又は鍵番号)およびベロシティを含む演奏情報を発生してCPU10に供給する。
ROM14は、上記CPU10が実行する各種プログラムを記憶する。RAM15は、ワークエリアおよびデータエリアを備える。RAM15のワークエリアには、CPU10の処理に用いられる各種レジスタ・フラグデータが一時記憶される。データエリアには、後述する量子化器40に転送する閾値データ(閾値TH0〜TH4)およびフィードバックデータFBV群が格納される。閾値データ(閾値TH0〜TH4)およびフィードバックデータFBV群が意図するところについては追って述べる。音源部16は、周知の波形メモリ読み出し方式にて構成される複数の発音チャンネルを備え、CPU10から供給されるノートオン/ノートオフイベントに従って楽音波形データWを発生する。
DA変換部17は、音源部16から出力される楽音波形データWをアナログ形式の楽音信号に変換して出力する。DA変換部17の後段には、RC積分回路が設けられ、当該RC積分回路によってDA変換部17から出力される楽音信号から不要な高域ノイズを除去するローパスフィルタリングを施した後、アンプ18で信号増幅してスピーカ19から発音させる。
次に、図2〜図6を参照して、本発明の実施の一形態によるDA変換部17の構成を説明する。図2は、DA変換部17の全体構成を示すブロック図である。この図において、減算器20は、入力データDinから帰還入力されるフィードバック値FBVn(後述する)を減算して出力する。ΔΣ変調器30は、図3に図示する一例の場合、積分器31、乗算器32、加算器33、積分器34、乗算器35、積分器36、加算器37および乗算器38から構成され、入力信号inを3次ΔΣ変調符号化してΔΣ変調出力outを発生する。
量子化器40は、ΔΣ変調器30から出力されるΔΣ変調出力outを、「0」〜「4」の5値に量子化して出力する。量子化器40の構成については追って述べる。PWM部50は、量子化器40の出力値が「0」〜「4」の5値の場合、図4に図示するパルス幅データを発生する。すなわち、1タイムスロットが8クロック(Fs/128)分で形成される場合に、量子化器40の出力値が「0」ならば、8クロック分全てが「0」のパルス幅データを発生し、量子化器40の出力値が「1」ならば、8クロック中の中央2クロック分が「1」のパルス幅データを発生する。以後、量子化器40の出力値が「2」、「3」および「4」の各場合には、8クロック中の中央4クロック分、中央6クロック分および全クロックがそれぞれ「1」となるパルス幅データを発生する。
バッファ60は、PWM部50から出力されるパルス幅データ(PWM出力信号)を、後段のアナログ回路部(RC積分回路)に供給する。このバッファ60では、前述したように、プルダウン/プルアップの駆動特性(ドライブ能力)が相違し、これにより図9に図示する通り、「L」レベルから「H」レベルに遷移する際の遅延時間Δt1と、「H」レベルから「L」レベルに遷移する際の遅延時間Δt2とが異なる結果、パルス幅データ(PWM出力信号)のデューティ誤差が生じて変換精度の劣化を招く。
そこで、本発明では、量子化器40がデューティ誤差を補償する構成を備えてD/A変換精度の向上を図るようになっている。以下、こうした量子化器40の構成について、図5〜図6を参照して説明する。図5は、量子化器40の構成を示すブロック図である。量子化器40は、閾値メモリ41、比較器42、フィードバック値メモリ43および遅延器44から構成される。
閾値メモリ41には、CPU10の制御の下に、RAM15のデータエリアから転送される閾値TH0〜TH4が格納される。閾値TH0〜TH4の値は、ΔΣ変調出力を5値に量子化するための整数「0」〜「4」である。比較器42は、閾値メモリ41に記憶される閾値TH0〜TH4に対してΔΣ変調出力を大小比較して比較結果(「0」〜「4」)を発生する。この比較結果は次段のPWM部50に供給されると共に、フィードバック値メモリ43の読み出しアドレス(下位)となる。
フィードバック値メモリ43には、CPU10の制御の下に、RAM15のデータエリアから転送されるフィードバックデータFBV群が格納される。フィードバックデータFBV群は、複数組のフィードバック値FBV0〜FBV4から構成される。一組のフィードバック値FBV0〜FBV4は、ある出力電圧で駆動するバッファ60の駆動特性に基づき予め実験的に得られる値である。
具体的には、バッファ60におけるプルダウン/プルアップの駆動特性(ドライブ能力)の相違で生じるパルス幅データ(PWM出力信号)のデューティ誤差に相当する変動分を含む量子化器出力値である。すなわち、図6に図示するように、デューティ誤差の無い理想的な量子化器出力値は、階段状の太線で示される量子化器出力値となるが、実際には閾値TH0〜TH4に対応する各量子化器出力値にデューティ誤差に相当する変動分が含まれ、この変動分を含んだ閾値TH0〜TH4毎の量子化器出力値がフィードバック値FBV0〜FBV4として用いられる。
遅延器44は、CPU10の制御の下に、入力データDinを遅延出力させる。遅延器44から遅延出力される入力データDinは、フィードバック値メモリ43の読み出しアドレス(上位)となる。入力データDinは、バッファ60の出力電圧に近似できる為、これをフィードバック値メモリ43の読み出しアドレス(上位)として用いる。
したがって、フィードバック値メモリ43は、複数組のフィードバック値FBV0〜FBV4の内、上記読み出しアドレス(上位)に基づきバッファ60の出力電圧に対応した組のフィードバック値FBV0〜FBV4が選択され、更に上述の比較器42の比較結果を読み出しアドレス(下位)として、選択された組のフィードバック値FBV0〜FBV4の内、何れかをフィードバック値FBVnとして読み出す。
フィードバック値メモリ43から読み出されたフィードバック値FBVnは、前述した減算器20(図2参照)に帰還入力される。これにより、前述したΔΣ変調器30では、入力データDinからデューティ誤差に相当する変動分を含んだ量子化器出力値を減算した差分が最小になるように動作する結果、PWM出力信号のデューティ誤差を排除して変換精度の向上を図ることが可能になる。
以上のように、本実施形態では、バッファ60のプルダウン/プルアップの駆動特性(ドライブ能力)の相違で生じるパルス幅データ(PWM出力信号)のデューティ誤差に相当する変動分を含んだ量子化器出力値を、フィードバック値FBV0〜FBV4としてフィードバック値メモリ43に記憶しておき、ΔΣ変調出力の量子化に応じて当該フィードバック値メモリ43から読み出されるフィードバック値FBVnを減算器20に帰還入力させて入力データDinからデューティ誤差に相当する変動分を含んだ量子化器出力値を減算し、その差分が最小になるようΔΣ変調を施してパルス幅データ(PWM出力信号)のデューティ誤差を補償する為、PWM出力信号のデューティ誤差を排除して変換精度の向上を図ることができる。
また、本実施形態では、バッファ60の出力電圧に対応した複数組のフィードバック値FBV0〜FBV4をフィードバック値メモリ43に記憶させておき、バッファ60の出力電圧に近似できる入力データDinに応じて、複数組のフィードバック値FBV0〜FBV4の内から該当する組のフィードバック値FBV0〜FBV4を選択する。そして、選択された組のフィードバック値FBV0〜FBV4の内からΔΣ変調出力の量子化に応じて読み出されるフィードバック値FBVnを減算器20に帰還入力させて入力データDinからデューティ誤差に相当する変動分を含んだ量子化器出力値を減算し、その差分が最小になるようΔΣ変調を施してパルス幅データ(PWM出力信号)のデューティ誤差を補償する為、PWM出力信号のデューティ誤差を排除して変換精度の向上を図ることができる。
なお、上述した実施形態では、バッファ60の動作温度に応じて変化するプルダウン/プルアップの駆動特性(ドライブ能力)の相違について言及していないが、バッファ60の動作温度を検出する温度検出手段と、当該温度検出手段により検出されるバッファ60の動作温度に応じて、フィードバック値メモリ43から読み出されるフィードバック値FBVnを温度補償する手段とを設け、バッファ60の動作温度の変化に追随してパルス幅データ(PWM出力信号)のデューティ誤差を補償する態様とすることも可能になる。
以上、本発明の実施の一形態について説明したが、本発明はそれに限定されるものではなく、本願出願の特許請求の範囲に記載された発明とその均等の範囲に含まれる。以下では、本願出願当初の特許請求の範囲に記載された各発明について付記する。
(付記)
[請求項1]
入力デジタルデータをΔΣ変調するΔΣ変調手段と、
このΔΣ変調手段の出力を量子化する量子化手段と、
この量子化手段からの量子化出力に基づくデューティ比を有するPMW信号を出力するPMW出力手段と、
このPMW出力手段からのPMW信号のデューティ比に対応するレベルを有するアナログ信号を出力する出力素子と、
前記出力素子の駆動特性に起因して生じるPWM出力信号のデューティ誤差に相当する変動分を含んだ量子化器出力値を記憶する記憶手段と、
ΔΣ変調出力の量子化に応じて前記記憶手段から読み出されるPWM出力信号のデューティ誤差に相当する変動分を含んだ量子化器出力値を帰還入力させて前記入力データから減算して前記ΔΣ変調手段に供給する減算手段と、
を備えることを特徴とするD/A変換装置。
[請求項2]
前記記憶手段に、前記出力素子の駆動特性で生じるPWM出力信号のデューティ誤差に相当する変動分を含んだ量子化器出力値を、当該出力素子の出力電圧に対応した複数組み分記憶させておき、
前記出力素子の出力電圧に近似できる入力データDinに応じて、前記記憶手段に記憶される複数組の内から該当する組の量子化器出力値を選択する選択手段を更に備えることを特徴とする請求項1記載のD/A変換装置。
[請求項3]
前記出力素子の動作温度を検出する温度検出手段と、
前記温度検出手段により検出される出力素子の動作温度に応じて、前記記憶手段から読み出されるPWM出力信号のデューティ誤差に相当する変動分を含んだ量子化器出力値を温度補償する温度補償手段と
を更に備えることを特徴とする請求項1記載のD/A変換装置。
[請求項4]
入力デジタルデータをΔΣ変調するΔΣ変調手段と、このΔΣ変調手段の出力を量子化する量子化手段と、この量子化手段からの量子化出力に基づくデューティ比を有するPMW信号を出力するPMW出力手段と、このPMW出力手段からのPMW信号のデューティ比に対応するレベルを有するアナログ信号を出力する出力素子と、を有するD/A変換装置で実行される方法であって、
前記D/A変換装置は、
ΔΣ変調出力の量子化に応じて、前記出力素子の駆動特性で生じるPWM出力信号のデューティ誤差に相当する変動分を含んだ量子化器出力値を記憶したメモリから読み出されるPWM出力信号のデューティ誤差に相当する変動分を含んだ量子化器出力値を帰還入力させて入力デジタルデータから減算して前記ΔΣ変調手段に供給することを特徴とするD/A変換方法。
10 CPU
11 スイッチ部
12 表示部
13 鍵盤部
14 ROM
15 RAM
16 音源部
17 D/A変換部
18 アンプ
19 スピーカ
R,C 積分回路
本発明は、D/A変換装置、D/A変換方法及び電子楽器に関する。
本発明は、上述した事情に鑑みてなされたもので、PWM出力信号のデューティ誤差を排除して変換精度の向上を図ることが出来るD/A変換装置D/A変換方法及び電子楽器を提供することを目的としている。
上記目的を達成するため、本発明のD/A変換装置は、
デジタルデータが入力される減算器と、
前記減算器から出力されるデジタルデータをΔΣ変調するΔΣ変調と、
前記ΔΣ変調の出力を量子化する量子化と、
前記量子化器からの量子化された出力に基づくデューティ比を有するパルス幅変調信号を出力するPWM出力と、
前記PWM出力からのパルス幅変調信号のデューティ比に対応するレベルを有するアナログ信号を出力する出力素子と、
を備え、
前記量子化器は、前記ΔΣ変調器の出力に応じて、メモリから前記出力素子の駆動特性に起因して生じる前記パルス幅変調信号の誤差分を読み出して前記減算器に供給するとともに、前記減算器は、前記入力されるデジタルデータから前記パルス幅変調信号の誤差分を減算して前記ΔΣ変調に供給することを特徴とする。
また、本発明のD/A変換方法は、
デジタルデータが入力される減算器と、前記減算器から出力されるデジタルデータをΔΣ変調するΔΣ変調と、前記ΔΣ変調の出力を量子化する量子化と、前記量子化された前記ΔΣ変調器の出力に基づくデューティ比を有するパルス幅変調信号を出力するPWM出力と、このPWM出力からのパルス幅変調信号のデューティ比に対応するレベルを有するアナログ信号を出力する出力素子と、を有するD/A変換装置で実行される方法であって、
前記量子化器は、前記ΔΣ変調器の出力に応じて、メモリから前記出力素子の駆動特性に起因して生じる前記パルス幅変調信号の誤差分を読み出して前記減算器に供給し、
前記減算器は、前記前記入力されるデジタルデータから前記パルス幅変調信号の誤差分を減算して前記ΔΣ変調器に供給する、ことを特徴とする。
さらに、本発明の電子楽器は、
請求項1に記載のD/A変換装置と、
演奏操作に応じて演奏情報を出力する鍵盤部と、
前記鍵盤部から出力される演奏情報に応じた楽音をデジタルデータ生成するとともに、当該生成されたデジタルデータを前記D/A変換装置に出力する音源部と、
を有することを特徴とする。

Claims (4)

  1. 入力デジタルデータをΔΣ変調するΔΣ変調手段と、
    このΔΣ変調手段の出力を量子化する量子化手段と、
    この量子化手段からの量子化出力に基づくデューティ比を有するPMW信号を出力するPMW出力手段と、
    このPMW出力手段からのPMW信号のデューティ比に対応するレベルを有するアナログ信号を出力する出力素子と、
    前記出力素子の駆動特性に起因して生じるPWM出力信号のデューティ誤差に相当する変動分を含んだ量子化器出力値を記憶する記憶手段と、
    ΔΣ変調出力の量子化に応じて前記記憶手段から読み出されるPWM出力信号のデューティ誤差に相当する変動分を含んだ量子化器出力値を帰還入力させて前記入力データから減算して前記ΔΣ変調手段に供給する減算手段と、 ことを備えたことを特徴とするD/A変換装置。
  2. 前記記憶手段に、前記出力素子の駆動特性で生じるPWM出力信号のデューティ誤差に相当する変動分を含んだ量子化器出力値を、当該出力素子の出力電圧に対応した複数組み分記憶させておき、
    前記出力素子の出力電圧に近似できる入力データDinに応じて、前記記憶手段に記憶される複数組の内から該当する組の量子化器出力値を選択する選択手段を更に備えることを特徴とする請求項1記載のD/A変換装置。
  3. 前記出力素子の動作温度を検出する温度検出手段と、
    前記温度検出手段により検出される出力素子の動作温度に応じて、前記記憶手段から読み出されるPWM出力信号のデューティ誤差に相当する変動分を含んだ量子化器出力値を温度補償する温度補償手段と
    を更に備えることを特徴とする請求項1記載のD/A変換装置。
  4. 入力デジタルデータをΔΣ変調するΔΣ変調手段と、このΔΣ変調手段の出力を量子化する量子化手段と、この量子化手段からの量子化出力に基づくデューティ比を有するPMW信号を出力するPMW出力手段と、このPMW出力手段からのPMW信号のデューティ比に対応するレベルを有するアナログ信号を出力する出力素子と、を有するD/A変換装置で実行される方法であって、
    前記D/A変換装置は、
    ΔΣ変調出力の量子化に応じて、前記出力素子の駆動特性で生じるPWM出力信号のデューティ誤差に相当する変動分を含んだ量子化器出力値を記憶したメモリから読み出されるPWM出力信号のデューティ誤差に相当する変動分を含んだ量子化器出力値を帰還入力させて入力デジタルデータから減算して前記ΔΣ変調手段に供給する、
    ことを特徴とするD/A変換方法。
JP2014058360A 2014-03-20 2014-03-20 D/a変換装置、d/a変換方法及び電子楽器 Active JP5958884B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2014058360A JP5958884B2 (ja) 2014-03-20 2014-03-20 D/a変換装置、d/a変換方法及び電子楽器
CN201510103258.9A CN104935347B (zh) 2014-03-20 2015-03-10 D/a 变换装置、d/a 变换方法以及电子乐器
US14/661,410 US9343052B2 (en) 2014-03-20 2015-03-18 D/A conversion apparatus, D/A conversion method and electric musical instrument

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2014058360A JP5958884B2 (ja) 2014-03-20 2014-03-20 D/a変換装置、d/a変換方法及び電子楽器

Publications (2)

Publication Number Publication Date
JP2015185900A true JP2015185900A (ja) 2015-10-22
JP5958884B2 JP5958884B2 (ja) 2016-08-02

Family

ID=54122343

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014058360A Active JP5958884B2 (ja) 2014-03-20 2014-03-20 D/a変換装置、d/a変換方法及び電子楽器

Country Status (3)

Country Link
US (1) US9343052B2 (ja)
JP (1) JP5958884B2 (ja)
CN (1) CN104935347B (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018131725A1 (en) 2017-01-16 2018-07-19 Casio Computer Co., Ltd. D/a conversion device, method, storage medium, electronic musical instrument, and information processing apparatus
JP2019057889A (ja) * 2017-09-22 2019-04-11 カシオ計算機株式会社 D/a変換装置、電子楽器、情報処理装置、d/a変換方法及びプログラム

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5958884B2 (ja) * 2014-03-20 2016-08-02 カシオ計算機株式会社 D/a変換装置、d/a変換方法及び電子楽器
US10339850B2 (en) * 2015-08-06 2019-07-02 Nvidia Corporation Low-latency display
CN105662546A (zh) * 2016-01-04 2016-06-15 中国人民解放军北京军区总医院 一种彩超骨科穿刺双引导控制系统
CN110311683B (zh) * 2019-05-22 2021-07-02 西安电子科技大学 一种基于VCO量化器的Sigma-Delta调制器

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003030373A1 (fr) * 2001-09-28 2003-04-10 Sony Corporation Appareil de modulation delta-sigma et appareil d'amplification de signaux
WO2007094255A1 (ja) * 2006-02-14 2007-08-23 Matsushita Electric Industrial Co., Ltd. D/a変換器
WO2008081887A1 (ja) * 2006-12-27 2008-07-10 Sharp Kabushiki Kaisha Δς変調型デジタルアナログ変換器、デジタル信号処理方法、およびav装置
JP2008544726A (ja) * 2005-06-27 2008-12-04 クゥアルコム・フラリオン・テクノロジーズ、インコーポレイテッド 増幅器の実装および/または使用、ならびに種々の増幅関連操作の実施のための方法および装置

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6373417B1 (en) * 1999-02-23 2002-04-16 Cirrus Logic, Inc. Digital to analog converter using level and timing control signals to cancel noise
JP2004328428A (ja) * 2003-04-25 2004-11-18 Pioneer Electronic Corp Pwm信号発生器及びpwm信号発生方法並びにディジタル・アナログ変換器及びディジタルアンプ
US6885330B2 (en) * 2003-09-05 2005-04-26 Cirrus Logic, Inc. Data converters with ternary pulse width modulation output stages and methods and systems using the same
JP4835012B2 (ja) * 2005-03-18 2011-12-14 ヤマハ株式会社 D級増幅器
US7570693B2 (en) * 2005-09-26 2009-08-04 Ess Technology, Inc. Low noise digital to pulse width modulated converter with audio applications
US7466254B2 (en) * 2006-02-03 2008-12-16 L&L Engineering Llc Systems and methods for digital control utilizing oversampling
US7327296B1 (en) * 2006-03-03 2008-02-05 Cirrus Logic, Inc. Signal processing system with modified delta sigma modulator quantizer output signals to spread harmonic frequencies of pulse width modulator output signals
JP2009005073A (ja) * 2007-06-21 2009-01-08 Nec Electronics Corp デジタルアナログ変換器と歪補正回路
JP4888837B2 (ja) 2008-03-27 2012-02-29 カシオ計算機株式会社 D/a変換装置
US8299946B2 (en) * 2010-02-03 2012-10-30 Taiwan Semiconductor Manufacturing Company, Ltd. Noise shaping for digital pulse-width modulators
US8325074B2 (en) * 2011-03-22 2012-12-04 Taiwan Semiconductor Manufacturing Co., Ltd. Method and circuit for continuous-time delta-sigma DAC with reduced noise
CN102291150B (zh) * 2011-04-15 2013-10-09 深圳大学 一种sigma-delta调制器
CN102545905B (zh) * 2011-12-27 2015-05-06 华为技术有限公司 数模转换器
JP6228832B2 (ja) * 2013-12-17 2017-11-08 ルネサスエレクトロニクス株式会社 デルタシグマ変調器
JP5958884B2 (ja) * 2014-03-20 2016-08-02 カシオ計算機株式会社 D/a変換装置、d/a変換方法及び電子楽器

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003030373A1 (fr) * 2001-09-28 2003-04-10 Sony Corporation Appareil de modulation delta-sigma et appareil d'amplification de signaux
JP2008544726A (ja) * 2005-06-27 2008-12-04 クゥアルコム・フラリオン・テクノロジーズ、インコーポレイテッド 増幅器の実装および/または使用、ならびに種々の増幅関連操作の実施のための方法および装置
WO2007094255A1 (ja) * 2006-02-14 2007-08-23 Matsushita Electric Industrial Co., Ltd. D/a変換器
WO2008081887A1 (ja) * 2006-12-27 2008-07-10 Sharp Kabushiki Kaisha Δς変調型デジタルアナログ変換器、デジタル信号処理方法、およびav装置

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018131725A1 (en) 2017-01-16 2018-07-19 Casio Computer Co., Ltd. D/a conversion device, method, storage medium, electronic musical instrument, and information processing apparatus
JP2018117192A (ja) * 2017-01-16 2018-07-26 カシオ計算機株式会社 情報処理装置、方法、及びプログラム、d/a変換装置、電子楽器
RU2730443C1 (ru) * 2017-01-16 2020-08-21 Касио Компьютер Ко., Лтд. Устройство цифро-аналогового преобразования, способ, носитель данных, электронный музыкальный инструмент и устройство обработки информации
US11316529B2 (en) 2017-01-16 2022-04-26 Casio Computer Co., Ltd. D/A conversion device, method, storage medium, electronic musical instrument, and information processing apparatus
US11764803B2 (en) 2017-01-16 2023-09-19 Casio Computer Co., Ltd. D/A conversion device, method, storage medium, electronic musical instrument, and information processing apparatus
JP2019057889A (ja) * 2017-09-22 2019-04-11 カシオ計算機株式会社 D/a変換装置、電子楽器、情報処理装置、d/a変換方法及びプログラム
JP7139588B2 (ja) 2017-09-22 2022-09-21 カシオ計算機株式会社 変換装置、電子楽器、情報処理装置、変換方法及びプログラム

Also Published As

Publication number Publication date
JP5958884B2 (ja) 2016-08-02
CN104935347B (zh) 2018-05-11
US20150270848A1 (en) 2015-09-24
US9343052B2 (en) 2016-05-17
CN104935347A (zh) 2015-09-23

Similar Documents

Publication Publication Date Title
JP5958884B2 (ja) D/a変換装置、d/a変換方法及び電子楽器
US9748971B2 (en) Analogue-to-digital converter
JP4835012B2 (ja) D級増幅器
JPH10322214A (ja) オフセット除去機能付のアナログ−デジタル変換器
US8502601B2 (en) Integrated circuit
US7773009B2 (en) High resolution digital analog conversion circuit
US11764803B2 (en) D/A conversion device, method, storage medium, electronic musical instrument, and information processing apparatus
JP5219722B2 (ja) 変調方法、変調器およびa/d変換器
TWI433030B (zh) 音訊處理系統及方法
US8531223B2 (en) Signal generator
JP6733237B2 (ja) 周波数デルタシグマ変調信号出力装置
JP3895235B2 (ja) クロック生成方法及び回路並びにa/d変換方法及び装置
JP2002100986A (ja) ノイズ除去データ処理装置、及び該装置を用いたdc電圧測定装置、デジタル電圧測定器、並びにノイズ除去データ処理プログラムを記録した記録媒体
JP2000286682A (ja) 三角波デジタルデータ発生回路
JPS5954321A (ja) アナログ・デイジタル変換装置
GB2367633A (en) Rf power measurement
JPH04133521A (ja) デジタル/アナログ変換器
JP2006093766A (ja) ディジタル音声再生装置
JP2017175497A (ja) Adコンバータ及びオーディオ信号増幅器
JP2003179496A (ja) D/aコンバータ回路
JP2005348117A (ja) デジタル/アナログ変換回路
JP2002290238A (ja) アナログ/デジタル変換装置及び方法
JPH05308287A (ja) 動特性測定装置
JPS61118025A (ja) Ad変換回路

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20160215

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20160314

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20160511

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20160530

R150 Certificate of patent or registration of utility model

Ref document number: 5958884

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20160612