JP2014165306A - 超接合半導体装置の製造方法 - Google Patents
超接合半導体装置の製造方法 Download PDFInfo
- Publication number
- JP2014165306A JP2014165306A JP2013034487A JP2013034487A JP2014165306A JP 2014165306 A JP2014165306 A JP 2014165306A JP 2013034487 A JP2013034487 A JP 2013034487A JP 2013034487 A JP2013034487 A JP 2013034487A JP 2014165306 A JP2014165306 A JP 2014165306A
- Authority
- JP
- Japan
- Prior art keywords
- layer
- semiconductor
- parallel
- semiconductor device
- superjunction
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 181
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 43
- 238000000034 method Methods 0.000 claims abstract description 44
- 239000012535 impurity Substances 0.000 claims abstract description 32
- 238000010438 heat treatment Methods 0.000 claims abstract description 9
- 239000010410 layer Substances 0.000 claims description 206
- 239000002245 particle Substances 0.000 claims description 38
- 239000000758 substrate Substances 0.000 claims description 26
- 239000001307 helium Substances 0.000 claims description 12
- 229910052734 helium Inorganic materials 0.000 claims description 12
- 239000002344 surface layer Substances 0.000 claims description 8
- 230000007423 decrease Effects 0.000 claims description 7
- 238000000227 grinding Methods 0.000 claims description 4
- 230000001678 irradiating effect Effects 0.000 claims description 4
- 230000001133 acceleration Effects 0.000 claims description 2
- 239000004020 conductor Substances 0.000 claims description 2
- -1 helium ions Chemical class 0.000 claims description 2
- 230000015572 biosynthetic process Effects 0.000 abstract description 8
- 230000015556 catabolic process Effects 0.000 description 16
- SWQJXJOGLNCZEY-UHFFFAOYSA-N helium atom Chemical compound [He] SWQJXJOGLNCZEY-UHFFFAOYSA-N 0.000 description 10
- 230000007547 defect Effects 0.000 description 7
- 239000011229 interlayer Substances 0.000 description 5
- 238000005468 ion implantation Methods 0.000 description 5
- 239000013078 crystal Substances 0.000 description 4
- 230000000694 effects Effects 0.000 description 4
- 238000000137 annealing Methods 0.000 description 3
- 238000009826 distribution Methods 0.000 description 3
- 238000002513 implantation Methods 0.000 description 3
- 230000003071 parasitic effect Effects 0.000 description 3
- 238000005498 polishing Methods 0.000 description 3
- 230000002441 reversible effect Effects 0.000 description 3
- 238000001004 secondary ion mass spectrometry Methods 0.000 description 3
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 2
- KRHYYFGTRYWZRS-UHFFFAOYSA-N Fluorane Chemical compound F KRHYYFGTRYWZRS-UHFFFAOYSA-N 0.000 description 2
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 2
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 2
- 229910052782 aluminium Inorganic materials 0.000 description 2
- 229910052796 boron Inorganic materials 0.000 description 2
- 238000005530 etching Methods 0.000 description 2
- 238000011156 evaluation Methods 0.000 description 2
- 239000007943 implant Substances 0.000 description 2
- 230000007774 longterm Effects 0.000 description 2
- 238000000059 patterning Methods 0.000 description 2
- 229910052698 phosphorus Inorganic materials 0.000 description 2
- 239000011574 phosphorus Substances 0.000 description 2
- 238000000206 photolithography Methods 0.000 description 2
- 238000011084 recovery Methods 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 description 1
- 229910004298 SiO 2 Inorganic materials 0.000 description 1
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 1
- 229910052804 chromium Inorganic materials 0.000 description 1
- 239000011651 chromium Substances 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 1
- 239000010931 gold Substances 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 150000002500 ions Chemical class 0.000 description 1
- 230000000873 masking effect Effects 0.000 description 1
- 239000001301 oxygen Substances 0.000 description 1
- 229910052760 oxygen Inorganic materials 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 238000007740 vapor deposition Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/26—Bombardment with radiation
- H01L21/263—Bombardment with radiation with high-energy radiation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/324—Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0603—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
- H01L29/0607—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
- H01L29/0611—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
- H01L29/0615—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
- H01L29/063—Reduced surface field [RESURF] pn-junction structures
- H01L29/0634—Multiple reduced surface field (multi-RESURF) structures, e.g. double RESURF, charge compensation, cool, superjunction (SJ), 3D-RESURF, composite buffer (CB) structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/08—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/0843—Source or drain regions of field-effect devices
- H01L29/0847—Source or drain regions of field-effect devices of field-effect transistors with insulated gate
- H01L29/0852—Source or drain regions of field-effect devices of field-effect transistors with insulated gate of DMOS transistors
- H01L29/0873—Drain regions
- H01L29/0878—Impurity concentration or distribution
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66674—DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
- H01L29/66712—Vertical DMOS transistors, i.e. VDMOS transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7801—DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
- H01L29/7802—Vertical DMOS transistors, i.e. VDMOS transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7801—DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
- H01L29/7802—Vertical DMOS transistors, i.e. VDMOS transistors
- H01L29/7813—Vertical DMOS transistors, i.e. VDMOS transistors with trench gate electrode, e.g. UMOS transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/10—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/1095—Body region, i.e. base region, of DMOS transistors or IGBTs
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Ceramic Engineering (AREA)
- Manufacturing & Machinery (AREA)
- High Energy & Nuclear Physics (AREA)
- Toxicology (AREA)
- Health & Medical Sciences (AREA)
- Chemical & Material Sciences (AREA)
- Composite Materials (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Electrodes Of Semiconductors (AREA)
- Recrystallisation Techniques (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
【解決手段】トレンチ埋め込み法を用いて、並列pn層30aを形成し、この並列pn層30aの上部にプロトン照射層20を形成する。熱処理でこのプロトン照射層20のプロトン19をドナー化して高濃度n型半導体層23を形成する。
また、プロトン照射法を用いて、高濃度n型半導体層を形成することで、エピタキシャル層で形成した場合より、高濃度n型半導体層30の不純物濃度および厚さを高精度に形成することができる。
【選択図】 図7
Description
上述のドレードオフ関係による問題の解決法として、ドリフト層を、不純物濃度を高めたn型領域101とp型領域102とを交互に繰り返し接合した構成の並列pn層120とした超接合(Super Junction : SJ)半導体装置が、特許文献1や特許文献2などに記載されいる。
前記の特許文献1ではエピタキシャル成長とイオン注入を繰り返しすことにより超接合を形成する方法が、開示されている。この方法を多段エピ方式と称する。
(1)図13(a)に示すように、n+Si基板110の上に高抵抗な半導体エピタキシャル層120を形成する。
(2)図13(b)に示すように、半導体エピタキシャル層120の表面側にリン121aをインプラ(イオン注入)し、n型インプラ領域121を形成する。
(3)図13(c)に示すように、半導体エピ層120表面にレジスト130を塗布し、フォトリソグラフィ法によりパターニングを行なう。
(4)図13(d)に示すように、レジスト130と半導体エピタキシャル層120の表面側からボロン122aをインプラし、p型インプラ領域122を形成する。
(5)図13(e)に示すように、レジスト130を剥離する。
(6)図13(f)に示すように、上記手順(1)〜(5)の工程を、例えば、6回繰り返した後、もう一度半導体エピタキシャル層120を形成する。
(7)図14(g)に示すように、エピタキシャル成長時の温度より高い1150℃〜1200℃程度の温度で熱処理(ドライブ)を行い、n型インプラ領域121、p型インプラ領域122のリン121aとボロン122aを拡散させることで、各インプラ領域を縦方向につなげてn型半導体層123(n型カラム)およびp型半導体層124(p型カラム)を形成する。
(8)図14(h)に示すように、通常のMOSFET工程により、素子表面構造250を構成するpベース領域225,p+コンタクト領域223,n+ソース領域224、ゲート電極231、酸化膜232、ソース電極233およびn+ドレイン領域210(n+Si基板110)上にドレイン電極211を形成して従来の超接合半導体装置500が完成する。
この発明の目的は、前記の課題を解決して、トレンチ埋め込み法を用いて、高濃度層を高精度に形成できて、EoffとdV/dtとのトレードオフ関係の改善ができる超接合半導体装置の製造方法を提供することにある。
また、特許請求の範囲の請求項10に記載の発明によれば、請求項1〜9のいずれか一項に記載の発明において、前記超接合半導体装置が、超接合MOSFETであるとよい。
また、超接合部表面側の不純物濃度を高めることにより、dV/dtを小さくすることが可能になり、dV/dtとEoffとのトレードオフ関係を改善した素子を低コストで製造可能になる。
(1)図1に示すように、例えば、数100μmの厚さのn型半導体基板1(シリコン)上に例えば、厚さ45μm程度エピタキシャル成長させてn型半導体層2aを形成し、さらにその上に酸化膜3(SiO2)を成膜させる。
(2)図2に示すように、フォトリソグラフィ法によって酸化膜3をパターニングする。パターニングの形状としては、一例としては、図10の平面図に示すような、ストライプ状の開口部4の幅Wが6μm、繰り返しピッチT(セルピッチ)12μmのラインアンドスペース形状とする。
(3)図3に示すように、ドライエッチング法によって、酸化膜3をマスクとして、酸化膜3の開口部4から露出した表面5をエッチング7し、表面5から深さLが40μm程度のトレンチ溝6を形成する。トレンチ溝6が形成されたn型半導体層2はn型カラムとなる。
(4)図4に示すように、トレンチ溝6の内部をエピタキシャル成長したp型半導体層8で埋めてp型カラムを形成する。
(6)図5に示すように、酸化膜3をHF(フッ化水素酸)溶液などにより除去し、CMP(Chemical Mechanical Polishing)やエッチングなどにより上部のp型半導体層8を削り、n型半導体層2(n型カラム)とp型半導体層8(p型カラム)の表面9,10の高さを揃えて並列pn層30a(並列pnカラム構造)を形成する。
(6)図6に示すように、従来技術と同じMOSFET工程により,並列pn層30aの上部に素子表面構造29を形成する。
この素子表面構造29aは、並列pn層の表面層に形成されたpベース領域11aと、pベース領域11aの表面層に形成されたp+コンタクト領域12aおよびn+ソース領域13aを備える。また、pベース領域11aの表面からn型カラムに達するトレンチ14bと、そのトレンチ14b内にゲート酸化膜14aを介して形成されたゲート電極15aを備えている。さらに、ゲート電極を覆うように形成された層間絶縁膜16aと、層間絶縁膜16aの開口部にp+コンタクト領域12aおよびn+ソース領域13aに接するソース電極17aを備える。並列pn層30aのうちトレンチ14b(素子表面構造29a)より下に位置する個所が並列pn層30となる。
(7)図7に示すように、n型半導体基板1の裏面を研削・研磨により減らし全体を60μm〜80μm程度にする(この厚さは半導体装置の耐圧によって変わる)。研削・研磨後の裏面1a側からプロトン照射18を行いpベース領域11下(素子表面構造29下)に位置する並列pn層30に、例えば、0.5MeV程度の照射エネルギーでプロトン19を打ち込み、プロトン照射層20を形成する。照射されたプロトン19が分布する箇所の前面には結晶欠陥21による欠陥層22が広がっている。
(8)図8に示すように、プロトン照射後、350〜450℃で熱処理を行い、欠陥層22を回復させながらプロトン19をドナー化して高濃度n型半導体領域23(プロトンドナー化領域)を形成する。尚、プロトン19などによる重粒子照射層に形成された不純物準位は熱処理によってドナー化する。また、ドナー化には酸素や照射で発生した結晶欠陥なども関与する。
(9)図9に示すように、裏面1aのn+ドレイン領域25(薄くなったn+半導体基板1)上にドレイン電極24を蒸着(あるいはスパッタ)で形成し、超接合半導体装置100が完成する。
1a 裏面
2 n型半導体層(n型カラム)
2a n型半導体層(トレンチ溝形成前のエピタキシャル層)
3 酸化膜
4,43,47 開口部
5 表面(エピタキシャル層)
6 トレンチ溝
7 エッチング
8 p型半導体層(p型カラム)
9 表面(n型カラム)
10 表面(p型カラム)
11,11a pベース領域
12,12a p+コンタクト領域
13,13a n+ソース領域
14,14a ゲート酸化膜
14b トレンチ
15,15a ゲート電極
16,16a 層間絶縁膜
17,17a ソース電極
18 プロトン照射
19 プロトン
20 プロトン照射層
21 結晶欠陥
22 欠陥層
23 高濃度n型半導体領域
24 ドレイン電極
25 n+ドレイン領域
26 ヘリウム照射
27 ヘリウム
28 ヘリウム照射層
29 素子表面構造(プレーナゲート型)
29a 素子表面構造(トレンチゲート型)
30 並列pn層(素子表面構造29下の箇所)
30a 並列pn層(素子表面構造29形成前)
41,45 遮蔽マスク
42,46 遮蔽部
100,200 本発明の超接合半導体装置
Claims (10)
- 高濃度の半導体基板上に該半導体基板より低濃度の第1導電型の第1半導体層をエピタキシャル成長で形成する工程と、
前記第1半導体層内に該第1半導体層の表面から前記半導体基板に向かってトレンチ溝を形成する工程と、
前記トレンチ溝をエピタキシャル成長させた第2導電型の第2半導体層で埋め込み超接合である並列pn層を形成する工程と、
前記並列pn層の表面層に素子表面構造を形成する工程と、
前記素子表面構造を形成する工程の後、前記半導体基板の裏面を研削し該半導体基板の厚さを薄くする工程と、
前記半導体基板の厚さを薄くする工程の後、前記半導体基板の裏面側から、前記素子表面構造下の前記並列pn層へ重粒子照射して重粒子照射層を形成する工程と、
熱処理して前記重粒子照射によって形成された前記重粒子照射層の重粒子をドナー化し前記第2半導体層の不純物濃度より低く前記第1半導体層より不純物濃度が高い高濃度の第1導電型の第3半導体層を形成する工程と、
を含むことを特徴とする超接合半導体装置の製造方法。 - 前記重粒子照射層が、前記素子表面構造下から前記並列pn層の下端までの距離の1/2以下の範囲で前記素子表面構造の下に配置されることを特徴とする請求項1に記載の超接合半導体装置の製造方法。
- 前記重粒子照射層が前記素子表面構造下から前記並列pn層の下端までの距離の1/4以下の範囲で前記素子表面構造の下に配置されることを特徴とする請求項2に記載の超接合半導体装置の製造方法。
- 前記重粒子照射層の重粒子が前記熱処理でドナー化したときの平均ドナー濃度が、前記第1導体層の不純物濃度の0.1倍〜2倍であることを特徴とする請求項1に記載の超接合半導体装置の製造方法。
- 前記重粒子照射層が、加速エネルギーを変えて前記重粒子照射を複数回行なって形成されることを特徴とする請求項1に記載の超接合半導体装置の製造方法。
- 前記表面素子構造を形成する工程が、前記第2半導体層に接して第2導電型の第3半導体層を形成する工程と、該第3半導体層の表面層に第1導電型の第4半導体層を形成する工程と、該第4半導体層と前記第1半導体層に挟まれた前記第2半導体層上にゲート絶縁膜を介してゲート電極を形成する工程とを含むことを特徴とする請求項1に記載の超接合半導体装置の製造方法。
- 前記薄い半導体基板の裏面側から、前記素子表面構造下の前記並列pn層へ重粒子照射して重粒子照射層を形成する工程において、並列pn層のp層上に遮蔽マスクの遮蔽部を配置し、該遮蔽マスクの開口部を前記並列pn層のn層上に配置して前記重粒子照射を行うことを特徴とする請求項1に記載の半導体装置の製造方法。
- 前記遮蔽マスクを前記並列pn層のn層上まで延在させ、前記並列pn層のp層上に前記遮蔽マスクの遮蔽部を配置し、前記並列pn層のn層上に遮蔽マスクの開口部を複数配置し、該開口部の大きさが前記n層の中央に向かって小さくなることを特徴とする請求項1に記載の半導体装置。
- 前記重粒子がプロトンもしくはヘリウムイオンであることを特徴とする請求項1〜8のいずれか一項に記載の超接合半導体装置の製造方法。
- 前記超接合半導体装置が、超接合MOSFETであることを特徴とする請求項1〜9のいずれか一項に記載の超接合半導体装置の製造方法。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013034487A JP6135178B2 (ja) | 2013-02-25 | 2013-02-25 | 超接合半導体装置の製造方法 |
US14/182,906 US9048250B2 (en) | 2013-02-25 | 2014-02-18 | Method of manufacturing a super-junction semiconductor device |
TW103105637A TWI631710B (zh) | 2013-02-25 | 2014-02-20 | 超接合半導體裝置之製造方法 |
CN201410062018.4A CN104078364B (zh) | 2013-02-25 | 2014-02-24 | 超接合半导体装置的制造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013034487A JP6135178B2 (ja) | 2013-02-25 | 2013-02-25 | 超接合半導体装置の製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2014165306A true JP2014165306A (ja) | 2014-09-08 |
JP6135178B2 JP6135178B2 (ja) | 2017-05-31 |
Family
ID=51388559
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013034487A Active JP6135178B2 (ja) | 2013-02-25 | 2013-02-25 | 超接合半導体装置の製造方法 |
Country Status (4)
Country | Link |
---|---|
US (1) | US9048250B2 (ja) |
JP (1) | JP6135178B2 (ja) |
CN (1) | CN104078364B (ja) |
TW (1) | TWI631710B (ja) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2019009454A (ja) * | 2015-12-23 | 2019-01-17 | インフィネオン テクノロジーズ アーゲーInfineon Technologies Ag | 半導体デバイスを形成する方法 |
JP2019134069A (ja) * | 2018-01-31 | 2019-08-08 | 三菱電機株式会社 | 半導体装置、電力変換装置及び半導体装置の製造方法 |
WO2019224913A1 (ja) * | 2018-05-22 | 2019-11-28 | サンケン電気株式会社 | 半導体装置 |
WO2020129175A1 (ja) * | 2018-12-19 | 2020-06-25 | サンケン電気株式会社 | 半導体装置 |
JP2022022445A (ja) * | 2018-01-31 | 2022-02-03 | 三菱電機株式会社 | 半導体装置、電力変換装置及び半導体装置の製造方法 |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5723595B2 (ja) * | 2008-09-01 | 2015-05-27 | ローム株式会社 | 半導体装置およびその製造方法 |
US9614043B2 (en) | 2012-02-09 | 2017-04-04 | Vishay-Siliconix | MOSFET termination trench |
US9842911B2 (en) | 2012-05-30 | 2017-12-12 | Vishay-Siliconix | Adaptive charge balanced edge termination |
CN106030811B (zh) * | 2013-12-30 | 2019-04-26 | 电子科技大学 | 一种功率半导体器件纵向超结漂移区结构的制作方法 |
US9887259B2 (en) * | 2014-06-23 | 2018-02-06 | Vishay-Siliconix | Modulated super junction power MOSFET devices |
CN106575666B (zh) | 2014-08-19 | 2021-08-06 | 维西埃-硅化物公司 | 超结金属氧化物半导体场效应晶体管 |
DE102015106979B4 (de) * | 2015-05-05 | 2023-01-12 | Infineon Technologies Austria Ag | Halbleiterwafer und Verfahren zum Herstellen von Halbleitervorrichtungen in einem Halbleiterwafer |
JP6611532B2 (ja) | 2015-09-17 | 2019-11-27 | ローム株式会社 | 半導体装置および半導体装置の製造方法 |
JP6557123B2 (ja) * | 2015-11-26 | 2019-08-07 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法 |
WO2019087341A1 (ja) * | 2017-11-01 | 2019-05-09 | 新電元工業株式会社 | 半導体装置及び半導体装置の製造方法 |
JP6530867B1 (ja) | 2017-12-27 | 2019-06-12 | 新電元工業株式会社 | Mosfet、mosfetの製造方法及び電力変換回路 |
CN113517332A (zh) * | 2021-06-07 | 2021-10-19 | 西安电子科技大学 | 基于圆柱型超结区的复杂超结半导体器件及其制备方法 |
CN116613190B (zh) * | 2023-06-02 | 2024-05-31 | 上海功成半导体科技有限公司 | 一种超结器件及电子器件 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09232326A (ja) * | 1996-02-27 | 1997-09-05 | Fuji Electric Co Ltd | 半導体装置の製造方法 |
JP2008103563A (ja) * | 2006-10-19 | 2008-05-01 | Fuji Electric Device Technology Co Ltd | 超接合半導体装置の製造方法 |
JP2008211148A (ja) * | 2007-02-28 | 2008-09-11 | Fuji Electric Device Technology Co Ltd | 半導体装置およびその製造方法 |
WO2011093473A1 (ja) * | 2010-01-29 | 2011-08-04 | 富士電機システムズ株式会社 | 半導体装置 |
JP2012142330A (ja) * | 2010-12-28 | 2012-07-26 | Rohm Co Ltd | 半導体装置およびその製造方法 |
JP2013038101A (ja) * | 2011-08-03 | 2013-02-21 | Rohm Co Ltd | 半導体装置およびその製造方法 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1019720B (zh) | 1991-03-19 | 1992-12-30 | 电子科技大学 | 半导体功率器件 |
JP2001119022A (ja) | 1999-10-20 | 2001-04-27 | Fuji Electric Co Ltd | 半導体装置及びその製造方法 |
JP2007235080A (ja) | 2006-01-31 | 2007-09-13 | Fuji Electric Holdings Co Ltd | 半導体装置の製造方法 |
JP5723595B2 (ja) | 2008-09-01 | 2015-05-27 | ローム株式会社 | 半導体装置およびその製造方法 |
CN102867842B (zh) * | 2011-07-05 | 2015-04-08 | 上海华虹宏力半导体制造有限公司 | 超级结器件及制造方法 |
CN102881723B (zh) * | 2011-07-14 | 2016-06-08 | 上海华虹宏力半导体制造有限公司 | 一种半导体器件结构及其制作方法 |
CN103035677B (zh) * | 2011-09-30 | 2015-08-19 | 上海华虹宏力半导体制造有限公司 | 超级结结构、超级结mos晶体管及其制造方法 |
-
2013
- 2013-02-25 JP JP2013034487A patent/JP6135178B2/ja active Active
-
2014
- 2014-02-18 US US14/182,906 patent/US9048250B2/en active Active
- 2014-02-20 TW TW103105637A patent/TWI631710B/zh active
- 2014-02-24 CN CN201410062018.4A patent/CN104078364B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09232326A (ja) * | 1996-02-27 | 1997-09-05 | Fuji Electric Co Ltd | 半導体装置の製造方法 |
JP2008103563A (ja) * | 2006-10-19 | 2008-05-01 | Fuji Electric Device Technology Co Ltd | 超接合半導体装置の製造方法 |
JP2008211148A (ja) * | 2007-02-28 | 2008-09-11 | Fuji Electric Device Technology Co Ltd | 半導体装置およびその製造方法 |
WO2011093473A1 (ja) * | 2010-01-29 | 2011-08-04 | 富士電機システムズ株式会社 | 半導体装置 |
JP2012142330A (ja) * | 2010-12-28 | 2012-07-26 | Rohm Co Ltd | 半導体装置およびその製造方法 |
JP2013038101A (ja) * | 2011-08-03 | 2013-02-21 | Rohm Co Ltd | 半導体装置およびその製造方法 |
Cited By (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2019009454A (ja) * | 2015-12-23 | 2019-01-17 | インフィネオン テクノロジーズ アーゲーInfineon Technologies Ag | 半導体デバイスを形成する方法 |
US11139369B2 (en) | 2015-12-23 | 2021-10-05 | Infineon Technologies Ag | Method of forming a semiconductor device |
US11888024B2 (en) | 2015-12-23 | 2024-01-30 | Infineon Technologies Ag | Method of forming a semiconductor device |
JP2019134069A (ja) * | 2018-01-31 | 2019-08-08 | 三菱電機株式会社 | 半導体装置、電力変換装置及び半導体装置の製造方法 |
JP2022022445A (ja) * | 2018-01-31 | 2022-02-03 | 三菱電機株式会社 | 半導体装置、電力変換装置及び半導体装置の製造方法 |
JP7143085B2 (ja) | 2018-01-31 | 2022-09-28 | 三菱電機株式会社 | 半導体装置、電力変換装置及び半導体装置の製造方法 |
JP7207512B2 (ja) | 2018-01-31 | 2023-01-18 | 三菱電機株式会社 | 半導体装置、電力変換装置及び半導体装置の製造方法 |
WO2019224913A1 (ja) * | 2018-05-22 | 2019-11-28 | サンケン電気株式会社 | 半導体装置 |
JPWO2019224913A1 (ja) * | 2018-05-22 | 2021-05-27 | サンケン電気株式会社 | 半導体装置 |
WO2020129175A1 (ja) * | 2018-12-19 | 2020-06-25 | サンケン電気株式会社 | 半導体装置 |
Also Published As
Publication number | Publication date |
---|---|
US9048250B2 (en) | 2015-06-02 |
US20140242769A1 (en) | 2014-08-28 |
TW201503369A (zh) | 2015-01-16 |
CN104078364A (zh) | 2014-10-01 |
CN104078364B (zh) | 2019-03-15 |
JP6135178B2 (ja) | 2017-05-31 |
TWI631710B (zh) | 2018-08-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6135178B2 (ja) | 超接合半導体装置の製造方法 | |
JP6418340B2 (ja) | 逆導通型絶縁ゲートバイポーラトランジスタの製造方法および逆導通型絶縁ゲートバイポーラトランジスタ | |
JP6683228B2 (ja) | 半導体装置 | |
JP6881463B2 (ja) | Rc−igbtおよびその製造方法 | |
CN107482061B (zh) | 超结器件及其制造方法 | |
JP3938964B2 (ja) | 高耐圧半導体装置およびその製造方法 | |
TWI388059B (zh) | The structure of gold-oxygen semiconductor and its manufacturing method | |
JP6324805B2 (ja) | 半導体装置およびその製造方法 | |
JP6880669B2 (ja) | 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 | |
JP2013062344A (ja) | 半導体装置およびその製造方法 | |
JP6611532B2 (ja) | 半導体装置および半導体装置の製造方法 | |
JP2008227441A (ja) | 半導体装置およびその製造方法 | |
CN110291620B (zh) | 半导体装置及半导体装置的制造方法 | |
JP2017084998A (ja) | スーパージャンクション型mosfetデバイスおよび半導体チップ | |
CN107768443B (zh) | 超结器件及其制造方法 | |
CN108074963B (zh) | 超结器件及其制造方法 | |
US20080197381A1 (en) | Semiconductor device and method for manufacturing same | |
US9379180B2 (en) | Super junction for semiconductor device and method for manufacturing the same | |
CN105826360A (zh) | 沟槽型半超结功率器件及其制作方法 | |
TWI595543B (zh) | 半導體裝置及其製造方法 | |
CN109065612A (zh) | 一种超级结mosfet结构及其制造方法 | |
JP6780335B2 (ja) | 逆阻止mos型半導体装置および逆阻止mos型半導体装置の製造方法 | |
TWI524524B (zh) | 功率半導體元件之製法及結構 | |
JP2016111174A (ja) | 絶縁ゲート型バイポーラトランジスタ及びその製造方法 | |
CN105826196A (zh) | 沟槽型超结功率器件及其制作方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20151005 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20151005 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20151210 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20161128 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20161206 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170202 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20170328 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20170410 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6135178 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |