JP2010503253A - 単一スロープ型アナログ‐デジタル・コンバータ - Google Patents

単一スロープ型アナログ‐デジタル・コンバータ Download PDF

Info

Publication number
JP2010503253A
JP2010503253A JP2009526221A JP2009526221A JP2010503253A JP 2010503253 A JP2010503253 A JP 2010503253A JP 2009526221 A JP2009526221 A JP 2009526221A JP 2009526221 A JP2009526221 A JP 2009526221A JP 2010503253 A JP2010503253 A JP 2010503253A
Authority
JP
Japan
Prior art keywords
ramp
adc
signal
analog input
input signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2009526221A
Other languages
English (en)
Other versions
JP5181087B2 (ja
Inventor
エフ スヌーイ,マルテイン
イェー ミーロプ,アドリアニュス
イェー ペー トゥーウィッセン,アルベルト
ハー ハイシンフ,ヨハン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Koninklijke Philips NV
Original Assignee
Koninklijke Philips NV
Koninklijke Philips Electronics NV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Koninklijke Philips NV, Koninklijke Philips Electronics NV filed Critical Koninklijke Philips NV
Publication of JP2010503253A publication Critical patent/JP2010503253A/ja
Application granted granted Critical
Publication of JP5181087B2 publication Critical patent/JP5181087B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/14Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit
    • H03M1/144Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit the steps being performed sequentially in a single stage, i.e. recirculation type
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/1205Multiplexed conversion systems
    • H03M1/123Simultaneous, i.e. using one converter per channel but with common control or reference circuits for multiple converters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/50Analogue/digital converters with intermediate conversion to time interval
    • H03M1/56Input signal compared with linear ramp

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Analogue/Digital Conversion (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Solid State Image Pick-Up Elements (AREA)

Abstract

単一スロープ型ADCであって、特にCMOSイメージャの読み出し回路中の大規模並列ADC構成における使用に好適なもの。複数のランプ信号が生成される。これらは入力範囲全体の重なり合わないサブ範囲を定義する。各ADCチャネルについて、入力信号の電圧がはいるサブ範囲が決定され、対応するランプ信号がA/D変換において使うために選択される。こうして、A/D変換プロセスのスピードを上げ、電力消費を下げることができる。

Description

本発明は、単一スロープ型アナログ‐デジタル・コンバータ(ADC)であって、特に、必ずしも排他的にではないがCMOSイメージャの読み出し回路における使用に好適なものに関する。
CMOSイメージャによって取り込まれた画像を読むためには、読み出し回路は一般にイメージ・センサー自身と同じチップ上に集積され、それによりカメラ・オン・チップを作り出す。そうしたカメラ・オン・チップは、携帯電話、携帯情報端末(PDA)などといった移動用途にきわめて好適である。CMOSイメージャの読み出し回路の重要な構成要素は、撮像アレイの出力をデジタル領域に変換するアナログ‐デジタル・コンバータ(ADC)である。そのような変換は、完全な撮像アレイの出力信号をデジタル領域に変換する単一のADCをもって実装されることができる。この単一チャネル解決策の利点は、撮像アレイ全体について一様なA/D変換を保証することと、単一のADCだけが使われるので使用するチップ面積が比較的少ないことである。しかしながら、そのようなADCは、用途によって指定されるスピードで動作する必要があり、よって高速用途のためにオンチップの低電力ADCを実装することは困難であることがある。さらに、より高いイメージャ解像度のために必要な帯域幅が上がるので、十分に高い信号対雑音比をもつ単一のADCを設計することはますます困難になる。
少なくともこれらの困難のいくつかは、マルチチャネルADCまたは並列のいくつかのADCを組み込むことによって克服されることができる。たとえば、CMOSイメージャの撮像アレイの各列に一つのADCチャネルが設けられる、いわゆる大規模並列ADCが用いられることができる。
当技術分野では多くの異なる型のADCが知られている。最も簡単な構成はデジタル・ランプADC(digital ramp ADC)と呼ばれる。このADCでは、自走する二進カウンタ(free running binary counter)の出力がデジタル‐アナログ変換器(DAC)の入力に接続されている。各クロック・パルスとともにカウンタが数え上がると、DACはやや高くなった電圧を出力する。この電圧は比較器によって入力電圧と比較される。入力電圧がDAC出力より大きい場合、カウンタは普通に計数し続けることになる。しかしながら、ゆくゆくはDAC出力が入力電圧を超え、その時点でADC回路出力はカウンタによる二進計数出力を使って更新され、カウンタはリセットされて次の入力電圧を受け入れられるようになる。つまり、どんなレベルであれアナログ入力信号のレベルまでDAC出力が傾斜上昇し(ramp up)、そのレベルに対応する二進数が出力されるのである。その後カウンタがリセットされて次のアナログ入力信号についてプロセスが再び始まる。しかしながら、サンプル時間の変動のため、この型のADCは用途によっては不適である。さらに、各アナログ入力信号についてカウンタは0から計数し続けなければならない。よって、アナログ信号のサンプリングは比較的遅い。
デジタル・ランプADCの上述した欠点に対処する一つの方法は、いわゆる逐次近似ADC(successive approximation ADC)を使うことである。図面の図1を参照すると、逐次近似ADCの主要な構成要素は、アナログ入力信号VinおよびDAC12の出力を受信する入力をもつ比較器10と、デジタル・コントローラ14である。この設計において、デジタル・ランプADCからの唯一の変更は、「逐次近似レジスタ」として知られる特殊なカウンタ回路である。二進シーケンスで数え上げる代わりに、このレジスタは、最上位ビットからはじめて最下位ビットで終わるよう、諸ビットのすべての値を試すことによって計数する。計数プロセスを通じて、レジスタは比較器の出力をモニタリングして二進計数値がアナログ信号入力より小さいまたは大きいかどうかを確認し、しかるべくビット値を調節する。この場合、DAC12は、直前の比較器出力に基づいてできるだけ入力電圧を近似しようとするデジタル・ブロック14によって制御される。このよく知られた構成は比較的電力効率がよく、DAC12出力は、デジタル・ランプADCの通常のカウンタの0からフルまでの計数シーケンスを用いるよりもずっと大きなきざみ〔ステップ〕でアナログ入力信号に収束するので、アナログ信号のサンプリングは著しくより高速になる。しかしながら、DAC出力は入力信号に依存し、すべてのADCチャネルについて別個のDACが必要とされる。大規模並列システムでは、これは魅力的ではない。というのも、すべてのDACが一様なシステム応答を達成するよう整合〔マッチング〕される必要があり、これは比較的難しいからである。
DACの使用は、単一スロープ型ADC(single slope ADC)におけるようにアナログ・ランピング回路および精密なタイミングをもつデジタル・カウンタを代用することによって完全に回避できる。図2を参照すると、ここに示される既知の単一スロープ型大規模並列ADC構成は、撮像アレイの各列について、それぞれのアナログ入力信号Vinおよびオペアンプ回路またはランプ発生器16の出力を受信する入力をもつ比較器10a、b、cを有する。各比較器10の出力はそれぞれのラッチおよびデジタル制御モジュール18a、b、cに与えられ、それぞれのデジタル出力が生成される。デジタル・カウンタ20の出力が各ラッチおよびデジタル制御モジュール18に接続されている。
ランプ発生器16は鋸波形を生成し、この鋸波形がそれぞれの比較器10によってアナログ入力Vinと比較される。鋸波形が入力信号電圧を超えるのにかかる時間が(通例水晶発振器からの)精密周波数の方形波でクロックされるデジタル・カウンタ20によって測定される。入力電圧Vinがランプ発生器出力より大きいときは、ランプ発生器16はそのコンデンサを線形な仕方で充電することを許容される。その間、カウンタ20は精密クロック周波数によって固定されたレートで数え上がる。コンデンサが最大入力電圧レベル(ブロック20の最大カウンタ値に対応)に達すると、最終的な出力が生成され、コンデンサはもとの0まで放電され、それに応答してカウンタ20はクリアされ、ランプ発生器16は今一度電圧を傾斜上昇させることを許容される。
上記の構成は、多数の比較器10およびデジタル・ラッチ18に接続できる中央ランプ発生器16およびデジタル・カウンタ20を使うことによって、多数の並列チャネルの使用を可能にする。このアプローチの利点は、各ADC回路に要求される回路の量が比較的少なく、主として比較器10およびラッチ18だけであるということである。これはあらゆるADCチャネルがピクセル・ピッチ幅に収まらなければならないCMOSイメージャにおける用途にとっては本質的である。さらに、チャネル当たりの唯一のアナログ構成要素は比較器なので、すべてのADCチャネルについて一様な転換機能を保証することが比較的簡単である。理論上は、非一様性を引き起こすのは比較器オフセットのみであり、これは動的オフセット打ち消し技法を使って軽減できる。いわゆる列並列型ADC(column-parallel ADC)構成がたいていは単一スロープ型ADCを利用するのは、なかでもこうした理由による。しかしながら、単一スロープ型構成の主たる欠点は、比較的遅いということであり、このことは比較的高い電力消費につながる。各ADCチャネルについて、nビットのA/D変換は2n回の比較器判断を必要とする。比較器動作の詳細な解析により、プリアンプおよび再生ラッチ(preamp and regenerative latch)を用いて実装するのが最も効率的であることが立証されている。この実装では再生ラッチが最大の電力を消費する。ラッチでは、電力消費は単位時間当たりの比較器判断の数に比例する。より一般には、従来の大規模並列ADCは多数の比較器を含み、それがADCによって要求される電力の大半を消費する。よって、比較器の電力消費を低減することがADC電力消費を低減する鍵である。換言すれば、電力消費を最小化するためには、比較器判断の数を最小化することが有利である。
上記の逐次近似ADCはたったn回の比較器判断を使ってnビットのA/D変換を実行でき、それにより既知の単一スロープ型構成よりも電力効率をよくできるが、各ADCチャネルについてDACを必要とすることから、大規模並列システムでの使用にとっては魅力的でないものとなっている。というのも、上で説明したように、一様なシステム応答を達成するためにはDAC全部が整合される必要があり、これは難しいからである。
したがって、従来の単一スロープ型ADCより電力効率がよいが、従来の逐次近似ADCで要求されるような各ADCチャネルについて別個のDACを設けることを要求しないADCを提供することが本発明の目的である。
本発明によれば、ある入力範囲をもつアナログ‐デジタル変換器(ADC)であって、アナログ入力信号を受領する手段と、少なくとも部分的には重ならない前記入力範囲の複数のサブ範囲をカバーする複数のランプ信号を発生させるランプ発生手段と、前記ランプ信号のうち前記アナログ入力信号の値を含むサブ範囲に対応するランプ信号を選択する選択手段と、前記アナログ入力信号を前記選択されたランプ信号と比較する比較器と、前記比較器の制御のもとで動作する、前記アナログ入力信号のデジタル表現を出力する手段とを有するアナログ‐デジタル変換器が提供される。
このように、本発明に基づくADCは、アナログ入力信号が、従来の単一スロープ型ADCよりも迅速にランプ発生器出力に収束されることを可能にする。というのも、ランプ信号は必ずしも各比較プロセスについて0から始まる必要がないからである。したがって、各ADCチャネルについてDACを設ける必要なしに、より電力効率のよいADCが実装できる。
また、本発明によれば、アナログ入力信号に関するアナログ‐デジタル変換を実行する方法であって、アナログ入力信号を受領する段階と、少なくとも部分的には重ならない前記入力範囲の複数のサブ範囲をカバーする複数のランプ信号を発生させる段階と、前記ランプ信号のうち前記アナログ入力信号の値を含むサブ範囲に対応するランプ信号を選択する段階と、前記アナログ入力信号を前記選択されたランプ信号と比較する段階と、前記アナログ入力信号のデジタル表現を出力する段階とを有する方法が提供される。
好ましくは、本ADCは単一スロープ型ADCであり、前記ランプ信号の前記サブ範囲のそれぞれが実質的に重なりをもたない。各ランプ信号を発生させるために別個のランプ発生器が設けられることが好ましい。各ランプ発生器は、その出力電圧を段階的に傾斜上昇させるよう構成されたデジタル‐アナログ変換器を有していてもよい。この場合、それらのDACは、有利には、実質的に一様なシステム応答を達成するために整合される。ある代替的な実施形態では、単一の「粗い」抵抗器ラダーが使用されてもよい。この粗い抵抗器ラダーに複数の細かい抵抗器ラダーが接続されていて、それらがそれぞれのランプ信号を発生させる。そのような共有される抵抗器ラダーを使うことの利点は、DACの整合が自動的に保証されるということである。
ある好ましい実施形態では、前記ランプ発生手段の出力と前記選択されたランプ信号を受領する比較器入力との間にスイッチ手段が設けられ、該スイッチ手段は、前記ランプ発生手段の前記出力のうちから、前記選択されたランプ信号を、前記比較器入力に選択的に接続するよう構成される。前記アナログ入力信号のデジタル表現を出力する前記手段は、有利には、デジタル・ラッチおよびカウンタ手段を有し、前記スイッチは好ましくは前記デジタル・ラッチおよびカウンタ手段の出力の制御のもとにある。
ある好ましい実施形態では、前記アナログ入力信号の値を含むランプ信号は、各ランプ信号の最大ランプ電圧を前記アナログ入力信号と比較することによって決定される。
本発明は、行および列をもつマトリクスに配列された複数のピクセルと、前記ピクセルによって生成される電気信号を読み出す少なくとも一つの読み出し回路を有するCMOSイメージ・センサーに広がる。前記読み出し回路は少なくとも一つのアナログ‐デジタル変換器(ADC)を有する。該ADCは、ある入力範囲をもち、ピクセルから電気信号を受領する手段と、少なくとも部分的には重ならない前記入力範囲の複数のサブ範囲をカバーする複数のランプ信号を発生させるランプ発生手段と、前記ランプ信号のうち前記電気信号の値を含むサブ範囲に対応するランプ信号を選択する選択手段と、前記電気信号を前記選択されたランプ信号と比較する比較器と、前記比較器の制御のもとで動作する、前記電気信号のデジタル表現を出力する手段とを有する。
ある好ましい実施形態では、前記CMOSイメージ・センサーは複数の読み出し回路を有し、各読み出し回路が上で定義されたようなADCを有する。本発明のある例示的な実施形態では、前記マトリクスの各列は読み出し回路を共有してもよい。ここで、各読み出し回路は上で定義されたようなADCを有する。
本発明のこれらおよびその他の側面は本稿に記載される実施形態から明白となり、これを参照することで明快にされるであろう。
本発明についてこれから、あくまでも例として、付属の図面を参照して述べる。
従来技術に基づく逐次近似ADCの主要な構成要素を示すブロック概略図である。 従来技術に基づく単一スロープ型大規模並列ADC構成の主要な構成要素を示すブロック概略図である。 本発明のある例示的な実施形態に基づく、複数ランプ単一スロープ型ADC構成の原理を概略的に示すタイミング図である。 本発明のある例示的な実施形態に基づく、複数ランプ単一スロープ型ADC構成の主要な構成要素を示すブロック概略図である。
上で説明したように、従来の単一スロープ型ADCにまつわる主たる問題の一つは、アナログ入力信号とランプ電圧との比較を実行するために比較的長い時間がかかるということである。したがって、この比較プロセスを高速化するために、本発明のある例示的な実施形態によれば、単一ランプ信号がいくつか(たとえば4つ)のより小さなランプ信号で置き換えられる。これらのより小さなランプ信号は完全な入力範囲のうちの重ならないサブ範囲をもつ。この原理は図面の図3に示されている。入力信号がランプ信号のどれに属するか、すなわちアナログ入力信号がランプ信号によって定義される複数の電圧範囲のうちのどれにはいるかが比較的迅速に決定できれば、入力信号をランプ信号と比較するのにかかる時間は、複数のランプ信号を同時に走らせ、各比較器に正しいランプ信号を接続し、いくつかのアナログ入力信号について同時に比較プロセスを実行することによって、n倍短縮できる(ここで、nはランプ信号の数)。
このアプローチは、図面の図4に示されるように、上記した大規模並列ADC構成における使用に非常に適している。図のように、本発明のある例示的な実施形態に基づく列読み出し回路40は、アナログ入力信号Vinを受領する第一の入力および選択されたランプ信号Vramp1,2,3,4を受領する第二の入力を有する比較器41を有する。比較器の出力は、従来の大規模並列単一スロープ型ADCアーキテクチャにおけるように、デジタル・ラッチおよびカウンタ・モジュール42に接続されている。
4つの対応するランプ信号を発生させるために、4つの整合されたDAC44のバンクが設けられる。ランプ信号は、デジタル・ランプADCとの関連で上記したのと同様の仕方で発生される。これは、ランプ信号の対応するサブ範囲の最低電圧からはじめてそれぞれのサブ範囲の最高電圧に達するまで、各クロック・パルスとともに、それぞれのDACが少し高くなった電圧を出力していくということである。こうして、ランプ信号は中央で発生され、すべてのADCチャネル46に分配される。
A/D変換の第一フェーズでは、すべてのチャネルが、アナログ入力信号の電圧がはいる電圧範囲(すなわち、入力範囲全体のうちのサブ範囲)を決定する必要がある。このことは、それぞれの定義されたサブ範囲の最大ランプ電圧を対応するランプ出力46に載せ、これらの電圧を全チャネル(すなわち、この例示的な実施形態では撮像マトリクスの各列について一つのチャネル)において入力信号と比較することによってできる。このプロセスの結果に基づいて、各ADCチャネルの比較器はスイッチ48を介して、対応するランプ出力に接続される。ある代替的な実施形態では、ランプ出力の一つを通じて各サブ・ランプの最大ランプ電圧を出力することがより好ましいことがありうる。これによりもう一つの「粗い」単一スロープ型A/D変換が作り出される。この「粗い」A/D変換の結果がデジタル・メモリに記憶されたのち、スイッチ48は比較器を対応するサブ・ランプに接続する。こうして、比較器を誤ってトリガーしうる切り換え過渡信号が導入されることを防止する。
A/D変換プロセスの第二フェーズでは、すべてのランプ電圧を並列に走らせて、単一スロープ型A/D変換が実行される。A/D変換は、従来の単一スロープ型ADC構成(前述)において実行されるのと同じ方法で、だが入力範囲全体を定義するランプ信号よりも小さなサブ範囲のランプ信号をもって実行される。
提案されるアプローチは、列レベルでの比較器の電力消費を軽減でき、特に高解像度のイメージャでは、列数が多いためこれは魅力的である。
上述の実施形態は本発明を限定するというよりは例解するものであり、当業者は付属の請求項によって定義される本発明の範囲から外れることなく数多くの代替的な実施形態を考案できるであろうことを注意しておくべきであろう。請求項において、括弧に入れられた参照符号があったとしても、請求項を限定するものと解釈してはならない。「有する」「含む」などの語は、何らかの請求項または明細書全体において挙げられている以外の要素やステップの存在を排除しない。要素の単数形の言及はそのような要素の複数の言及を排除せず、また逆に、要素の複数形の言及はそのような要素の単数の言及を排除しない。本発明は、いくつかの相異なる要素を有するハードウェアによって、および好適にプログラムされたコンピュータによって実装されてもよい。いくつかの手段を列挙する装置請求項では、これらの手段のいくつかは同一のハードウェア項目によって具現されてもよい。ある種の施策が互いに異なる従属請求項において記載されているというだけの事実がそれらの施策の組み合わせが有利に使用できないことを示すものではない。

Claims (12)

  1. ある入力範囲をもつアナログ‐デジタル変換器(ADC)であって、アナログ入力信号を受領する手段と、少なくとも部分的には重ならない前記入力範囲の複数のサブ範囲をカバーする複数のランプ信号を発生させるランプ発生手段と、前記ランプ信号のうち前記アナログ入力信号の値を含むサブ範囲に対応するランプ信号を選択する選択手段と、前記アナログ入力信号を前記選択されたランプ信号と比較する比較器と、前記比較器の制御のもとで動作する、前記アナログ入力信号のデジタル表現を出力する手段とを有するアナログ‐デジタル変換器。
  2. 単一スロープ型ADCである請求項1記載のADCであって、前記ランプ信号の前記サブ範囲のそれぞれが実質的に重なりをもたない、ADC。
  3. 各ランプ信号を発生させるために別個のランプ発生器が設けられる、請求項1記載のADC。
  4. 各ランプ発生器は、その出力電圧を段階的に傾斜上昇させるよう構成されたデジタル‐アナログ変換器を有する、請求項3記載のADC。
  5. 前記DACが整合されている、請求項4記載のADC。
  6. 前記ランプ発生手段の出力と前記選択されたランプ信号を受領する比較器入力との間にスイッチ手段が設けられ、該スイッチ手段は、前記ランプ発生手段の前記出力のうちから、前記選択されたランプ信号を、前記比較器入力に選択的に接続するよう構成される、請求項1記載のADC。
  7. 前記アナログ入力信号のデジタル表現を出力する前記手段は有利にはデジタル・ラッチおよびカウンタ手段を有し、前記スイッチは前記デジタル・ラッチおよびカウンタ手段の出力の制御のもとにある、請求項6記載のADC。
  8. 前記アナログ入力信号の値を含むランプ信号は、各ランプ信号の最大ランプ電圧を前記アナログ入力信号と比較することによって決定される、請求項1記載のADC。
  9. アナログ入力信号に関するアナログ‐デジタル変換を実行する方法であって、アナログ入力信号を受領する段階と、少なくとも部分的には重ならない前記入力範囲の複数のサブ範囲をカバーする複数のランプ信号を発生させる段階と、前記ランプ信号のうち前記アナログ入力信号の値を含むサブ範囲に対応するランプ信号を選択する段階と、前記アナログ入力信号を前記選択されたランプ信号と比較する段階と、前記アナログ入力信号のデジタル表現を出力する段階とを有する方法。
  10. 行および列をもつマトリクスに配列された複数のピクセルと、前記ピクセルによって生成される電気信号を読み出す少なくとも一つの読み出し回路とを有するCMOSイメージ・センサーであって、前記読み出し回路は少なくとも一つのアナログ‐デジタル変換器(ADC)を有し、該ADCは、ある入力範囲をもち、ピクセルから電気信号を受領する手段と、少なくとも部分的には重ならない前記入力範囲の複数のサブ範囲をカバーする複数のランプ信号を発生させるランプ発生手段と、前記ランプ信号のうち前記電気信号の値を含むサブ範囲に対応するランプ信号を選択する選択手段と、前記電気信号を前記選択されたランプ信号と比較する比較器と、前記比較器の制御のもとで動作する、前記電気信号のデジタル表現を出力する手段とを有する、CMOSイメージ・センサー。
  11. 請求項10記載のCMOSイメージ・センサーであって、複数の読み出し回路を有し、各読み出し回路が請求項1記載のADCを有する、CMOSイメージ・センサー。
  12. 請求項10記載のCMOSイメージ・センサーであって、前記マトリクスの各列は読み出し回路を共有し、各読み出し回路が請求項1記載のADCを有する、CMOSイメージ・センサー。
JP2009526221A 2006-08-31 2007-08-22 単一スロープ型アナログ‐デジタル・コンバータ Expired - Fee Related JP5181087B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
EP06119903.0 2006-08-31
EP06119903 2006-08-31
PCT/IB2007/053344 WO2008026129A2 (en) 2006-08-31 2007-08-22 Single slope analog-to-digital converter

Publications (2)

Publication Number Publication Date
JP2010503253A true JP2010503253A (ja) 2010-01-28
JP5181087B2 JP5181087B2 (ja) 2013-04-10

Family

ID=38983294

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2009526221A Expired - Fee Related JP5181087B2 (ja) 2006-08-31 2007-08-22 単一スロープ型アナログ‐デジタル・コンバータ

Country Status (5)

Country Link
US (1) US7924207B2 (ja)
EP (1) EP2060005B1 (ja)
JP (1) JP5181087B2 (ja)
CN (1) CN101512905B (ja)
WO (1) WO2008026129A2 (ja)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015106810A (ja) * 2013-11-29 2015-06-08 ダイヤモンド電機株式会社 ランプ型ad変換処理装置
JP2015106900A (ja) * 2013-12-03 2015-06-08 ダイヤモンド電機株式会社 Ad変換処理装置
JP2016005171A (ja) * 2014-06-18 2016-01-12 キヤノン株式会社 Ad変換装置及び固体撮像装置
JPWO2017029984A1 (ja) * 2015-08-19 2018-05-31 国立大学法人 鹿児島大学 アナログデジタル変換器
JP2019041422A (ja) * 2018-12-14 2019-03-14 ダイヤモンド電機株式会社 Ad変換処理装置
JP2019186746A (ja) * 2018-04-10 2019-10-24 東芝情報システム株式会社 Ad変換装置及びad変換方法
WO2020090166A1 (ja) * 2018-11-02 2020-05-07 ソニーセミコンダクタソリューションズ株式会社 信号処理装置、イメージセンサ、撮像装置、並びに情報処理装置

Families Citing this family (51)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5304410B2 (ja) * 2009-04-17 2013-10-02 ソニー株式会社 Ad変換装置、固体撮像素子、およびカメラシステム
JP5219962B2 (ja) * 2009-08-13 2013-06-26 キヤノン株式会社 固体撮像素子、その駆動方法、及び撮像システム
KR20110129543A (ko) * 2010-05-26 2011-12-02 삼성전자주식회사 아날로그-디지털 변환기 및 이를 포함하는 장치들
GB2483236B (en) * 2010-08-31 2017-08-30 Gigle Networks Ltd Analogue-to-digital conversion
EP2424114B1 (en) * 2010-08-31 2016-04-20 Broadcom Europe Ltd. Analogue-to-digital conversion
CN101964662B (zh) * 2010-10-12 2013-01-09 浙江大学 一种改进型单斜率串行模数转换器
KR101705045B1 (ko) * 2010-11-09 2017-02-10 삼성전자주식회사 아날로그 투 디지털 컨버터, 이를 포함하는 이미지 센서 및 아날로그 투 디지털 변환 방법
CN102252759A (zh) * 2011-03-16 2011-11-23 中国科学院上海技术物理研究所 一种具有数字输出的红外焦平面读出集成电路
CN103477628A (zh) * 2011-04-21 2013-12-25 松下电器产业株式会社 斜坡信号发生电路及包括该电路的图像传感器和摄像装置
US8441380B2 (en) * 2011-05-20 2013-05-14 Texas Instruments Incorporated Method and apparatus for performing data conversion with non-uniform quantization
KR101647102B1 (ko) 2011-10-19 2016-08-10 삼성전자주식회사 2-스텝 아날로그-디지털 변환 회로, 이의 동작 방법, 및 상기 2-스텝 아날로그-디지털 변환 회로를 포함하는 장치들
US8730081B2 (en) 2012-03-19 2014-05-20 Omnivision Technologies, Inc. Calibration in multiple slope column parallel analog-to-digital conversion for image sensors
JP5475047B2 (ja) * 2012-04-17 2014-04-16 株式会社半導体理工学研究センター Ad変換回路
JP6175137B2 (ja) 2012-06-27 2017-08-02 コーニンクレッカ フィリップス エヌ ヴェKoninklijke Philips N.V. スペクトル光子計数検出器及び検出方法
US9157939B2 (en) * 2012-08-09 2015-10-13 Infineon Technologies Ag System and device for determining electric voltages
US8854244B2 (en) 2012-09-19 2014-10-07 Aptina Imaging Corporation Imagers with improved analog-to-digital converters
US8723711B1 (en) * 2012-12-26 2014-05-13 Texas Instruments Incorporated Stair-step voltage ramp module including programmable gain amplifier
TWI631854B (zh) * 2013-08-05 2018-08-01 日商新力股份有限公司 Conversion device, imaging device, electronic device, conversion method
KR102086777B1 (ko) 2013-08-08 2020-03-09 삼성전자 주식회사 2-스텝 구조 및 차동 멀티 램핑 업/다운 신호를 적용하여 싱글 슬로프 기법으로 구현한 이미지 센서, 이의 동작 방법, 및 상기 이미지 센서를 포함하는 장치들
CN104135289B (zh) * 2014-06-30 2017-06-20 天津大学 校准列级多参考电压单斜adc的方法及装置
KR102170619B1 (ko) 2014-07-03 2020-10-28 삼성전자주식회사 이미지 센서와 이를 포함하는 장치
US9385735B2 (en) 2014-09-25 2016-07-05 Taiwan Semiconductor Manufacturing Company Limited Analog-to-digital converter for image pixels
US10306169B2 (en) 2015-02-06 2019-05-28 Rambus Inc. Image sensor with oversampled column output
KR20160109002A (ko) * 2015-03-09 2016-09-21 에스케이하이닉스 주식회사 출력 극성 변환을 이용한 전치 증폭기 및 그를 이용한 비교기와 아날로그-디지털 변환 장치
US9357151B1 (en) 2015-03-27 2016-05-31 Teledyne Scientific & Imaging, Llc Shared counter circuit with low-voltage signal output for a column-parallel single slope ADC
US9716510B2 (en) 2015-05-12 2017-07-25 Teledyne Scientific & Imaging, Llc Comparator circuits with constant input capacitance for a column-parallel single-slope ADC
US10250826B2 (en) 2016-01-15 2019-04-02 Invisage Technologies, Inc. Image sensors having extended dynamic range
CN105897273B (zh) * 2016-03-28 2019-01-04 烟台睿创微纳技术股份有限公司 一种主次斜率模数转换电路和方法
US9848140B2 (en) * 2016-03-31 2017-12-19 Omnivision Technologies, Inc. Horizontal banding reduction with ramp generator isolation in an image sensor
CN106657833A (zh) * 2016-11-04 2017-05-10 刘强 一种用于cmos图像传感器的列级adc电路
KR102648189B1 (ko) * 2017-01-12 2024-03-14 에스케이하이닉스 주식회사 아날로그 디지털 변환 장치 및 이를 포함하는 리드 아웃 회로와 씨모스 이미지 센서
US10656032B2 (en) 2017-03-28 2020-05-19 Nxp Usa, Inc. Temperature sensor in an integrated circuit and method of calibrating the temperature sensor
CN107196657A (zh) * 2017-04-24 2017-09-22 天津大学 单斜和逐次逼近相结合的列级模数转换器
EP3606043B1 (en) 2018-03-30 2023-08-16 Shenzhen Goodix Technology Co., Ltd. Analog-to-digital converter circuit, image sensor, and analog-to-digital conversion method
KR102570526B1 (ko) * 2018-04-06 2023-08-28 에스케이하이닉스 주식회사 이미지 센싱 장치
US10852197B2 (en) 2018-04-09 2020-12-01 Nxp Usa, Inc. Temperature sensor in an integrated circuit having offset cancellation
US10530380B2 (en) 2018-04-27 2020-01-07 Raytheon Company Massively parallel three dimensional per pixel single slope analog to digital converter
US10623728B2 (en) 2018-07-06 2020-04-14 Stmicroelectronics (Grenoble 2) Sas Image sensors for advanced driver assistance systems utilizing safety pixels to detect malfunctions
KR102506833B1 (ko) * 2018-07-30 2023-03-08 에스케이하이닉스 주식회사 램프 신호 발생 장치 및 그를 이용한 씨모스 이미지 센서
US11356654B2 (en) * 2018-08-01 2022-06-07 Stmicroelectronics Asia Pacific Pte Ltd Image sensors for advanced driver assistance systems utilizing regulator voltage verification circuitry to detect malfunctions
WO2020087808A1 (en) * 2018-11-02 2020-05-07 Shenzhen GOODIX Technology Co., Ltd. Image sensor having analog-to-digital converter selectively enabling storage of count value, and analog-to-digital conversion method
EP3799424B1 (en) 2019-07-29 2023-05-10 Shenzhen Goodix Technology Co., Ltd. Three-dimensional image sensor, related three-dimensional image sensing module, and hand-held device
US11196949B2 (en) * 2019-10-02 2021-12-07 Omnivision Technologies, Inc. Subrange ADC for image sensor
CN110830042B (zh) * 2019-10-28 2023-06-09 宁波大学 高速三级并行模拟数字转换器及其运算方法
WO2021134803A1 (en) * 2020-01-04 2021-07-08 Huawei Technologies Co., Ltd. Partial correlated multiple sampling single slope adc with increment selectable counter
US11606525B1 (en) * 2020-06-03 2023-03-14 Gigajot Technology, Inc. Sub-ranging programmable gain amplifier
CN111953347B (zh) * 2020-08-10 2022-05-03 电子科技大学 一种适用于两步式单斜模数转换器的校正方法
US11108402B1 (en) * 2020-09-04 2021-08-31 Nxp B.V. Delay compensated single slope analog-to-digital converter
US11057041B1 (en) 2020-09-30 2021-07-06 Nxp B.V. Self-calibrating single slope analog-to-digital converter
CN114422728A (zh) * 2021-11-23 2022-04-29 深圳锐视智芯科技有限公司 一种带数字像素存储的差量图像传感器
CN114095676A (zh) * 2021-11-23 2022-02-25 深圳锐视智芯科技有限公司 一种带数字像素存储的差量图像传感器

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS54181856U (ja) * 1978-06-13 1979-12-22
US5321404A (en) * 1993-02-18 1994-06-14 Analog Devices, Inc. Ripsaw analog-to-digital converter and method
JP2001136066A (ja) * 1999-10-08 2001-05-18 Lucent Technol Inc 非同期掃引サーモメータ符号を用いるアナログ/デジタル変換器
US6346907B1 (en) * 1998-08-07 2002-02-12 Agere Systems Guardian Corp. Analog-to-digital converter having voltage to-time converter and time digitizer, and method for using same
JP2008042885A (ja) * 2006-07-11 2008-02-21 Matsushita Electric Ind Co Ltd Ad変換器

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4485372A (en) 1981-10-09 1984-11-27 Analog Devices, Incorporated Two-stage a-to-d converter
DE19634049C2 (de) * 1996-08-23 1999-09-02 Temic Semiconductor Gmbh Verfahren zur Meßwerterfassung
US6545624B2 (en) 2000-02-11 2003-04-08 Hyundai Electronics Industries Co., Ltd. Image sensor with analog-to-digital converter that generates a variable slope ramp signal
US6693575B1 (en) * 2001-03-30 2004-02-17 Pixim, Inc. Multi-channel bit-serial analog-to-digital converter with reduced channel circuitry
US6670904B1 (en) * 2002-08-22 2003-12-30 Micron Technology, Inc. Double-ramp ADC for CMOS sensors
KR101448917B1 (ko) * 2007-09-11 2014-10-13 삼성전자주식회사 의사 멀티플 샘플링 방법을 사용하는 아날로그-디지털 변환장치 및 방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS54181856U (ja) * 1978-06-13 1979-12-22
US5321404A (en) * 1993-02-18 1994-06-14 Analog Devices, Inc. Ripsaw analog-to-digital converter and method
US6346907B1 (en) * 1998-08-07 2002-02-12 Agere Systems Guardian Corp. Analog-to-digital converter having voltage to-time converter and time digitizer, and method for using same
JP2001136066A (ja) * 1999-10-08 2001-05-18 Lucent Technol Inc 非同期掃引サーモメータ符号を用いるアナログ/デジタル変換器
JP2008042885A (ja) * 2006-07-11 2008-02-21 Matsushita Electric Ind Co Ltd Ad変換器

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015106810A (ja) * 2013-11-29 2015-06-08 ダイヤモンド電機株式会社 ランプ型ad変換処理装置
JP2015106900A (ja) * 2013-12-03 2015-06-08 ダイヤモンド電機株式会社 Ad変換処理装置
JP2016005171A (ja) * 2014-06-18 2016-01-12 キヤノン株式会社 Ad変換装置及び固体撮像装置
JPWO2017029984A1 (ja) * 2015-08-19 2018-05-31 国立大学法人 鹿児島大学 アナログデジタル変換器
JP2019186746A (ja) * 2018-04-10 2019-10-24 東芝情報システム株式会社 Ad変換装置及びad変換方法
WO2020090166A1 (ja) * 2018-11-02 2020-05-07 ソニーセミコンダクタソリューションズ株式会社 信号処理装置、イメージセンサ、撮像装置、並びに情報処理装置
JP2019041422A (ja) * 2018-12-14 2019-03-14 ダイヤモンド電機株式会社 Ad変換処理装置

Also Published As

Publication number Publication date
US7924207B2 (en) 2011-04-12
WO2008026129A3 (en) 2008-06-26
EP2060005A2 (en) 2009-05-20
WO2008026129A2 (en) 2008-03-06
CN101512905A (zh) 2009-08-19
US20090195431A1 (en) 2009-08-06
EP2060005B1 (en) 2017-11-08
CN101512905B (zh) 2012-06-20
JP5181087B2 (ja) 2013-04-10

Similar Documents

Publication Publication Date Title
JP5181087B2 (ja) 単一スロープ型アナログ‐デジタル・コンバータ
JP4802767B2 (ja) アナログ−デジタル変換装置と、それを用いた固体撮像装置とその駆動方法
EP2071831B1 (en) Solid state imaging device, solid state imaging device drive method, and imaging device
US7541963B2 (en) Variable quantization ADC for image sensors
US6885331B2 (en) Ramp generation with capacitors
US8390486B2 (en) Automatic offset adjustment for digital calibration of column parallel single-slope ADCs for image sensors
US8462246B2 (en) Apparatus and method for CDS and ADC with multiple samplings in image sensor
US8269872B2 (en) Analog-to-digital converter, analog-to-digital converting method, solid-state image pickup device, and camera system
US9641779B2 (en) Solid-state image sensing device with increased dynamic range
EP3371889B1 (en) Analog-to-digital conversion and method of analog-to-digital conversion
US10681297B2 (en) Single-slope comparison device with low-noise, and analog-to-digital conversion device and CMOS image sensor including the same
US9900538B2 (en) Phase delay counting analog-to-digital converter circuitry
KR20090072870A (ko) 아날로그 비교 기준전압 생성회로, 그 생성 방법, 상기생성 회로를 포함하는 아날로그 디지털 변환 장치, 상기변환 장치를 포함하는 이미지센서
KR101695275B1 (ko) 아날로그-디지털 변환 장치, 이를 포함하는 이미지 센싱 장치 및 방법
US20200036924A1 (en) Ramp signal generation device and cmos image sensor using the same
KR102336896B1 (ko) 아날로그-디지털 변환 장치 및 이를 포함하는 이미지 센싱 장치 및 방법
JP2014030194A (ja) イメージセンサ回路
KR20120053456A (ko) 엑스선 이미지 센서 시스템용 병렬 처리 독출 회로 및 독출 방법
CN117882298A (zh) 模数转换器电路和模数转换方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20100818

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110802

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20120110

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120425

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20120508

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120529

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120626

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20120726

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20120726

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120905

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120830

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20121129

R150 Certificate of patent or registration of utility model

Ref document number: 5181087

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20160125

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees