JP2010283039A - 電子部品の半田付け方法および電子部品実装用基板 - Google Patents

電子部品の半田付け方法および電子部品実装用基板 Download PDF

Info

Publication number
JP2010283039A
JP2010283039A JP2009133450A JP2009133450A JP2010283039A JP 2010283039 A JP2010283039 A JP 2010283039A JP 2009133450 A JP2009133450 A JP 2009133450A JP 2009133450 A JP2009133450 A JP 2009133450A JP 2010283039 A JP2010283039 A JP 2010283039A
Authority
JP
Japan
Prior art keywords
electronic component
solder
electrode
component mounting
shape
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2009133450A
Other languages
English (en)
Other versions
JP4985708B2 (ja
Inventor
Yoshihiro Shima
嘉洋 嶋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Platforms Ltd
Original Assignee
NEC AccessTechnica Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC AccessTechnica Ltd filed Critical NEC AccessTechnica Ltd
Priority to JP2009133450A priority Critical patent/JP4985708B2/ja
Publication of JP2010283039A publication Critical patent/JP2010283039A/ja
Application granted granted Critical
Publication of JP4985708B2 publication Critical patent/JP4985708B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Electric Connection Of Electric Components To Printed Circuits (AREA)

Abstract

【課題】電極の大きさの相違に関わりなく半田の山の高さを均一化して電子部品の姿勢の傾きや位置ずれを防止できる半田付け方法および電子部品実装用基板を提供する。
【解決手段】電子部品1の放熱電極3に接するフットパターン7”上の領域内に、電子部品1において最小の大きさの電極となる信号電極2に適合する形状および寸法の半田層6と同形同寸法の半田層8”を間隔を空けて複数個分散して設ける。全ての半田層6,8”の形状および寸法を均一化することで、リフロー槽内で半田層6,8”を融解させた際の各半田層6,8”の山の高さを一様にし、電子部品1の取り付けの際の姿勢の傾きや接触不良および電子部品1の横滑りによる位置ずれを防止する。
【選択図】図1

Description

本発明は、電子部品の半田付け方法および電子部品実装用基板の改良に関する。
平坦な底面に大小の電極を有する電子部品としては、例えば、Quad Flat Non-leaded Package(以下、QFNという)やSmall Outline Non-leaded Package(以下、SONという)のように、電子部品の底面外周部を取り巻くようにして小面積の信号電極を多数備え、電子部品の底面に放熱電極を持つ電子部品が知れられている。
この種の電子部品を電子部品実装用基板に取り付ける際には、大小の電極の各々に適合する大小の半田印刷領域を電子部品実装用基板上に設けてクリーム半田を印刷して半田層を形成し、リフロー槽内に電子部品実装用基板を置いてクリーム半田を融解させ、その上に電子部品を載置することによって電子部品実装用基板に対する電子部品の取りつけ作業を行うのが普通である。
平坦な底面に大小の電極を有する電子部品の一例を図6に示す。図6(a)は電子部品を上方から透視して示した平面図、また、図6(b)は其の立面図である。
この電子部品1は、その外周部を取り巻くようにして小面積の信号電極2を多数備え、その下面中央部には、信号電極2と比べて遥かに大面積の放熱電極3を1つ備える。
図7は電子部品1を実装する電子部品実装用基板4の一部を示した平面図である。電子部品実装用基板4の表面には、電子部品1の信号電極2の大きさに適合したフットパターン5の上に形成された半田印刷領域に印刷されたクリーム半田からなる半田層6と、電子部品1の放熱電極3に適合した大面積のフットパターン7の上に形成された半田印刷領域に印刷されたクリーム半田からなる半田層8とが設けられている。
フットパターンの形成やクリーム半田の印刷に関わる技術それ自体に関しては既に公知である。
図8は、リフロー槽内に電子部品実装用基板4を置いて半田印刷領域の半田層6,8を融解させ、半田層6,8の位置に電子部品1の信号電極2,放熱電極3の位置を合わせて電子部品1を載置するときの状況について示した作用原理図である。
信号電極2の大きさに適合したフットパターン5に印刷された半田層6と放熱電極3に適合した大面積のフットパターン7に印刷された半田層8とでは其の面積が相違し、フットパターン7上のクリーム半田の体積はフットパターン5上のクリーム半田の体積に比べて面積比で大きくなる。
クリーム半田の特性は均質でありフットパターン5,7に対する濡れ性やクリーム半田の表面張力は共通であるから、これらの結果として、フットパターン5上で融解した半田層6の山の高さLaに比べ、フットパターン7上で融解した半田層8の山の高さLbが著しく高くなってしまう。
従って、この状態で電子部品1を電子部品実装用基板4に接近させていくと、電子部品1の信号電極2がフットパターン5上の半田層6に接触するよりも早く電子部品1の放熱電極3がフットパターン7上の半田層8に接触することになり、例えば、図9に示されるように電子部品1の姿勢が傾いたまま半田層6,8が固化して一部の信号電極2がフットパターン5上の半田層6に接触しなくなったり、あるいは、図10に示されるように電子部品1の姿勢の傾きに従って電子部品1が横滑りを生じた状態で半田層6,8が固化して電子部品1の取り付け位置に位置ずれが生じるといった問題が起こる場合がある。
ここで、半田ペーストの表面張力のアンバランスを回避するための発明としては、半導体チップの電極そのものを同一形状・同一面積の4つの電極に分割し、半導体チップを4隅から半田の表面張力で引張するようにしたものが例えば特許文献1として開示されている。このものは、大面積の電極を分割して半田ペーストの表面張力のバランスを保持して半導体チップの位置ずれを防止するものに過ぎず、電極の大きさの相違によって生じる半田の山の高さの違いで発生する問題に対処するものではない。
更に、半導体チップの下面の放熱電極を複数に分割構成して電子部品実装用基板に半田で取り付けるようにしたものが特許文献2−6として提案されているが、これらのものは、半田付けの際に生じるガスを上手く逃がしてボイドの発生を抑制することや放熱電極における放熱作用の向上を企図したものに過ぎず、分割された放熱電極と他の信号電極との関連については何らの考察も行なわれていない。
これらの一例として、特許文献4に開示された放熱電極の分割構成を図11に示す。図11中の、符号7’が放熱電極に適合した大面積のフットパターン、また、符号8’が分割構成された放熱電極の位置に対応してフットパターン7’上に設けられた分割構造の半田層である。半田層8’の面積は図8に示した半田層8の面積に比べて小さくなるので、溶融した半田層8の山の高さLb’も図8に示される半田層8の山の高さLbよりは低くなり、半田層6の山の高さLaに多少は近くなるが、依然として、フットパターン5上で融解した半田層6の山の高さLaに比べ、フットパターン7’上で融解した半田層8’の山の高さLbの方が高いので、程度の差こそあれ、信号電極2がフットパターン5上の半田層6に接触しなくなるという問題や電子部品1の取り付け位置に位置ずれが生じるといった問題が起こる。
更に、特許文献7では、電子部品の信号電極に対応して設けられた半田層が融解した際の半田の山の高さに比べて電子部品の放熱電極に対応して設けられた大面積の半田層が融解した際の半田の山の高さが高くなる点と、半田の山の高さの違いによる半田付け不良の発生について言及され、これを解消するための手段として、放熱電極に対応して設けられた大面積の半田層を分断して構成し、信号電極に対応して設けられた半田層の幅と電子部品の放熱電極に対応して設けられた半田層の幅を略一致させ、電子部品の信号電極に対応して設けられた半田層が融解した際の半田の山の高さと電子部品の放熱電極に対応して設けられた半田層が融解した際の半田の山の高さとを略一致させることによって電子部品の取り付けを正確に行なうようにする点が開示されている。
しかしながら、特許文献7に開示される技術思想は半田層の幅を統一する点について明示しているに過ぎず、半田層の長さや形状に関しては何らの考慮もされていない。特許文献7に記載される電子部品は放熱電極が信号電極と同様にして電子部品の側方に張り出す構成であるから、分割構成された放熱電極に対応する半田層の幅を信号電極の半田層の幅に合わせることで結果として放熱電極の半田層の形状および面積が信号電極の半田層の形状および面積に略一致するが、電子部品の下面中央部に大面積の放熱電極を備えたQFNやSON等の電子部品にあっては、分割構成された放熱電極の半田層の幅のみを信号電極の半田層の幅に合わせても、放熱電極の半田層と信号電極の半田層の形状および面積が著しく相違するため、電子部品の信号電極に対応して設けられた半田層が融解した際の半田の山の高さと電子部品の放熱電極に対応して設けられた半田層が融解した際の半田の山の高さとが一致せず、電子部品の取り付けを正確に行なうことが難しくなる。
以上、一例として、信号電極よりも大面積の放熱電極を備えた電子部品を電子部品実装用基板に半田付けする場合の不都合について述べたが、大きさや形状が異なる複数種の電極を平坦な底面に備えた電子部品を電子部品実装用基板に半田付けする際には、全て上記と同様の問題が生じうる。
実願平3−38631号公報 特開2002−26468号公報 特開2006−80168号公報 特開2006−147723号公報 特開2006−173154号公報 特開2007−208276号公報 特開昭63−110693号公報(第2頁右上欄,第2頁右下欄,第3頁右上欄−同頁左下欄,第2図)
本発明の目的は、電子部品の下面中央部に大面積の放熱電極を備えたQFNやSON等の電子部品であっても、電極の大きさの相違に関わりなく半田の山の高さを均一化し、電子部品の姿勢の傾き、ひいては、電子部品における信号電極の接触不良や電子部品の位置ずれを防止することのできる電子部品の半田付け方法および電子部品実装用基板を提供することにある。
本発明における電子部品の半田付け方法は、リフロー槽内で電子部品実装用基板上の半田層を融解させた状態で、電子部品を電子部品実装用基板上に載置することによって電子部品を電子部品実装用基板上に取り付けるようにした電子部品の半田付け方法であり、
前記目的を達成するため、特に、実装対象となる電子部品が有する電極のうち最小となる電極に適合させて各電子部品毎に半田印刷領域の形状および寸法を決め、
前記最小となる電極に接する電子部品実装用基板上の位置に前記半田印刷領域を設けると共に、
前記最小となる電極以外の他の電極に接する電子部品実装用基板上の位置には、前記最小となる電極に適合する半田印刷領域と同形同寸法の半田印刷領域を、前記他の電極の形状および寸法の範囲内で間隔を空けて複数個分散して設け、
これらの半田印刷領域にクリーム半田を印刷して半田層を形成し、
リフロー槽内で前記半田層を融解させて、前記電子部品を前記電子部品実装用基板上に載置することによって前記各電子部品を前記電子部品実装用基板上に取り付けるようにしたことを特徴とする構成を有する。
本発明における電子部品実装用基板は、電子部品を実装する電子部品実装用基板上にクリーム半田を印刷して半田層を形成した電子部品実装用基板であり、
前記と同様の目的を達成するため、特に、実装対象となる電子部品が有する電極のうち最小となる電極に適合させて各電子部品毎に半田印刷領域の形状および寸法が決められ、
前記最小となる電極に接する電子部品実装用基板上の位置に前記半田印刷領域が設けられると共に、
前記最小となる電極以外の他の電極に接する前記電子部品実装用基板上の位置には、前記最小となる電極に適合する半田印刷領域と同形同寸法の半田印刷領域が、前記他の電極の形状および寸法の範囲内で間隔を空けて複数個分散して設けられ、これらの半田印刷領域にクリーム半田が印刷されていることを特徴とする構成を有する。
本発明における電子部品の半田付け方法および電子部品実装用基板によれば、実装対象となる電子部品が有する電極の大小に関わりなく、最小の大きさの電極に接する電子部品実装用基板上の位置および他の電極に接する電子部品実装用基板上の位置に、実装対象となる電子部品が有する電極のうち最小となる電極に適合する形状および寸法のクリーム半田が印刷されて半田層が形成される。
従って、リフロー槽内で半田層を融解させた際の各半田層の山の高さを一様にすることができ、電子部品の各電極を同時に半田層に接触させることが可能となるので、電子部品の取り付けの際の姿勢の傾き、更には、姿勢の傾きに伴う電極の接触不良や電子部品の横滑りによる取り付け位置の位置ずれの発生を未然に防止することができる。
本発明を適用した一実施形態の電子部品実装用基板の一部を示した平面図である。 リフロー槽内に同実施形態の電子部品実装用基板を置いて半田印刷領域の半田層を融解させ、半田層の位置に電子部品の信号電極,放熱電極の位置を合わせて電子部品を載置するときの状況について示した作用原理図である。 同実施形態の電子部品実装用基板の半田層が固化して電子部品の取り付けが完了した状態について示した作用原理図である。 半田印刷領域の形状を変更した別の一実施形態における電子部品実装用基板の一部を示した平面図である。 半田印刷領域の配置を変更した更に別の一実施形態における電子部品実装用基板の一部を示した平面図である。 大小の電極を有する電子部品の一例を示した図で、図6(a)は其の平面図、また、図6(b)は其の立面図である。 電子部品を実装する従来型の電子部品実装用基板の一部を示した平面図である。 リフロー槽内に従来型の電子部品実装用基板を置いて半田印刷領域の半田層を融解させ、半田層の位置に電子部品の信号電極,放熱電極の位置を合わせて電子部品を載置するときの状況について示した作用原理図である。 半田の山の高さの違いによって電子部品の姿勢が傾いたまま半田層が固化して一部の信号電極が半田層に接触しなくなった状況について示した作用原理図である。 電子部品の姿勢の傾きに従って電子部品が横滑りを生じた状態で半田層が固化して電子部品の取り付け位置に位置ずれが生じた状況について示した作用原理図である。 放熱電極に対応して電子部品実装用基板上に信号電極よりも大きな分割構造の半田層を設けた従来の構成例について示した平面図である。 放熱電極に対応して電子部品実装用基板上に信号電極よりも大きな分割構造の半田層を設けた構成を適用しても解消されない不都合について示した作用原理図である。
次に、図面を参照して本発明における電子部品の半田付け方法および電子部品実装用基板の実施形態について具体的に説明する。
図1は本発明を適用した電子部品実装用基板9の一部を示した平面図である。電子部品実装用基板9に取り付ける電子部品1の構成に関しては図6に示した電子部品1と同様であるので図6を援用して説明する。
電子部品実装用基板9の表面には、図1に示されるように、電子部品1における信号電極2の大きさに適合したフットパターン5の上に形成された半田印刷領域に印刷されたクリーム半田からなる半田層6と、電子部品1における放熱電極3に適合した大面積のフットパターン7”の上に形成された半田印刷領域に印刷されたクリーム半田からなる半田層8”とが設けられている。フットパターン5,7”の形成に必要とされるエッチング技術屋やクリーム半田の印刷に関わるマスキングの技術それ自体に関しては既に公知であるので、ここでは特に説明しない。
電子部品実装用基板9上の半田印刷領域の形状および寸法は、全て、実装対象となる電子部品1が有する電極のうち最小となる電極、つまり、図6の電子部品1の例で言えば信号電極2に適合するように決められており、フットパターン7”上の半田印刷領域に印刷されたクリーム半田からなる半田層8”の形状および寸法と、電子部品1の信号電極2の大きさに適合したフットパターン5上の半田印刷領域に印刷されたクリーム半田からなる半田層6の形状および寸法は完全に等しい。言い方を変えれば、図1中に示される41区画の半田印刷領域の形状および寸法を全て均一とした結果、半田層6の形状および寸法と半田層8”の形状および寸法とが一致していると言ってもよい。
フットパターン7”それ自体は電子部品1の放熱電極3に適合した大きさであるが、このフットパターン7”上に定義される17区画の半田印刷領域の形状および寸法は、フットパターン7”それ自体の大きさとは関わりなく、電子部品1の信号電極2の大きさに適合したフットパターン5の寸法および形状と同等、更に言えば、電子部品1の信号電極2の大きさと同等である。要するに、フットパターン7”上に位置する17箇所の半田層8”と重合するフットパターン7”の部分が、電子部品1の放熱電極3に対応した半田印刷領域ということになる。
電子部品1において最小の大きさとなる信号電極2以外の他の電極つまり電子部品1の放熱電極3に接するフットパターン7”上に位置する半田印刷領域の数は此の実施形態にあっては17区画に及び、これらの半田印刷領域は、各々、放熱電極3の形状および寸法の範囲内で間隔を空けて分散してフットパターン7”上に設けられており、その各々にクリーム半田が印刷されて半田層8”が形成されている。
また、この実施形態においては、図1に示されるように、電子部品1の放熱電極3に接するフットパターン7”上の位置に印刷された同形同寸法の17区画の半田印刷領域の重心を合成した位置が、実装対象となる電子部品1の重心位置Gに完全に一致している。
図2は、リフロー槽内に電子部品実装用基板9を置いて半田印刷領域の半田層6,8”を融解させ、半田層6,8”の位置に電子部品1の信号電極2,放熱電極3の位置を合わせて電子部品1を載置するときの状況について示した作用原理図である。
信号電極2の大きさに適合したフットパターン5上に印刷された半田層6と放熱電極3に適合した大面積のフットパターン7”上に印刷された半田層8”は寸法および形状さらには面積において完全に同一であるから、フットパターン7”上の各半田印刷領域のクリーム半田の体積と各フットパターン5上のクリーム半田の体積は同一である。
クリーム半田の特性は均質でありフットパターン5,7”に対する濡れ性やクリーム半田の表面張力は共通であるから、これらの結果として、フットパターン5上で融解した半田層6の山の高さLaと、フットパターン7”上で融解した半田層8”の山の高さLb”は図2に示される通りに等しくなる。
よって、この状態で電子部品実装用基板9に対する平行状態を維持して電子部品1を電子部品実装用基板9に接近させていけば、電子部品1の信号電極2がフットパターン5上の半田層6に接触するのと全く同じタイミングで電子部品1の放熱電極3がフットパターン7”上の半田層8”に接触することになり、しかも、フットパターン7”上の位置に印刷された同形同寸法の17区画の半田印刷領域の重心を合成した位置つまりフットパターン7”上の17箇所の半田層8”の重心を合成した位置が実装対象となる電子部品1の重心位置Gに完全に一致しているので、信号電極2と半田層6との接触および放熱電極3と半田層8”との接触によって電子部品1が単位面積あたりに受ける反力はどの箇所でも均一となり、電子部品実装用基板9に対する電子部品1の平行度が其のまま保証される。
従って、電子部品実装用基板9に対する電子部品1の姿勢に傾きが生じることはなく、図3に示されるように、電子部品実装用基板9に対する電子部品1の平行度が保持されたまま、電子部品1の放熱電極3が半田層8”を介して確実にフットパターン7”に接続され、また、電子部品1の信号電極2も半田層6を介して確実にフットパターン5に接続されることになる。
また、電子部品1の姿勢に傾きが生じないので電子部品1に不用意な横滑りが生じることもなく、電子部品実装用基板9上における電子部品1の位置決め精度も保証される。
更に、フットパターン7”上に位置する17区画の半田印刷領域は放熱電極3の形状および寸法の範囲内で間隔を空けて分散してフットパターン7”上に設けられ、隣接する半田層8”と半田層8”との間には、電子部品1の放熱電極3が半田層8”に接触し半田層8”の圧延が進んで電子部品1の取り付けが完了するまでの間に亘って一定の間隙が維持されることになるので、この間隙がガスベントとして機能する。従って、この間隙から半田付けの際に生じるガスを逃がして半田付け部のボイドの発生を抑制することができる。
電子部品実装用基板9のフットパターン5,7”上に形成する半田印刷領域の形状に関しては、図1に示されるような矩形状のものに限らず、例えば、図4に示されるように両端部に丸みを付けた小判型の形状であってもよいし、形状および寸法さえ統一されていれば更に別の形状であっても構わない。
また、電子部品実装用基板9のフットパターン7”上に形成する半田印刷領域の配置は、図1あるいは図4に示されるように、フットパターン5上に形成される半田印刷領域に対して必ずしも平行もしくは直交の状態とする必要はなく、形状および寸法さえ統一されていれば、例えば、図5に示されるように、フットパターン5上に形成される半田印刷領域に対して任意の角度で斜交していても構わない。
何れの場合も、半田印刷領域の形状や寸法は一つのものに統一されているので、電子部品実装用基板9にクリーム半田を印刷する際に必要とされるマスキングデータ等の作成に際しては、1つの半田印刷領域の形状や寸法を設計し、そのデータを例えばCADシステムのシンボル登録機能等を利用して使いまわせばよいので、電極毎に半田印刷領域の形状や寸法を設計する場合と比べ、設計作業の所要時間やデータ作成時間を短縮することが可能である。
以上の例では、放熱電極3と信号電極2といった大小2種の電極を備えた電子部品1を実装対象として説明したが、面積の異なる3種以上の電極を備えた電子部品の場合にあっては、そのうちで最も面積の小さな電極に適合させて半田印刷領域の形状および寸法を決め、他の電極に関しては、その面積の大きさに応じて前記と同一形状同一寸法の半田印刷領域を幾つか設定し、その各々に対してクリーム半田を印刷すればよい。
何種類かの電子部品を実装する場合においては、各電子部品によって最も面積の小さな電極の大きさに相違がしょうじる場合があるので、電子部品毎の半田印刷領域の形状および寸法は共通となるが、別の電子部品と比較すると半田印刷領域の形状および寸法が相違するといった場合もある。
本発明における電子部品の半田付け方法および電子部品実装用基板は、平坦な底面に大小の電極を有する電子部品の半田付けに際して問題となる電子部品の姿勢の傾き、姿勢の傾きに伴う電極の接触不良や位置ずれの防止のために、平坦な底面に大小の電極を有する電子部品を実装の対象とする電子部品実装用基板一般に対して適用が可能である。
1 電子部品
2 信号電極
3 放熱電極
4 電子部品実装用基板
5 信号電極に適合したフットパターン
6 信号電極に適合した半田層
7 放熱電極に適合した大面積のフットパターン
7’ 放熱電極に適合した大面積のフットパターン
7” 放熱電極に適合した大面積のフットパターン
8 放熱電極に適合した大面積の半田層
8’ 分割構造の半田層
8” 信号電極に適合する半田印刷領域と同形同寸法の半田印刷領域に印刷された半田層
9 電子部品実装用基板
La,Lb,Lb’,Lb” 半田層の山の高さ
G 電子部品の重心位置

Claims (6)

  1. リフロー槽内で電子部品実装用基板上の半田層を融解させた状態で、電子部品を電子部品実装用基板上に載置することによって電子部品を電子部品実装用基板上に取り付けるようにした電子部品の半田付け方法であって、
    実装対象となる電子部品が有する電極のうち最小となる電極に適合させて各電子部品毎に半田印刷領域の形状および寸法を決め、
    前記最小となる電極に接する電子部品実装用基板上の位置に前記半田印刷領域を設けると共に、
    前記最小となる電極以外の他の電極に接する電子部品実装用基板上の位置には、前記最小となる電極に適合する半田印刷領域と同形同寸法の半田印刷領域を、前記他の電極の形状および寸法の範囲内で間隔を空けて複数個分散して設け、
    これらの半田印刷領域にクリーム半田を印刷して半田層を形成し、
    リフロー槽内で前記半田層を融解させて、前記電子部品を前記電子部品実装用基板上に載置することによって前記各電子部品を前記電子部品実装用基板上に取り付けるようにしたことを特徴とする電子部品の半田付け方法。
  2. 前記半田印刷領域の形状および寸法を、実装対象となる電子部品の信号電極に適合して決めると共に、
    この電子部品の放熱電極に接する電子部品実装用基板上の位置には、前記電子部品の信号電極に適合させた半田印刷領域と同形同寸法の半田印刷領域を、前記放熱電極の形状および寸法の範囲内で間隔を空けて複数個分散して設けるようにしたことを特徴とする請求項1記載の電子部品の半田付け方法。
  3. 前記放熱電極に接する前記電子部品実装用基板上の位置に設けられた半田印刷領域の重心を合成した位置が、実装対象となる電子部品の重心位置と一致するように前記同形同寸法の半田印刷領域を設けたことを特徴とする請求項2記載の電子部品の半田付け方法。
  4. 電子部品を実装する電子部品実装用基板上にクリーム半田を印刷して半田層を形成した電子部品実装用基板であって、
    実装対象となる電子部品が有する電極のうち最小となる電極に適合させて各電子部品毎に半田印刷領域の形状および寸法が決められ、
    前記最小となる電極に接する電子部品実装用基板上の位置に前記半田印刷領域が設けられると共に、
    前記最小となる電極以外の他の電極に接する前記電子部品実装用基板上の位置には、前記最小となる電極に適合する半田印刷領域と同形同寸法の半田印刷領域が、前記他の電極の形状および寸法の範囲内で間隔を空けて複数個分散して設けられ、これらの半田印刷領域にクリーム半田が印刷されていることを特徴とする電子部品実装用基板。
  5. 前記半田印刷領域の形状および寸法が、実装対象となる電子部品の信号電極に適合して決められると共に、
    この電子部品の放熱電極に接する電子部品実装用基板上の位置には、前記電子部品の信号電極に適合する半田印刷領域と同形同寸法の半田印刷領域が、前記放熱電極の形状および寸法の範囲内で間隔を空けて複数個分散して設けられていることを特徴とする請求項4記載の電子部品実装用基板。
  6. 前記放熱電極に接する前記電子部品実装用基板上の位置に印刷された同形同寸法の半田印刷領域の重心を合成した位置が、実装対象となる電子部品の重心位置に一致していることを特徴とする請求項5記載の電子部品実装用基板。
JP2009133450A 2009-06-02 2009-06-02 電子部品の半田付け方法および電子部品実装用基板 Expired - Fee Related JP4985708B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2009133450A JP4985708B2 (ja) 2009-06-02 2009-06-02 電子部品の半田付け方法および電子部品実装用基板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2009133450A JP4985708B2 (ja) 2009-06-02 2009-06-02 電子部品の半田付け方法および電子部品実装用基板

Publications (2)

Publication Number Publication Date
JP2010283039A true JP2010283039A (ja) 2010-12-16
JP4985708B2 JP4985708B2 (ja) 2012-07-25

Family

ID=43539559

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2009133450A Expired - Fee Related JP4985708B2 (ja) 2009-06-02 2009-06-02 電子部品の半田付け方法および電子部品実装用基板

Country Status (1)

Country Link
JP (1) JP4985708B2 (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012209408A (ja) * 2011-03-29 2012-10-25 Seiko Epson Corp 電子部品の製造方法と配線基板
JP2014216615A (ja) * 2013-04-30 2014-11-17 キヤノン株式会社 電子部品の実装方法、回路基板及び画像形成装置
JP2018101806A (ja) * 2018-03-09 2018-06-28 キヤノン株式会社 回路基板、光学センサ、画像形成装置及び実装方法
JP2020043099A (ja) * 2018-09-06 2020-03-19 株式会社デンソー 電子装置
JP2020107676A (ja) * 2018-12-26 2020-07-09 京セラ株式会社 配線基板

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6504762B2 (ja) 2014-08-05 2019-04-24 キヤノン株式会社 モジュールの製造方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02303183A (ja) * 1989-05-18 1990-12-17 Mitsubishi Electric Corp 電子部品の実装方法
JPH0789042A (ja) * 1993-09-24 1995-04-04 Sony Corp クリームはんだの印刷方法
JP2006147723A (ja) * 2004-11-17 2006-06-08 Sharp Corp 半導体素子用の電気回路基板

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02303183A (ja) * 1989-05-18 1990-12-17 Mitsubishi Electric Corp 電子部品の実装方法
JPH0789042A (ja) * 1993-09-24 1995-04-04 Sony Corp クリームはんだの印刷方法
JP2006147723A (ja) * 2004-11-17 2006-06-08 Sharp Corp 半導体素子用の電気回路基板

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012209408A (ja) * 2011-03-29 2012-10-25 Seiko Epson Corp 電子部品の製造方法と配線基板
JP2014216615A (ja) * 2013-04-30 2014-11-17 キヤノン株式会社 電子部品の実装方法、回路基板及び画像形成装置
US10492304B2 (en) 2013-04-30 2019-11-26 Canon Kabushiki Kaisha Method of mounting electronic part, circuit substrate, and image forming apparatus
JP2018101806A (ja) * 2018-03-09 2018-06-28 キヤノン株式会社 回路基板、光学センサ、画像形成装置及び実装方法
JP2020043099A (ja) * 2018-09-06 2020-03-19 株式会社デンソー 電子装置
JP7091954B2 (ja) 2018-09-06 2022-06-28 株式会社デンソー 電子装置
JP2020107676A (ja) * 2018-12-26 2020-07-09 京セラ株式会社 配線基板

Also Published As

Publication number Publication date
JP4985708B2 (ja) 2012-07-25

Similar Documents

Publication Publication Date Title
JP4985708B2 (ja) 電子部品の半田付け方法および電子部品実装用基板
JP5649788B2 (ja) プリント板、プリント板実装構造、およびプリント板実装方法
TWI446844B (zh) 印刷電路板及印刷電路板之製造方法
US11096285B2 (en) Electronic circuit substrate
JP2006060141A (ja) 印刷基板及びこれを用いた表面実装型半導体パッケージの実装方法
JP5444901B2 (ja) プリント配線基板装置
KR100843384B1 (ko) 인쇄회로기판의 마이크로 솔더 볼 형성 방법
JP6790504B2 (ja) プリント配線板の製造方法、及びスクリーン印刷用マスク
JP2007258448A (ja) 半導体装置
JP5062376B1 (ja) 電子部品実装基板の製造方法
JP2009224697A (ja) プリント基板及び電子部品実装基板
JP2016178150A (ja) プリント基板および実装方法
KR20160140174A (ko) 솔더 브릿지를 억제할 수 있는 전기적 패턴을 갖는 전기적 장치
JP2008205101A (ja) 電子部品実装基板の製造方法及び電子部品実装基板
JP2008098328A (ja) 電子部品の表面実装構造
JP2019062000A (ja) スクリーン印刷用マスク、及びプリント配線基板
JP2006261463A (ja) 電子部品の実装構造、該実装構造を備えた記録装置、電子機器、並びに電子部品の実装方法
JP6488669B2 (ja) 基板
JP2012066539A (ja) メタルマスクおよびそのメタルマスクを用いたはんだペースト印刷方法
JP4906563B2 (ja) 半導体装置及び配線基板、並びにそれらの製造方法
JP2012004521A (ja) 縁切位置決め型ワイヤボンディング構造及びリードピンの変位防止方法
JP2006344790A (ja) 実装基板
JPH0738225A (ja) 半導体装置及びその製造方法
JP2006186289A (ja) 回路基板
JP2006190902A (ja) 半導体電子部品の実装方法及び半導体電子部品の配線基板

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20111130

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20111206

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120403

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120416

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

Ref document number: 4985708

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150511

Year of fee payment: 3

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

LAPS Cancellation because of no payment of annual fees