JP2008097806A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2008097806A5 JP2008097806A5 JP2007226776A JP2007226776A JP2008097806A5 JP 2008097806 A5 JP2008097806 A5 JP 2008097806A5 JP 2007226776 A JP2007226776 A JP 2007226776A JP 2007226776 A JP2007226776 A JP 2007226776A JP 2008097806 A5 JP2008097806 A5 JP 2008097806A5
- Authority
- JP
- Japan
- Prior art keywords
- sense amplifier
- signal
- active
- signals
- amplifier driver
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| KR1020060099545A KR100821580B1 (ko) | 2006-10-12 | 2006-10-12 | 반도체 메모리 장치 |
| KR10-2006-0099545 | 2006-10-12 |
Publications (3)
| Publication Number | Publication Date |
|---|---|
| JP2008097806A JP2008097806A (ja) | 2008-04-24 |
| JP2008097806A5 true JP2008097806A5 (enExample) | 2010-09-30 |
| JP5000433B2 JP5000433B2 (ja) | 2012-08-15 |
Family
ID=39302948
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2007226776A Active JP5000433B2 (ja) | 2006-10-12 | 2007-08-31 | 半導体記憶装置 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US7583548B2 (enExample) |
| JP (1) | JP5000433B2 (enExample) |
| KR (1) | KR100821580B1 (enExample) |
Families Citing this family (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2015504230A (ja) | 2012-01-19 | 2015-02-05 | ▲華▼▲碩▼科技(▲蘇▼州)有限公司 | コネクタ及びそれを使う電子システム |
| US11361815B1 (en) | 2020-12-24 | 2022-06-14 | Winbond Electronics Corp. | Method and memory device including plurality of memory banks and having shared delay circuit |
| TWI761124B (zh) * | 2021-03-12 | 2022-04-11 | 華邦電子股份有限公司 | 具有共用延遲電路的方法和記憶體裝置 |
Family Cites Families (19)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP3244340B2 (ja) * | 1993-05-24 | 2002-01-07 | 三菱電機株式会社 | 同期型半導体記憶装置 |
| KR960009953B1 (ko) * | 1994-01-27 | 1996-07-25 | 삼성전자 주식회사 | 반도체 메모리 장치의 센스앰프 제어회로 |
| JP3696633B2 (ja) * | 1994-07-27 | 2005-09-21 | 株式会社ルネサステクノロジ | 半導体記憶装置 |
| KR100242720B1 (ko) * | 1996-12-30 | 2000-02-01 | 윤종용 | 반도체 메모리 장치의 칼럼선택 제어회로 |
| KR100271626B1 (ko) * | 1997-05-31 | 2000-12-01 | 김영환 | 비트라인 센스앰프의 오버드라이빙방법 |
| KR100273274B1 (ko) * | 1998-01-21 | 2001-01-15 | 김영환 | 오버 드라이빙 제어회로 |
| KR100271644B1 (ko) * | 1998-02-06 | 2000-12-01 | 김영환 | 센스앰프 오버드라이빙 전압제어 회로 |
| JP3544863B2 (ja) | 1998-06-29 | 2004-07-21 | 富士通株式会社 | 半導体メモリ及びこれを備えた半導体装置 |
| JP2001167574A (ja) * | 1999-12-08 | 2001-06-22 | Mitsubishi Electric Corp | 半導体記憶装置 |
| US6347058B1 (en) * | 2000-05-19 | 2002-02-12 | International Business Machines Corporation | Sense amplifier with overdrive and regulated bitline voltage |
| KR20020042030A (ko) * | 2000-11-29 | 2002-06-05 | 윤종용 | 리프레쉬 수행시간이 감소될 수 있는 다중 뱅크를구비하는 반도체 메모리 장치 및 리프레쉬 방법 |
| KR100378685B1 (ko) | 2000-12-29 | 2003-04-07 | 주식회사 하이닉스반도체 | 반도체 메모리 장치 및 그의 센스 앰프 제어 회로 |
| KR100427028B1 (ko) * | 2001-12-18 | 2004-04-14 | 주식회사 하이닉스반도체 | 반도체 메모리 소자 |
| KR100495918B1 (ko) | 2002-12-16 | 2005-06-17 | 주식회사 하이닉스반도체 | 뱅크의 액티브 동작을 달리하는 반도체 기억 장치 및반도체 기억 장치에서의 뱅크 액티브 제어 방법 |
| KR100587639B1 (ko) * | 2003-05-30 | 2006-06-08 | 주식회사 하이닉스반도체 | 계층화된 출력배선의 감지증폭기 드라이버를 구비한반도체 메모리 소자 |
| KR100546333B1 (ko) * | 2003-06-25 | 2006-01-26 | 삼성전자주식회사 | 감지 증폭기 드라이버 및 이를 구비하는 반도체 장치 |
| KR20050101872A (ko) * | 2004-04-20 | 2005-10-25 | 주식회사 하이닉스반도체 | 반도체 메모리 장치 |
| US7127368B2 (en) * | 2004-11-19 | 2006-10-24 | Stmicroelectronics Asia Pacific Pte. Ltd. | On-chip temperature sensor for low voltage operation |
| KR100656470B1 (ko) * | 2006-02-07 | 2006-12-11 | 주식회사 하이닉스반도체 | 반도체 메모리의 드라이버 제어장치 및 방법 |
-
2006
- 2006-10-12 KR KR1020060099545A patent/KR100821580B1/ko active Active
-
2007
- 2007-07-09 US US11/822,655 patent/US7583548B2/en active Active
- 2007-08-31 JP JP2007226776A patent/JP5000433B2/ja active Active
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN105529047A (zh) | 半导体器件及驱动该半导体器件的方法 | |
| JP2010088108A5 (enExample) | ||
| JP2013543612A5 (enExample) | ||
| TW200721192A (en) | Device for controlling on die termination | |
| US20100033221A1 (en) | Control circuit of read operation for semiconductor memory apparatus | |
| JP2010044850A5 (enExample) | ||
| RU2016107392A (ru) | Полупроводниковое запоминающее устройство | |
| JP2016116060A (ja) | 半導体装置 | |
| JP2007183959A (ja) | 改善されたアディティブレイテンシを有したメモリシステム及び制御方法 | |
| JP2008097806A5 (enExample) | ||
| CN104599706B (zh) | 随机存取存储器及调整随机存取存储器读取时序的方法 | |
| KR20150040416A (ko) | 반도체 메모리 장치 및 이를 포함하는 메모리 시스템 | |
| TW200701242A (en) | Semiconductor memory device | |
| KR20090118603A (ko) | 메모리 인터페이스 회로 및 이를 포함하는 메모리 시스템 | |
| US8644106B2 (en) | Shift circuit of a semiconductor device | |
| KR20130139145A (ko) | 반도체 메모리 장치 및 그 동작 방법 | |
| JP5000433B2 (ja) | 半導体記憶装置 | |
| US8634245B2 (en) | Control circuit of read operation for semiconductor memory apparatus | |
| CN107093447B (zh) | 存储器装置 | |
| US20100226184A1 (en) | Data input/output circuit and method of semiconductor memory apparatus | |
| JP2009224015A (ja) | データ出力回路 | |
| TW200701256A (en) | Synchronous semiconductor memory device | |
| JP2011154771A (ja) | メモリシステム及び半導体記憶装置 | |
| TW200739583A (en) | A latency control circuit, and method thereof and an auto-precharge control circuit and method thereof | |
| KR20080114405A (ko) | 어드레스 동기 회로 |