JP2007156458A - データ駆動部及びこれを用いた有機発光表示装置とその駆動方法 - Google Patents

データ駆動部及びこれを用いた有機発光表示装置とその駆動方法 Download PDF

Info

Publication number
JP2007156458A
JP2007156458A JP2006306811A JP2006306811A JP2007156458A JP 2007156458 A JP2007156458 A JP 2007156458A JP 2006306811 A JP2006306811 A JP 2006306811A JP 2006306811 A JP2006306811 A JP 2006306811A JP 2007156458 A JP2007156458 A JP 2007156458A
Authority
JP
Japan
Prior art keywords
voltage
data
output terminal
switch
period
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2006306811A
Other languages
English (en)
Other versions
JP4875465B2 (ja
Inventor
Sang-Moo Choi
相 武 崔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung SDI Co Ltd
Original Assignee
Samsung SDI Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung SDI Co Ltd filed Critical Samsung SDI Co Ltd
Publication of JP2007156458A publication Critical patent/JP2007156458A/ja
Application granted granted Critical
Publication of JP4875465B2 publication Critical patent/JP4875465B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/74Simultaneous conversion
    • H03M1/76Simultaneous conversion using switching tree
    • H03M1/765Simultaneous conversion using switching tree using a single level of switches which are controlled by unary decoded digital signals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0248Precharge or discharge of column electrodes before or after applying exact column voltages
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/68Digital/analogue converters with conversions of different sensitivity, i.e. one conversion relating to the more significant digital bits and another conversion to the less significant bits
    • H03M1/682Digital/analogue converters with conversions of different sensitivity, i.e. one conversion relating to the more significant digital bits and another conversion to the less significant bits both converters being of the unary decoded type

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Analogue/Digital Conversion (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

【課題】駆動速度を向上できるようにしたデータ駆動部を提供する。
【解決手段】データの上位ビットに対応して、外部から供給される多数の基準電圧のうち2つの基準電圧を選択するための第1デジタル−アナログ変換部と、前記2つの基準電圧を多数の電圧に分圧し、前記データの下位ビットに対応して、前記2つの基準電圧及び前記分圧された電圧のいずれか1つの電圧をデータ信号として出力端子に供給するための第2デジタル−アナログ変換部とを備え、前記第2デジタル−アナログ変換部は、前記データ信号が供給される前に前記2つの基準電圧の間の中間階調電圧を前記出力端子に供給する。
【選択図】図8

Description

本発明は、データ駆動部及びこれを用いた有機発光表示装置とその駆動方法に関し、特に、駆動速度を向上できるようにしたデータ駆動部及びこれを用いた有機発光表示装置とその駆動方法に関する。
最近、陰極線管(Cathode Ray Tube)の短所である重量と体積を減らすことができる各種の平板表示装置が開発されている。平板表示装置には、液晶表示装置(Liquid Crystal Display)、電界放出表示装置(Field Emission Display)、プラズマ表示パネル(Plasma Display Panel)、及び有機発光表示装置(Organic Light Emitting Display)などがある。
平板表示装置のうち、有機発光表示装置は、電子と正孔との再結合により光を発生する有機発光ダイオードを用いて映像を表示する。このような有機発光表示装置は、速い応答速度を有するとともに低消費電力で駆動されるという長所がある。一般的な有機発光表示装置は、画素毎に形成される駆動薄膜トランジスタを用いてデータ信号に対応する電流を有機発光ダイオードに供給することにより、有機発光ダイオードで光を発光させる。
このような有機発光表示装置は、外部から供給されるデータを用いてデータ信号を生成し、生成されたデータ信号を画素に供給することにより、所望の輝度の映像を表示する。ここで、外部から供給されるデータをデータ信号に変換するためのデータ駆動部が用いられる。
データ駆動部には、外部のデータをデータ信号に変換するためにデータ信号生成部が含まれる。データ信号生成部には、それぞれのチャネル毎に位置し、データをデータ信号に変換するためのデジタル−アナログ変換部(Digital−Analog Converter:以下、「DAC」という)が含まれる。ここで、DACは、データの上位ビットに対応して電圧を生成する第1DACと、データの下位ビットに対応して電圧を生成する第2DACとに分けられる。
図1は、従来の第2DACを示す図である。
図1を参照すると、従来の第2DAC2は、第1DACから第1基準電圧ref1及び第2基準電圧ref2が供給される。実際、第1DACは、外部から多数の基準電圧が供給され、データの上位ビットに対応して、多数の基準電圧のうち第1基準電圧ref1及び第2基準電圧ref2を選択して第2DAC2に供給する。つまり、第1DACに含まれた第10スイッチSW10及び第11スイッチSW11は、データの上位ビットに対応してターンオンされる。以後、説明の便宜上、第1基準電圧ref1の電圧値が第2基準電圧ref2の電圧値より低く設定されると仮定する。
第2DAC2は、第1基準電圧ref1と第2基準電圧ref2の電圧値を分圧するための複数の分圧抵抗R1ないしR7と、分圧抵抗R1ないしR7から分圧された電圧を出力端子outに供給するための複数のスイッチSW1ないしSW8とを備える。
そして、第2DAC2は、第11スイッチSW11と第7抵抗R7との間に位置する第10抵抗R10を備える。第10抵抗R10は、分圧抵抗R1ないしR7で均等に分割された電圧が生成できるように、第10スイッチSW10及び第11スイッチSW11のスイッチ抵抗を補償する。このために、第10抵抗R10の抵抗値は、第10スイッチSW10のスイッチ抵抗値(ターンオン抵抗)と、第11スイッチSW11のスイッチ抵抗値と合わせられ、略第7抵抗R7の抵抗値と等しくなるように設定される。
分圧抵抗R1ないしR7は、第1基準電圧ref1と第2基準電圧ref2との間に直列に設けられ、第1基準電圧ref1と第2基準電圧ref2との電圧値を分圧する。このために、分圧抵抗R1ないしR7それぞれの抵抗値は、等しく設定される。そして、図1では、データの下位ビットを3ビットと仮定して7つの分圧抵抗R1ないしR7を示しているが、分圧抵抗R1ないしR7の数は、データの下位ビットのビット数に対応して多様に設定される。
スイッチSW1ないしSW8は、分圧抵抗R1ないしR7のそれぞれのノード毎に設けられ、分圧抵抗R1ないしR7で分圧された電圧を出力端子outに供給する。
第1スイッチSW1は、第1ノードN1と出力端子outとの間に設けられ、第2基準電圧ref2を出力端子outに供給する。第2スイッチSW2は、第2ノードN2と出力端子outとの間に設けられ、第2ノードN2の電圧値を出力端子outに供給する。第3スイッチSW3は、第3ノードN3と出力端子outとの間に設けられ、第3ノードN3の電圧値を出力端子outに供給する。第4スイッチSW4は、第4ノードN4と出力端子outとの間に設けられ、第4ノードN4の電圧値を出力端子outに供給する。第5スイッチSW5は、第5ノードN5と出力端子outとの間に設けられ、第5ノードN5の電圧値を出力端子outに供給する。第6スイッチSW6は、第6ノードN6と出力端子outとの間に設けられ、第6ノードN6の電圧値を出力端子outに供給する。第7スイッチSW7は、第7ノードN7と出力端子outとの間に設けられ、第7ノードN7の電圧値を出力端子outに供給する。第8スイッチSW8は、第8ノードN8と出力端子outとの間に設けられ、第1基準電圧ref1を出力端子outに供給する。
ここで、スイッチSW1ないしSW8のターンオンの有無は、データの下位ビットにより決定される。つまり、スイッチSW1ないしSW8のいずれか1つがデータの下位ビットに対応してターンオンされることにより、所定の電圧値が出力端子outに供給される。そして、出力端子outに供給された電圧値は、データ信号として画素に供給される。
しかし、このような従来の有機発光表示装置は、データ信号が少なくとも1つの分圧抵抗R1ないしR7を経て生成されるため、駆動速度が低下するという問題が発生する。つまり、データ信号が分圧抵抗R1ないしR7を経て画素に供給されると、画素でデータ信号に対応する電圧を充電するために多くの時間が費やされ、これにより、駆動速度が低下する。また、画素では1水平期間内にデータ信号に対応する電圧を充電しなければならないが、従来のように分圧抵抗R1ないしR7を経てデータ信号を供給する場合、十分な電圧が充電されない恐れがある。
大韓民国特許出願公開第10−2003−0068480号明細書 特開2004−184570号公報
したがって、本発明の目的は、駆動速度を向上できるようにしたデータ駆動部及びこれを用いた有機発光表示装置とその駆動方法を提供することである。
前記目的を達成するために、本発明の第1側面は、データの上位ビットに対応して、外部から供給される複数の基準電圧のうち2つの基準電圧を選択するための第1デジタル−アナログ変換部と、前記2つの基準電圧を複数の電圧に分圧し、前記データの下位ビットに対応して、前記2つの基準電圧及び前記分圧された電圧のいずれか1つの電圧をデータ信号として出力端子に供給するための第2デジタル−アナログ変換部と、を備え、前記第2デジタル−アナログ変換部は、前記データ信号を前記出力端子に供給する前に、前記2つの基準電圧の間の中間階調電圧を前記出力端子に供給することを特徴とするデータ駆動部を提供する。
好ましくは、前記第1デジタル−アナログ変換部は、前記複数の基準電圧のうち前記2つの基準電圧を供給するためにターンオンされる第10スイッチ及び第11スイッチを備える。前記第2デジタル−アナログ変換部は、前記第10スイッチ及び第11スイッチの間に位置し、前記2つの基準電圧を分圧するための複数の分圧抵抗と、前記分圧抵抗のノードと前記出力端子との間に位置し、前記データの下位ビットに対応してターンオンされる第1スイッチと、前記第10スイッチ及び第11スイッチのいずれか1つと前記出力端子との間に位置する第2スイッチと、前記第2スイッチと前記出力端子との共通ノードに接続されるキャパシタとを備える。前記第11スイッチは、前記2つの基準電圧のうち第1基準電圧と接続され、前記第10スイッチは、第1基準電圧より高い電圧値を有する第2基準電圧と接続される。前記第2スイッチは、前記第11スイッチと前記出力端子との間に位置し、水平期間の第1期間の間ターンオンされ、前記出力端子の電圧値を前記第1基準電圧に上昇させ、前記水平期間中の第1期間を除く第2期間の間にターンオフされる。前記キャパシタの第1電極は、前記共通ノードに接続され、前記キャパシタの第2電極には、前記第1期間の間、第1電圧値を有する変動電圧が供給される。前記変動電圧の電圧値は、前記第2期間の間、前記第1電圧値より高い第2電圧値に設定され、前記出力端子の電圧値を上昇させる。
本発明の第2側面は、走査線及びデータ線と接続される複数の画素を含む画素部と、前記走査線を駆動するための走査駆動部と、前記データ線を駆動するためのデータ駆動部と、を含み、前記データ駆動部は、データの上位ビットに対応して、外部から供給される複数の基準電圧のうち2つの基準電圧を選択するための第1デジタル−アナログ変換部と、水平期間の第1期間の間、前記2つの基準電圧のいずれか1つの電圧をプレチャージ電圧として出力端子に供給し、前記水平期間中の第1期間を除く第2期間の初期に前記出力端子に前記2つの基準電圧の間の中間階調の電圧を供給し、前記中間階調の電圧を供給する期間を除く前記第2期間の残り期間の間、前記データの下位ビットに対応して、データ信号を供給するための第2デジタル−アナログ変換部と、を備えることを特徴とする有機発光表示装置を提供する。
好ましくは、前記第2デジタル−アナログ変換部は、前記2つの基準電圧を分圧するための分圧抵抗と、前記分圧抵抗で分圧された電圧値のいずれか1つの電圧を前記データの下位ビットに対応して供給するための第1スイッチと、前記分圧抵抗を経ずに前記2つの基準電圧のいずれか1つの電圧を前記出力端子に供給するための第2スイッチと、第1電極が前記第2スイッチと前記出力端子との共通ノードに接続され、第2電極が変動電圧を供給する変動電圧部に接続されるキャパシタとを備える。前記第2スイッチは、前記第1期間の間ターンオンされ、第2期間の間ターンオフされる。前記変動電圧の電圧値は、前記第1期間と第2期間とで異なるように設定される。前記変動電圧の電圧値は、前記第1期間の間、前記出力端子に供給された前記2つの基準電圧のいずれか1つの電圧の電圧値が、前記第2期間の間、前記中間階調の電圧値に変更されるように設定される。
本発明の第3側面は、データの上位ビットに対応して、外部から供給される複数の基準電圧のうち2つの基準電圧を選択する第1段階と、前記2つの基準電圧を複数の電圧に分圧する第2段階と、水平期間の第1期間の間、前記2つの基準電圧のいずれか1つの基準電圧を出力端子に供給する第3段階と、前記水平期間の第2期間の初期に前記出力端子に前記2つの基準電圧の間の中間階調の電圧を供給する第4段階と、前記第2期間の残り期間の間、前記データの下位ビットに対応して、前記分圧された電圧及び前記2つの基準電圧のいずれか1つの電圧をデータ信号として前記出力端子に供給する第5段階と、を含むことを特徴とする有機発光表示装置の駆動方法を提供する。
好ましくは、前記第3段階で供給される前記いずれか1つの基準電圧は、前記分圧抵抗を経ずに前記データ線に供給される。前記第4段階では、前記出力端子と接続されたキャパシタに供給される変動電圧を用いて前記出力端子の電圧を前記中間階調の電圧に変更させる。前記第3段階で前記2つの基準電圧のうち高い基準電圧が供給される場合、前記出力端子の電圧が前記中間階調の電圧に下降できるように、前記変動電圧の電圧値を設定する。
上述のように、本発明の実施形態によるデータ駆動部及びこれを用いた有機発光表示装置とその駆動方法によると、第2DACに供給される2つの階調電圧のいずれか1つの階調電圧と出力端子との間に位置するスイッチを備える。ここで、スイッチを用いて2つの階調電圧のいずれか1つの階調電圧を画素に供給することにより、画素の充電速度を向上させることができる。また、本発明では、スイッチと接続されたキャパシタを用いて出力端子の電圧を中間階調の電圧に上昇させることにより、階調表現能力を向上させることができる。
以下、本発明の属する技術分野における通常の知識を有する者が本発明を容易に実施することができる好ましい実施形態を、添付された図2ないし図13を参照して詳細に説明する。
図2は、本発明の実施形態による発光表示装置を示す図である。
図2を参照すると、本発明の実施形態による発光表示装置は、走査線S1ないしSn及びデータ線D1ないしDmの交差領域に形成された画素240を含む画素部230と、走査線S1ないしSnを駆動するための走査駆動部210と、データ線D1ないしDmを駆動するためのデータ駆動部220と、走査駆動部210及びデータ駆動部220を制御するためのタイミング制御部250とを備える。
走査駆動部210は、タイミング制御部250からの走査駆動制御信号SCSに応答して走査信号を生成し、生成された走査信号を走査線S1ないしSnに順次供給する。また、走査駆動部210は、走査駆動制御信号SCSに応答して発光制御信号を生成し、生成された発光制御信号を発光制御線E1ないしEnに順次供給する。
データ駆動部220は、タイミング制御部250からのデータ駆動制御信号DCSに応答してデータ信号を生成し、生成されたデータ信号をデータ線D1ないしDmに供給する。このために、データ駆動部220は、少なくとも1つのデータ駆動回路222を備える。データ駆動回路222は、外部から供給されるデータDataをデータ信号に変換してデータ線D1ないしDmに供給する。データ駆動回路222の詳細な構成は後述する。
タイミング制御部250は、外部から供給される同期信号に対応して、データ駆動制御信号DCS及び走査駆動制御信号SCSを生成する。タイミング制御部250で生成されたデータ駆動制御信号DCSは、データ駆動部220に供給され、走査駆動制御信号SCSは、走査駆動部210に供給される。そして、タイミング制御部250は、外部から供給されるデータDataを再整列してデータ駆動部220に供給する。
画素部230は、外部から第1電源ELVDD及び第2電源ELVSSが供給される。画素部230に供給された第1電源ELVDD及び第2電源ELVSSは、それぞれの画素240に供給される。第1電源ELVDD及び第2電源ELVSSが供給された画素240は、データ駆動回路222から供給されるデータ信号に対応する画像を表示する。
図3は、図2に示されたデータ駆動回路を詳細に示すブロック図である。図3では、説明の便宜上、データ駆動回路222がi(iは自然数)個のチャネルを有すると仮定する。
図3を参照すると、本発明の実施形態によるデータ駆動回路222は、サンプリング信号を順次供給するためのシフトレジスタ部223と、サンプリング信号に応答してデータDataを順次保存するためのサンプリングラッチ部224と、サンプリングラッチ部224に保存されたデータDataを一時保存するとともに、保存されたデータDataをレベルシフタ部226に供給するためのホールディングラッチ部225と、データDataの電圧レベルを上昇させるためのレベルシフタ部226と、データDataのビット値に対応するデータ信号を生成するためのデータ信号生成部227と、データ信号をデータ線D1ないしDiに供給するためのバッファ部228とを備える。
シフトレジスタ部223は、タイミング制御部250からソースシフトクロックSSC及びソーススタートパルスSSPが供給される。ソースシフトクロックSSC及びソーススタートパルスSSPが供給されたシフトレジスタ部223は、ソースシフトクロックSSCに対応して、ソーススタートパルスSSPをシフトさせながら順次i個のサンプリング信号を生成する。このために、シフトレジスタ部223は、i個のシフトレジスタ2231ないし223iを備える。
サンプリングラッチ部224は、シフトレジスタ部223から順次供給されるサンプリング信号に対応して、データDataを順次保存する。このために、サンプリングラッチ部224は、i個のデータDataを保存するためのi個のサンプリングラッチ2241ないし224iを備える。ここで、サンプリングラッチ2241ないし224iそれぞれの容量の大きさは、kビットのデータDataを保存できるように設定される。以後、説明の便宜上、kビットを6ビットと仮定する。
ホールディングラッチ部225は、タイミング制御部250から供給されるソース出力イネーブルSOE信号に応答してサンプリングラッチ部224からデータDataが入力されて保存し、保存されたデータDataをレベルシフタ部226に供給する。このために、ホールディングラッチ部225は、i個のホールディングラッチ2251ないし225iを備える。そして、ホールディングラッチ2251ないし225iそれぞれは、データを保存できるように、kビットで構成される。
レベルシフタ部226は、ホールディングラッチ部225から供給されるデータDataの電圧レベルを上昇させてデータ信号生成部227に供給する。外部からデータ駆動部220に高い電圧を有するデータDataを供給するためには、高い電圧レベルに対応する回路部品が設けられなければならないため、製造コストが増加する。したがって、データ駆動部220の外部からは低い電圧レベルを有するデータDataを供給し、この低い電圧レベルを有するデータDataをレベルシフタ部226で高い電圧レベルに昇圧する。一方、レベルシフタ部226は、必要に応じて除去されることができる。この場合、ホールディングラッチ部225は、データ信号生成部227と直接接続される。
データ信号生成部227は、データDataのビット値(または階調値)に対応するデータ信号を生成し、生成されたデータ信号をバッファ部228に供給する。実際、データ信号生成部227は、ガンマ電圧部229から基準電圧refsを供給され、供給された基準電圧refsを用いてデータ信号を生成する。このようなデータ信号生成部227の詳細な構造は後述する。
ガンマ電圧部229は、複数の基準電圧refsをデータ信号生成部227に供給する。このようなガンマ電圧部229は、データ駆動回路222の内部または外部に設けられる。
バッファ部228は、データ信号生成部227から供給されるデータ信号をデータ線D1ないしDiに供給する。
図4は、図3に示されたデータ信号生成部を示す図である。
図4を参照すると、本発明の実施形態によるデータ信号生成部227は、それぞれのチャネル毎に設けられる第1DAC300及び第2DAC302を備える。以後、説明の便宜上、ガンマ電圧部229から9つの基準電圧refsが供給されると仮定する。
第1DAC300は、レベルシフタ部226またはホールディングラッチ部225から供給されるデータの上位ビットに対応して、ガンマ電圧部229から供給される基準電圧refsのうち第1基準電圧ref1及び第2基準電圧ref2を選択する。そして、第1DAC300は、第1基準電圧ref1及び第2基準電圧ref2を第2DAC302に供給する。つまり、第1DAC300は、データDataの上位3ビットのビット値に対応して、9つの基準電圧refsのうち2つの基準電圧を抽出し、抽出された2つの基準電圧を第1基準電圧ref1及び第2基準電圧ref2として第2DAC302に供給する。以後、説明の便宜上、第1基準電圧ref1の電圧値が第2基準電圧ref2の電圧値より低く設定されると仮定する。
第2DAC302は、第1基準電圧ref1及び第2基準電圧ref2を複数の電圧に分圧する。そして、第2DAC302は、データの下位3ビットに対応して、第1基準電圧ref1、第2基準電圧ref2及び分圧された電圧のいずれか1つの電圧をデータ信号として出力端子outに供給する。
図5は、本発明の第1実施形態による第2DACを示す図である。図5では、第1DAC300に含まれ、第1基準電圧ref1及び第2基準電圧ref2を第2DAC302に供給するためにターンオンされる第10スイッチSW10及び第11スイッチSW11がさらに示される。
図5を参照すると、本発明の第1実施形態による第2DAC302は、第1基準電圧ref1と第2基準電圧ref2とを分圧するための複数の分圧抵抗R1ないしR7と、分圧抵抗R1ないしR7から分圧された電圧を出力端子outに供給するための複数のスイッチSW1ないしSW8とを備える。
そして、第2DAC302は、第11スイッチSW11と第7抵抗R7との間に位置する第10抵抗R10を備える。第10抵抗R10は、分圧抵抗R1ないしR7で均等に分割された電圧が生成できるように、第10スイッチSW10及び第11スイッチSW11のスイッチ抵抗を補償する。このために、第10抵抗R10の抵抗値は、第10スイッチSW10のスイッチ抵抗値と第11スイッチSW11のスイッチ抵抗値と合わせられ、略第7抵抗R7の抵抗値と等しくなるように設定される。
分圧抵抗R1ないしR7は、第1基準電圧ref1と第2基準電圧ref2との間に直列に設けられ、第1基準電圧ref1と第2基準電圧ref2との電圧値を分圧する。このために、分圧抵抗R1ないしR7それぞれの抵抗値は、等しく設定される。ここで、データDataの下位ビットを3ビットと仮定して7つの分圧抵抗R1ないしR7を示しているが、本発明はこれに限定されない。
スイッチSW1ないしSW8は、分圧抵抗R1ないしR7のそれぞれのノード毎に設けられ、分圧抵抗R1ないしR7で分圧された電圧を出力端子outに供給する。
第1スイッチSW1は、第1ノードN1と出力端子outとの間に設けられ、第2基準電圧ref2を出力端子outに供給する。第2スイッチSW2は、第2ノードN2と出力端子outとの間に設けられ、第2ノードN2の電圧値を出力端子outに供給する。第3スイッチSW3は、第3ノードN3と出力端子outとの間に設けられ、第3ノードN3の電圧値を出力端子outに供給する。第4スイッチSW4は、第4ノードN4と出力端子outとの間に設けられ、第4ノードN4の電圧値を出力端子outに供給する。第5スイッチSW5は、第5ノードN5と出力端子outとの間に設けられ、第5ノードN5の電圧値を出力端子outに供給する。第6スイッチSW6は、第6ノードN6と出力端子outとの間に設けられ、第6ノードN6の電圧値を出力端子outに供給する。第7スイッチSW7は、第7ノードN7と出力端子outとの間に設けられ、第7ノードN7の電圧値を出力端子outに供給する。第8スイッチSW8は、第8ノードN8と出力端子outとの間に設けられ、第1基準電圧ref1を出力端子outに供給する。
ここで、スイッチSW1ないしSW8のターンオンの有無は、データの下位3ビットにより決定される。つまり、スイッチSW1ないしSW8のいずれか1つがデータの下位ビットに対応してターンオンされることにより、所定の電圧値を出力端子outに供給する。そして、出力端子outに供給された電圧値は、データ信号としてバッファ部228を経て画素240に供給される。
一方、本発明の第2DAC302は、第11スイッチSW11と出力端子outとの間に位置する第9スイッチSW9を備える。第9スイッチSW9は、出力端子outにデータ信号が供給される前にターンオンされ、画素240を第1基準電圧ref1の電圧値で先に充電させる。ここで、第9スイッチSW9を経て供給される第1基準電圧ref1は、抵抗R1ないしR7、R10を経ずに画素240に供給されるため、画素240の充電時間を短縮することができる。
図6は、図5に示された第2DACの動作過程を示す波形図である。
図5及び図6を結びつけて第2DACの動作過程を詳細に説明する。まず、水平期間1Hの第1期間T1の間、第9スイッチSW9がターンオンされる。第9スイッチSW9がターンオンされると、第1基準電圧ref1が出力端子out及びバッファ部228を経て画素240に供給される。すると、図7に示されるように、画素240には、第1期間T1の間、速い充電速度で電圧を充電させる。実際、第1期間T1の間供給される第1基準電圧ref1は、第2DAC302に含まれた抵抗R1ないしR7、R10を経ずに画素240に供給され、これにより、画素240の充電速度が向上する。
そして、第2期間T2の間、第9スイッチSW9がターンオフされ、第1スイッチSW1ないし第8スイッチSW8のいずれか1つがターンオンされる。すると、ターンオンされたスイッチSW1ないしSW8のいずれか1つを経てデータ信号として所定の電圧が画素240に供給される。この時、第1期間T1の間、画素240に第1基準電圧ref1の電圧が充電されたため、第2期間T2の間、データ信号に対応する電圧が充電されることができる。つまり、第2期間T2の間、画素240に供給されるデータ信号は、少なくとも1つの分圧抵抗R1ないしR7を経て供給されるため、第1期間T1に供給された第1基準電圧ref1に比べて画素240の充電速度が低下するが、第1期間T1の間、画素240に充電された電圧により、画素240には、データ信号に対応する電圧が充電されることができる。
しかし、このような本発明の第1実施形態によるDACでは、第1基準電圧ref1と第2基準電圧ref2との間の中間階調の表現が難しいという問題がある。つまり、第1基準電圧ref1及び第2基準電圧ref2との間の中間階調を表現する時の抵抗値が最も大きいため、画素240に十分な電圧が充電されない恐れがある。実際、分圧抵抗R1ないしR7を用いてデータ信号を生成する時、分圧抵抗R1ないしR7の中間部分で生成されるデータ信号の階調表現力が低下する。
図8は、本発明の第2実施形態による第2DACを示す図である。図8において、図5と同様の部分については、同じ図面符号を割り当てるとともに詳細な説明を省略する。
図8を参照すると、本発明の第2実施形態による第2DAC302は、第9スイッチSW9と出力端子outとの共通ノードである第10ノードN10に接続されるキャパシタCを備える。キャパシタCの第1電極は、第10ノードN10に接続され、第2電極は、変動電圧部(図示せず)から変動電圧VVが供給される。このようなキャパシタCは、第9スイッチSW9がターンオンされ、出力端子outに第1基準電圧ref1が供給された後、出力端子outの電圧値を第1基準電圧ref1と第2基準電圧ref2との中間電圧値に変動させる。つまり、キャパシタCは、出力端子outの電圧値を第1基準電圧ref1と第2基準電圧ref2との間の中間階調の電圧値に変動し、画素240に中間階調の電圧値が充電されやすくする。
図9は、図8に示された第2DACの動作過程を示す波形図である。
図8及び図9を結びつけて第2DAC302の動作過程を詳細に説明する。まず、水平期間1Hの第1期間T10の間、第9スイッチSW9がターンオンされる。第9スイッチSW9がターンオンされると、第1基準電圧ref1が出力端子out及びバッファ部228を経て画素240に供給される。すると、図10に示されるように、画素240では、第1期間T10の間、速い速度で電圧を充電する。実際、第1期間T10の間供給される第1基準電圧ref1は、第2DAC302に含まれた抵抗R1ないしR7、R10を経ずに画素240に供給され、これにより、画素240の充電速度が向上する。一方、第1期間T10の間、キャパシタCの第2電極には、第1電圧V1の値を有する変動電圧VVが供給される。
そして、第2期間T11の間、第9スイッチSW9がターンオフされ、キャパシタCの第2電極に第2電圧V2の値を有する変動電圧VVが供給される。ここで、第2電圧V2の電圧値は、第1電圧V1の電圧値より高く設定される。実際、第2電圧V2の電圧値は、出力端子outの電圧が第1基準電圧ref1の電圧値で中間階調の電圧に上昇できるように設定される。例えば、第2電圧V2の電圧値は、出力端子outの電圧値が第1基準電圧ref1で第4ノードN4または第5ノードN5の電圧値に上昇するように設定される。
このようにキャパシタCにより出力端子outの電圧が中間階調の電圧に上昇すると、画素240には、中間階調の電圧値が充電される。すなわち、本発明では、キャパシタCを用いて出力端子outの電圧値を中間階調の電圧に変更させることにより、中間階調の表現能力を向上させることができる。
一方、出力端子outの電圧が中間階調の電圧に上昇した後、第1スイッチSW1ないし第8スイッチSW8のいずれか1つがターンオンされる。すると、ターンオンされたスイッチSW1ないしSW8のいずれか1つを経てデータ信号として所定の電圧が画素240に供給される。
ここで、データ信号として中間階調の電圧が選択されると、画素240には、中間階調に対応する電圧が安定的に充電されることができる。また、データ信号として第2ノードN2または第7ノードN7の電圧が選択されても、画素240には、安定的に所望の電圧が充電されることができる。つまり、第2ノードN2または第7ノードN7の電圧値は、出力端子outとの間に位置する1つの抵抗R1またはR7を経て供給されるため、画素240で速い時間内に充電されることができる。
図11は、本発明の第3実施形態による第2DACを示す図である。図11において、図8と同様の部分については、同じ図面符号を割り当てるとともに詳細な説明を省略する。
図11を参照すると、本発明の第3実施形態による第2DAC302における第9スイッチSW9は、出力端子outと第10スイッチSW10との間に設けられる。したがって、第9スイッチSW9がターンオンされると、出力端子outに第2基準電圧ref2が供給される。そして、第10抵抗R10は、第10スイッチSW10と第1分圧抵抗R1との間に設けられる。実際、第10抵抗R10は、第10スイッチSW10及び第11スイッチSW11のスイッチ抵抗を補償するために使用されるもので、第10スイッチSW10または第11スイッチSW11のいずれか1つと接続されるように形成されるとよい。
図12は、図11に示された第2DACの動作過程を示す波形図である。
図11及び図12を結びつけて第2DAC302の動作過程を詳細に説明する。まず、水平期間1Hの第1期間T20の間、第9スイッチSW9がターンオンされる。第9スイッチSW9がターンオンされると、第2基準電圧ref2が出力端子out及びバッファ部228を経て画素240に供給される。すると、画素240では、第1期間T20の間、速い速度で電圧が充電される。実際、第1期間T20の間供給される第2基準電圧ref2は、第2DAC32に含まれた抵抗R1ないしR7、R10を経ずに画素240に供給され、これにより、画素240の充電速度が向上する。一方、第1期間T20の間、キャパシタCの第2電極には、第2電圧V2の値を有する変動電圧VVが供給される。
そして、第2期間T21の間、第9スイッチSW9がターンオフされ、キャパシタCの第2電極に第1電圧V1の値を有する変動電圧VVが供給される。ここで、第1電圧V1の電圧値は、第2電圧V2の電圧値より低く設定される。実際、第1電圧V1の電圧値は、出力端子outの電圧が第2基準電圧ref2で中間階調の電圧に下降できるように設定される。例えば、第1電圧V1の電圧値は、出力端子outの電圧値が第2基準電圧ref2で第4ノードN4または第5ノードN5の電圧値に上昇するように設定される。
このようなキャパシタCにより出力端子outの電圧が中間階調の電圧に下降すると、画素240には、中間階調の電圧値が充電される。すなわち、本発明では、キャパシタCを用いて出力端子outの電圧値を中間階調の電圧に変更させることにより、中間階調の表現能力を向上させることができる。また、本発明では、キャパシタCの容量または第2電極に供給される電圧値を制御することにより、出力端子outに供給される電圧レベルの調節が可能となり、これにより、製作工程のばらつきなどを克服することができる。
一方、出力端子outの電圧が中間階調の電圧に下降した後、第1スイッチSW1ないし第8スイッチSW8のいずれか1つがターンオンされる。すると、ターンオンされたスイッチSW1ないしSW8のいずれか1つを経てデータ信号として所定の電圧が画素240に供給される。
一方、本発明において、スイチング素子SW1ないしSW11は、少なくとも1つのトランジスタを用いて具現される。例えば、スイチング素子SW1ないしSW11それぞれは、図13に示されるように、トランスミッションゲートの形態で接続された2つのトランジスタNMOS、PMOSを用いて具現されることができる。
前記発明の詳細な説明と図面は、本発明の例示的なものであって、これは、単に本発明を説明するための目的で使用されたものであり、意味の限定や特許請求の範囲に記載された本発明の範囲を制限するものではない。そのため、以上説明した内容を通じて、当業者なら本発明の技術思想を逸脱しない範囲で多様な変更及び修正が可能であることが分かる。したがって、本発明の技術的な保護範囲は、明細書の詳細な説明に記載された内容に限定されるのではなく、特許請求の範囲によって決定されなければならない。
従来のデジタル−アナログ変換部を示す図である。 本発明の実施形態による有機発光表示装置を示す図である。 図2に示されたデータ駆動回路を示す図である。 図3に示されたデータ信号生成部を示す図である。 図4に示された第2デジタル−アナログ変換部の第1実施形態を示す図である。 図5に示された第2デジタル−アナログ変換部の動作過程を示す波形図である。 図5に示された第2デジタル−アナログ変換部の出力電圧を示す図である。 図4に示された第2デジタル−アナログ変換部の第2実施形態を示す図である。 図8に示された第2デジタル−アナログ変換部の動作過程を示す波形図である。 図8に示された第2デジタル−アナログ変換部の出力電圧を示す図である。 図4に示された第2デジタル−アナログ変換部の第3実施形態を示す図である。 図11に示された第2デジタル−アナログ変換部の動作過程を示す波形図である。 第2デジタル−アナログ変換部に含まれるスイッチがトランスミッションゲートの形態で接続された様子を示す図である。
符号の説明
2、300、302 DAC、
210 走査駆動部、
220 データ駆動部、
222 データ駆動回路、
223 シフトレジスタ部、
224 サンプリングラッチ部、
225 ホールディングラッチ部、
226 レベルシフタ部、
227 データ信号生成部、
228 バッファ部、
229 ガンマ電圧部、
230 画素部、
240 画素、
250 タイミング制御部。

Claims (29)

  1. データの上位ビットに対応して、外部から供給される複数の基準電圧のうち2つの基準電圧を選択するための第1デジタル−アナログ変換部と、
    前記2つの基準電圧を複数の電圧に分圧し、前記データの下位ビットに対応して、前記2つの基準電圧及び前記分圧された電圧のいずれか1つの電圧をデータ信号として出力端子に供給するための第2デジタル−アナログ変換部と、を備え、
    前記第2デジタル−アナログ変換部は、前記データ信号を前記出力端子に供給する前に、前記2つの基準電圧の間の中間階調電圧を前記出力端子に供給することを特徴とするデータ駆動部。
  2. 前記第1デジタル−アナログ変換部は、前記複数の基準電圧のうち前記2つの基準電圧を供給するためにターンオンされる第10スイッチ及び第11スイッチを備えることを特徴とする請求項1に記載のデータ駆動部。
  3. 前記第2デジタル−アナログ変換部は、
    前記第10スイッチ及び第11スイッチの間に位置し、前記2つの基準電圧を分圧するための複数の分圧抵抗と、
    前記分圧抵抗のノードと前記出力端子との間に位置し、前記データの下位ビットに対応してターンオンされる第1スイッチと、
    前記第10スイッチ及び第11スイッチのいずれか1つと前記出力端子との間に位置する第2スイッチと、
    前記第2スイッチと前記出力端子との共通ノードに接続されるキャパシタと、を備えることを特徴とする請求項2に記載のデータ駆動部。
  4. 前記第11スイッチは、前記2つの基準電圧のうち第1基準電圧と接続され、前記第10スイッチは、第1基準電圧より高い電圧値を有する第2基準電圧と接続されることを特徴とする請求項3に記載のデータ駆動部。
  5. 前記第2スイッチは、前記第11スイッチと前記出力端子との間に位置し、水平期間の第1期間の間ターンオンされ、前記出力端子の電圧値を前記第1基準電圧に上昇させ、前記水平期間中の第1期間を除く第2期間の間にターンオフされることを特徴とする請求項4に記載のデータ駆動部。
  6. 前記キャパシタの第1電極は、前記共通ノードに接続され、
    前記キャパシタの第2電極には、前記第1期間の間、第1電圧値を有する変動電圧が供給されることを特徴とする請求項5に記載のデータ駆動部。
  7. 前記変動電圧の電圧値は、前記第2期間の間、前記第1電圧値より高い第2電圧値に設定され、前記出力端子の電圧値を上昇させることを特徴とする請求項6に記載のデータ駆動部。
  8. 前記第2電圧の電圧値は、前記出力端子の電圧値が前記第1基準電圧及び第2基準電圧の間の前記中間階調電圧に変化するように設定されることを特徴とする請求項7に記載のデータ駆動部。
  9. 前記第2スイッチは、前記第10スイッチと前記出力端子との間に位置し、水平期間の第1期間の間ターンオンされ、前記出力端子の電圧値を前記第2基準電圧に上昇させ、前記水平期間中の第1期間を除く第2期間の間ターンオフされることを特徴とする請求項4に記載のデータ駆動部。
  10. 前記キャパシタの第1電極は、前記共通ノードに接続され、
    前記キャパシタの第2電極には、前記第1期間の間、第2電圧値を有する変動電圧が供給されることを特徴とする請求項9に記載のデータ駆動部。
  11. 前記変動電圧の電圧値は、前記第2期間の間、前記第2電圧値より低い第1電圧値に設定され、前記出力端子の電圧値を下降させることを特徴とする請求項10に記載のデータ駆動部。
  12. 前記第1電圧の電圧値は、前記出力端子の電圧値が前記第1基準電圧及び第2基準電圧の間の前記中間階調電圧に変化するように設定されることを特徴とする請求項11に記載のデータ駆動部。
  13. 前記第10スイッチと前記分圧抵抗との間に位置し、前記第10スイッチ及び第11スイッチの抵抗値を補償するための補償抵抗をさらに備える請求項3に記載のデータ駆動部。
  14. 前記第11スイッチと前記分圧抵抗との間に位置し、前記第10スイッチ及び第11スイッチの抵抗値を補償するための補償抵抗をさらに備える請求項3に記載のデータ駆動部。
  15. 前記補償電圧の抵抗値、前記第10スイッチのスイッチ抵抗値、および第11スイッチのスイッチ抵抗値を合わせた抵抗値は、前記分圧抵抗のいずれか1つの抵抗と等しく設定されることを特徴とする請求項13または請求項14に記載のデータ駆動部。
  16. 順次サンプリング信号を供給するためのシフトレジスタ部と、
    前記サンプリング信号に応答して前記データを保存するためのサンプリングラッチ部と、
    前記サンプリングラッチ部に保存されたデータを保存するためのホールディングラッチ部と、
    前記ホールディングラッチ部から前記データを供給され、前記データ信号を生成するためのデータ信号生成部と、を備え、
    前記データ信号生成部のそれぞれのチャネルには、前記第1デジタル−アナログ変換部及び第2デジタル−アナログ変換部が備えられることを特徴とする請求項1に記載のデータ駆動部。
  17. 前記ホールディングラッチ部と前記データ信号生成部との間に位置し、前記データの電圧レベルを上昇させるためのレベルシフタ部と、
    前記データ信号生成部から前記データ信号が供給されるバッファ部と、をさらに備えることを特徴とする請求項16に記載のデータ駆動部。
  18. 走査線及びデータ線と接続される複数の画素を含む画素部と、
    前記走査線を駆動するための走査駆動部と、
    前記データ線を駆動するためのデータ駆動部と、を含み、
    前記データ駆動部は、
    データの上位ビットに対応して、外部から供給される複数の基準電圧のうち2つの基準電圧を選択するための第1デジタル−アナログ変換部と、
    水平期間の第1期間の間、前記2つの基準電圧のいずれか1つの電圧をプレチャージ電圧として出力端子に供給し、前記水平期間中の第1期間を除く第2期間の初期に前記出力端子に前記2つの基準電圧の間の中間階調の電圧を供給し、前記中間階調の電圧を供給する期間を除く前記第2期間の残り期間の間、前記データの下位ビットに対応して、データ信号を供給するための第2デジタル−アナログ変換部と、を備えることを特徴とする有機発光表示装置。
  19. 前記第2デジタル−アナログ変換部は、
    前記2つの基準電圧を分圧するための分圧抵抗と、
    前記分圧抵抗で分圧された電圧値のいずれか1つの電圧を前記データの下位ビットに対応して供給するための第1スイッチと、
    前記分圧抵抗を経ずに前記2つの基準電圧のいずれか1つの電圧を前記出力端子に供給するための第2スイッチと、
    第1電極が前記第2スイッチと前記出力端子との共通ノードに接続され、第2電極が変動電圧を供給する変動電圧部に接続されるキャパシタとを備えることを特徴とする請求項18に記載の有機発光表示装置。
  20. 前記第2スイッチは、前記第1期間の間ターンオンされ、第2期間の間ターンオフされることを特徴とする請求項19に記載の有機発光表示装置。
  21. 前記変動電圧の電圧値は、前記第1期間と第2期間とで異なるように設定されることを特徴とする請求項19に記載の有機発光表示装置。
  22. 前記変動電圧の電圧値は、前記第1期間の間、前記出力端子に供給された前記2つの基準電圧のいずれか1つの電圧の電圧値が、前記第2期間の間、前記中間階調の電圧値に変更されるように設定されることを特徴とする請求項21に記載の有機発光表示装置。
  23. 前記データ駆動部は、
    順次サンプリング信号を供給するためのシフトレジスタ部と、
    前記サンプリング信号に応答して前記データを保存するためのサンプリングラッチ部と、
    前記サンプリングラッチ部に保存されたデータを保存するためのホールディングラッチ部と、
    前記ホールディングラッチ部から前記データを供給され、前記データ信号を生成するためのデータ信号生成部と、を備え、
    前記データ信号生成部のそれぞれのチャネルには、前記第1デジタル−アナログ変換部及び第2デジタル−アナログ変換部が備えられることを特徴とする請求項18に記載の有機発光表示装置。
  24. 前記ホールディングラッチ部と前記データ信号生成部との間に位置し、前記データの電圧レベルを上昇させるためのレベルシフタ部と、
    前記データ信号生成部から前記データ信号が供給されるバッファ部と、をさらに備えることを特徴とする請求項23に記載の有機発光表示装置。
  25. データの上位ビットに対応して、外部から供給される複数の基準電圧のうち2つの基準電圧を選択する第1段階と、
    前記2つの基準電圧を複数の電圧に分圧する第2段階と、
    水平期間の第1期間の間、前記2つの基準電圧のいずれか1つの基準電圧を出力端子に供給する第3段階と、
    前記水平期間の第2期間の初期に前記出力端子に前記2つの基準電圧の間の中間階調の電圧を供給する第4段階と、
    前記第2期間の残り期間の間、前記データの下位ビットに対応して、前記分圧された電圧及び前記2つの基準電圧のいずれか1つの電圧をデータ信号として前記出力端子に供給する第5段階と、を含むことを特徴とする有機発光表示装置の駆動方法。
  26. 前記第3段階で供給される前記いずれか1つの基準電圧は、前記分圧抵抗を経ずに前記データ線に供給されることを特徴とする請求項25に記載の有機発光表示装置の駆動方法。
  27. 前記第4段階では、前記出力端子と接続されたキャパシタに供給される変動電圧を用いて前記出力端子の電圧を前記中間階調の電圧に変更させることを特徴とする請求項25に記載の有機発光表示装置の駆動方法。
  28. 前記第3段階で前記2つの基準電圧のうち高い基準電圧が供給される場合、前記出力端子の電圧が前記中間階調の電圧に下降できるように、前記変動電圧の電圧値を設定することを特徴とする請求項27に記載の有機発光表示装置の駆動方法。
  29. 前記第3段階で前記2つの基準電圧のうち低い基準電圧が供給される場合、前記出力端子の電圧が前記中間階調の電圧に上昇できるように、前記変動電圧の電圧値を設定することを特徴とする請求項27に記載の有機発光表示装置の駆動方法。
JP2006306811A 2005-11-30 2006-11-13 データ駆動部及びこれを用いた有機発光表示装置とその駆動方法 Active JP4875465B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020050116001A KR100745339B1 (ko) 2005-11-30 2005-11-30 데이터 구동부 및 이를 이용한 유기 발광 표시장치와 그의구동방법
KR10-2005-0116001 2005-11-30

Publications (2)

Publication Number Publication Date
JP2007156458A true JP2007156458A (ja) 2007-06-21
JP4875465B2 JP4875465B2 (ja) 2012-02-15

Family

ID=37969911

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006306811A Active JP4875465B2 (ja) 2005-11-30 2006-11-13 データ駆動部及びこれを用いた有機発光表示装置とその駆動方法

Country Status (6)

Country Link
US (1) US8022971B2 (ja)
EP (1) EP1796071B1 (ja)
JP (1) JP4875465B2 (ja)
KR (1) KR100745339B1 (ja)
CN (1) CN100514417C (ja)
TW (1) TWI351673B (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008233864A (ja) * 2007-02-23 2008-10-02 Seiko Epson Corp ソースドライバ、電気光学装置、投写型表示装置及び電子機器
JP2008233863A (ja) * 2007-02-23 2008-10-02 Seiko Epson Corp ソースドライバ、電気光学装置、投写型表示装置及び電子機器

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100915634B1 (ko) * 2008-02-14 2009-09-04 한국전자통신연구원 평판 디스플레이 계조 전압 구동 장치
KR100893473B1 (ko) 2008-02-28 2009-04-17 삼성모바일디스플레이주식회사 유기전계발광 표시장치 및 그의 구동방법
KR101640448B1 (ko) * 2008-12-05 2016-07-19 삼성전자주식회사 디지털-아날로그 변환 회로 및 이를 포함하는 컬럼 드라이버
KR101534150B1 (ko) * 2009-02-13 2015-07-07 삼성전자주식회사 하이브리드 디지털/아날로그 컨버터, 소스 드라이버 및 액정 표시 장치
US8547405B2 (en) * 2010-01-19 2013-10-01 Himax Technologies Limited Gamma voltage generation circuit
KR101873055B1 (ko) * 2011-08-30 2018-07-02 엘지디스플레이 주식회사 감마생성부 및 이를 포함하는 액정표시장치
JP2014211616A (ja) * 2013-04-03 2014-11-13 ソニー株式会社 データドライバおよび表示装置
CN103400559B (zh) * 2013-07-31 2015-05-13 京东方科技集团股份有限公司 显示装置
KR102367968B1 (ko) * 2015-07-22 2022-02-25 삼성디스플레이 주식회사 액정 표시 장치
CN106505851B (zh) * 2015-09-07 2019-03-22 北京兆易创新科技股份有限公司 一种电压档位控制电路
KR102458378B1 (ko) * 2016-02-23 2022-10-31 삼성디스플레이 주식회사 디지털 아날로그 변환기, 이를 포함하는 구동 집적회로 및 표시 장치
CN106788442B (zh) * 2017-01-10 2019-09-27 京东方科技集团股份有限公司 数模转换电路及方法、源极驱动器和显示装置
KR102633408B1 (ko) * 2018-09-12 2024-02-06 엘지디스플레이 주식회사 표시장치 및 이의 구동방법
CN110910834B (zh) * 2019-12-05 2021-05-07 京东方科技集团股份有限公司 源极驱动器、显示面板及其控制方法、显示装置
CN111292671B (zh) * 2020-03-31 2023-09-29 京东方科技集团股份有限公司 数据驱动电路及其驱动方法、和显示装置

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS615626A (ja) * 1984-06-20 1986-01-11 Nec Corp 半導体集積回路
JPH09505904A (ja) * 1993-10-18 1997-06-10 クリスタル・セミコンダクター・コーポレイション 液晶ディスプレイの信号駆動回路
JPH1164825A (ja) * 1997-06-10 1999-03-05 Sony Corp 表示装置
JP2002026732A (ja) * 2000-05-09 2002-01-25 Sharp Corp デジタルアナログコンバータおよびアクティブマトリクス液晶ディスプレイ
JP2003084720A (ja) * 2001-09-11 2003-03-19 Seiko Epson Corp 電圧生成回路、表示装置および電子機器
JP2003233361A (ja) * 1999-06-01 2003-08-22 Seiko Epson Corp 電気光学装置の電源回路、電気光学装置の駆動回路、電気光学装置の駆動方法、電気光学装置、電圧生成回路および電子機器
JP2004020325A (ja) * 2002-06-14 2004-01-22 Nec Corp 半導体装置
JP2004295103A (ja) * 2003-03-07 2004-10-21 Sanyo Electric Co Ltd 画像表示装置の信号線駆動回路
WO2005006289A1 (ja) * 2003-07-15 2005-01-20 Hitachi, Ltd. オフセット波形を用いたプラズマディスプレイパネルの駆動回路

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1601106B1 (en) * 1996-02-09 2008-05-21 Seiko Epson Corporation Voltage generating apparatus
US5877717A (en) * 1997-12-15 1999-03-02 Industrial Technology Research Institute D/A converter with a Gamma correction circuit
JP3395760B2 (ja) 1999-06-01 2003-04-14 セイコーエプソン株式会社 電圧生成方法、電気光学装置及び電子機器
US6225931B1 (en) * 1999-08-30 2001-05-01 Industrial Technology Research Institute D/A converter with a gamma correction circuit
JP3281621B2 (ja) * 1999-12-21 2002-05-13 松下電器産業株式会社 高精度da変換回路
JP2003224477A (ja) * 2002-01-28 2003-08-08 Sharp Corp D/aコンバータ回路およびそれを備えた携帯端末装置ならびにオーディオ装置
JP3627710B2 (ja) * 2002-02-14 2005-03-09 セイコーエプソン株式会社 表示駆動回路、表示パネル、表示装置及び表示駆動方法
JP3637911B2 (ja) * 2002-04-24 2005-04-13 セイコーエプソン株式会社 電子装置、電子機器、および電子装置の駆動方法
JP4108360B2 (ja) 2002-04-25 2008-06-25 シャープ株式会社 表示駆動装置およびそれを用いた表示装置
JP3707055B2 (ja) 2002-12-02 2005-10-19 沖電気工業株式会社 液晶ディスプレイ用駆動回路
KR100700177B1 (ko) * 2002-12-18 2007-03-27 엘지.필립스 엘시디 주식회사 유기전계발광소자의 저전력 구동방법
US20040174355A1 (en) 2003-03-07 2004-09-09 Sanyo Electric Co., Ltd. Signal line drive circuit in image display apparatus
TW591580B (en) * 2003-05-15 2004-06-11 Au Optronics Corp Liquid crystal display
JP4111128B2 (ja) * 2003-11-28 2008-07-02 カシオ計算機株式会社 表示駆動装置及び表示装置並びにその駆動制御方法
TWI281653B (en) * 2004-08-30 2007-05-21 Au Optronics Corp Digital to analog converter, active matrix liquid crystal display, and method for digital to analog converting
KR100696693B1 (ko) 2005-04-13 2007-03-20 삼성에스디아이 주식회사 유기 발광 표시 장치

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS615626A (ja) * 1984-06-20 1986-01-11 Nec Corp 半導体集積回路
JPH09505904A (ja) * 1993-10-18 1997-06-10 クリスタル・セミコンダクター・コーポレイション 液晶ディスプレイの信号駆動回路
JPH1164825A (ja) * 1997-06-10 1999-03-05 Sony Corp 表示装置
JP2003233361A (ja) * 1999-06-01 2003-08-22 Seiko Epson Corp 電気光学装置の電源回路、電気光学装置の駆動回路、電気光学装置の駆動方法、電気光学装置、電圧生成回路および電子機器
JP2002026732A (ja) * 2000-05-09 2002-01-25 Sharp Corp デジタルアナログコンバータおよびアクティブマトリクス液晶ディスプレイ
JP2003084720A (ja) * 2001-09-11 2003-03-19 Seiko Epson Corp 電圧生成回路、表示装置および電子機器
JP2004020325A (ja) * 2002-06-14 2004-01-22 Nec Corp 半導体装置
JP2004295103A (ja) * 2003-03-07 2004-10-21 Sanyo Electric Co Ltd 画像表示装置の信号線駆動回路
WO2005006289A1 (ja) * 2003-07-15 2005-01-20 Hitachi, Ltd. オフセット波形を用いたプラズマディスプレイパネルの駆動回路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008233864A (ja) * 2007-02-23 2008-10-02 Seiko Epson Corp ソースドライバ、電気光学装置、投写型表示装置及び電子機器
JP2008233863A (ja) * 2007-02-23 2008-10-02 Seiko Epson Corp ソースドライバ、電気光学装置、投写型表示装置及び電子機器

Also Published As

Publication number Publication date
KR100745339B1 (ko) 2007-08-02
TWI351673B (en) 2011-11-01
TW200721101A (en) 2007-06-01
CN100514417C (zh) 2009-07-15
KR20070056859A (ko) 2007-06-04
CN1979615A (zh) 2007-06-13
US20070120781A1 (en) 2007-05-31
EP1796071A2 (en) 2007-06-13
EP1796071A3 (en) 2009-06-17
JP4875465B2 (ja) 2012-02-15
EP1796071B1 (en) 2014-11-19
US8022971B2 (en) 2011-09-20

Similar Documents

Publication Publication Date Title
JP4875465B2 (ja) データ駆動部及びこれを用いた有機発光表示装置とその駆動方法
US10192491B2 (en) Data driver, organic light emitting display device using the same, and method of driving the organic light emitting display device
US8174518B2 (en) Organic light emitting display and method of driving the same
JP4754442B2 (ja) データ駆動部及びこれを用いた有機発光表示装置とその駆動方法
KR100698699B1 (ko) 데이터 구동회로와 이를 이용한 발광 표시장치 및 그의구동방법
JP5395728B2 (ja) 発光表示装置の駆動方法
KR100703463B1 (ko) 데이터 구동회로와 이를 이용한 유기 발광 표시장치 및그의 구동방법
KR100658265B1 (ko) 데이터 구동회로와 이를 이용한 발광 표시장치 및 그의구동방법
JP5080765B2 (ja) データ駆動回路、それを備えた平板表示装置、そのデータ駆動方法
US7843442B2 (en) Pixel and organic light emitting display using the pixel
US8558766B2 (en) Organic light emitting display and method of driving the same
JP4887089B2 (ja) デジタル−アナログ変換器、データ駆動回路、平板表示装置、そのデータ駆動方法
KR100719670B1 (ko) 데이터 구동부 및 이를 이용한 유기 전계발광 표시장치
JP2007212999A (ja) データ駆動回路、それを備えた平板表示装置、そのデータ駆動方法
KR20120008186A (ko) 유기전계발광표시장치 및 그 구동방법
KR100604067B1 (ko) 버퍼 및 이를 이용한 데이터 집적회로와 발광 표시장치
KR100629591B1 (ko) 샘플 앤 홀드회로 및 이를 이용한 데이터 구동회로
KR100658266B1 (ko) 데이터 구동회로와 이를 이용한 발광 표시장치 및 그의구동방법

Legal Events

Date Code Title Description
A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A712

Effective date: 20081201

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100518

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100818

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20101102

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110127

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20111108

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20111125

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20141202

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 4875465

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20141202

Year of fee payment: 3

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20141202

Year of fee payment: 3

R371 Transfer withdrawn

Free format text: JAPANESE INTERMEDIATE CODE: R371

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20141202

Year of fee payment: 3

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250